TWI409748B - 輸出緩衝器及使用該輸出緩衝器的源極驅動器 - Google Patents

輸出緩衝器及使用該輸出緩衝器的源極驅動器 Download PDF

Info

Publication number
TWI409748B
TWI409748B TW098123052A TW98123052A TWI409748B TW I409748 B TWI409748 B TW I409748B TW 098123052 A TW098123052 A TW 098123052A TW 98123052 A TW98123052 A TW 98123052A TW I409748 B TWI409748 B TW I409748B
Authority
TW
Taiwan
Prior art keywords
source
transistor
coupled
drain
output
Prior art date
Application number
TW098123052A
Other languages
English (en)
Other versions
TW201013615A (en
Inventor
Chien Hung Tsai
jia hui Wang
Ching Chung Lee
Original Assignee
Himax Tech Ltd
Ncku Res & Dev Foundation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Himax Tech Ltd, Ncku Res & Dev Foundation filed Critical Himax Tech Ltd
Publication of TW201013615A publication Critical patent/TW201013615A/zh
Application granted granted Critical
Publication of TWI409748B publication Critical patent/TWI409748B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Description

輸出緩衝器及使用該輸出緩衝器的源極驅動器
本發明是關於一種輸出緩衝器及使用其之源極驅動器,且特別是關於一種輸出緩衝器,其可提高切換輸出電壓為低位準和高位準的速度。
源極驅動器為顯示裝置之驅動系統中重要的元件,其可將數位視頻信號轉換為驅動電壓,並且將驅動電壓提供到致能之掃描線所對應之畫素電極。由於面板負載效應(panel loading effect)和製程變化,提供至畫素電極的驅動電壓往往不如預期,因此源極驅動器需利用輸出緩衝器來增强其驅動通道的驅動能力。
圖1A為習知輸出緩衝器的電路圖。請參照圖1,輸出緩衝器100a包括電晶體Mn1~Mn7,其中電晶體Mn1~Mn3及Mn6為N型電晶體,而電晶體Mn4~Mn5及Mn7為P型電晶體。於此,源極驅動器所應用之輸出緩衝器100a為一單增益(unity gain)輸出緩衝器,因此輸出緩衝器100a的輸出端Vout1耦接至輸入端Vn-。電晶體Mn2~Mn3組成N型差動輸入對(differential input pair),而偏壓Vb1所驅動之電晶體Mn1可作為一電流源。輸入端Vn-的輸入信號可決定流經電晶體Mn2的電流In2大小,且輸入端Vn+的輸入信號可決定流經電晶體Mn3的電流In3大小。
若輸入端Vn+的信號高於輸入端Vn-的信號時,電流 In3會大於電流In2,使得電晶體Mn3之第一源/汲極D3的電壓降低,進而導通電晶體Mn7。此時,輸出緩衝器100a經由導通之電晶體Mn7,形成自電源電壓VDD至輸出端Vout1的充電路徑,以增加輸出端Vout1的電壓。若輸入端Vn+的信號低於輸入端Vn-的信號時,電流In3會小於電流In2,使得電晶體Mn3的第一源/汲極D3的電壓增加,進而關閉電晶體Mn7。此時,由偏壓Vb1所驅動之電晶體Mn6會形成放電路徑來降低輸出端Vout1的電壓。然而,此偏壓Vb1為一固定電壓,因而限制了流經電晶體Mn6的放電電流大小。此輸出緩衝器100a具有較好的充電能力,但其放電能力是有限的。換句話說,輸出緩衝器100a的輸出電壓從高位準切換到低位準的速度會慢於從低位準切換到高位準的速度。
圖1B為習知輸出緩衝器的另一電路圖。請參照圖1B,輸出緩衝器100b包括電晶體Mp1~Mp7,其中電晶體Mp1~Mp3及Mp7為P型電晶體,而電晶體Mp4~Mp6為N型電晶體。由偏壓Vb2所驅動之電晶體Mp1作為一電流源。輸入端Vp-的信號可決定電流Ip2的大小,且輸入端Vp+的信號可決定電流Ip3的大小。當輸入端Vp+的信號低於輸入端Vp-的信號時,電流Ip3會增加而導通電晶體Mp6,以形成放電路徑來拉低輸出端Vout2的電壓。而當輸入端Vp+的信號高於輸入端Vp-的信號時,電流Ip3會降低而使電晶體Mp6不導通。此時,由偏壓Vb2所導通之電晶體Mp7便形成充電路徑。然而,由於偏壓Vb2為一固定電壓,導致輸出緩衝器100b雖具有較好的放電能力,但其充電能力仍是有 限的。相較於圖1A中的輸出緩衝器100a,輸出緩衝器100b的輸出電壓從低位準變到高位準的速度要慢於從高位準變到低位準的速度。
因此需設計一種具有良好充電及放電能力之輸出緩衝器。
本發明提供一種輸出緩衝器,其藉由加快輸出電壓切換為低位準和高位準的速度,來增强驅動信號。而應用此輸出緩衝器的源極驅動器能於顯示面板上進行極性反轉,以節省功耗。
本發明提供一種輸出緩衝器。此輸出緩衝器包括差動輸入級、偏壓電流源、回授模組以及輸出級。差動輸入級具有第一輸入端及第二輸入端分別接收第一輸入信號及接收第二輸入信號,且具有第一輸出端。偏壓電流源耦接差動輸入級,以提供偏壓電流至差動輸入級。輸出級具有耦接於第一輸入端之第二輸出端。輸出級依據第一輸出端的信號,經第二輸出端而提供輸出電流。回授模組耦接於差動輸入級和輸出級之間,其依據第一輸入信號和第二輸入信號,來調整偏壓電流和輸出電流。
上述之輸出緩衝器,在一實施例中差動輸入級依據第一輸入信號和第二輸入信號,分別感應第一電流和第二電流。第一電流和第二電流的總和等於偏壓電流。回授模組依據第一電流來調整偏壓電流和輸出電流。
上述之輸出緩衝器,在一實施例中回授模組包括第一映射電晶體,用以映射第一電流以產生參考電流。偏壓電流源包括第二映射電晶體,用以映射參考電流以調整偏壓電流。輸出級包括第三映射電晶體,用以映射參考電流以調整輸出電流。
本發明提供一種適於顯示面板之源極驅動器,其中顯示面板具有多個資料線。源極驅動器包括第一和第二輸出緩衝器,以及第一至第四開關。第一輸出緩衝器之第一輸入端和輸出端耦接一起,且第一輸出緩衝器之第二輸入端接收具有第一極性的第一畫素信號。第二輸出緩衝器之第一輸入端和輸出端耦接一起,且第二輸出緩衝器之第二輸入端接收具有第二極性之第二畫素信號。第一開關之第一端和第二端分別耦接於第一輸出緩衝器之輸出端和資料線其一。第二開關之第一端和第二端分別耦接第一輸出緩衝器之輸出端和鄰近此資料線其一之資料線。第一開關之控制端和第二開關之控制端分別接收控制信號和反相控制信號。第三開關之第一端和第二端分別耦接第二輸出緩衝器之輸出端和此資料線其一。第四開關之第一端和第二端分別耦接第二輸出緩衝器之輸出端和鄰近此資料線其一之資料線。第三開關之控制端和第四開關之控制端分別接收反相控制信號和控制信號。
本發明提供一種輸出緩衝器,其依據輸出緩衝器之第一和第二輸入端的信號變化,經由回授模組來調整偏壓電流源的偏壓電流,進而控制從偏壓電流所衍生的第一和第 二電流。此外,回授模組還依據第一電流來調整輸出緩衝器的輸出電流。藉此,透過回授模組的操作,輸出緩衝器可以增加輸出電壓切換到低位準和高位準的速度,以迅速地增强驅動信號。
此外,本發明還提供了一種源極驅動器,其採用兩個輸出緩衝器於顯示面板上進行極性反轉。配合第一至第四開關的運作,具有不同極性的第一和第二畫素信號可交替地提供至顯示面板的資料線。在源極驅動器中,每一輸出緩衝器負責增強具有各自極性之畫素信號,因而可降低每一輸出緩衝器的電壓擺動以節省功耗。
為了理解本發明的特徵和優點,較佳的實施例參照附圖詳細描述如下。
應當理解的是前面的一般性描述和後續的詳細描述均是範例性的,並意圖進一步解釋本發明。
圖2A為本發明之一實施例之輸出緩衝器的示意圖。請參照圖2A,輸出緩衝器200包括差動輸入級210、偏壓電流源230、回授模組240以及輸出級250。差動輸入級210包括電晶體M1~M4。在本實施例中,電晶體M1~M2為N型電晶體,且兩者組成一N型差動輸入對,而電晶體M3~M4則為P型電晶體。差動輸入級210之第一輸入端Vin-和第二輸入端Vin+分別接收第一輸入信號和第二輸入信號,且差動輸入級210具有輸出端N1。偏壓電流源230耦接差動輸入級 210,用以提供偏壓電流Ib1至差動輸入級210,使差動輸入級210依據第一輸入信號和第二輸入信號,而感應第一電流Idn1和第二電流Idn2,其中第一電流Idn1和第二電流Idn2的總和近似等於偏壓電流Ib1。
輸出級250具有輸出端OUT1,其耦接第一輸入端Vin-。輸出級250依據差動輸入級210之輸出端N1的信號,經輸出端OUT1而提供輸出電流Io1。回授模組240耦接差動輸入級210和輸出級250之間。回授模組240依據第一電流Idn1來調整偏壓電流Ib1和輸出電流Io1,其中第一電流Idn1的大小取決於第一輸入信號和第二輸入信號。下文詳細描述輸出緩衝器200的操作。
圖2B為本發明實施例圖2A之輸出緩衝器200的電路圖。請參照圖2A和圖2B,差動輸入級210包括電晶體M1~M4。電晶體M1之閘極作為第一輸入端Vin-,其第一源/汲極感應第一電流Idn1,且其第二源/汲極耦接偏壓電流源230。電晶體M2之閘極作為第二輸入端Vin+,其第一源/汲極感應第二電流Idn2,且其第二源/汲極耦接電晶體M1之第二源/汲極。電晶體M3之閘極耦接電晶體M1之第一源/汲極,其第一源/汲極耦接電源電壓VDD,且其第二源/汲極耦接電晶體M3之閘極。電晶體M4之閘極耦接電晶體M3之閘極,其第一源/汲極耦接電源電壓VDD,且其第二源/汲極耦接電晶體M2之第一源/汲極。偏壓電流源230所提供的偏壓電流Ib1用以驅動電晶體M3和M4所組成之電路,使差動輸入級210依據第一輸入信號和第二輸入信號,而感應 第一電流Idn1和第二電流Idn2。
回授模組240包括電晶體M5和映射電晶體M8,其中電晶體M5為N型電晶體,而映射電晶體M8為P型電晶體。映射電晶體M8之閘極耦接電晶體M3之閘極,且其第一源/汲極耦接電源電壓VDD。由於映射電晶體M8和電晶體M3所組成之電路是映射電路結構,映射電晶體M8可映射第一電流Idn1,並從映射電晶體M8之第二源/汲極產生參考電流Ire1。電晶體M5之閘極耦接其第一源/汲極,以接收參考電流Ire1,而電晶體M5之第二源/汲極耦接接地電壓GND。藉由設計電晶體M3和映射電晶體M8的長寬比(width-to-length ratio),可調整參考電流Ire1。在實施例中,回授模組240為依據第一電流Idn1來調整參考電流Ire1,並藉此調整偏壓電流源230的偏壓電流Ib1和輸出級250的輸出電流Io1(於後詳述)。
偏壓電流源230包括電晶體M6和映射電晶體M9,其中電晶體M6和映射電晶體M9為N型電晶體。映射電晶體M9之閘極耦接電晶體M5之閘極,其第一源/汲極耦接電晶體M1之第二源/汲極,且其第二源/汲極耦接接地電壓GND。映射電晶體M9和電晶體M5所組成之電路為映射電路結構,映射電晶體M9映射參考電流Ire1而產生尾端電流It1,以調整偏壓電流Ib1。電晶體M6之閘極耦接偏壓Vb1,其第一源/汲極耦接電晶體M1之第二源/汲極,且其第二源/汲極耦接接地電壓GND。透過設計電晶體M5和映射電晶體M9的長寬比,可調整偏壓電流Ib1。
輸出級模組250包括電晶體M7和映射電晶體M10,其中電晶體M7為P型電晶體,而映射電晶體M10為N型電晶體。電晶體M7之閘極耦接差動輸入級210之輸出端N1,其第一源/汲極耦接電源電壓VDD,且其第二源/汲極作為輸出級250之輸出端OUT1。映射電晶體M10之閘極耦接電晶體M5之閘極,其第一源/汲極耦接輸出端OUT1,且其第二源/汲極耦接接地電壓GND。由於電晶體M5和映射電晶體M10所組成之電路為映射電路結構,映射電晶體M10可映射參考電流Ire1而產生映射電流Im1,以調整輸出電流Io1。透過設計電晶體M5和映射電晶體M10的長寬比,可調整映射電流Im1。
在本實施例中,假設映射電晶體M8之長寬比為電晶體M3之長寬比的K倍。映射電晶體M9和M10之長寬比分別為電晶體M5的長寬比的A倍及S倍。當第二輸入端Vin+的信號(即第二輸入信號)高於第一輸入端Vin-的信號(即第一輸入信號)時,第二電流Idn2會大於第一電流Idn1。此時,輸出端N1之電壓會降低以導通電晶體M7,其中輸出端N1之電壓為第二電流Idn2流經電晶體M4所產生的壓差(offset voltage)。導通之電晶體M7會形成充電路徑以增加輸出端OUT1的輸出電壓,直至第一和第二輸入端Vin-和Vin+的信號相等為止。因此,輸出級250可依據輸出端N1之信號,經輸出端OUT1提供輸出電流Io1。
當第二輸入端Vin+的信號(即第二輸入信號)低於第一輸入端Vin-的信號(即第一輸入信號)時,第二電流Idn2會小 於第一電流Idn1。此時,第一電流Idn1之增加會驅動回授模組240運作,因此回授模組240映射K倍的第一電流Idn1,以產生參考電流Ire1。此外,尾端電流It1為經由映射A倍的參考電流Ire1所產生的。由於第一電流Idn1和第二電流Idn2的總合等於偏壓電流源230所提供之偏壓電流Ib1,隨著尾端電流It1的增加,第一電流Idn1也大大地增加。在第一電流Idn1增加的同時,參考電流Ire1和尾端電流It1也愈為增加,形成正回授。映射電流Im1為藉由映射S倍的參考電流Ire1所產生的,此映射電流Im1為流經映射電晶體M10的放電電流。由於參考電流Ire1的增加,映射電流Im1同樣大大地增加。藉此,輸出端OUT1之輸出電壓能夠迅速地降低,且因輸出端OUT1耦接至第一輸入端Vin-,第一輸入端子Vin-的信號也會迅速地降低。
值得一提的是,雖然於第二輸入端Vin+的信號低於第一輸入端Vin-的信號時,回授模組240形成正回授電路來增加放電電流,進而使輸出緩衝器200提供較大的放電能力,但是放電電流並不會不受限制地增加。輸出緩衝器200為單增益緩衝器,其第一輸入端Vin-連接至輸出端OUT1,因此在放電階段,隨輸出端OUT1之輸出電壓的降低,會逐漸地降低第一電流Idn1,直至第二輸入端Vin+的信號等於第一輸入端Vin-的信號為止,以關閉回授模組240之運作。在圖2B的實施例中,由於輸出級250的充電電流和放電電流較大,因而可加快輸出端OUT1的輸出電壓切換為高位準或低位準的速度。
圖3為依據本發明之另一實施例之輸出緩衝器的電路圖。請參照圖2B和圖3,實施例圖2B和實施例圖3不同之處在於差動輸入級310包括電晶體T1~T4,其中電晶體T1~T2為P型電晶體,且組成P型差動輸入對,而電晶體T3和T4為N型電晶體。偏壓電流源330提供偏壓電流Ib2至差動輸入級310,以使差動輸入級310依據第一輸入端Vip-和第二輸入端Vip+的信號,而感應第一電流Idp1和第二電流Idp2。
回授模組340包括P型電晶體T5和N型映射電晶體T8。映射電晶體T8映射第一電流Idp1而產生參考電流Ire2。偏壓電流源330包括P型電晶體T6和映射電晶體T9。映射電晶體T9可映射參考電流Ire2來調整偏壓電流Ib2。輸出級350包括N型電晶體T7和P型映射電晶體T10。映射電晶體T10可映射參考電流Ire2來調整輸出電流Io2。實施例圖3中電晶體T1~T10之間的耦接關係類似於實施例圖2B中電晶體M1~M10之間的耦接關係,故不多加贅述。
當第二輸入端Vip+的信號低於第一輸入端Vip-的信號時,第二電流Idp2會大於第一電流Idp1,使得閘極電壓Vg增加而導通輸出級350之電晶體T7。經由導通之電晶體T7形成放電路徑來拉低輸出端OUT2之輸出電壓。
當第二輸入端Vip+的信號高於第一輸入端Vip-的信號時,第一電流Idp1會大於第二電流Idp2,並驅動回授模組340運作,以形成正回授及產生參考電流Ire2,並接而增加尾端電流It2及第二電流Idp2,也因此流經電晶體T8的映射電流Im2(或稱為充電電流)會大大地增加。而隨著映射電 流Im2的增加,輸出端OUT2的輸出電壓也從而增加。
圖2B和圖3中的上述兩種輸出緩衝器可應用於源極驅動器,以增強畫素信號的驅動能力,並於顯示面板上進行極性反轉。圖4A為依據本發明之一實施例之源極驅動器的示意圖。顯示裝置包括源極驅動器410和顯示面板420。源極驅動器410包括輸出緩衝器415~416,以及開關411~413,用以驅動顯示面板410的資料線D1、D2等。輸出緩衝器415具有第一輸入端(例如:正相端),其接收具有第一極性(例如:正極性)之畫素信號Vin1,且輸出緩衝器415具有第二輸入端(例如:反相端)耦接其輸出端。輸出緩衝器416具有第一輸入端(例如:正相端),其接收具有第二極性(例如:負極性)之畫素信號Vin2,並且輸出緩衝器416具有第二輸入端(例如:反相端)耦接其輸出端。
對於液晶顯示面板而言,正負極性為由液晶層的電場方向決定。液晶層耦接於畫素電極與共用電壓VCOM之間,而畫素電極的電壓會隨畫素信號而改變。若畫素信號高於共用電壓VCOM,則畫素信號為正極性。否則,畫素信號為負極性。在實施例中,畫素信號Vin1處於電源電壓VDDA與共用電壓VCOM之間,而畫素信號Vin2處於接地電壓GND與共用電壓VCOM之間。輸出緩衝器415和416可採用實施例圖2B中的輸出緩衝器200及實施例圖3中的輸出緩衝器300兩者中的任一或其組合來實現。因此,當在顯示面板420上進行極性反轉時,各輸出緩衝器415和416可將輸出端電壓從低位準迅速地變成高位準或從高位準迅速地 變成低位準。在本發明之一較佳實施例中,增強正極性畫素信號Vin1之輸出緩衝器415為由實施例圖3中的輸出緩衝器300實現之,而增強負極性畫素信號Vin2之輸出緩衝器416則由實施例圖2B中的輸出緩衝器200實現之。
開關411之第一端及第二端分別耦接輸出緩衝器415之輸出端其資料線其一(例如:資料線D1)。開關412之第一端及第二端分別耦接輸出緩衝器415之輸出端和鄰近的資料線(例如:資料線D2)。開關413之第一端及第二端分別耦接輸出緩衝器416之輸出端和資料線D1。開關414之第一端及第二端分別耦接輸出緩衝器416之輸出端和鄰近的資料線D2。開關411及414之控制端接收控制信號CON,而開關412及413的控制端則接收反相控制信號CON’。
圖4B為本發明實施例圖4A之雙點線極性反轉(two-dot line polarity inversion)的示意圖。請參照圖4A和圖4B,以資料線D1和D2為例,在一畫框週期的第一掃描期間S1和第二掃描期間S2中,開關411及414受控於控制信號CON而同時導通,以分別提供正極性畫素信號和負極性畫素信號至資料線D1和資料線D2。在同一畫框週期的第三掃描週期S3和第四掃描週期S4中,開關412及413受控於反相控制信號CON’而同時導通,以分別提供負極性畫素信號和正極性畫素信號Vin2至資料線D1和資料線D2。由於輸出緩衝器415和輸出緩衝器416均具有較大的充放電能力,因此本實施例中的源極驅動器410其具有較大地驅動能力。
輸出緩衝器415為負責增強正極性畫素信號Vin1,因此 輸出緩衝器415的電壓擺動範圍介於電源電壓VDD和共用電壓VCOM之間。同理類推,輸出緩衝器416負責增強介於接地電壓GND和共用電壓VCOM之間的畫素信號Vin2。因此,各輸出緩衝器的電壓擺動範圍較低,功耗也因而降低。
綜上所述,上述實施例為利用回授模組所形成之正回授來增强輸出緩衝器的充電和放電能力。而上述兩種輸出緩衝器可應用於源極驅動器,以分別增強正極性畫素信號和負極性畫素信號。因此,源極驅動器不僅具有迅速地驅動顯示面板的優點,也可節省功耗。
雖然已藉由上述較佳實施例描述了本發明,但其並非意圖限制本發明。任何本領域熟知此項技藝者在不背離本發明的精神和範圍的情况下可對其進行修改和改變。因此,本發明的保護範圍落入所附專利申請範圍中。
100a、100a、200、300、415、416‧‧‧輸出緩衝器
210、310‧‧‧差動輸入級
230、330‧‧‧偏壓電流源
240、340‧‧‧回授模組
250、350‧‧‧輸出級
410‧‧‧源極驅動器
411~414‧‧‧開關
420‧‧‧顯示面板
CON‧‧‧控制信號
CON’‧‧‧反相控制信號
D1~D2‧‧‧資料線
In2~In3、Ip2~Ip3、Ib1~Ib2、Idn1~Idn2、Idp1~Idp2、Ire1~Ire2、Im1~Im2、It1~It2、Io1~Io2‧‧‧電流
VDD‧‧‧電源電壓
GND‧‧‧接地電壓
Mn1~Mn7、Mp1~Mp7、M1~M10、T1~T10‧‧‧電晶體
OUT1~OUT2‧‧‧節點
S1~S4‧‧‧掃描期間
Vb1~Vb2‧‧‧偏壓
Vn-、Vn+、Vp-、Vp+、Vin-、Vin+、Vip-、Vip+、Vin1~Vin2‧‧‧輸入端
Vout1~Vout2、OUT1~OUT2‧‧‧輸出端
Vout2‧‧‧輸出端
圖1A為習知輸出緩衝器的電路圖。
圖1B為習知輸出緩衝器的另一電路圖。
圖2A為本發明之一實施例之輸出緩衝器的電路圖。
圖2B為本發明實施例圖2A之輸出緩衝器的電路圖。
圖3為依據本發明之另一實施例之輸出緩衝器的電路圖。
圖4A為依據本發明之一實施例之源極驅動器的示意圖。
圖4B為本發明實施例圖4A之極性轉換的示意圖。
200‧‧‧輸出緩衝器
210‧‧‧差動輸入級
230‧‧‧偏壓電流源
240‧‧‧回授模組
250‧‧‧輸出級
GND‧‧‧接地電壓
Ib1‧‧‧偏壓電流
Idn1‧‧‧第一電流
Idn2‧‧‧第二電流
Io1‧‧‧輸出電流
M1~M2‧‧‧N型電晶體
M3~M4‧‧‧P型電晶體
N1‧‧‧節點
OUT1‧‧‧輸出端
VDD‧‧‧電源電壓
Vin-‧‧‧第一輸入端
Vin+‧‧‧第二輸入端

Claims (11)

  1. 一種輸出緩衝器,包括:一差動輸入級,具有一第一輸入端及一第二輸入端分別接收一第一輸入信號及一第二輸入信號,且具有一第一輸出端;一偏壓電流源,耦接該差動輸入級,用以提供一偏壓電流至該差動輸入級;一輸出級,具有一第二輸出端耦接該第一輸入端,用以依據該第一輸出端的信號,經該第二輸出端提供一輸出電流;以及一回授模組,耦接於該差動輸入級與該輸出級之間,用以依據該第一輸入信號和該第二輸入信號,來調整該偏壓電流和該輸出電流,其中該差動輸入級依據該第一輸入信號和該第二輸入信號,感應一第一電流和一第二電流,該第一電流和該第二電流的總和等於該偏壓電流,且該回授模組依據該第一電流來調整該偏壓電流和該輸出電流,其中該回授模組包括一第一映射電晶體,用以映射該第一電流以產生一參考電流,且該第一映射電晶體之第二源/汲極產生該參考電流,該偏壓電流源包括一第二映射電晶體,用以映射該參考電流以調整該偏壓電流,且該輸出級包括一第三映射電晶體,用以映射該參考電流以調整該輸出電流,以及其中該差動輸入級包括: 一第一電晶體,其閘極作為該第一輸入端,其第一源/汲極感應該第一電流,且其第二源/汲極耦接該偏壓電流源;一第二電晶體,其閘極作為該第二輸入端,其第一源/汲極感應該第二電流,且其第二源/汲極耦接該第一電晶體之第二源/汲極;一第三電晶體,其閘極耦接該第一電晶體之第一源/汲極,其第一源/汲極耦接一第一電壓,且其第二源/汲極耦接該第三電晶體之閘極;以及一第四電晶體,其閘極耦接該第三電晶體之閘極,其第一源/汲極耦接該第一電壓,且其第二源/汲極耦接該第二電晶體之第一源/汲極。
  2. 如申請專利範圍第1項所述之輸出緩衝器,其中該回授模組更包括:一第五電晶體,其閘極耦接該第二映射電晶體之閘極和該第三映射電晶體之閘極,其第一源/汲極耦接該第五電晶體之閘極以接收該參考電流,且其第二源/汲極耦接一第二電壓;其中該第一映射電晶體之閘極及第一源/汲極分別耦接該第三電晶體之閘極及該第一電壓。
  3. 如申請專利範圍第2項所述之輸出緩衝器,其中該偏壓電流源更包括:一第六電晶體,其閘極耦接一偏壓,其第一源/汲極耦接該第一電晶體之第二源/汲極,且其第二源/汲極耦接該 第二電壓;其中該第二映射電晶體之第一源/汲極及第二源/汲極分別耦接該第一電晶體之第二源/汲極及該第二電壓。
  4. 如申請專利範圍第2項所述之輸出緩衝器,其中該輸出級更包括:一第七電晶體,其閘極耦接該第一輸出端,其第一源/汲極耦接該第一電壓,且其第二源/汲極作為該第二輸出端;其中該第三映射電晶體之第一源/汲極及第二源/汲極分別耦接該第二輸出端及該第二電壓。
  5. 一種源極驅動器,適於一顯示面板,其中該顯示面板具有多條資料線,包括:一第一輸出緩衝器,具有一第一輸入端耦接其一輸出端,且具有一第二輸入端接收具有一第一極性之一第一畫素信號;一第二輸出緩衝器,具有一第一輸入端耦接其一輸出端,且具有一第二輸入端接收具有一第二極性之一第二畫素信號;一第一開關,其控制端接收一控制信號,其第一端耦接該第一輸出緩衝器之該輸出端,且其第二端耦接該些資料線其一;一第二開關,其控制端接收一反相控制信號,其第一端耦接該第一輸出緩衝器之該輸出端,且其鄰近該些資料線其一之該資料線; 一第三開關,其控制端接收該反相控制信號,其第一端耦接該第二輸出緩衝器之該輸出端,且其第二端耦接該些資料線其一;以及一第四開關,其控制端接收該控制信號,其第一端耦接該第二輸出緩衝器之該輸出端,且其第二端耦接相鄰該資料線其一之該資料線,其中該第一輸出緩衝器和該第二輸出緩衝器分別包括:一差動輸入級,具有該第一輸入端及該第二輸入端分別接收一第一輸入信號及一第二輸入信號,且具有一第一輸出端;一偏壓電流源,耦接該差動輸入級,用以提供一偏壓電流至該差動輸入級;一輸出級,具有一第二輸出端耦接該第一輸入端,用以依據該第一輸出端的信號,經由該第二輸出端提供一輸出電流;以及一回授模組,依據該第一輸入信號和該第二輸入信號來調整該偏壓電流和該輸出電流,其中該差動輸入級依據該第一輸入信號和該第二輸入信號,感應一第一電流和一第二電流,該第一電流和該第二電流的總和等於該偏壓電流,且該回授模組依據該第一電流調整該偏壓電流和該輸出電流,其中該回授模組包括一第一映射電晶體,用以映射該第一電流以產生一參考電流,且該第一映射電晶體之第二 源/汲極產生該參考電流,該偏壓電流源包括一第二映射電晶體,用以映射該參考電流以調整該偏壓電流,且該輸出級包括一第三映射電晶體,用以映射該參考電流以調整該輸出電流,以及其中該差動輸入級包括:一第一電晶體,其閘極作為該第一輸入端,其第一源/汲極感應該第一電流,且其第二源/汲極耦接該偏壓電流源;一第二電晶體,其閘極作為該第二輸入端,其第一源/汲極感應該第二電流,且其第二源/汲極耦接該第一電晶體之第二源/汲極;一第三電晶體,其閘極耦接該第一電晶體之第一源/汲極,其第一源/汲極耦接一第一電壓,且其第二源/汲極耦接該第三電晶體之閘極;以及一第四電晶體,其閘極耦接該第三電晶體之閘極,其第一源/汲極耦接該第一電壓,且其第二源/汲極耦接該第二電晶體之第一源/汲極。
  6. 如申請專利範圍第5項所述之源極驅動器,其中該回授模組更包括:一第五電晶體,其閘極耦接該第二映射電晶體之閘極和該第三映射電晶體之閘極,其第一源/汲極耦接該第五電晶體之閘極以接收該參考電流,且其第二源/汲極耦接一第二電壓;其中該第一映射電晶體之閘極及第一源/汲極分別耦 接該第三電晶體之閘極及該第一電壓。
  7. 如申請專利範圍第6項所述之源極驅動器,其中該偏壓電流源更包括:一第六電晶體,其閘極耦接一偏壓,其第一源/汲極耦接該第一電晶體之第二源/汲極,且其第二源/汲極耦接該第二電壓;其中該第二映射電晶體之第一源/汲極及第二源/汲極分別耦接該第一電晶體之第二源/汲極及該第二電壓。
  8. 如申請專利範圍第6項所述之源極驅動器,其中該輸出級更包括:一第七電晶體,其閘極耦接該第一輸出端,其第一源/汲極耦接該第一電壓,且其第二源/汲極作為該第二輸出端;其中該第三映射電晶體之第一源/汲極及第二源/汲極分別耦接該第二輸出端及該第二電壓。
  9. 如申請專利範圍第5項所述之源極驅動器,其中該第一輸出緩衝器的該第一電晶體和該第二電晶體為N型電晶體,而該第二輸出緩衝器的該第一電晶體和該第二電晶體為P型電晶體。
  10. 如申請專利範圍第9項所述之顯示面板的源極驅動器,其中該第一極性為正極性,而該第二極性為負極性。
  11. 如申請專利範圍第5項所述之源極驅動器,其中在一第一掃描期間,該控制信號導通該第一開關及該第四開關,而該反相控制信號關閉該第二開關和該第三開關, 並且在一第二掃描期間,該控制信號關閉該第一開關和該第四開關,而該反相控制信號導通該第二開關和該第三開關。
TW098123052A 2008-09-30 2009-07-08 輸出緩衝器及使用該輸出緩衝器的源極驅動器 TWI409748B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/241,367 US8368673B2 (en) 2008-09-30 2008-09-30 Output buffer and source driver using the same

Publications (2)

Publication Number Publication Date
TW201013615A TW201013615A (en) 2010-04-01
TWI409748B true TWI409748B (zh) 2013-09-21

Family

ID=42056904

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098123052A TWI409748B (zh) 2008-09-30 2009-07-08 輸出緩衝器及使用該輸出緩衝器的源極驅動器

Country Status (3)

Country Link
US (1) US8368673B2 (zh)
CN (1) CN101714868B (zh)
TW (1) TWI409748B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101155550B1 (ko) * 2010-07-30 2012-06-19 매그나칩 반도체 유한회사 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버
KR101277480B1 (ko) * 2011-04-12 2013-06-27 에스케이하이닉스 주식회사 버퍼 조절 회로 및 이를 포함하는 집적회로
TWI499203B (zh) * 2011-08-08 2015-09-01 Sitronix Technology Corp Operational Amplifier
CN102386861B (zh) * 2011-11-07 2015-04-29 旭曜科技股份有限公司 正负压输入运算放大器组
US9081398B2 (en) 2012-03-23 2015-07-14 Fairchild Semiconductor Corporation Adaptive startup control for boost converter
CN105099432B (zh) * 2014-05-19 2019-04-30 奇景光电股份有限公司 输出缓冲器
KR102313384B1 (ko) 2015-08-13 2021-10-15 삼성전자주식회사 버퍼 회로 및 이를 포함하는 전자 회로
CN106533373B (zh) * 2016-11-22 2019-04-09 中国电子科技集团公司第五十四研究所 一种防止全差分运算放大器共模闩锁的电路
CN106487374B (zh) * 2016-12-31 2022-09-20 唯捷创芯(天津)电子技术股份有限公司 一种高速模拟电压信号缓冲器、芯片及通信终端
CN107610633B (zh) * 2017-09-28 2020-12-04 惠科股份有限公司 一种显示面板的驱动装置及驱动方法
TWI693585B (zh) * 2017-12-20 2020-05-11 矽創電子股份有限公司 顯示面板驅動電路及其耐高壓電路
CN112352380A (zh) * 2018-05-01 2021-02-09 诺维能源公司 比较器
CN110473505B (zh) * 2018-05-09 2021-06-22 奇景光电股份有限公司 输出缓冲器与源极驱动器
CN110635789B (zh) * 2018-06-25 2023-08-01 瑞昱半导体股份有限公司 时钟调整电路及时钟调整方法
US10848149B2 (en) * 2018-07-22 2020-11-24 Novatek Microelectronics Corp. Channel circuit of source driver and operation method thereof
TW202034301A (zh) * 2019-03-12 2020-09-16 瑞鼎科技股份有限公司 顯示面板的驅動電路
CN112349234B (zh) * 2019-08-09 2024-04-26 奇景光电股份有限公司 源极驱动器及其输出缓冲器
KR20210142476A (ko) * 2020-05-18 2021-11-25 매그나칩 반도체 유한회사 패널 제어 회로 및 이를 포함하는 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5864254A (en) * 1995-04-11 1999-01-26 Rohm Co., Ltd. Differential amplifier circuit with enlarged range for source voltage and semiconductor device using same
US20020180685A1 (en) * 1997-08-05 2002-12-05 Tetsuro Itakura Amplifier circuit and liquid-crystal display unit using the same
US20040104873A1 (en) * 2002-12-03 2004-06-03 Lg.Philips Co., Ltd. Apparatus and method data-driving for liquid crystal display device
US20080100380A1 (en) * 2006-10-27 2008-05-01 Nec Electronics Corporation Operational amplifier and display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4667165A (en) * 1986-02-19 1987-05-19 Advanced Micro Devices, Inc. High-speed full differential amplifier with common mode rejection
JP3846293B2 (ja) * 2000-12-28 2006-11-15 日本電気株式会社 帰還型増幅回路及び駆動回路
CN1212598C (zh) * 2001-04-26 2005-07-27 凌阳科技股份有限公司 液晶显示器的源驱动放大器
US6977549B2 (en) * 2002-02-25 2005-12-20 Nec Corporation Differential circuit, amplifier circuit, driver circuit and display device using those circuits

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5864254A (en) * 1995-04-11 1999-01-26 Rohm Co., Ltd. Differential amplifier circuit with enlarged range for source voltage and semiconductor device using same
US20020180685A1 (en) * 1997-08-05 2002-12-05 Tetsuro Itakura Amplifier circuit and liquid-crystal display unit using the same
US20040104873A1 (en) * 2002-12-03 2004-06-03 Lg.Philips Co., Ltd. Apparatus and method data-driving for liquid crystal display device
US20080100380A1 (en) * 2006-10-27 2008-05-01 Nec Electronics Corporation Operational amplifier and display device

Also Published As

Publication number Publication date
CN101714868A (zh) 2010-05-26
US20100079431A1 (en) 2010-04-01
TW201013615A (en) 2010-04-01
CN101714868B (zh) 2012-07-04
US8368673B2 (en) 2013-02-05

Similar Documents

Publication Publication Date Title
TWI409748B (zh) 輸出緩衝器及使用該輸出緩衝器的源極驅動器
CN101453207B (zh) 输出缓冲器
US7154332B2 (en) Differential amplifier, data driver and display device
US8390609B2 (en) Differential amplifier and drive circuit of display device using the same
JP5075051B2 (ja) Ab級増幅回路、及び表示装置
US7646371B2 (en) Driver circuit, electro-optical device, and electronic instrument
JP5442558B2 (ja) 出力回路及びデータドライバ及び表示装置
TWI702792B (zh) 驅動電路
JP2005354266A (ja) 電圧比較器回路
JP5241036B2 (ja) 液晶表示用ドライバ及び液晶表示装置
US7675323B2 (en) Differential signal receiver
US20190286178A1 (en) Wide common mode high resolution comparator
TWI392233B (zh) 具有高驅動能力之輸出緩衝器
JP3412131B2 (ja) 液晶表示装置
TWI406251B (zh) 具輸出緩衝器之源極驅動電路
TWI259651B (en) Driver including voltage-follower-type operational amplifier with high driving power and display apparatus using the same
US20100321360A1 (en) Differential signal receiving circuit and display apparatus
JP2005328464A (ja) 増幅器及びこれを用いた液晶ディスプレイ装置
KR100792378B1 (ko) 알티알 비교기
JP2004180268A (ja) 増幅回路及びこれを用いた液晶ディスプレイ装置
US7808296B2 (en) Image display system
CN110473505B (zh) 输出缓冲器与源极驱动器