TWI406251B - 具輸出緩衝器之源極驅動電路 - Google Patents

具輸出緩衝器之源極驅動電路 Download PDF

Info

Publication number
TWI406251B
TWI406251B TW098123051A TW98123051A TWI406251B TW I406251 B TWI406251 B TW I406251B TW 098123051 A TW098123051 A TW 098123051A TW 98123051 A TW98123051 A TW 98123051A TW I406251 B TWI406251 B TW I406251B
Authority
TW
Taiwan
Prior art keywords
source
drain
transistor
coupled
current
Prior art date
Application number
TW098123051A
Other languages
English (en)
Other versions
TW201017633A (en
Inventor
Chien Hung Tsai
jia hui Wang
Jing Chuan Qiu
Chen Yu Wang
Original Assignee
Himax Tech Ltd
Ncku Res & Dev Foundation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Himax Tech Ltd, Ncku Res & Dev Foundation filed Critical Himax Tech Ltd
Publication of TW201017633A publication Critical patent/TW201017633A/zh
Application granted granted Critical
Publication of TWI406251B publication Critical patent/TWI406251B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

具輸出緩衝器之源極驅動電路
本發明是關於一種源極驅動電路,且特別是關於一種具有高效率和低功耗之源極驅動電路。
各種類型的電子裝置,例如TV、筆記型電腦、監視器以及移動通信終端,通常具有顯示裝置。顯示裝置需製造為輕薄短小,以節省電子裝置的體積和成本。為滿足這些需求,各種平面顯示器(Flat Panel Display,FPD)已逐漸取代傳統陰極射線管顯示器(cathode ray tube display)。
液晶顯示器(liquid crystal display,LCD)便是平面顯示器其一類型。在LCD裝置中,源極驅動器扮演著重要的角色,其可將數位視訊資料轉換為驅動電壓,並且將驅動電壓傳送給LCD之顯示面板上的畫素。源極驅動器包括有增强驅動電壓之驅動能力的輸出緩衝器,以避免訊號衰減。
圖1為傳統源極驅動器之輸出緩衝器100。輸出緩衝器100包括輸入級110、電流源以及輸出級120。輸入級110包括電晶體N1~N4。電晶體N1和N2組成差動對,其經由輸入節點Vin+及Vin-接收差動輸入訊號。以電晶體N5實現之電流源提供偏置電流至輸入級110。輸出級120包括電晶體N6~N9,其根據輸入節點Vin+和Vin-之差動輸入訊號,經由輸出節點Vout而輸出輸出電壓。
輸出緩衝器100其輸出節點Vout連接至輸入節點Vin-以作為一單增益緩衝器(unit-gain buffer),因此當輸入節點Vin+和Vin-之差動輸入訊號相等時,輸出緩衝器100便處於靜態(static state)。當輸出緩衝器100處於暫態(transient state)時,其可處於充電狀態或是處於放電狀態。若輸入節點Vin+之訊號高於輸入節點Vin-之訊號,則輸出緩衝器100處於充電狀態,以提高輸出節點Vout之電壓。在充電狀態期間,流經電晶體N1及N3的電流遠大於流經電晶體N2及N4的電流,因此流經電晶體N8之充電電流Ich,其為從電晶體N3之電流所映射獲得之,會因電晶體N3之電流上升而迅速地升高輸出節點Vout之電壓。
若輸入節點Vin-之訊號高於輸入節點Vin+之訊號,則輸出緩衝器100處於放電狀態。在放電狀態期間,流經電晶體N2及N4的電流遠大於流經電晶體N1及N3的電流,因此流經電晶體N9之電流會變得更大,其從電晶體N4之電流所映射獲得之,進而使從電晶體N6之電流所映射獲得之放電電流Idisch上升,以迅速拉低輸出節點Vout之電壓。
然而,隨着顯示面板尺寸的變大,因此需要更大的充電電流Ich和放電電流Idisch來驅動更大的顯示面板。
本發明提供了一種具有高效率及低功耗之源極驅動電路來驅動顯示面板。適於驅動顯示面板之源極驅動電路包 括第一輸出緩衝器。第一輸出緩衝器包括第一差動輸入級、第一輸出級以及第二輸出級。第一差動輸入級分別經由第一輸入端和第二輸入端接收第一輸入訊號和第二輸入訊號。第一輸出級包括第一位準調整電路和第一自偏壓提供電路。第一位準調整電路根據第一差動輸入級所接收之訊號提供第一位準電壓。第一自偏壓提供電路提供第一偏壓至第一位準調整電路。第二輸出級依據第一位準電壓而提供第一充電電流和第一放電電流並且輸出第一輸出訊號。
上述之源極驅動電路,在本發明之一實施例中源極驅動電路更包括第二輸出緩衝器。第二輸出緩衝器包括第二差動輸入級、第三輸出級以及第四輸出級。第二差動輸入級分別經由第三輸入端和第四輸入端來接收第三輸入訊號和第四輸入訊號。第三輸出級包括第二位準調整電路以及第二自偏壓提供電路。第二位準調整電路根據第二差動輸入級所接收之訊號來提供第二位準電壓。第二自偏壓提供電路提供第二偏壓至第一位準調整電路和第二位準調整電路。第四輸出級依據第二位準電壓而提供第二充電電流和第二放電電流並且輸出第二輸出訊號。
上述之源極驅動電路,在本發明之一實施例中第一差動輸入級分別根據第一輸入訊號和第二輸入訊號於其內產生第一電流和第二電流。第一位準調整電路接收從第一電流或第二電流映射之第一位準電流以產生第一位準電壓。另外,第二差動輸入級分別根據第三輸入訊號和第四輸入 訊號於其內產生第三電流和第四電流。第二位準調整電路接收從第三電流或第四電流映射之第二位準電流以產生第二位準電壓。
上述之源極驅動電路,在本發明之一實施例中第一自偏壓提供電路依據第二電流來產生第一偏壓。另外,第二自偏壓提供電路依據第四電流來產生第二偏壓。
本發明提供了一種源極驅動電路,其包括具有兩個輸出級之輸出緩衝器以增加驅動能力。對於輸出緩衝器而言,第一輸出級中的位準調整電路能夠根據差動輸入級所接收之訊號,動態地調整位準電壓以控制後一輸出級。另外,位準調整電路為由輸出緩衝器內的自偏壓提供電路所偏壓之。其中,自偏壓提供電路所提供之偏壓與差動輸入級內感應產生之電流其一相關。因此,源極驅動電路能夠更有效地增强充電及放電能力。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
以下將參考附圖詳細闡述本發明的實施例,附圖舉例說明了本發明的示範實施例,其中相同標號指示同樣或相似的元件。
在本發明之實施例中,輸出緩衝器可提供較大的充電電流和放電電流。此輸出緩衝器例如應用於顯示面板之源 極驅動電路中。圖2為本發明之一實施例之源極驅動電路200的示意圖。參照圖2,源極驅動電路200包括正極性輸出緩衝器210、負極性輸出緩衝器220以及多工器230。多工器230包括開關231~234,用以選擇性地將輸出緩衝器210及220耦接至顯示面板400上資料線L1及L2。
圖3為本發明實施例圖2中正極性輸出緩衝器210和負極性輸出緩衝器220的電路圖。請參照圖3,正極性輸出緩衝器210包括差動輸入級211、第一輸出級212以及第二輸出級213。差動輸入級211包括電晶體M1~M4,其中電晶體M1及M2為N型電晶體,其組成一N型差動對。差動輸入級211分別經由第一輸入端Vin1-和第二輸入端Vin1+接收第一輸入訊號和第二輸入訊號。差動輸入級211更包括以電晶體M14實現之電流源,用以提供第一偏置電流Ib1至差動輸入級211,使差動輸入級211根據輸入端Vin1+和Vin1-之訊號,於其內感應產生第一電流In1和第二電流In2,其中第一電流In1和第二電流In2的總和近似等於第一偏置電流Ib1。
第一輸出級212包括電晶體M5~M8、位準調整電路212a以及自偏壓提供電路212b。電晶體M3及M5組成映射電路結構,經由映射第一電流In1而產生流經電晶體M5的第一位準電流IL1。電晶體M6~M8同樣地組成串聯映射電路結構,經由映射第二電流In2而產生流經電晶體M8的第一位準電流IL1。當位準調整電路212a形成短路時,電晶體M5及M8以及位準調整電路212a位於同一電流路 徑,因此流經電晶體M5的電流和流經電晶體M8的電流可視為同一電流,亦即第一位準電流IL1。位準調整電路212包括電晶體M9和M10。位準調整電路212a依據差動輸入級211之作動,於第一節點V1處提供第一位準電壓,且於第二節點V2處提供第二位準電壓,以驅動第二輸出級213。位準調整電路212a接收從第一電流In1或第二電流In2映射之第一位準電流IL1來產生第一位準電壓和第二位準電壓。
自偏壓提供電路212b包括自偏壓電晶體M13。自偏壓提供電路212b依據第二電流In2而提供第一偏壓Vb1,以控制位準調整電路212a。在本發明實施例中,自偏壓電晶體M13耦接電晶體M6與M7之間,因此自偏壓電晶體M13接收從第二電流In2映射之第一映射電流Im1來產生第一偏壓Vb1。第二輸出級213包括電晶體M11和M12。第二輸出級213受控於節點V1和V2處的電壓,而於第一輸出節點Voutn輸出輸出訊號。當電晶體M11開啟時,第二輸出級213提供第一充電電流。當電晶體M12開啟時,第二輸出級213提供第一放電電流。
當第一輸入端Vin1-之輸入電壓(即第一輸入訊號)高於第二輸入端Vin1+之輸入電壓(即第二輸入訊號)時,輸出緩衝器210處於放電狀態,以拉低第一輸出節點Voutn處的輸出電壓。也就是說,流經電晶體M1及M3的第一電流In1高於流經電晶體M2及M4的第二電流In2。因此,流經電晶體M5的第一位準電流IL1會變大,其為從第一 電流In1所映射獲得,以升高第一節點V1和第二節點V2處的電壓。因此,第二輸出級213的電晶體M12受控於第二節點V2處的第二位準電壓而開啟,以提供第一放電電流並且拉低第一輸出節點Voutn處的輸出電壓。
當第一輸入端Vin1-之輸入電壓(即第一輸入訊號)低於第二輸入端Vin1+之輸入電壓(即第二輸入訊號)時,輸出緩衝器210處於充電狀態,以拉高第一輸出節點Voutn處的輸出電壓。也就是說,流經電晶體M2及M4的第二電流In2高於流經電晶體M1及M3的第一電流In1。由於流經電晶體M6的第一映射電流Im1為從第二電流In2所映射獲得之,因此第一映射電流Im1會變大,使得從第一映射電流Im1映射獲得之第一位準電流IL1(其流經電晶體M8)也同樣地變大,以拉低第一節點V1和第二節點V2處的電壓。藉此,第二輸出級213的電晶體M11受控於第一節點V1處的第一位準電壓而開啟,以提供第一充電電流並且拉高第一輸出節點Voutn處的輸出電壓。
在本發明實施例中,會適當地偏壓位準調整電路212a,以調整第一節點V1處的第一位準電壓和第二節點V2處的第二位準電壓,其中第一及第二位準電壓控制第二輸出級213。位準調整電路212a的電晶體M9經由相關於第二電流In2之第一偏壓Vb1所偏壓之。位準調整電路212a的電晶體M10經由相關於負極性輸出緩衝器220(其將稍後描述)之第二偏壓Vb2所偏壓之。因此,位準調整電路212a依據輸出緩衝器210處於充放電之動態,而動態 地調整第一節點V1和第二節點V2處的位準電壓。另外,位準調整電路212a可維持電晶體M11及M12的閘極具有小電壓差,以避免電晶體M11及M12同時開啟。
值得注意的是,當輸出緩衝器210處於靜態,第二輸出級213中電晶體M11的源極-閘極電壓(source-gate voltage)和電晶體M12的閘極-源極電壓(gate-source voltage)很小,因此由靜態電流所決定之功耗較小。
以下敘述負極性輸出緩衝器220。負極性輸出緩衝器220包括差動輸入級221、第一輸出級222以及第二輸出級223。差動輸入級221包括電晶體T1~T4,其中電晶體T1和T2為P型電晶體,其組成一P型差動對。差動輸入級221分別經由第三輸入端Vin2-和第四輸入端Vin2+接收第三輸入訊號和第四輸入訊號。差動輸入級221更包括以電晶體T14實現之電流源,以提供第二偏置電流Ib2至差動輸入級221,因此差動輸入級221根據輸入端Vin2-和Vin2+處的訊號,而感應產生第三電流Ip1和第四電流Ip2。
第一輸出級222包括電晶體T5~T10以及電晶體T13。電晶體T5映射第三電流Ip1以產生流經電晶體T5的第二位準電流IL2。電晶體T6映射第四電流Ip2以產生第二映射電流Im2,且透過電晶體T7及T8之運作可映射第二映射電流Im2而產生流經電晶體T8的第二位準電流IL2。第一輸出級222的電晶體T9和T10組成位準調整電路222a,以依據差動輸入級221之作動,於第三節點V3和第四節點V4處提供電壓來驅動第二輸出級223。第一輸出 級222的電晶體T13作為自偏壓電晶體,以使自偏壓提供電路222b提供第二偏壓Vb2來控制正極性輸出緩衝器210的位準調整電路212a以及控制位準調整電路222a。此外,位準調整電路222a亦受控於第一偏壓Vb1。第二輸出級223包括電晶體T11和T12。
當第四輸入端Vin2+之輸入電壓(即第四輸入訊號)高於第三輸入端Vin2-之輸入電壓(即第三輸入訊號)時,輸出緩衝器220處於充電狀態,以升高第二輸出節點Voutp處的輸出電壓。也就是說,流經電晶體T1及T3的第三電流Ip1高於流經電晶體T2及T4的第四電流Ip2。由於流經電晶體T5的第二位準電流IL2為從第一電流Ip1所映射獲得,因此第二位準電流IL2會變大以拉低第三節點V3和第四節點V4處的電壓。藉此,第二輸出級223的電晶體T12受控於第三節點V3處的電壓而開啟,以拉高第二輸出節點Voutp處的輸出電壓。
當第四輸入端Vin2+之輸入電壓(即第四輸入訊號)低於第三輸入端Vin2-之輸入電壓(即第三輸入訊號)時,輸出緩衝器220處於放電狀態,以拉低第二輸出節點Voutp處的輸出電壓。也就是說,流經電晶體T2及T4的第四電流Ip2高於流經電晶體T1及T3的第三電流Ip1。由於流經電晶體T6的第二映射電流Im2為從第四電流Ip2所映射獲得之,因此第二映射電流Im2會變大,使得從第二映射電流Im2所映射獲得之第二位準電流IL2(其流經電晶體T8)也同樣地變大,以拉高第三節點V3和第四節點 V4處的電壓。藉此,第二輸出級223的電晶體T11受控於第四節點V4處的電壓而開啟,以拉低第二輸出節點Voutp處的輸出電壓。
在本發明的實施例中,會適當地偏壓位準調整電路222a,以調整節點V3和V4處用以控制第二輸出級223的電壓。在位準調整電路222a中,電晶體T10為由輸出緩衝器210中自偏壓電晶體M13所提供的第一偏壓Vb1進行偏壓,而電晶體T9為由輸出緩衝器220中自偏壓電晶體T13所提供的第二偏壓Vb2進行偏壓。因此,位準調整電路222a依據輸出緩衝器220之充放電狀態,而動態地調整節點V3和V4的位準。另外,位準調整電路222a維持電晶體T11和T12的閘極具有小的電壓差,以避免電晶體T11和T12同時打開。
如上述之輸出緩衝器210和220,第一偏壓Vb1等於(VGS_M13+VGS_M7+Vss),而第二偏壓Vb2等於(Vdd-VSG_T7-VSG_T13),其中VGS是電晶體的閘極-源極電壓,而VSG是電晶體的源極-閘極電壓。於此,用以偏壓位準調整電路212a和222a之第一偏壓Vb1和第二偏壓Vb2分別產生於輸出緩衝器210和220內部,無需從外部資源提供偏壓,以節省走線佈局(wire routing)。特別是對包含數百通道且各通道包括輸出緩衝器之源極驅動器而言,更能夠大大地簡化走線。
綜上所述,各輸出緩衝器利用兩輸出級來增强源極驅動電路的驅動能力。在各輸出緩衝器中,第一輸出級利用 位準調整電路,其根據由差動輸入級接收的訊號,動態地調整位準電壓以控制後一輸出級。另外,第一輸出級包括自偏壓提供電路,其根據差動輸入級所感應產生之電流其一來偏壓位準調整電路。因此,輸出緩衝器能夠在動態情況下提供高速充電電流和放電電流,且更有效率地運作。
本領域熟知此項技藝者將顯而易見,在不背離本發明的範圍或精神的情況下可對本發明的結構進行修改和改變。鑑於前面的描述,本發明意圖覆蓋落入後續申請專利範圍及其等同物範圍內的修改和改變。
100‧‧‧輸出緩衝器
110‧‧‧輸入級
120‧‧‧輸出級
200‧‧‧驅動電路
210‧‧‧正極性輸出緩衝器
211、221‧‧‧差動輸入級
212、222‧‧‧第一輸出級
213、223‧‧‧第二輸出級
212a‧‧‧位準調整電路
212b、222b‧‧‧自偏壓提供電路
220‧‧‧負極性輸出緩衝器
222a‧‧‧位準調整電路
230‧‧‧多工器
231~234‧‧‧開關
400‧‧‧顯示面板
VDD、Vdd‧‧‧電源電壓
GND、Vss‧‧‧接地電壓
Ich、Idisch、Ib1~Ib2、IL1~IL2、In1~In2、Im1~Im2、Ip1~Ip2‧‧‧電流
L1~L2‧‧‧資料線
M1~M14、N1~N9、T1~T14‧‧‧電晶體
V1~V4‧‧‧節點
Vbias、Vbias1、Vbias2‧‧‧電壓
Vin-、Vin+‧‧‧輸入節點
Vin1-、Vin1+、Vin2-、Vin2+‧‧‧輸入端
Vout、Voutn、Voutp‧‧‧輸出節點
圖1為傳統源極驅動器之輸出緩衝器。
圖2為本發明之一實施例之源極驅動電路的示意圖。
圖3為本發明實施例圖2中輸出緩衝器的電路圖。
200‧‧‧驅動電路
210‧‧‧正極性輸出緩衝器
220‧‧‧負極性輸出緩衝器
230‧‧‧多工器
231~234‧‧‧開關
400‧‧‧顯示面板
L1~L2‧‧‧資料線
Vin1-‧‧‧第一輸入端
Vin1+‧‧‧第二輸入端
Vin2-‧‧‧第三輸入端
Vin2+‧‧‧第四輸入端

Claims (18)

  1. 一種源極驅動電路,適於驅動一顯示面板,包括:一第一輸出緩衝器,包括:一第一差動輸入級,具有一第一輸入端接收一第一輸入訊號,且一第二輸入端接收一第二輸入訊號;一第一輸出級,包括:一第一位準調整電路,根據該第一輸入訊號和該第二輸入訊號來提供一第一位準電壓;以及一第一自偏壓提供電路,用以提供一第一偏壓至該第一位準調整電路;以及一第二輸出級,根據該第一位準電壓,提供一第一充電電流和一第一放電電流,並且輸出一第一輸出訊號。
  2. 如申請專利範圍第1項所述之源極驅動電路,其中該第一差動輸入級分別根據該第一輸入訊號和該第二輸入訊號,感應產生一第一電流和一第二電流,且該第一位準調整電路接收從該第一電流或該第二電流映射之一第一位準電流以產生該第一位準電壓。
  3. 如申請專利範圍第2項所述之源極驅動電路,其中該第一自偏壓提供電路基於該第二電流而產生該第一偏壓。
  4. 如申請專利範圍第3項所述之源極驅動電路,其中該第一自偏壓提供電路包括一第一自偏壓電晶體,其閘極其第一源/汲極耦接一起,以接收從該第二電流映射之一第一映射電流來產生該第一偏壓,且其第二源/汲極耦接一第 一電壓。
  5. 如申請專利範圍第2項所述之源極驅動電路,其中該第一差動輸入級包括:一第一電晶體,其閘極作為該第一輸入端、其第一源/汲極感應產生該第一電流,且其第二源/汲極耦接一第一電壓;一第二電晶體,其閘極作為該第二輸入端、其第一源/汲極感應產生該第二電流,且其第二源/汲極耦接該第一電晶體之第二源/汲極;一第三電晶體,其第一源/汲極耦接一第二電壓,且其閘極及第二源/汲極耦接該第一電晶體之第一源/汲極;一第四電晶體,其第一源/汲極耦接該第二電壓,且其閘極及第二源/汲極耦接該第二電晶體之第一源/汲極;以及一第一電流源,耦接於該第一電晶體之第二源/汲極與該第一電壓之間,以提供一第一偏置電流至該第一差動輸入級,其中該第一電流與該第二電流的總和近似等於該第一偏置電流。
  6. 如申請專利範圍第5項所述之源極驅動電路,其中該第一輸出級更包括:一第五電晶體,其閘極耦接該第三電晶體之閘極、其第一源/汲極耦接該第二電壓,且其第二源/汲極感應產生從該第一電流映射之該第一位準電流;一第六電晶體,其閘極耦接該第四電晶體之閘極,且 其第一源/汲極耦接該第二電壓;一第七電晶體,其閘極及第一源/汲極耦接該第六電晶體之第二源/汲極,且其第二源/汲極耦接該第一電壓;以及一第八電晶體,其閘極耦接該第七電晶體之閘極、其第一源/汲極感應產生從該第二電流映射之該第一位準電流,且其第二源/汲極耦接該第一電壓。
  7. 如申請專利範圍第6項所述之源極驅動電路,其中該第一位準調整電路包括:一第九電晶體,其閘極耦接該第一偏壓、其第一源/汲極耦接該第五電晶體之第二源/汲極,且其第二源/汲極耦接該第八電晶體之第一源/汲極,其中該第一位準電壓經由該第九電晶體之第一源/汲極和第二源/汲極其一輸出之;以及一第十電晶體,其閘極耦接第二偏壓、其第一源/汲極耦接該第九電晶體之第一源/汲極,且其第二源/汲極耦接該第九電晶體之第二源/汲極。
  8. 如申請專利範圍第7項所述之源極驅動電路,其中該第二輸出級包括:一第十一電晶體,其閘極耦接該第九電晶體之第一源/汲極、其第一源/汲極耦接該第二電壓,且其第二源/汲極輸出該第一輸出訊號;以及一第十二電晶體,其閘極耦接該第九電晶體之第二源/汲極、其第一源/汲極耦接該第十一電晶體之第二源/汲 極,且其第二源/汲極耦接該第一電壓。
  9. 如申請專利範圍第1項所述之源極驅動電路,更包括:一第二輸出緩衝器,包括:一第二差動輸入級,具有一第三輸入端接收一第三輸入訊號,以及一第四輸入端接收一第四輸入訊號;一第三輸出級,包括:一第二位準調整電路,根據該第三輸入訊號和該第四輸入訊號來提供一第二位準電壓;及一第二自偏壓提供電路,用以提供一第二偏壓至該第一位準調整電路和該第二位準調整電路,其中該第一自偏壓提供電路提供該第一偏壓至該第二位準調整電路;以及一第四輸出級,依據該第二位準電壓,提供第二充電電流和第二放電電流,並且輸出一第二輸出訊號。
  10. 如申請專利範圍第9項所述之源極驅動電路,更包括:一多工器,選擇性地將該第一輸出緩衝器和該第二輸出緩衝器耦接至該顯示面板上多條資料線。
  11. 如申請專利範圍第9項所述之源極驅動電路,其中該第一輸入訊號和該第二輸入訊號為具有一第一極性之訊號,而該第三輸入訊號和該第四輸入訊號為具有第二極性之訊號。
  12. 如申請專利範圍第9項所述之源極驅動電路,其 中該第二差動輸入級分別根據該第三輸入訊號和該第四輸入訊號,產生一第三電流和一第四電流,且該第二位準調整電路接收從該第三電流或該第四電流映射之一第二位準電流來產生該第二位準電壓。
  13. 如申請專利範圍第12項所述之源極驅動電路,其中該第二自偏壓提供電路基於該第四電流而產生該第二偏壓。
  14. 如申請專利範圍第13項所述之源極驅動電路,其中該第二自偏壓提供電路包括一第二自偏壓電晶體,其閘極與第一源/汲極耦接一起,以接收從該第四電流映射之一第二映射電流來產生該第二偏壓,且第二源/汲極耦接一第二電壓。
  15. 如申請專利範圍第12項所述之源極驅動電路,其中該第二差動輸入級包括:一第一電晶體,其閘極作為該第三輸入端、其第一源/汲極感應產生該第三電流,且其第二源/汲極耦接一第二電壓;一第二電晶體,其閘極作為該第四輸入端、其第一源/汲極感應產生該第四電流,且其第二源/汲極耦接該第一電晶體之第二源/汲極;一第三電晶體,其第一源/汲極耦接一第一電壓,且其閘極及第二源/汲極耦接該第一電晶體之第一源/汲極;一第四電晶體,其第一源/汲極耦接該第一電壓,且其閘極及第二源/汲極耦接該第二電晶體之第一源/汲極;以 及一第二電流源,耦接於該第一電晶體之第二源/汲極與該第二電壓之間,以提供一第二偏置電流至該第二差動輸入級,其中該第三電流與該第四電流的總和近似等於該第二偏置電流。
  16. 如申請專利範圍第15項所述之源極驅動電路,其中該第三輸出級更包括:一第五電晶體,其閘極耦接該第三電晶體之閘極、其第一源/汲極耦接該第一電壓,且其第二源/汲極感應產生從該第三電流映射之該第二位準電流;一第六電晶體,其閘極耦接該第四電晶體之閘極,且其第一源/汲極耦接該第一電壓;一第七電晶體,其閘極及第一源/汲極耦接該第六電晶體之第二源/汲極,且其第二源/汲極耦接該第二電壓;以及一第八電晶體,其閘極耦接該第七電晶體之閘極、其第一源/汲極感應產生從該第四電流映射之該第二位準電流,且其第二源/汲極耦接該第二電壓。
  17. 如申請專利範圍第16項所述之源極驅動電路,其中該第二位準調整電路包括:一第九電晶體,其閘極耦接該第二偏壓、其第一源/汲極耦接該第五電晶體之第二源/汲極,且其第二源/汲極耦接該第八電晶體之第一源/汲極,其中該第二位準電壓經由該第九電晶體之第一源/汲極和該第二源/汲極其一輸出 之;以及一第十電晶體,其閘極耦接該第一偏壓、其第一源/汲極耦接該第九電晶體之第一源/汲極,且其第二源/汲極耦接該第九電晶體之第二源/汲極。
  18. 如申請專利範圍第17項所述之源極驅動電路,其中該第四輸出級包括:一第十一電晶體,其閘極耦接該第九電晶體之第一源/汲極的閘極、其第一源/汲極耦接該第一電壓,且其第二源/汲極輸出該第二輸出訊號;以及一第十二電晶體,其閘極耦接該第九電晶體之第二源/汲極的閘極、其第一源/汲極耦接該第十一電晶體之第二源/汲極,且其第二源/汲極耦接該第二電壓。
TW098123051A 2008-10-27 2009-07-08 具輸出緩衝器之源極驅動電路 TWI406251B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/258,957 US8188955B2 (en) 2008-10-27 2008-10-27 Source driving circuit with output buffer

Publications (2)

Publication Number Publication Date
TW201017633A TW201017633A (en) 2010-05-01
TWI406251B true TWI406251B (zh) 2013-08-21

Family

ID=42117032

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098123051A TWI406251B (zh) 2008-10-27 2009-07-08 具輸出緩衝器之源極驅動電路

Country Status (3)

Country Link
US (1) US8188955B2 (zh)
CN (1) CN101727861B (zh)
TW (1) TWI406251B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8704814B2 (en) * 2010-08-05 2014-04-22 Himax Technologies Limited Driving device of flat panel display and driving method thereof
KR101287659B1 (ko) 2011-09-30 2013-07-24 삼성전기주식회사 출력 구동 장치
CN103377623A (zh) * 2012-04-11 2013-10-30 联胜(中国)科技有限公司 可调整输出伽玛参考电压的源极驱动电路和其方法
KR102055841B1 (ko) * 2013-03-05 2019-12-13 삼성전자주식회사 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로
CN106249453B (zh) * 2016-03-25 2023-08-15 北京集创北方科技股份有限公司 一种低功率源极驱动电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4553098A (en) * 1978-04-05 1985-11-12 Hitachi, Ltd. Battery checker
US4988954A (en) * 1989-04-28 1991-01-29 Crystal Semiconductor Corporation Low power output stage circuitry in an amplifier
US20070097056A1 (en) * 2005-10-28 2007-05-03 Novatek Microelectronics Corp. Driving method and data driving circuit of a display
US20080191804A1 (en) * 2007-02-08 2008-08-14 Chang Ho An Two-stage operational amplifier with class ab output stage

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4379267A (en) * 1980-06-25 1983-04-05 Mostek Corporation Low power differential amplifier
JPS61296805A (ja) 1985-06-25 1986-12-27 Nec Corp 演算増幅器
US6051999A (en) * 1998-01-14 2000-04-18 Intel Corporation Low voltage programmable complementary input stage sense amplifier
JP3626043B2 (ja) * 1999-08-10 2005-03-02 沖電気工業株式会社 演算増幅器
JP2002175060A (ja) * 2000-09-28 2002-06-21 Sharp Corp 液晶駆動装置およびそれを備えた液晶表示装置
KR100525003B1 (ko) 2004-01-29 2005-10-31 삼성전자주식회사 프레임 상쇄 및 하프 디코딩 방법을 채용하는tft-lcd 소스 드라이버 및 소스 라인 구동 방법
DE202005021930U1 (de) * 2005-08-01 2011-08-08 Corning Cable Systems Llc Faseroptische Auskoppelkabel und vorverbundene Baugruppen mit Toning-Teilen
TWI291806B (en) * 2005-12-19 2007-12-21 Denmos Technology Inc Buffer for source driver
KR101330751B1 (ko) * 2007-02-08 2013-11-18 삼성전자주식회사 클래스 ab 출력 스테이지를 갖는 투-스테이지 연산증폭기
US8427415B2 (en) * 2007-02-23 2013-04-23 Seiko Epson Corporation Source driver, electro-optical device, projection-type display device, and electronic instrument
US7786799B2 (en) * 2008-03-21 2010-08-31 Cirrus Logic, Inc. Trimming technique for high voltage amplifiers using floating low voltage structures

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4553098A (en) * 1978-04-05 1985-11-12 Hitachi, Ltd. Battery checker
US4988954A (en) * 1989-04-28 1991-01-29 Crystal Semiconductor Corporation Low power output stage circuitry in an amplifier
US20070097056A1 (en) * 2005-10-28 2007-05-03 Novatek Microelectronics Corp. Driving method and data driving circuit of a display
US20080191804A1 (en) * 2007-02-08 2008-08-14 Chang Ho An Two-stage operational amplifier with class ab output stage

Also Published As

Publication number Publication date
US20100103152A1 (en) 2010-04-29
CN101727861B (zh) 2012-08-29
CN101727861A (zh) 2010-06-09
TW201017633A (en) 2010-05-01
US8188955B2 (en) 2012-05-29

Similar Documents

Publication Publication Date Title
TWI409748B (zh) 輸出緩衝器及使用該輸出緩衝器的源極驅動器
JP6637011B2 (ja) デジタル回路
US7764058B2 (en) Source follower circuit
US8928362B2 (en) Semiconductor device and electronic apparatus using the same
US8102357B2 (en) Display device
JP4237219B2 (ja) データ受信回路とデータドライバ及び表示装置
JP5075051B2 (ja) Ab級増幅回路、及び表示装置
TWI406251B (zh) 具輸出緩衝器之源極驅動電路
JP2008032812A (ja) 出力駆動装置および表示装置
US7675323B2 (en) Differential signal receiver
TWI392233B (zh) 具有高驅動能力之輸出緩衝器
JP5905281B2 (ja) 負極性レベルシフタ回路、負荷駆動装置、液晶表示装置、テレビ
US9467108B2 (en) Operational amplifier circuit and method for enhancing driving capacity thereof
JP2005328464A (ja) 増幅器及びこれを用いた液晶ディスプレイ装置
US7808296B2 (en) Image display system
JP4141851B2 (ja) 半導体装置及びそれを用いた電子機器
TW202245387A (zh) 電壓調變電路及其操作方法
JP2012044410A (ja) 差動増幅器及びその制御方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees