TWI380305B - - Google Patents

Download PDF

Info

Publication number
TWI380305B
TWI380305B TW097130825A TW97130825A TWI380305B TW I380305 B TWI380305 B TW I380305B TW 097130825 A TW097130825 A TW 097130825A TW 97130825 A TW97130825 A TW 97130825A TW I380305 B TWI380305 B TW I380305B
Authority
TW
Taiwan
Prior art keywords
voltage
pulse
write
electrodes
memory device
Prior art date
Application number
TW097130825A
Other languages
English (en)
Other versions
TW200917257A (en
Inventor
Tsunenori Shiimoto
Nobumichi Okazaki
Tomohito Tsushima
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200917257A publication Critical patent/TW200917257A/zh
Application granted granted Critical
Publication of TWI380305B publication Critical patent/TWI380305B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0061Timing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0071Write using write potential applied to access device gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0073Write using bi-directional cell biasing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0092Write characterized by the shape, e.g. form, length, amplitude of the write pulse
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/50Resistive cell structure aspects
    • G11C2213/56Structure including two electrodes, a memory active layer and a so called passive or source or reservoir layer which is NOT an electrode, wherein the passive or source or reservoir layer is a source of ions which migrate afterwards in the memory active layer to be only trapped there, to form conductive filaments there or to react with the material of the memory active layer in redox way
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/101Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including resistors or capacitors only
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • H10N70/245Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • H10N70/8416Electrodes adapted for supplying ionic species
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx

Description

1380305 九、發明說明 【發明所屬之技術領域】 本發明係關於藉由非揮發性之可變電阻元件構成記億 體單元的記億體裝置中,執行使可變電阻元件從高電阻狀 態變化成低電阻狀態之動作(寫入動作)之時之記億裝置之 驅動方法》 【先前技術】 以往之記億裝置尤其係使用快閃記憶體之記億裝置由 於不需要用以保持記憶資料之電力,故近年來積極被使用 。尤其含有行動電話裝置之攜帶用之終端裝置大多使用快 閃記憶體以當作記憶體。但是,在使用如此之快閃記憶體 之記憶裝置中,則有資料寫入速度慢之問題(例如參照非 專利文獻1)。 在此,本申請人已提案取得比上述快閃記億體更優良 特性之使用非揮發性之可變電阻元件之記憶裝置(例如專 利文獻1)。該可變電阻元件爲在一對電極間具有導電體膜 和絕緣膜之疊層構造。然後,當於一對電極間施加電壓使 電流自導電體膜朝向絕緣體膜流動時,可變電阻元件變化 至低電阻狀態而寫入資料,另外相反地當在一對電極間施 加電壓使電流自絕緣體膜朝向導電體膜流動時,可變電阻 元件變化成高電阻狀態而資料被抹除。 如此之構成之可變電阻元件比起上述快閃記憶體等因 以單純構造構成記億體單元,故無元件之尺寸依存性,可 -5- 1380305 以取得大訊號,因此具有比例尺度(Scaling)強之特長。再 者,有可以使依據電阻變化之資料寫入速度增快至例如5 毫微秒速度,並且,可以以低電壓(例如1 V左右)且低電 流(例如20 // A左右)執行動作之優點。 [非專利文獻】日經電子,2002.11.18,P.130 [專利文獻1]日本特開2005 - 1 97634號公報 【發明內容】 但是,在該可變電阻元件中,依據絕緣體膜或導電體 膜之構成或製法,在寫入後之低電阻狀態中,則有電阻値 偏差程度大之情形。然後,當如此電阻値之偏差大時,則 難以安定保持寫入之資料。 再者,爲了以不產生寫入錯誤之方式充分執行寫入, 必須增大·施加至可變電阻元件之施加電壓,或增大流動之 電流,或增長電壓之施加時間。但是,當對可變電阻元件 施加所需以上高電壓或過度施加大電流時,則有可能引起 絕緣膜體引起絕緣破壞,可變電阻元件自身被破壞。 如此一來以往之記億裝置中,由於難以安定執行資料 之寫入,故難以提高信賴性,有改善之空間》 本發明係鑒於如此之問題點而所創作出,其目的在於 提供一種包含可變電阻元件而構成之記憶裝置,可提升伴 隨資料寫入之信賴性的記憶裝置之驅動方法。 本發明之記憶裝置之驅動方法爲適用於記憶裝置,該 記億裝置係包含具有一對電極,並且藉由在該一對電極間 -6 - 1380305 施加不同極性之電壓而使電阻値可逆性變化之可變電阻元 件而被構成,當使可變電阻元件之電阻値高之高電阻狀態 變化至可變電阻元件之電阻値爲低之低電阻狀態之時,在 一對電極間對施加互相不同形狀之複數次脈衝狀電壓。在 此,「脈衝狀電壓」並不限於如同文字所述之脈衝狀波形 之電壓,也包含例如斜坡狀波形之電壓。 本發明之記億裝置之驅動方法中,當在可變電阻元件 之一對電極間施加電壓時,則在該些一對電極間形成導電 路徑而流通電流,依此可變電阻元件由高電阻狀態變化至 低電阻狀態,寫入資料。在此,於如此之資料寫入動作時 (從高電阻狀態變化至低電阻狀態之時),因在一對電極間 施加互相不同形狀之複數次脈衝狀電壓,故能迴避因可變 電阻元件之自發熱而造成之導電路徑之擴散消失。再者, 也能迴避當欲執行充分之寫入動作時可變電阻元件受到破 壞。 在本發明之記憶裝置之驅動方法中,於從高電阻狀態 變化至低電阻狀態之時,即使在一對電極間施加互相不同 形狀之兩次脈衝狀電壓亦可。此時,上述兩次脈衝狀電壓 中,第二次脈衝狀電壓之電壓値即使設定成低於第一次脈 衝狀電壓之電壓値亦可。構成如此之時,藉由第一次脈衝 狀電壓而執行資料之寫入動作之後,藉由以更低之電壓値 所構成之第二次脈衝狀電壓而抑制可變電阻元件之自發熱 ,能迴避由於一對電極間之無偏壓狀態而造成的導電路徑 擴散消失。因此,寫入動作後之低電阻狀態中之可變電阻 1380305 元件之電阻値安定化,安定保持被寫入之資料。 再者,如上述般施加互相不同形狀之兩次脈衝狀電壓 時,該些兩次脈衝狀電壓中,即使將第二次脈衝狀電壓之 電壓値設定成高於第一次脈衝狀電壓之電壓値亦可。構成 如此之時,由於藉由以更低之電壓値所構成之第一次脈衝 狀電壓,可變電阻元件成爲軟性崩潰(soft breakdown)狀 態之後,藉由更高之電壓値所構成之第二次脈衝狀電壓形 成充分量之導電路徑,執行充分之寫入動作。因此,能夠 一面迴避可變電阻元件之破壞或劣化一面抑制寫入動作時 之錯誤(寫入錯誤)發生,並能執行安定之寫入動作。 若藉由本發明之記憶裝置之驅動方法時,於執行資料 寫入動作之時(從高電阻狀態變化至低電阻狀態之時),因 在一對電極間施加互相不同形狀之複數次脈衝狀電壓,故 能迴避因可變電阻元件之自發熱而造成之導電路徑之擴散 消失或於欲執行充分之寫入動作時會破壞可變電阻元件之 情形。依此,可以使資料寫入或保持之動作安定化,可提 升伴隨資料寫入動作之信賴性。 【實施方式】 [用以實施發明之最佳型態] 以下,針對本發明之型態,參照圖面予以詳細說明。 [第1實施型態] 第1圖爲表示適用本發明之第1實施型態所涉及之記億 裝置之驅動方法之記憶裝置中之記憶體單元1之電路構成 -8- 1380305 例。該記憶體單元1包含可變電阻元件2、選擇電晶體Tr 、閘極電壓電源31、開關SW、寫入電壓電源3 2和抹除電 壓電源(無圖式)而構成。並且,藉由如此之構成之多數記 憶體單元1被配置成例如矩陣狀,構成記億裝置(記億體) 〇 可變電阻元件2具有後述之一對電極,並且藉由在該 一對電極間施加不同極性之電壓(後述之寫入電壓及抹除 電壓),構成電阻値可逆性變化。並且,針對該可變電阻 元件2之詳細構成於後述》 選擇電晶體Tr係閘極被連接於選擇字元線WL,源極 被連接於共同電壓端子 Vcommon,汲極被連接於可變電 阻元件2之一端(後述電極24側)。再者,選擇字元線 WL 之一端被連接於閘極電壓電源31。藉由如此之構成,選擇 電晶體Tr於資料寫入時或抹除時由閘極電壓電源31供給 閘極電壓,成爲接通(ON)狀態。 開關SW被插入配置於連接可變電阻元件2之另一端( 後述電極2 1側)和寫入電源32之間的位元線BL。再者,藉 由寫入訊號產生部4於該開關SW被供給著寫入訊號S1。 藉由如此之構成,當開關SW隨著寫入訊號S1成爲接通 狀態時,寫入電壓則從寫入電壓電源32被供給至可變電阻 元件2’依此寫入電壓被施加至可變電阻元件2之一對電極 間’並且後述寫入電流流入Iw流入一對電極間。 接著’參照第2圖針對可變電阻元件2之詳細構成予以 說明。第2圖爲表示可變電阻元件2之剖面構成例者。 1380305 該可變電阻元件2爲在一對電極21' 24間自電極21側 依照導電體膜22及絕緣體膜23之順序被疊層之疊層構造。 電極21、24爲經位元線BL被施加互相不同極性之寫 入電壓及抹除電壓的電極,例如藉由鋁(A1)、銅(Cu)或是 鎢(W)等之材料所構成。 . 導電體膜22包含離子化容易之金屬元素而構成,對應 於本發明中之「金屬含有層j之一具體例。作爲如此之金 屬元素可舉出例如銅(Cu)、銀(Ag)、鋅(Zn)中之至少一種 元素。藉由如此之構成,導電體膜22時在電極21、24間施 加寫入電壓之時,具有金屬元素離子化而靠近至陰極側( 電極24側)之性質。並且,若爲容易離子化之元素時,即 使使用上述Cu、Ag、Zn以外之金屬元素亦可。再者,作 爲導電體膜22之一例可舉出以膜厚20nm左右形成CuTe( 碲)膜者。 絕緣膜23係當作記億、保持被寫入資料之記憶層而發 揮功能,例如藉由非晶質狀之釓氧化物(Gd203)或矽氧化 物(Si02)等之絕緣材料所構成。再者’作爲導電體膜23之 —例可舉出以膜厚5nm左右形成非晶質狀之Gd203膜者。 接著,除第1圖、第2圖之外參照第3圖至第7圖,針對 本實施型態之記憶裝置之驅動方法(尤其資料之寫入方法) ,詳細說明。 首先,參照第1圖至第3圖,針對記憶裝置之驅動方法 之基本動作(資料之寫入方法及抹除方法之基本動作)予以 說明。 -10- 1380305 首先,於資料之寫入時,如第3圖(A)所示般,自寫入 電壓電源32經開關SW及位元線BL以絕緣體膜23側之電 極24成爲低電位之方式,於電極21、24間施加寫入電壓, 依此如圖中之箭號P1所示般,導電體膜22中之金屬元素 之離子靠近於電極24側,進入至絕緣體膜23內。然後,當 該離子達至電極24時,則在電極21、24間形成無圖示之導 電路徑(導電通路),如圖中所示般由於寫入電流Iw從電 極24流向電極24,可變電阻元件2之電阻値則下降。(從高 電阻狀態變化至低電阻狀態)。如此一來,執行將資料(資 訊)寫入至可變電阻元件2。 另外,被寫入之資料抹除時,則如第3圖(B)所示般, 自無圖不之抹除電壓電源經位兀線BL而在電極21、24間 ,以導電體膜22側之電極21成爲低電位之方式,被施加抹 除電壓,依此則如圖中之箭號P2所示般,因絕緣體膜23 中之金屬元素離子化而被拉向電極21側,自絕緣體膜23脫 離,故形成在電極2 1、24間之導電路徑變小,如圖中示般 ,由於抹除電流Ie從電極24朝向電極21流動,電極21、 24間之絕緣性增加,可變電阻元件2之電阻値上升(從低電 阻狀態變化至高電阻狀態)。如此一來,對可變電阻元件2 執行資料(資訊)之抹除。 並且,如上述般,藉由重複將極性不同之電壓施加於 電極21、24間,可以使可變電阻元件2之電阻在高電阻狀 態和低電阻狀態之間可逆性變化。再者,因絕緣體膜23之 電阻値對應於絕緣體膜23中之金屬元素之離子之量而變化 -11 - 1380305 ,故如上述般,該絕緣體膜23當作記憶層而揮發功能。 接著,參照第1圖、第2圖、第4圖至第7圖,針對對應 於本發明之特徵性部分之記億裝置之驅動方法(資料之寫 入方法),與比較例比較,詳細予以說明。在此,第4圖及 第5圖爲針對比較例所涉及之以往之資料寫入方法予以表 示之圖示,第4圖爲表示資料之寫入動作之時之時序波形( 第4圖(A)爲表示寫入電流Iw,第4圖(B)爲表示無圖示之導 電路徑之溫度Tp,第4圖(C)爲表示可變電阻元件2之電阻 値Rv)。第5圖爲表示資料之重寫次數(重複資料寫入及消 去)和可變電阻元件2之電阻値(寫入後之電阻値RW及抹除 後之電阻値Re)之關係。在此,第6圖及第7圖爲針對本實 施型態所涉及之資料之寫入方法之一例(實施例所涉及之 資料之寫入方法)而表示之圖式,第6圖爲表示資料之寫入 動作之時之時序波形(第6圖(A)爲表示寫入電流Iw,第6圖 (B)爲表示無圖示之導電路徑之溫度Tp,第6圖(C)爲表示 可變電阻元件2之電阻値Rv)。第7圖爲表示資料之重寫次 數(重複資料寫入及消去)和可變電阻元件2之電阻値(寫入 後之電阻値Rw及抹除後之電阻値Re)之關係之一例。 並且,在第4圖及第5圖所示之比較例中,作爲寫入脈 衝(脈衝狀電流或是脈衝狀電壓),乃使用具有l〇〇ns(毫微 秒)之脈衝寬之200 # A之電流及3V之電壓,並且作爲抹 除脈衝(脈衝狀電流或是脈衝狀電壓),乃使用具有l〇〇ns 之脈衝寬的2V之電壓。 首先,在比較例所涉及之資料寫入方法中,例如第4 -12- 1380305 圖所示般,自時序tioi至時序tl02之期間,脈衝狀之寫 入電壓被施加至電極21、24間而流通脈衝狀之寫入電流 Iw(第4圖(A)),依此在電極21、24間形成導電路徑而可變 電阻元件2之電阻値Rv(第4圖(C))從電阻値RH(抹除後之 電阻値Re)下降至電阻値RL(寫入後之電阻値Rw),並且 藉由該寫入電流Iw於導電路徑產生焦耳熱,導電路徑之 溫度Tp則上升(第4圖(B))。在此,因於完成在時序tl02 中施加寫入脈衝(脈衝狀之寫入電壓及脈衝狀之寫入電流) 後,導電路徑之溫度Tp也不立即下降(如圖中符號P3所 示般,在時序tl 03下降至溫度TL),故在完成施加寫入脈 衝之後的某期間ΔΤ,以無偏壓狀態成爲高溫(溫度TH)狀 態。因此,因形成有導電路徑之金屬離子或原子產生熱擴 散,故例如第5圖所示般,抹除後之電阻値Re比較安定, 另外寫入後之電阻値Rw每次重寫時則產生大變動,成爲 不安定。然後,當如此可變電阻元件2之電阻値之偏差大 時,則難以安定保持寫入之資料。 對此,在實施例所涉及之資料寫入方法中,例如第6 圖所示般,於資料之寫入動作之時(時序til至tl4之期間) ,隨著藉由寫入訊號產生部4所供給之寫訊號S1而在電極 21、24間施加互相不同之複數次(在此爲兩次)脈衝狀之寫 入電壓,成爲流通互相不同之複數次(在此兩次)脈衝狀寫 入電流Iw(第6圖(a))(施加具有脈衝寬Διίΐ、ΔΠ2之兩次 寫入脈衝PLS11、PLS12)。再者,如此之兩次寫入脈衝 PLS11、PLS12中,兩次寫入脈衝PLS12之電壓値及電流 -13- 1380305 値(電流値112)被設定成低於第一次寫入脈衝PLS11之電 壓値及電流値(電流値Π 1)。並且,於如此之寫入動作時 ,形成於電極21、24間之導電路徑之溫度Tp下降至特定( 例如溫度TL)以下時(在此爲時序tl3),之後(在此時序時 序tl4)使第二次寫入脈衝PLS12之電壓値及電流値則被設 定成斷開(OFF)。依此,藉由第一次寫入脈衝PLS11而執 行資料之寫入動作之後,並且藉由以更低之電壓値及電流 値(電流値Π2)所構成之第二次寫入脈衝PLS12而抑制可 變電阻元件2之自發熱(產生焦耳熱),能迴避由於電極21 、24間之無偏壓狀態造成的導電路徑擴散消失。因此,寫 入動作後之低電阻狀態中之可變電阻元件2之電阻値安定 化,安定保持被寫入之資料。 就以一例而言,在第7圖所示之實施例(包含比較例) 中,將第一次寫入電流Iw設爲200 時,並且將第二次 寫入電流Iw設爲25#A,於每重寫次數1 00 0次時改變其 脈衝寬△ tl2。具體而言,重寫次數爲1〜1 000次之間(比 較例)係第一次寫入脈衝PLS11之脈衝寬Δί11=100η3,並 且第二次寫入脈衝PLS12之脈衝寬ΔΗ2=0,其結果僅成 爲一次寫入脈衝。再者,重寫次數爲1〇〇1〜2000次之間( 實施例)係第一次寫入脈衝PLS1 1之脈衝寬度△ tl 1 = 100ns ,並且第二次寫入脈衝PLS12之脈衝寬度Atl2=100;czs ,重寫次數爲200 1〜3 000次之間(實施例)係第一次寫入脈 衝PLS11之脈衝寬度Δηΐ=100ι^,並且第二次寫入脈衝 PLS12之脈衝寬度△tUslms,重寫次數爲3001〜4000次 -14- 1380305 之間(實施例)係第一次寫入脈衝PLSl 1之脈衝寬度△ tl 1 = 100ns,並且第二次寫入脈衝PLS12之脈衝寬度ΔΗ2 = 10ms,重寫次數爲4001〜5000次之間(實施例)係第一次寫 入脈衝PLS11之脈衝寬度△tllslOOns,並且第二次寫入 脈衝PLS12之脈衝寬度Δη2=100ιη3,重寫次數爲5001〜 6000次之間(實施例)係第一次寫入脈衝PLS11之脈衝寬度 △ tll=10 0ns,並且第二次寫入脈衝PLS12之脈衝寬度△ tl2 = Is,重寫次數爲6001〜7000次之間(實施例)係第一次 寫入脈衝PLS11之脈衝寬度Δί11=100η3,並且第二次寫 入脈衝PLS12之脈衝寬度ΔΠ2=1〇3。再者,重寫次數爲 7001〜8000次之間(比較例)係第一次寫入脈衝PLS11之脈 衝寬Δί11=100η3,並且第二次寫入脈衝PLS12之脈衝寬 △ tl2=0,其結果僅成爲一次寫入脈衝。再者,重寫次數 爲800 1〜9000次之間(比較例)係第一次寫入脈衝PLS1 1之 脈衝寬Δί11=0η3,並且第二次寫入脈衝PLS12之脈衝寬 △ tl2 = 100ms,其結果僅成爲一次寫入脈衝。並且,作爲 抹除脈衝係使用具有l〇〇ns之脈衝寬的2V之電壓。 藉由第7圖在施加互相不同之兩次寫入脈衝PLS11' PLS12之實施例(寫入次數爲1001〜7000次之間)中,可知 因一面抑制可變電阻元件2之自發熱(產生焦耳熱)’一面 迴避因電極21、24之無偏壓狀態所產生之導電路徑之擴散 消失,故寫入後之電阻値Rw成爲安定。另外’施加一次 寫入脈衝之比較例中’在寫入次數爲1〜1〇〇〇次及寫入次 數爲700 1〜8000次之間,因可變電阻元件2之自發熱引起 -15- 1380305 導電路徑之擴散消失,故寫入後之電阻値成爲不安定》並 且,在比較例中之8001〜9000次之間,因無第一次寫入脈 衝,僅有第二次寫入脈衝,故究竟無法充分執行寫入。 如上述般,在本實施型態中,於執行資料寫入動作之 時(從高電阻狀態變化至低電阻狀態之時),因對可變電阻 元件2之電極21、24間施加互相不同形狀之複數次寫入脈 衝,故能迴避因可變電阻元件2之自發熱(焦耳熱)而造成 之導電路徑之擴散消失。依此,可以使寫入後之資料保持 動作安定化,可提升伴隨資料寫入動作之信賴性。 •具體而言,於資料寫入動作時,對電極2 1、24間施加 互相不同形狀之兩次寫入脈衝PLS11、PLS12,並且因該 些兩次寫入脈衝 PLS11、PLS12中,第二次寫入脈衝 PLS 12之電壓値及電流値設成低於第一次寫入脈衝,故藉 由第一次寫入脈衝PLS11執行資料寫入動作之後,可一面 藉由由更低之電壓値及電流値(電流値II 2)所構成之第二 次寫入脈衝PLS12抑制可變電阻元件2之自發熱(產生焦耳 熱),一面迴避因電極21、24間之無偏壓狀態所引起之導 電路徑之擴散消失。依此,可使寫入動作後之低電阻狀態 中之可變電阻元件2之電阻値安定化,安定保持被寫入之 資料。 再者,資料之寫入動作時,形成於電極21、24間之導 電路徑之溫度Tp下降至特定臨界値(例如溫度TL)以下時 ,以後因第二次寫入脈衝PLS12之電壓値及電流値設定成 斷開(OFF),故如上述般,可以確實迴避因可變電阻元件2 -16- 1380305 2自發熱(焦耳熱)所引起之導電路徑之擴散消失。 [第2實施型態] 接著’針對本發明之第2實施型態予以說明。並且, 針對與第1實施型態中之構成要素相同者賦予相同符號, 適當省略說明。 第8圖爲針對本實施型態所涉及之資料寫入方法之一 例而表示’具體而言係表示資料之寫入動作之時的時序波 形°並且’適用本實施型態所涉及之資料之寫入方法之記 憶裝置’因與第1實施型態中所說明者相同,故省略說明 〇 在此,首先,針對本實施型態之資料之寫入方法予以 說明之前,針對資料之寫入動作詳細考察。該資料之寫入 動作考慮藉由兩個階段構成。首先,在第一階段,於絕緣 性之高電阻狀態中對電極2 1、24間施加寫入電壓,在絕緣 體膜23中之較弱之部分產生軟性崩潰,依此流出洩漏電流 。然後,在第二階段中,依據藉由該洩漏電流所產生之焦 耳熱,促進導電體膜22中之金屬原子之離子化,並且該金 屬離子藉由寫入電壓而移動,依此在電極21、24間形成導 電路徑。 在此,在第一階段,當施加之寫入電壓過大時,則產 生硬性崩潰,可變電阻元件2成爲半破壞狀態。再者,即 使不到硬性崩潰狀態,當第一階段値中之施加電壓過大而 洩漏電流過度增大時,則提早使可變電阻元件2劣化。另 -17- 1380305 外,爲了在電極21、24間形成充分安定之導電路徑,必須 藉由流通比較大之電流,或施加比較大之電壓,使充分量 之金屬離子在絕緣體膜23中移動而形成充分之導電路徑。 在此,在本實施型態之資料寫入方法中,例如第8圖 所示般,於資料之寫入動作之時(時序t2 1至t2 4之期間), 首先,與1實施型態相同,隨著藉由寫入訊號產生部4所供 給之寫入訊號S1而在電極21、24間施加互相不同之複數 次(在此爲兩次)脈衝狀之寫入電壓,成爲流動互相不同之 複數次(在此兩次)脈衝狀寫入電流Iw(施加具有脈衝寬△ t21' Δ12 2之兩次寫入脈衝PLS21、PLS22)。再者,如此 之兩次寫入脈衝 PLS21、PLS22中,第二次寫入脈衝 PLS22之電壓値及電流値(電流値122)被設定成高於第一次 寫入脈衝PLS21之電壓値及電流値(電流値121)。並且, 第二次寫入脈衝PLS22之脈衝寬Δ122也被設定成大於第 —次寫入脈衝PLS21之脈衝寬At2 1。 藉由如此之構成,藉由以更低之電壓値及電流値(電 流値121)所構成之第一次寫入脈衝PLS21,可變電阻元件 2成爲軟性崩潰狀態之後,藉由以更高之電壓値及電流値( 電流値122)所構成之第二次寫入脈衝PLS22形成充分之量 的導電路徑,故執行充分之寫入動作。因此’一面迴避可 變電阻元件2之破壞或劣化一面抑制寫入動作時之錯誤(寫 入錯誤)發生,可執行安定之寫入動作。 如上述般,在本實施型態中,於執行資料寫入動作之 時(從高電阻狀態變化至低電阻狀態之時)’因對可變電阻 -18- 1380305 元件2之電極21、24間施加互相不同形狀之複數次寫入脈 衝,故能迴避欲執行充分之寫入動作而破壞掉可變電阻元 件2之情形。依此,可以使資料寫入動作安定化,可提升 伴隨資料寫入動作的信賴性。 具體而言,於資料之寫入動作時,於電極21、24間施 加互相不同形狀之兩次寫入脈衝PLS21、PLS22,並且因 該些兩次寫入脈衝PLS21、PLS22中,第二次寫入脈衝 PLS22之電壓値及電流値,高於第一次寫入脈衝PLS21之 電壓値及電流値,故可變電阻元件2藉由以更低之電壓値 及電流値所構成之第一次寫入脈衝PLS21成爲軟性崩潰狀 態之後,藉由以更高之高電壓値及電流値所構成之第二次 寫入脈衝PLS22而形成充分量之導電路徑,故可以執行充 分之寫入動作。因此,一面迴避可變電阻元件2之破壞或 劣化一面抑制寫入動作時之錯誤(寫入錯誤)發生,可執行 安定之寫入動作。 再者,兩次寫入脈衝PLS31、PLS22中,因將第二次 寫入脈衝 PLS22之脈衝寬△ t22設成比第一次寫入脈衝 PLS21之脈衝寬At21大,故可一面迴避可變電阻元件之破 壞或劣化一面更抑制寫入動作時之錯誤發生,可執行更安 定之寫入動作。 以上,說明舉出第1及第2實施型態說明本發明,但是 本發明並不限定於該些實施型態,可作各種變形。 例如,在上述實施型態中,於兩次寫入脈衝PLS 1 1、 PLS12或兩次寫入脈衝PLS21、PLS22中,雖然針對寫入 -19- 1380305 脈衝時間間隔爲〇(零)之時予以說明,但是即使在該些兩 次寫入脈衝間設置某程度之時間間隔亦可。 再者,在本實施型態中,雖然針對於執行資料寫入動 作之時(從高電阻狀態變化至低電阻狀態之時),在可變電 阻元件2之電極21、24間施加互相不同形狀之兩次寫入脈 衝之時予以說明,但是施加之寫入脈衝次數並不限於兩次 之時,即使爲3次以上亦可。 再者,在上述實施型態中,作爲寫入電壓或寫入電流 之控制方法,雖然針對控制自寫入電壓電源32所供給之寫 入電壓之方法予以說明,但是即使例如將自寫入電壓電源 3 2所供給之寫入電壓設爲固定,並且控制自閘極電壓電源 3 1所供給之選擇電晶體Tr之閘極電壓,又組合寫入電壓 及閘極電壓之雙方控制亦可。 再者,在上述實施型態中,雖然舉出對一個選擇電晶 體Tr連接一個非揮發性之可變電阻元件2的記憶體單元1( 所謂的1T-1R型之記憶體單元)而予以說明,但是適用本 發明之驅動方法(寫入方法)之記億裝置並不限定於具有如 此之1 T- 1 R型之記億體單元者,亦可適用於例如具有對一 個選擇電晶體連接多數非揮發性之可變電阻元件之構成之 記億體單元,或構成不設置選擇電晶體之構成的記憶體單 元等之記憶裝置。 再者,本發明之驅動方法(寫入方法)亦可適用於包含 以上述實施型態所說明之構成之可變電阻元件2(第1圖及 第2圖)以外之構成所構成之可變電阻元件的記憶裝置。例 -20- 1380305 如,亦可適用於包含在第2圖之剖面構成中,使導電體膜 22和絕緣體膜23之疊層順序相反之構成的可變電阻元件, 或導電體膜2 2兼作電極21之構成的可變電阻元件,或取代 設置導電體膜22以使絕緣體膜23含有導電體膜22所使用之 金屬元素之構成之可變電阻元件的記億裝置。再者,除含 有容易離子化之金屬元素和絕緣體膜之可變電阻元件以外 ,亦可適用於包含各種構成之可變電阻元件的記憶裝置。 【圖式簡單說明】 [第1圖]爲表示適用本發明之第1實施型態所涉及之記 憶裝置之驅動方法之記憶體單元之構成例的電路圖。 [第2圖]爲表示第1圖所示之可變電阻元件之詳細構成 例之剖面圖。 [第3圖]爲針對寫入動作時及抹除動作時之可變電阻 元件之作用用以說明之剖面圖。 [第4圖]爲針對比較例所涉及之記憶裝置之驅動方法 而用以說明之時序波形圖。 [第5圖]爲表示比較例所涉及之可變電阻元件之電阻 値和寫入次數之關係一例的特性圖。 [第6圖]爲針對第1實施型態所涉及之記憶裝置之驅動 方法而用以說明之時序波形圖。 [第7圖]爲表示實施例所涉及之可變電阻元件之電阻 値和寫入次數之關係一例的特性圖。 [第8圖]爲針對第2實施型態所涉及之記憶裝置之驅動 -21 - 1380305 方法而用以說明之時序波形圖。 【主要元件符號說明】 1 :記億體單元 2 :可變電阻元件 21 :電極 22 :導電體膜 23 :絕緣體膜 24 :電極 3 1 :閘極電壓電源 32:寫入電壓電源 4 :寫入訊號產生部 Tr :選擇電晶體 WL :字元線 SW :開關 BL :位元線 -22-

Claims (1)

1380305 十、申請專利範圍 1. 一種記憶裝置之驅動方法,適用於記憶裝置,該記 憶裝置係包含具有一對電極並且藉由在該一對電極間施加 不同極性之電壓使電阻値可逆性變化之可變電阻元件而被 構成,該記憶裝置之驅動方法之特徵爲: 當使上述可變電阻元件之電阻値高之高電阻狀態變化 至可變電阻元件之電阻値爲低之低電阻狀態之時,在上述 —對電極間施加互相不同形狀之複數次脈衝狀電壓。 2. 如申請專利範圍第1項所記載之記憶裝置之驅動方 法,其中, 當使從上述高電阻狀態變化至上述低電阻狀態之時, 在上述一對電極間施加互相不同形狀之兩次脈衝狀電壓。 3 .如申請專利範圍第2項所記載之記億裝置之驅動方 法,其中, 上述兩次脈衝狀電壓中,第二次脈衝狀電壓之電壓値 設定成低於第一次脈衝狀電壓之電壓値。 4.如申請專利範圍第3項所記載之記憶裝置之驅動方 法,其中, 設定成當上述高電阻狀態變化至上述低電阻狀態之時 形成在上述一對電極間之導電路徑之溫度下降至特定臨界 値以下之後,上述第二次脈衝狀電壓成爲斷開(OFF)。 5 .如申請專利範圍第2項所記載之記憶裝置之驅動方 法,其中, 上述兩次脈衝狀電壓中,第二次脈衝狀電壓之電壓値 -23- 1380305 設定成高於第一次脈衝狀電壓之電壓値。 6. 如申請專利範圍第5項所記載之記憶裝置之驅動方 法,其中, 上述第二次脈衝狀電壓之脈衝寬設定成大於上述第一 次脈衝狀電壓之脈衝寬。 7. 如申請專利範圍第1項所記載之記憶裝置之驅動方 法,其中, 上述可變電阻元件係在上述一對電極間,具有 藉由絕緣體所構成之記憶層;和 包含容易離子化之金屬元素的金屬含有層。 8 ·如申請專利範圍第7項所記載之記億裝置之驅動方 法,其中, 上述金屬元素爲銅(Cu)、銀(Ag)、鋅(Zn)中之至少一 種元素。 -24- 1380305 :指表 圖案代 表本本 代 r-s 定一二 指 C, ΓΝ
第簡 bcu :號 為符 圖件 表元
1 :記憶體單元 2 :可變電阻元件 3 1 :閘極電壓電源 32:寫入電壓電源 4 :寫入訊號產生部 Tr :選擇電晶體 WL :字元線 5 W :開關 B L :位元線 八、本案若有化學式時,請揭示最能顯示發明特徵的化學 式:無
TW097130825A 2007-08-15 2008-08-13 Storage device drive method TW200917257A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007211733A JP5012312B2 (ja) 2007-08-15 2007-08-15 記憶装置の駆動方法

Publications (2)

Publication Number Publication Date
TW200917257A TW200917257A (en) 2009-04-16
TWI380305B true TWI380305B (zh) 2012-12-21

Family

ID=40350745

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097130825A TW200917257A (en) 2007-08-15 2008-08-13 Storage device drive method

Country Status (7)

Country Link
US (1) US8446756B2 (zh)
EP (1) EP2180482A1 (zh)
JP (1) JP5012312B2 (zh)
KR (1) KR101472925B1 (zh)
CN (1) CN101779248B (zh)
TW (1) TW200917257A (zh)
WO (1) WO2009022693A1 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8331128B1 (en) 2008-12-02 2012-12-11 Adesto Technologies Corporation Reconfigurable memory arrays having programmable impedance elements and corresponding methods
JP5044617B2 (ja) 2009-08-31 2012-10-10 株式会社東芝 不揮発性半導体記憶装置
JP5436125B2 (ja) 2009-09-30 2014-03-05 富士フイルム株式会社 診断支援装置およびその作動方法並びに診断支援プログラム
JP4914517B2 (ja) 2009-10-08 2012-04-11 富士フイルム株式会社 構造物検出装置および方法ならびにプログラム
KR101652333B1 (ko) * 2010-02-10 2016-08-30 삼성전자주식회사 가변 저항 메모리 장치 및 그것의 프로그램 방법
JP4981938B2 (ja) 2010-03-08 2012-07-25 富士フイルム株式会社 診断支援装置、冠動脈解析プログラムおよび冠動脈解析方法
JP5572470B2 (ja) 2010-07-28 2014-08-13 富士フイルム株式会社 診断支援装置および方法並びにプログラム
JP2012075702A (ja) 2010-10-01 2012-04-19 Fujifilm Corp 管状構造物内画像再構成装置、管状構造物内画像再構成方法および管状構造物内画像再構成プログラム
JP5626529B2 (ja) * 2011-02-08 2014-11-19 ソニー株式会社 記憶装置およびその動作方法
JP5222380B2 (ja) * 2011-05-24 2013-06-26 シャープ株式会社 可変抵抗素子のフォーミング処理方法および不揮発性半導体記憶装置
JP5313413B2 (ja) * 2011-06-13 2013-10-09 パナソニック株式会社 抵抗変化素子の駆動方法、及び不揮発性記憶装置
JP5395868B2 (ja) 2011-09-26 2014-01-22 富士フイルム株式会社 画像処理装置および方法ならびにプログラム
US8942024B2 (en) * 2011-12-06 2015-01-27 Agency For Science, Technology And Research Circuit arrangement and a method of writing states to a memory cell
US8730752B1 (en) 2012-04-02 2014-05-20 Adesto Technologies Corporation Circuits and methods for placing programmable impedance memory elements in high impedance states
BR112016013859B1 (pt) * 2013-12-26 2022-01-04 Kawasaki Jukogyo Kabushiki Kaisha Reator contínuo para realizar tratamento hidrotérmico de pasta fluida de biomassa celulósica em um estado supercrítico ou um estado subcrítico
EP3001424A1 (en) * 2014-09-26 2016-03-30 Winbond Electronics Corp. Operation method of resistive random access memory cell
KR102313601B1 (ko) 2017-03-24 2021-10-15 삼성전자주식회사 메모리 장치의 동작 방법
CN110827897B (zh) * 2019-09-17 2021-10-01 华中科技大学 忆阻器的防过写电路及方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5761115A (en) * 1996-05-30 1998-06-02 Axon Technologies Corporation Programmable metallization cell structure and method of making same
EP1153434A1 (en) 1999-02-17 2001-11-14 International Business Machines Corporation Microelectronic device for storing information and method thereof
JP3749847B2 (ja) * 2001-09-27 2006-03-01 株式会社東芝 相変化型不揮発性記憶装置及びその駆動回路
KR100773537B1 (ko) 2003-06-03 2007-11-07 삼성전자주식회사 한 개의 스위칭 소자와 한 개의 저항체를 포함하는비휘발성 메모리 장치 및 그 제조 방법
KR100505701B1 (ko) * 2003-08-13 2005-08-03 삼성전자주식회사 상 변화 메모리의 셋(set) 시간을 최소화하는프로그래밍 방법 및 프로그래밍 방법을 구현하는 기입드라이버 회로
JP4792714B2 (ja) 2003-11-28 2011-10-12 ソニー株式会社 記憶素子及び記憶装置
KR100564602B1 (ko) * 2003-12-30 2006-03-29 삼성전자주식회사 상 변화 메모리 어레이의 셋 프로그래밍 방법 및 기입드라이버 회로
JP4385778B2 (ja) * 2004-01-29 2009-12-16 ソニー株式会社 記憶装置
JP2005347468A (ja) 2004-06-02 2005-12-15 Matsushita Electric Ind Co Ltd 不揮発性メモリ
JP4546842B2 (ja) 2005-01-20 2010-09-22 シャープ株式会社 不揮発性半導体記憶装置及びその制御方法
JP2006203098A (ja) 2005-01-24 2006-08-03 Sharp Corp 不揮発性半導体記憶装置
WO2007046145A1 (ja) * 2005-10-19 2007-04-26 Fujitsu Limited 不揮発性半導体記憶装置の書き込み方法
US7893711B2 (en) * 2005-11-29 2011-02-22 Nec Corporation Program circuit, semiconductor integrated circuit, voltage application method, current application method, and comparison method
JP4284326B2 (ja) * 2006-01-12 2009-06-24 株式会社東芝 磁気抵抗ランダムアクセスメモリおよびその書き込み制御方法
JP2007294592A (ja) * 2006-04-24 2007-11-08 Sony Corp 記憶装置の駆動方法
JP2008052867A (ja) 2006-08-28 2008-03-06 Renesas Technology Corp 不揮発性半導体記憶装置
EP2077580B1 (en) * 2006-11-17 2011-11-30 Panasonic Corporation Nonvolatile memory element, nonvolatile memory device, nonvolatile semiconductor device, and method for manufacturing nonvolatile memory element

Also Published As

Publication number Publication date
US8446756B2 (en) 2013-05-21
JP5012312B2 (ja) 2012-08-29
CN101779248B (zh) 2012-12-26
EP2180482A1 (en) 2010-04-28
CN101779248A (zh) 2010-07-14
WO2009022693A1 (ja) 2009-02-19
KR101472925B1 (ko) 2014-12-16
JP2009048679A (ja) 2009-03-05
TW200917257A (en) 2009-04-16
KR20100057795A (ko) 2010-06-01
US20110026298A1 (en) 2011-02-03

Similar Documents

Publication Publication Date Title
TWI380305B (zh)
US9378817B2 (en) Variable resistance nonvolatile memory element writing method and variable resistance nonvolatile memory device
US7583525B2 (en) Method of driving storage device
JP5250726B1 (ja) 抵抗変化型不揮発性記憶素子の書き込み方法および抵抗変化型不揮発性記憶装置
US8391049B2 (en) Resistor structure for a non-volatile memory device and method
WO2013021648A1 (ja) 抵抗変化型不揮発性記憶素子の書き込み方法
JP2007018615A (ja) 記憶装置及び半導体装置
US10600958B2 (en) Resistive memory device
JP2014232559A (ja) 不揮発性記憶素子の駆動方法および不揮発性記憶装置
WO2013140754A1 (ja) 抵抗変化型不揮発性記憶素子の書き込み方法および抵抗変化型不揮発性記憶装置
JP2008135659A (ja) 記憶素子、記憶装置
JP2007294745A (ja) 記憶素子及び記憶装置
Tseng et al. A new high-density and ultrasmall-cell-size contact RRAM (CR-RAM) with fully CMOS-logic-compatible technology and circuits
JP2007134512A (ja) 記憶装置の初期化方法
JP2009104715A (ja) 可変抵抗素子の駆動方法および駆動装置
JP4548211B2 (ja) 記憶素子の製造方法、記憶装置の製造方法
JP5312709B1 (ja) 抵抗変化素子の駆動方法及び不揮発性記憶装置
JP5103932B2 (ja) 記憶素子及び記憶装置
JP5672143B2 (ja) 抵抗変化素子の制御方法、および、半導体装置
JP2008010035A (ja) 記憶装置
JP2006179560A (ja) 記憶素子の再生方法およびメモリ回路
JP5186841B2 (ja) 記憶素子の製造方法および記憶装置の製造方法
JP5194667B2 (ja) 可変抵抗素子および記憶装置
TWI443662B (zh) 非揮發性記憶裝置
JP2014086692A (ja) 不揮発性記憶素子及び不揮発性記憶素子の駆動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees