TWI285419B - Wafer-to-wafer stacking with supporting pedestals - Google Patents
Wafer-to-wafer stacking with supporting pedestals Download PDFInfo
- Publication number
- TWI285419B TWI285419B TW094137522A TW94137522A TWI285419B TW I285419 B TWI285419 B TW I285419B TW 094137522 A TW094137522 A TW 094137522A TW 94137522 A TW94137522 A TW 94137522A TW I285419 B TWI285419 B TW I285419B
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- substrate
- circuit
- dimensional
- stacking structure
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/562—Protection against mechanical damage
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06572—Auxiliary carrier between devices, the carrier having an electrical connection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/60—Protection against electrostatic charges or discharges, e.g. Faraday shields
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/642—Capacitive arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01019—Potassium [K]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
Description
1285419 九、發明說明·· 【發明所屬之技術領域】 本發明係與一種三維晶圓堆疊架構有關,尤其是與一 =兩石夕基板之間包含金屬支樓結構的三維晶圓= 構有關。 且木 【先前技術】 隨著電子製造技術的發展,越來越多的電子產品係以 可攜性、高功能性以及輕薄短小為其發展目標。缺而,這 樣的發展趨勢下,電子產品所搭配的電子晶片之ς能性^ 細包含的電路裝置也勢必會越來越多而且也會越來越 稷雜,而在晶片面積微小化的需求下,儘管目前晶圓製造 的微影製程(mh〇graphie prGeess)仍不斷地往45 、 32nm甚至更小尺寸演進;然而,無論如何,未來晶片設 計的重大改變將會是必朗結果。因此,_種_性的三 維的晶圓堆疊的技術已開始逐步發展。
/請參閱第1圖所示’其係說明習知的—種三維晶圓堆 豐架構的示意圖。如圖中所示,該晶圓堆疊架構100,係 包含-第-晶圓10,、一第二晶圓20,以及一第三晶圓 30,其中該等晶圓10,_30,係由一基板12,、22,、32,以及 叙置層所構成;其中,不同的晶圓之間係、透過一結合層 (bonding layer)來完成晶圓的堆疊;其中,該第一與第 曰曰圓10 20之衣置層係相鄰排列,因而形成一面對面 (foce to face)的堆疊架構,而該第二晶圓與該第三晶圓 20’、30’則由基板與裝置層相鄰排列,因而形成一背對面 5 1285419 (back to face)从 1〇,-3〇,的裝置^堆疊架構。如圖中所示,該等晶圓 等,而不同日^上:包含多數個電路裝置16,、26,、36, vias) 15,來達成相的電路裝置則係透過信號通道(si_ 風相互電連接的目的。 儘管上述的3问 ®堆®架構100,可以視晶片設計的需 架構以及越來越複而’在越來越多的晶圓堆疊 + 的電路I置配置的情況下’存在各装 置層中的低介電〔〗 衣
r U〇w_k)材料报可能會因為堆疊架構的 歷應力,或者電路操作時所產生的熱應力而產生破壞,進 而造成整個晶片電路的毀損。 進 儘官如上述的晶圓堆#架構·中,其係具有 不同晶圓的信號通道結構’然而,這些信號通道並沒有直 接配置於該等裝置層的兩個堅硬表面上,因此無法對該等 I置層產生支撐的效果。@而該晶圓堆疊架構並無法避免 瓜置層中低介電材料因應力而造成的破壞。
综上所述,如何使晶圓堆疊架構中的低介電材料層能 夠抵擋壓應力或熱應力所產生的形變或破壞,已是本領域 亟待克服的一大課題。有鑑於此,本發明之動機即由此^ 生,為了有效地克服上述所遭遇的問題,本案之發明人乃 經悉心研究,並一本鍥而不捨之精神,終於創作出本案「具 樑柱結構之三維晶圓堆疊架構」。本發明之三維晶圓堆晶 架構係利用逐層沉積或雷射鑽孔方式於晶圓上的兩堅^ 表面(或基板)之間形成一金屬支撐結構,以提供支樓今 結構層之目的,達到強化該低介電材料層之目的。 Z 6 1285419 【發明内容】 本發明之第-構想係提出—種三維㈣(wafer)堆 叠架構,其包含-第-晶圓,該第—晶圓具有—第一裝置 層與一第一基板,其中該第一裝置層具有至少一晶片 (chip)及至少一低介電(1〇wk)材料;一第二晶圓,設 置在該第一晶圓之上’該第二晶圓具有一第二裝置層與一 第二基板;以及至少一金屬支撐結構,該金屬支撐結構係 位在該晶片位置上,其中該金屬續結構係錯直排列並且 從該第一基板的上表面延伸到該第二基板的下表面,以使 该低介電材料免於應力的破壞。 根據上述構想,其中該第一與第二裝置層係相鄰排 歹J以使°玄苐一與弟二晶圓形成一面對面(face t〇 face ) 的堆疊架構。 根據上述構想,其中該金屬支撐結構在該第一與第二 I置層中係錯直對齊(vertically aHgned )。 根據上述構想,其中該第一裝置層與第二基板係相鄰 排列’以使該第一與第二晶圓形成一背對面(back to front)的堆疊架構。 根據上述構想,其中該第一基板與第二基板係相鄰排 列’以使該第一與第二晶圓形成一背對背(backt〇back) 的堆疊架構。 根據上述構想,其中該第一與第二基板係選自於矽基 板、包含二氧化矽之矽基板以及包含氮/矽氧化物之矽基 板其中之一。 7 1285419 上的想,其中該金屬支擇結構係排列在該晶片 個:===包_ _ 处構ίίί㈣想,其巾該金屬支撐結構係為減及樑狀 、、’’以提供縱向與橫向之切。 之材構想,其中該金屬支騎構係由高熱傳導率 ^上述構想’其中該金屬支撐結構更貫穿該第一與 門t反9卩將'亥第-與第二晶圓間的熱能傳遞到該晶 圓堆疊架構外側。 夕根據上述構想,其中該低介電(1〇wk)材料係為一 夕孔隙(porous)材料。 s本么明之第一構想亦提出一種三維晶圓(化r)堆 疊架構,其係包含—第—晶圓,該第-晶圓具有-第-裝 置層與一第—基板,其中該第-裝置層具有至少一第一電 路^至少一低介電(1〇W k)材料;—第二晶圓,設置在 °亥弟曰曰圓之上,该弟二晶圓具有一第二裝置層與一第二 基板,其中該第二裝置層具有至少_第二電路^及至少 一通道(via),其係貫穿該第二基板而使該第二電路電連接 至該第-裝置層;其中,該第一與第二晶圓係分別包含至 少一金屬支撐結構,各該金屬支撐結構係設立在該第一與 8 .1285419 第-電路位置上’並且分別從各該基板往各該裝置層的方 向鉛直排列,以使該低介電材料免於應力的破壞。 根據上述構想,其中該第—與第二基板係選自於石夕基 板、包含二氧化石夕之秒基板以及包含氮/梦氧化物二 板其中之一。 i 根據上述構想,其中該第一與第二晶圓係為同 程之晶圓。 根據上述構想,其中該第二晶圓係為低 寬)製程之晶圓。 回線 根據上述構想,其中該第二電路係包含靜電放電保護 電路(ESD)、被動元件、驅動電路以及電源/接地遮罩(P/G shielding)電路。 第
本發明之第二構想亦提出一種晶圓堆疊架構,其包含 ▲曰曰圓,"亥第一晶圓具有一裝置層以及一基板,其 置層中係包含至少—電路及至少—低介電(1縛 枓,而該基板係用以承載該裝置層;—第二晶圓, ^二日日圓係設置於該第—晶圓之上;以及—支撐結構, 該第—與第二晶圓之_該電路位置,並從該基板 壞。ζ —Βθ®錯直延伸,以使該低介電材料免於應力的破 氧化石夕據上述構4 ’其中該基板係選自於⑪基板、包含二 —夕之石夕基板以及包含氮/石夕氧化物之㈣板其中之 晶圓係為不同線寬 根據上述構想,其中該第一與第 9 1285419 製程之晶圓。 根據上述構想,其中該第二晶圓係包含—電路層。 根據上述構想,其中該電路層係表面朝下,以使該第 -與第二晶圓形成一面對面(facet〇face)的堆叠架構。 與該構想’其中該讀結構健直貫穿該裝置層 路上想’其中該電路層係包含靜電放電保護電 =SD、被動元件、驅動電路以及電源/接地( shielding)電路其中之一。 一盘冓:i其中該電路層係表面朝下’以使該第 ’、根攄:、戒』成—背對面(back t0 front)的堆疊架構。 其中二二其中該支撐結構係為柱狀及樑狀結構 〃 提縱向與橫向之支撐。 料所、^成。Ί'Ί巾錢撐結構係由高熱傳導率之材 該第一:第述?5 ’其中該支撐結構更貫穿該基板,以將 本發till,熱能傳遞到該晶圓堆疊架構外側。 法,其包含下二 C)形成一支撐結構於該第 第二晶圓;U)fe供—第一晶圓;(b)提供- 晶圓上;(d)形 弟^一晶圓之上 圓上 成多數個連接通道於該第 圓 下兩侧彼此電連接;以f丄,以使該第二 以完成該三維㈣雄、〇接合該第-與第 芦日曰llj堆甓架構。 根據上述構相,甘士 心"中㈣㈦t’該支撐結構係為 10 1285419 柱狀及樑狀結構其中之一。 根據上述構想,其中於步驟(d)中,係利用一紫外 線〔UV〕雷射製程、二氧化碳〔C02〕氣體雷射製程與 化學钱刻製程其中之一而形成該連接通道。 」根據上述構想,其中於步驟(e)中更包含填入一導 電材料於部分連接通道内,以使該第二晶圓之上下兩侧彼 〜 此電連接。 m 根據上述構想,其中於步驟(e)中更包含形成-絕 、、彖層於分連接通道内,以使該導電材料與該部分連接 通道以外的電路產生絕緣。 根據上述構想,其中於步驟(e)中更包含形成一佈 線層於該第二晶圓上,以使該第二晶圓上的電路與該部分 通道相互電連接。 _本發明之第五構想亦提出—種晶圓堆疊架構,其係包 含一第一晶圓,該第一晶圓係具有一裳置層以及一基板, ,:亥裝置層中係包含一電路及一低介電(1〇w k)材料,而 雜板制以承載該裝置層;以及—第二晶圓,其係設置 =該第二日日日圓之上;以及—應力保護裝置,其係設立於該 第肖第一晶圓之間,並從該基板往該第二晶圓錯直延 伸,以使該低介電材料免於應力的破壞。 〃本發明之第六構想亦提出—種三維晶片堆疊架構,其 係、包含-第-晶片’該第一晶片係具有一電路層以及一基 板’其中,該電路層係包含一電路及一低介電(i〇w k) 材料,而該基板係用以承載該電路層;以及一曰 11 1285419 其係設置於該第一晶片之上;以及一應力保護裝置,其係 設立於該第一與第二晶片之間,並從該基板往該第二晶片 錯直延伸,以使該低介電材料免於應力的破壞。 綜上所述,本發明係提供一種創新的三維晶圓堆疊架 構。與習知的三維晶圓堆疊架構相較,本案所提的三維晶 圓堆疊架構除了在不同的晶圓之間包含連接通道(via) • 以連接兩晶圓上方的電路裝置外,更在晶圓的每一晶片位 置上設置至少一金屬支撐結構,其中,該等金屬支撐結構 • 可以矩陣型態排列在各該晶片上,也可以排列在每一晶片 的周圍或任意位置上。藉由本發明所提出之金屬支撐結構 可以使各等晶圓之間的低介電材料,免於受到應力的破 壞。 本發明得藉由下列搭配圖式的較佳具體實施例說 明,俾得一更深入之了解: 【實施方式】 ' 請參閱第2圖(A) - (D),其係說明本發明之三維 •⑩ 晶圓堆疊架構之各種不同的具體實施例。如第2圖(A·) 所示,本發明第一具體實施例之三維晶圓堆疊架構100 係由一第一晶圓10與一第二晶圓20所構成,其中該第一 與第二晶圓10、20係皆表面朝上(face up )排列(或稱 為背對面(back to face or back to front)的堆疊架構), 其中,該第一與第二晶圓10、20分別包含一第一與第二 基板層12、22與一第一與一第二裝置層14、24。該第一 與第二裝置層14、24係分別包含多數個電路裝置16、26 12 1285419 (該等電路裝置通常係整合成積體電路晶片的型離八 其低介電(i〇wk) m纟中該低介電材^可= 傳統的低介電材料,如二氧化矽,或者是多孔隙(p〇r如7^ 材料等。另外,為了使該第一與第二裝置層14、24上1^、 電路裝置16、26能夠進行信號傳遞,在該第一與第一= 圓10、20之間更包含一信號通道丨5 ( signai仏),以連 接該第一與第二晶圓上的電路裝置16、26。除了上述杜 構外,本發明之三維晶圓堆疊架構1〇〇更包含至少一金^ 支撐結構25,以使該低介電材料層18、28免於遭受應力 的破壞。 如第2圖(A)中所示,該金屬支撐結構25係排列 在該電路裝置16、26上之堅硬表面(rigid surface)上, 亦或是從該第一或第二基板12、22的堅硬表面上叙直土也 向表面延伸(vertically extending)。所述的堅硬表面係指 由矽、二氧化矽、矽基板上的氮矽氧化物(如Si3N4 〇n y彡 等材質的表面,但這裡所述的堅硬表面不包括該低介電材 料層18、28上、供接線目的所使用的二氧化矽或氮化石夕 表面。 如第2圖(A)中所示,所述的金屬支撐結構25主 要係包含於該第一與第二裝置層中14、24中;然而,在 其他較佳實施例中,該金屬支撐結構25也可以貫穿該第 一與第二基板12、22,以避免該基板12、22因形變而對 其裝置層14、24產生壓應力或剪應力而破壞該低介電層 18、28。此外,第二圖(A)中亦表示該金屬支撐結構25 I2S5419 不同的排列組態的具體實施例: =示該金屬支樓結構25係利用沉積^ 上沉積而成;排列組態(二)則係利用鑽孔的二= 金屬支撐結構25的通道後再形成該 ^ 排列組態㈢所示,排列在同成一構…如 J 日日圓中、如繁一曰圓 20中的金屬支撐結構25,必驗直對齊排: a igned),才能達到強化該第二裳置層24之低介電層28, 幻而,在本貫施例中的晶圓堆疊架構(backt〇f 不同晶圓上的金屬支撐結構25,則未必需要錯直對齊。 請繼續參閱第2目⑻,其係說明本發明第二且體 實施例之三維晶圓堆疊架構·。與前述的第—且體^施 例之三維晶圓堆疊架構⑽相較,該三維晶圓堆疊二構 200之第二晶圓20係表面向下d〇職)排列(也稱 為面對面(face to face)堆疊架構),除了該項差里之外, 該第-與第二晶圓之結構組成與第—實施例之三維晶圓 :隹疊架構100完全相同。如第2目⑻中所示,由於該 第-與第二裝置層14、24係相鄰排列,不但可以降低裝 置層的厚度’也可以大幅縮短該信號通道15之傳遞距 離。而在該金屬支撐結構Μ的排列組態上,也可以如前 述實施例以逐層沉積方式(一)或鑽孔方式(二)來實施。 值得注意的是,在面對面的晶圓堆疊架構2〇〇中,該第一 與第二晶圓10、20上的金屬支撐結構25必須維持鉛直排 列,才能有效地對該第一與第二裝置層14、24提供結構 支撐作用。因此,如第2圖(A)中之第(三)種金屬支 14 1285419 撐結構排列組態並不適用於本實施例中。 請繼續參閱第2圖(C)所示,其係說明本發明第三 具體貝施例之二維晶圓堆豐架構3〇〇。如第3圖(c)中 所示,該三維晶圓堆疊架構300之第一與第二晶圓1〇、 2〇同樣包含基板12 ; 22、裝置層14 ; 24、低介電層μ ; 28、信號通道15以及金屬支撐結構25等構件;本實施例 與鈿述之二維晶圓堆豐架構1 〇〇或2〇〇實施例之主要差異 在於该第一與第二晶圓10、20之基板係相鄰排列,以形 成背對背(back to back )的晶圓堆疊架構。 請繼續參閱第2圖(D) ’其係說明本發明第四具體 實施例之三維晶圓堆疊架構400。如圖中所示,該三維晶 圓堆疊架構400係包含一第一晶圓1〇與一第二晶圓2〇, 其中,該第一晶圓ίο具有一基板12與一裝置層14,該 裝置層中14係包含至少一電路裝置16及一 ^介電層/ 18 ;而該第二晶圓20則堆疊在該第一晶圓之上。該晶^ 堆疊架構400與前述之晶圓堆疊架構丨〇〇、2〇〇或3〇S〇a的 差異在於’該第二晶圓20上不具有裝置層,因而該第二 晶圓20僅被視為一提供保護、或接線作用的空白晶圓 (dummy wafer)。在該第一晶圓1〇的裝置層=中阳該 金屬支撐結構25係從-堅硬表面往該第二晶圓錯直延 伸。同樣的’該金屬支撐結構25可以藉由鑽孔或逐層沉 積的方式形成,而且該金屬支撐結構25可相 傅0可以視需要貫穿 該第二晶圓20。 ^ 在前述各項具體實施例中,所述的第二晶圓可以利用 15 1285419 與該第一晶圓相同解析度、或者較低解析度的製程來製 造。這樣的優勢使得特定的m例如靜電放電保護 (ESD)電路、被動元件、驅動電路以及電源/接地遮罩 (P/G shielding)電路(如第2圖(D)之電路3〇)等, 可以置放料同的晶g]上,讀絲㈣造成本的電路設
請繼續參閱第3圖⑷及第3圖⑻,其係進一步 說明多數個金屬支撐結構25於晶圓上的配置ς置的俯二 圖。如前述之第2圖⑷_(D)中所示,該多數個全屬 結構係排列在每一電路裝置上的任一位置;而為了提供更 有效的結構支撐,該多數個金屬支撐結構亦排列成矩陣型 戶=者r)所示)或環狀型式(如第= 所不),或者也可以排列成其他對稱的排列型式。除此之 =在前述的各項具體實施例中,該金屬支撐結構25除 =直排列成柱狀結構外,也可以排列成餘的橫向延伸 屬口 ^另外’該金屬支撐結構25亦可由高熱傳導率之全 ir ί成,以將該裝置層中所產生的熱源往晶圓表面 專遞或沿著樑狀結構橫向傳遞。 =參閱第4圖,其係說明本發明之三維晶圓堆叠 程圖。如第4圖所示’該三維晶圓堆 二圓與一第二晶圓所組成,其中該第 冓= —曰曰曰圓可分別由相同或不同解析度製程來進行;1 ^曰圓係依序進行如圖中左側的sn ς 4 先,於步驟S11中,提供一第一曰_其/々步知,百 弟日日®的基板,接著,於步 16 1285419 驟S12肖S13中,於該基板上逐層沉積該電路農置層, 其中,該電路裳置層係由多數個金屬層所構成,而該金屬 支撐結構也隨著多數個金屬層而逐層形成於該電路裝置 層中。另外’第4圖右側則表示該第二晶圓的製程步驟 S21-S24 ;首先於S21巾,提供—第二晶圓基板,接著於 步驟S22中,利用化學_或紫外線(uv)雷射、二氧 '丨碳氣體雷料鑽孔製程形❹油猶孔,接著,在於 步驟S23中’於各該通道孔的孔壁上形成一絕緣層,最 • 後,於步驟S24中,在各該通道孔中形成一金屬連接線, ,使該第二晶圓上、下兩側能彼此相互電連接,同時,該 第二晶圓之同—側面上也可以形成一佈線層,以使同一侧 路裝置以達成相互電連接之目的。在該第-與第二晶 圓凡成後’田於步驟S3〇中,利用晶圓接合的方式,使該第 -曰曰圓堆S於該第—晶圓之上,以完成本發明之 架構。 以上所述者,僅用以說明本發明之較佳實施例,然而 • 树明之範圍當不受限於該上述之各項緒實施方式。例 >,本發明之三維晶圓堆疊架構,亦可延伸應用於三維晶 片的堆疊架構’以提供具有保護低介電材料層、及低製造 成本之晶片堆疊架構。因此’本發明得由熟悉曰技藝之人择 ,匠思而為諸般修飾,然不脫如附申請範圍所欲保護者。 【圖式簡單說明】 第1圖係說明習知的一種晶圓堆疊架構圖; 第2圖(A)係說明本發明第一具體實施例之晶圓雉 17 1285419 疊架構圖; 第2圖(B)係說明本發明第二具體實施例之晶圓堆 疊架構圖; 第2圖(C)係說明本發明第三具體實施例之晶圓堆 疊架構圖; 第2圖(D)係說明本發明第四具體實施例之晶圓堆 疊架構圖; 第3圖(A)及(B)係說明本發明之晶圓堆疊架構 中该金屬支撐結構配置的俯視圖;以及 第4圖係說明本發明之晶圓堆疊架構之製造流程圖。 【主要元件符號說明】
10,、 U,、 16,、 10 12 14 16、 15 3〇 2〇’、3〇,晶圓 22、32’基板 2e'36’電路裝置 第一晶圓 第一基板 第一裝置層 26 電路裝置 信號通道 ESD保護電路 13’ 接合層 15’ 信號通道 S11-S30製程步驟 20 弟二晶圓 22 第二基板 24 第二裝置層 18、28 低介電層 25 金屬支撐結構 100_4〇0晶圓堆疊架構 18
Claims (1)
1285419 十、申請專利範圍: 1· 一種三維晶圓(wafer)堆疊架構,包含: 一第一晶圓,其具有一第一裝置層與一第一基 板,其中該第一裝置層具有至少一晶片(chip)及至少 一低介電(low k)材料; 一弟二晶圓’設置在該第一晶圓之上,其具有一 第二裝置層與一第二基板;以及 至少一金屬支撐結構,其係位在該晶片位置上, 其中該金屬支樓結構係鉛直排列並且從該第一基板的 上表面延伸到該第二基板的下表面。 2·如申請專利範圍第1項之三維晶圓堆疊架構,其中該 第一與第二裝置層係相鄰排列,以使該第一與第二晶 圓形成一面對面(face to face)的堆疊架構。 3·如申請專利範圍第2項之三維晶圓堆疊架構,其中該 金屬支撐結構在該第一與第二裝置層中係鉛直對齊 (vertically aligned)。 4·如申請專利範圍第1項之三維晶圓堆疊架構,其中該 第一裝置層與該第二基板係相鄰排列,以使該第一與 弟一晶圓形成一背對面(back to front)的堆疊架構。 5·如申請專利範圍第1項之三維晶圓堆疊架構,其中該 第一基板與該第二基板係相鄰排列,以使該第一與第 —晶圓形成一背對背(back to back )的堆疊架構。 6·如申請專利範圍第1項之三維晶圓堆疊架構,其中該 弟一與該第二基板係選自於石夕基板、包含二氧化石夕之 19 1285419 石夕基板以及包含氮/石夕氧化物之石夕基板其中之一。 7.如申請專利範圍第1項之三維晶圓堆疊架構,其中該 金屬支撐結構係排列在該晶片上的任一位置上。 8·如申請專利範圍第1項之三維晶圓堆疊架構,其係包 含多數個支撐結構分別排列在該晶片上的不同位置 上。 9·如申請專利範圍第8項之三維晶圓堆疊架構,其中該 些支稽結構之排列位置係形成矩陣排列、環狀排列及 其他對稱排列形式其中之一。 10·如申請專利範圍第1項之三維晶圓堆疊架構,其中該 金屬支撐結構係為柱狀及樑狀結構其中之一,以提供 縱向與橫向之支樓。 U·如申請專利範圍第i項之三維晶圓堆疊架構,其中該 金屬支撐結構係由高熱傳導率之材料所組成。 如申請專利範圍第i項之三維晶圓堆疊架構,其中該 金屬支撐結構更貫穿該第一與第二基板層,以將該第 —與第二晶圓間的熱能傳遞到該晶圓堆疊架構外侧。 13·如申請專利範圍第1項之三維晶圓堆疊架構,其中該 低’丨電(lowk)材料係為一多孔隙(p0rous)材料。 14· 一種三維晶圓(wafer)堆疊架構,包含: 一第一晶圓,其具有一第一裝置層與一第一基 板’其中該第一裝置層具有一第一電路及至少一低介 電(low k)材料; 一第二晶圓,設置在該第一晶圓之上,其具有一 20 1285419 第二裝置層與一第二基板,其中該第二裝置層具有至 少一第二電路;以及 至少一通道(via),其係貫穿該第二基板而使該第 二電路電連接至該第一裝置層; 其中,該第一與第二晶圓係分別包含至少一金屬 支撐結構,各該金屬支撐結構係設立在該第一與第二 電路位置上,並且分別從各該基板往各該裝置層的方 向錯直排列。 15. 如申請專利範圍第14項之三維晶圓堆疊架構,其中 該第一與第二基板係選自於矽基板、包含二氧化矽之 矽基板以及包含氮/矽氧化物之矽基板其中之一。 16. 如申請專利範圍第14項之三維晶圓堆疊架構,其中 該第一與第二晶圓係為同線寬製程之晶圓。 17. 如申請專利範圍第14項之三維晶圓堆疊架構,其中 該第二晶圓係為低解析度(高線寬)製程之晶圓。 18. 如申請專利範圍第14項之三維晶圓堆疊架構,其中 該第二電路係包含靜電放電保護電路(ESD)、被動元 件、驅動電路以及電源/接地遮罩(P/G shielding)電 路。 19. 一種晶圓堆疊架構,包含: 一第一晶圓,其具有: 一裝置層,該裝置層中係包含至少一電路及 至少一低介電(low k)材料;以及 一基板,用以承載該裝置層; 21 1285419 一第二晶圓,其係設置於該第一晶圓之上;以及 一支撐結構,設立於該第一與第二晶圓之間的該 電路位置,並從該基板往該第二晶圓鉛直延伸。 20.如申請專利範圍第19項之晶圓堆疊架構,其中該基 板係選自於矽基板、包含二氧化矽之矽基板以及包含 氮/矽氧化物之矽基板其中之一。 21-如申請專利範圍第19項之晶圓堆疊架構,其中該第 一與第二晶圓係為不同線寬製程之晶圓。 22·如申請專利範圍第19項之晶圓堆疊架構,其中該第 二晶圓係包含一電路層。 23.如申請專利範圍第22項之晶圓堆疊架構,其中該電 路層係表面朝下,以使該第一與第二晶圓形成一面對 面(face to face)的堆疊架構。 21如申請專利範圍第23項之晶圓堆疊架構,其中該支 撐結構係鉛直貫穿該裝置層與該電路層。 25. 如申請專利範圍第22項之晶圓堆疊架構,其中該電 路層係包含靜電放電保護電路(ESD)、被動元件、驅 動電路以及電源/接地遮罩(P/G shielding)電路其中 之一 〇 26. 如申請專利範圍第22項之晶圓堆疊架構,其中該電 路層係表面朝下,以使該第一與第二晶圓形成一背對 面(back to front)的堆疊架構。 27·如申請專利範圍第19項之晶圓堆疊架構,其中該支 撐結構係為柱狀及樑狀結構其中之一,以提供縱向與 22 1285419 横向之支撐。 8·=申凊專利範圍第19項之晶圓堆疊架構,其中該支 禮結構係由高熱傳導率之材料所組成。 29,如申請專利範圍第19項之晶圓堆疊架構,其中該支 ^、、、〇構更貝牙該基板,以將該第一與第二晶圓間的熱 月b傳遞到該晶圓堆疊架構外側。 30·種二維晶圓堆疊之方法,包含: 提供一第一晶圓; 提供一第二晶圓; 形成一支撐結構於該第一晶圓上; 曰。形成多數個連接通道於該第二晶圓上,以使該第二 晶圓之上下兩侧彼此電連接;以及 接合該第一盘楚-曰印 ^ /、弟—日日圓,以完成該三維晶圓堆疊架 構。 31.:申請專利範圍第30項之方法,其中形成一支稽结 構之步驟巾,該切結構縣減及餘結構其中之 一气各Λ巾係利用-紫外線〔UV〕雷射製程、 :一反〔C〇2〕氣體雷射製程與一化學蝕刻製程盆 中之一而形成該連接通道。 /、 33·如申請專利範圍第3〇 甘由拉入 第二晶圓之步驟中人’ 5心弟-與 接通道内,以使令第i真入一¥電材料於部分連 μ弟一晶圓之上下兩侧彼此電連接。 23 1285419 34. 如申請專利範圍第33項之方法,其中接合該第一與 第二晶圓之步驟中更包含形成一絕緣層於該部分連 接通道内,以使該導電材料與該部分連接通道以外的 電路產生絕緣。 35. 如申請專利範圍第30項之方法,其中接合該第一與 第二晶圓之步驟中更包含形成一佈線層於該第二晶 圓上,以使該第二晶圓上的電路與該部分通道相互電 連接。 36. —種晶圓堆疊架構,包含: 一第一晶圓,其具有: 一裝置層、’該裝置層中係包含一電路及一低介電 (low k)材料;以及 一基板,用以承載該裝置層;以及 一第二晶圓,其係設置於該第一晶圓之上;以及 一應力保護裝置,其係設立於該第一與第二晶圓 之間,並從該基板往該第二晶圓鉛直延伸。 37. —種三維晶片堆疊架構,包含: 一第一晶片,其具有: 一電路層,該電路層係包含一電路及一低介電 (low k )材料;以及 一基板,用以承載該電路層;以及 一第二晶片,其係設置於該第一晶片之上;以及 一應力保護裝置,其係設立於該第一與第二晶片 之間,並從該基板往該第二晶片鉛直延伸。 24
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW094137522A TWI285419B (en) | 2005-10-26 | 2005-10-26 | Wafer-to-wafer stacking with supporting pedestals |
US11/471,165 US8164165B2 (en) | 2005-10-26 | 2006-06-20 | Wafer-to-wafer stack with supporting pedestal |
US12/982,046 US8810031B2 (en) | 2005-10-26 | 2010-12-30 | Wafer-to-wafer stack with supporting pedestal |
US13/424,926 US20120178212A1 (en) | 2005-10-26 | 2012-03-20 | Wafer-to-wafer stack with supporting pedestal |
US13/774,939 US9111774B2 (en) | 2005-10-26 | 2013-02-22 | Wafer-to-wafer stack with supporting post |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW094137522A TWI285419B (en) | 2005-10-26 | 2005-10-26 | Wafer-to-wafer stacking with supporting pedestals |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200717747A TW200717747A (en) | 2007-05-01 |
TWI285419B true TWI285419B (en) | 2007-08-11 |
Family
ID=37984570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW094137522A TWI285419B (en) | 2005-10-26 | 2005-10-26 | Wafer-to-wafer stacking with supporting pedestals |
Country Status (2)
Country | Link |
---|---|
US (3) | US8164165B2 (zh) |
TW (1) | TWI285419B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI382512B (zh) * | 2008-07-25 | 2013-01-11 | Ind Tech Res Inst | 具氣密性之三維晶圓堆疊 |
US8598686B2 (en) | 2010-03-17 | 2013-12-03 | Industrial Technology Research Institute | Electronic device package structure with a hydrophilic protection layer and method for fabricating the same |
TWI470739B (zh) * | 2008-09-18 | 2015-01-21 | Univ Tokyo | Semiconductor device manufacturing method |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI285419B (en) * | 2005-10-26 | 2007-08-11 | Ind Tech Res Inst | Wafer-to-wafer stacking with supporting pedestals |
US7344959B1 (en) * | 2006-07-25 | 2008-03-18 | International Business Machines Corporation | Metal filled through via structure for providing vertical wafer-to-wafer interconnection |
US9293418B2 (en) * | 2007-07-03 | 2016-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Backside through vias in a bonded structure |
DE102007035788A1 (de) * | 2007-07-31 | 2009-02-05 | Robert Bosch Gmbh | Waferfügeverfahren, Waferverbund sowie Chip |
US7781854B2 (en) | 2008-07-31 | 2010-08-24 | Unimicron Technology Corp. | Image sensor chip package structure and method thereof |
JP2010067916A (ja) * | 2008-09-12 | 2010-03-25 | Panasonic Corp | 集積回路装置 |
US8158515B2 (en) * | 2009-02-03 | 2012-04-17 | International Business Machines Corporation | Method of making 3D integrated circuits |
US8487444B2 (en) * | 2009-03-06 | 2013-07-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Three-dimensional system-in-package architecture |
US7902851B2 (en) * | 2009-06-10 | 2011-03-08 | Medtronic, Inc. | Hermeticity testing |
US8159060B2 (en) | 2009-10-29 | 2012-04-17 | International Business Machines Corporation | Hybrid bonding interface for 3-dimensional chip integration |
US8970000B2 (en) | 2010-01-18 | 2015-03-03 | Infineon Technologies Austria Ag | Signal transmission arrangement |
JP5853351B2 (ja) * | 2010-03-25 | 2016-02-09 | ソニー株式会社 | 半導体装置、半導体装置の製造方法、及び電子機器 |
US9293366B2 (en) | 2010-04-28 | 2016-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Through-substrate vias with improved connections |
JP5853389B2 (ja) * | 2011-03-28 | 2016-02-09 | ソニー株式会社 | 半導体装置及び半導体装置の製造方法。 |
US8618647B2 (en) * | 2011-08-01 | 2013-12-31 | Tessera, Inc. | Packaged microelectronic elements having blind vias for heat dissipation |
US8659126B2 (en) * | 2011-12-07 | 2014-02-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit ground shielding structure |
US9142581B2 (en) | 2012-11-05 | 2015-09-22 | Omnivision Technologies, Inc. | Die seal ring for integrated circuit system with stacked device wafers |
US9711555B2 (en) * | 2013-09-27 | 2017-07-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dual facing BSI image sensors with wafer level stacking |
KR102111474B1 (ko) | 2013-11-20 | 2020-06-08 | 삼성전자주식회사 | 관통전극을 갖는 반도체 소자 및 그 제조방법 |
KR102110247B1 (ko) | 2013-11-29 | 2020-05-13 | 삼성전자주식회사 | 관통전극을 갖는 반도체 소자 및 그 제조방법 |
KR20150139255A (ko) | 2014-06-03 | 2015-12-11 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조방법 |
CN108122791A (zh) * | 2016-11-28 | 2018-06-05 | 中芯国际集成电路制造(上海)有限公司 | 一种晶圆级封装方法及半导体器件 |
US10276514B1 (en) * | 2017-10-31 | 2019-04-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure and manufacturing method thereof |
WO2019236523A1 (en) * | 2018-06-05 | 2019-12-12 | Plume Design, Inc. | Compact, direct plugged, and high-performance wi-fi access point |
US10777877B2 (en) | 2018-06-05 | 2020-09-15 | Plume Design, Inc. | Compact, direct plugged, and high-performance Wi-Fi access point |
EP3591696B1 (en) * | 2018-07-02 | 2020-11-18 | IMEC vzw | A method for producing a through semiconductor via connection |
EP4362077A3 (en) * | 2019-08-23 | 2024-08-14 | Yangtze Memory Technologies Co., Ltd. | Non-volatile memory device and manufacturing method thereof |
KR20220016411A (ko) | 2020-07-31 | 2022-02-09 | 삼성전자주식회사 | 반도체 소자 |
US12016151B2 (en) | 2022-07-07 | 2024-06-18 | Plume Design, Inc. | Controlling airflow through a compact electronic device |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW484196B (en) * | 2001-06-05 | 2002-04-21 | United Microelectronics Corp | Bonding pad structure |
DE10200399B4 (de) * | 2002-01-08 | 2008-03-27 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Erzeugung einer dreidimensional integrierten Halbleitervorrichtung und dreidimensional integrierte Halbleitervorrichtung |
US6661085B2 (en) * | 2002-02-06 | 2003-12-09 | Intel Corporation | Barrier structure against corrosion and contamination in three-dimensional (3-D) wafer-to-wafer vertical stack |
US6762076B2 (en) * | 2002-02-20 | 2004-07-13 | Intel Corporation | Process of vertically stacking multiple wafers supporting different active integrated circuit (IC) devices |
US7046522B2 (en) * | 2002-03-21 | 2006-05-16 | Raymond Jit-Hung Sung | Method for scalable architectures in stackable three-dimensional integrated circuits and electronics |
SG137651A1 (en) | 2003-03-14 | 2007-12-28 | Micron Technology Inc | Microelectronic devices and methods for packaging microelectronic devices |
KR100537892B1 (ko) | 2003-08-26 | 2005-12-21 | 삼성전자주식회사 | 칩 스택 패키지와 그 제조 방법 |
US7348658B2 (en) * | 2004-08-30 | 2008-03-25 | International Business Machines Corporation | Multilayer silicon over insulator device |
DE102004041889B4 (de) | 2004-08-30 | 2006-06-29 | Infineon Technologies Ag | Halbleitervorrichtung mit gestapelten Halbleiterbauelementen und Verfahren zu deren Herstellung |
US7326629B2 (en) * | 2004-09-10 | 2008-02-05 | Agency For Science, Technology And Research | Method of stacking thin substrates by transfer bonding |
US7295029B2 (en) * | 2005-03-24 | 2007-11-13 | Memsic, Inc. | Chip-scale package for integrated circuits |
TWI285419B (en) * | 2005-10-26 | 2007-08-11 | Ind Tech Res Inst | Wafer-to-wafer stacking with supporting pedestals |
US7759782B2 (en) * | 2006-04-07 | 2010-07-20 | Tessera, Inc. | Substrate for a microelectronic package and method of fabricating thereof |
-
2005
- 2005-10-26 TW TW094137522A patent/TWI285419B/zh active
-
2006
- 2006-06-20 US US11/471,165 patent/US8164165B2/en active Active
-
2012
- 2012-03-20 US US13/424,926 patent/US20120178212A1/en not_active Abandoned
-
2013
- 2013-02-22 US US13/774,939 patent/US9111774B2/en active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI382512B (zh) * | 2008-07-25 | 2013-01-11 | Ind Tech Res Inst | 具氣密性之三維晶圓堆疊 |
TWI470739B (zh) * | 2008-09-18 | 2015-01-21 | Univ Tokyo | Semiconductor device manufacturing method |
US8598686B2 (en) | 2010-03-17 | 2013-12-03 | Industrial Technology Research Institute | Electronic device package structure with a hydrophilic protection layer and method for fabricating the same |
Also Published As
Publication number | Publication date |
---|---|
US8164165B2 (en) | 2012-04-24 |
US20070090490A1 (en) | 2007-04-26 |
TW200717747A (en) | 2007-05-01 |
US20120178212A1 (en) | 2012-07-12 |
US20130161829A1 (en) | 2013-06-27 |
US9111774B2 (en) | 2015-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI285419B (en) | Wafer-to-wafer stacking with supporting pedestals | |
US11458717B2 (en) | Four D device process and structure | |
US8810031B2 (en) | Wafer-to-wafer stack with supporting pedestal | |
JP3895595B2 (ja) | 背面接触により電気コンポーネントを垂直に集積する方法 | |
US7790608B2 (en) | Buried via technology for three dimensional integrated circuits | |
JP2024504035A (ja) | 直接接合構造体 | |
JP5461077B2 (ja) | 積層チップパッケージ | |
JP4869664B2 (ja) | 半導体装置の製造方法 | |
KR101424298B1 (ko) | 전자 3d 모듈들의 일괄적 제조를 위한 프로세스 | |
JP5102339B2 (ja) | 積層チップパッケージの製造方法 | |
JP5432604B2 (ja) | 積層チップパッケージの製造方法 | |
WO2011033601A1 (ja) | 3次元集積回路製造方法、及び装置 | |
JP2010016374A (ja) | 積層チップパッケージおよびその製造方法 | |
CN103168358A (zh) | 嵌入式结构及其制造方法 | |
JP2014103395A (ja) | バッティングコンタクト方式を用いたウエハ間の電気的連結方法およびこれを用いて実現した半導体装置 | |
CN101635293B (zh) | 晶片堆叠结构 | |
JP2010087273A (ja) | 電子デバイス及びその製造方法 | |
JP2008177215A (ja) | 基板貼り合わせ方法および基板貼り合わせ装置 | |
CN100495701C (zh) | 具有梁柱结构的三维晶片堆叠结构及三维晶片堆叠的方法 | |
TW201222748A (en) | Chip package and fabrication method thereof | |
Teh et al. | Post-bond sub-500 nm alignment in 300 mm integrated face-to-face wafer-to-wafer Cu-Cu thermocompression, Si-Si fusion and oxideoxide fusion bonding | |
JP2024141409A (ja) | 超伝導回路装置とその製造方法 | |
TWI293775B (en) | Semiconductor chip package structure and the method of making the same | |
CN117501443A (zh) | 芯片堆叠结构以及制作方法、晶圆堆叠结构、电子设备 | |
JPH049384B2 (zh) |