TWI278949B - Test method, method of manufacturing a piece for analysis, analysis method, analysis device, method of manufacturing SOI wafer, and SOI wafer - Google Patents

Test method, method of manufacturing a piece for analysis, analysis method, analysis device, method of manufacturing SOI wafer, and SOI wafer Download PDF

Info

Publication number
TWI278949B
TWI278949B TW092129332A TW92129332A TWI278949B TW I278949 B TWI278949 B TW I278949B TW 092129332 A TW092129332 A TW 092129332A TW 92129332 A TW92129332 A TW 92129332A TW I278949 B TWI278949 B TW I278949B
Authority
TW
Taiwan
Prior art keywords
analysis
inspected
conductor
base material
soi wafer
Prior art date
Application number
TW092129332A
Other languages
English (en)
Other versions
TW200415738A (en
Inventor
Akira Okubo
Hideyuki Kondo
Original Assignee
Sumitomo Mitsubishi Silicon
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Mitsubishi Silicon filed Critical Sumitomo Mitsubishi Silicon
Publication of TW200415738A publication Critical patent/TW200415738A/zh
Application granted granted Critical
Publication of TWI278949B publication Critical patent/TWI278949B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N23/00Investigating or analysing materials by the use of wave or particle radiation, e.g. X-rays or neutrons, not covered by groups G01N3/00 – G01N17/00, G01N21/00 or G01N22/00
    • G01N23/22Investigating or analysing materials by the use of wave or particle radiation, e.g. X-rays or neutrons, not covered by groups G01N3/00 – G01N17/00, G01N21/00 or G01N22/00 by measuring secondary emission from the material
    • G01N23/225Investigating or analysing materials by the use of wave or particle radiation, e.g. X-rays or neutrons, not covered by groups G01N3/00 – G01N17/00, G01N21/00 or G01N22/00 by measuring secondary emission from the material using electron or ion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor

Landscapes

  • General Physics & Mathematics (AREA)
  • Immunology (AREA)
  • Chemical & Material Sciences (AREA)
  • Pathology (AREA)
  • Analytical Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Biochemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Analysing Materials By The Use Of Radiation (AREA)

Description

1278949 (1) 玖、發明說明 【發明所屬之技術領域】 本發明是有關測定存在於基板等的被檢查體之具有絕 緣性的母材內的導電體,而來檢查被檢查體的内部狀態之 檢查方法,特別是有關測定存在於SOI晶圓内埋入的氧化 矽膜中的缺陷之檢查方法,及根據此檢查方法之解析片的 製作方法,解析方法,及解析裝置,以及SOI晶圓的製造 方法及SOI晶圓。 【先前技術】 一般,在絕緣膜之埋入氧化矽(Si〇2)膜(稱爲BOX 層)上形成矽(Si)單結晶薄膜(稱爲SOI層)的SOI ( Silicon On Insulator)晶圓,由於基板(被檢查體)與裝 置製作層的SOI層會電性分離,因此可取得較高的絕緣耐 壓,具有寄生容量小,耐放射性能力高,且無基板偏壓效 果等的特徵。因此,可期待高速性、低消耗電力、無軟體 錯誤等的效果,可作爲次世代元件用的基板來進行各種的 開發。 此SOI晶圓的製作技術而言,其代表性的技術有所謂 晶圓貼合技術與 SIMOX ( Separation by IMplanted OXygen )技術。晶圓貼合技術是事先在2片晶圓的一方或雙方形 成氧化膜,而使氧化膜在其間來貼合2片晶圓者,該貼合 是使2片晶圓機械性地密著而藉熱處理來進行,S 01層是 藉由硏削及硏磨來對貼合的晶圓進行鏡面加工而製作者。 (2) 1278949 由於利用晶圓貼合的S 0 I層的結晶性與基體矽晶圓同等, 因此缺陷等的間題少,且形成於SOI層的裝置特性佳。 就如此S 01晶圓的S 0 I層内在的缺陷密度等的評價方 法而言,例如有使用鹼系洗淨液來洗淨SOI晶圓,然後浸 漬於氟酸溶液中,而於擴大缺陷所形成的蝕刻坑之後,進 行測定的評價方法(例如,參照專利文獻1 ),以及在 貼合S 01基板與基體S i晶圓之後,僅使表面s i層殘留於 基體Si晶圓側,由表面Si層側利用選擇蝕刻液來對基體 s i晶圓進行蝕刻,而使結晶缺陷顯著化來進行評價的方 法(例如,餐造專利文獻2 )等被提案。 又,SIMOX技術是在矽基板中離子注入氧,在Ar ( 氬)/02(氧)的環境氣體中進行高温熱處理,藉此使過 飽和含氧的區域變換成BOX層(在Si中注入氧離子而形 成Si02)者,SOI層會殘留於BOX層上,形成SOI晶圓 (SIMOX晶圓)的技術。此SIMOX技術不需要像晶圓貼 合技術那樣進行硏削硏磨的過程,具有能以較簡便的過 程來進行製作的優點。 但’就SIMOX技術而言,在利用高温熱處理來將 BOX層形成於矽基板内部時,部分的氧未被離子注入而 於維持未被氧化的矽狀態下的多數處會產生缺陷。就如此 BOX層中的缺陷密度等的評價方法而言,例如提案有:利 用HF液來去除熱氧化膜之後,使用TMAH液來進行蝕刻 ,藉此SOI層會被蝕刻,且BOX層中的缺陷也會被蝕刻 ’而形成蝕刻坑,然後測定此蝕刻坑之缺陷評價方法(例 -6 - (3) 1278949 如,參照專利文獻3 )。 又,有根據包含BOX層的任意處來製作具有薄膜形 狀剖面的解析片,一邊觀察該解析片的TEM (透過型電 子顯微鏡)像,一邊解析缺陷的形狀或種類等之缺陷的解 析方法。 以下列舉該等文獻。 專利文獻1 :特開平1卜74 493號公報(第3圖) 專利文獻2 :特開平1 1 - 8 74 5 0號公報(第1圖) 專利文獻3 :特開2000-3 1 22 5號公報(第1圖) 但,在利用上述缺陷的評價方法之SIMOX晶圓的檢 查中,並非是直接測定缺陷,而是測定缺陷所引起的蝕刻 坑,亦即爲間接測定者,因此會有無法進行正確的檢查之 問題發生。又,由於只有貫通BOX層或者形成接觸於SOI 層的狀態的缺陷才會被蝕刻,因此位於B OX層内部的缺 陷不會被蝕刻而無法測定。亦即,無法測定B OX層的内 部三次元的缺陷,藉此檢查的正確性會有降低之虞。 又’就上述缺陷的解析方法而言,由於是從BOX層 的任意處來加工解析片,因此當缺陷的密度高時,解析片 中含缺陷的機率高,但若缺陷的密度低時,則解析片中含 缺陷的機率當然低,因此根據如此解析片的觀察來進行缺 陷的解析作業會有效率差的問題發生。以往,因此爲無法 進行缺陷的正確檢查或有效率的解析,所以難以特定使缺 陷的發生減少的製造方法的條件,亦即無法製造缺陷少且 高品質的SIM0X晶圓。同樣的,在藉由晶圓貼合技術來 (4) 1278949 製作的SOI晶圓中亦無法正確地評價缺陷。 【發明內容】 本發明是有鑑於上述課題而硏發者,其目的是在於提 供一種可正確地測定SOI晶圓(被檢查體)内的埋入氧化 矽膜(母材)中内在的缺陷(導電體)之檢查方法,及利 用此檢查方法之解析片的製作方法,以及缺陷的解析方法 、缺陷的解析裝置、缺陷少的高品質SIMOX晶圓的製造 方法及SIM0X晶圓。 爲了解決上述課題,本發明係提案以下的手段。 本發明之檢查方法,係測定形成於被檢查體之具有絕 緣性的母材内在的導電體,而來檢查被檢查體的内部狀態 之檢查方法,其特徵爲: 在上述母材的檢查部分的表面照射離子或電子,而進 行根據上述表面及表面附近所放出的2次電子之表面畫像 的攝影,且蝕刻上述檢查部分,而進行根據只以所被蝕刻 的深度而依次被更新之自下部的表面及表面附近所放出的 2次電子之表面畫像的攝影; 根據所被儲存的上述表面畫像來測定上述母材内在的 上述導電體,而來檢查上述被檢查體的内部狀態。 就此發明的檢查方法而言’是在母材的檢查部分的表 面照射離子或電子,而進行根據表面及表面附近所放出的 2次電子之表面畫像的攝影’且蝕刻檢查部分’而進行根 據只以所被蝕刻的深度而依次被更新之自下部的表面及表 -8- (5) 1278949 面附近所放出的2次電子之表面畫像的攝影,根據各深度 資料而依次被儲存的上述表面畫像來測定上述母材内在的 上述導電體,而來檢查上述被檢查體的内部狀態,因此可 對連續性被攝影的表面,依照往深度方向非連續性蝕刻的 深度間隔來斷續性地進行2次電子的攝影。亦即,可直接 測定位於具有絕緣性的母材的内部之導電體。藉此,可正 確地檢查被檢查體的内部狀態。又,可藉由設定深度間隔 (蝕刻速率)來取得所望精度的檢查結果。 又,本發明之檢查方法中,上述表面的蝕刻係以離子 射束來進行,該蝕刻與上述表面畫像的攝影會同時進行。 就此發明的檢查方法而言,表面的蝕刻會以離子射束 來進行,該蝕刻與表面畫像的攝影會同時進行,亦即檢測 出利用進行蝕刻的離子射束之2次電子的放出,而來進行 表面畫像的攝影,因此可在蝕刻與表面畫像的攝影之間不 使被檢查體移動下進行被檢查體的檢查。藉此,可縮短檢 查時間,且可檢查一直被固定的被檢查體,而使能夠取得 正確的檢查結果。 又,本發明之檢查方法中,上述被檢查體爲SOI晶圓 ,上述母材爲埋入氧化矽膜,上述導電體爲缺陷者。 就此發明的檢查方法而言,由於被檢查體爲S 01晶圓 ,母材爲埋入氧化矽膜,導電體爲缺陷者,因此可進行 SOI晶圓的絕緣膜(埋入氧化矽膜)内在具有導電性的缺 陷之測定。藉此,可直接測定以往間接測定的缺陷。又, 可三次元測定以往無法測定之位於埋入氧化矽膜内部的缺 -9- (6) 1278949 陷。因此,比以往更能夠正確地進行SOI晶圓的檢查。 又,本發明之檢查方法中,上述被檢查體爲SIM0X 技術所製作的SOI晶圓。 就此發明的檢查方法而言,由於被檢查體爲SIMOX 技術所製作的SOI晶圓,因此SIMOX晶圓的埋入氧化矽 膜的内部多數發生的缺陷會被正確地測定,可提高 SIMOX晶圓的檢查正確性。 又,本發明之解析片的製作方法,係利用上述任一種 | 的檢查方法之解析片的製作方法,其特徵爲: 根據上述表面畫像來特定上述母材内在的任意上述導 電體,以能夠形成包含所被特定之該導電體的至少一部分 之薄膜的解析區域的方式,使形成該解析區域的上述母材 殘留於深度方向,蝕刻形成該解析區域以外的上述母材, 而來製作具有上述解析區域的解析片。 就此發明的解析片的製作方法而言,由於是根據表面 畫像來特定母材内在的任意導電體,以能夠形成包含所被 φ 特定之該導電體的至少一部分之薄膜的解析區域的方式, 使形成該解析區域的母材殘留於深度方向,蝕刻形成該解 析區域以外的母材,而來製作具有解析區域的解析片,因 此可確實地使導電體的至少一部份内在於解析區域的内部 ,而製作解析片。亦即,因爲以往是不特定導電體的位置 來任意形成解析區域,因此無法確實地使導電體內在於解 析區域,但若利用上述檢查方法,則可於特定導電體後形 成解析區域,因此可製作出導電體確實內在於解析區域的 -10- (7) 1278949 解析片。又,可藉由使用於上述檢査方法的離子射束來進 行解析區域的形成,藉此可使用同一裝置來進行檢查與解 析片的製作,亦即可一連串以短時間來進行從被檢查體的 檢查到解析片的製作爲止的作業,且使被特定的導電體更 能夠確實地內在於解析片。藉此,可使解析片的製作成本 降低,提高解析片的製作效率。 又,本發明之解析方法,係利用藉由上述解析片的製 作方法來製作的解析片之解析方法,其特徵爲: 觀察上述解析片中所含的上述導電體,而來解析上述 導電體的狀態。 就此發明的解析方法而言,由於是觀察解析片中所含 的導電體,而來解析導電體的狀態,因此可確實地觀察導 電體,且可有效率地解析導電體的狀態。例如,可使解析 片的解析區域的薄膜形成0.5 μ m以下的厚度,而來進行 利用TEM像的觀察,進而能夠解析導電體的形狀或種類 〇 又,本發明之解析方法,係利用上述任一種的檢查方 法之解析方法,其特徵爲: 由所被儲存的上述表面畫像來解析上述導電體的三次 元分布。 就此發明的解析方法而言,因爲是由所被儲存的表面 畫像來解析導電體的三次元分布,所以可三次元的特定導 電體容易發生之處。例如,可根據SIMOX晶圓的埋入氧 化矽膜内在的缺陷的三次元分布來解析缺陷的發生是否爲 -11 - (8) 1278949 氧離子注入不足所引起者。 又’本發明之解析裝置,係利用於上述解析方法之解 析裝置,其特徵爲具備: 載置上述被檢查體的載置台; 使照射於上述被檢查體的離子射束產生之離子源; 供以使離子射束收束及掃描的射束控制手段; 檢測出自上述被檢查體放出的2次電子之2次電子檢 出手段; | 控制離子源及射束控制手段的控制系統; 以上述2次電子檢出手段的檢出結果作爲上述表面畫 像來進行攝影的攝影系統;及 由所被儲存的上述表面畫像來解析上述導電體的三次 元分布之解析手段。 就此發明的解析裝置而言,由於是具備:載置被檢查 體的載置台,及使照射於被檢查體的離子射束產生之離子 源,及供以使離子射束收束及掃描的射束控制手段,及檢 φ 測出自被檢查體放出的2次電子之2次電子檢出手段’及 控制離子源及射束控制手段的控制系統,及以2次電子檢 出手段的檢出結果作爲表面畫像來進行攝影的攝影系統’ 以及由所被儲存的表面畫像來解析導電體的三次元分布之 解析手段,因此可藉由解析手段來解析導電體的三次元分 布。例如,只要在以往所被使用的2次元表面畫像的攝影 系統中具備一解析手段,亦即儲存表面畫像(只有依次取 得的蝕刻深度被更新),且由所被儲存的表面畫像來解析 -12 - (9) 1278949 三次元分布,便可解析如此的三次元分布。 又,本發明之SOI晶圓的製造方法,係利用上述解析 方法之SOI晶圓的製造方法,其特徵爲: 根據所被解析之上述導電體的狀態或三次元分布的回 饋而特定的製造條件來製造。 就此發明的SOI晶圓的製造方法而言,由於是根據所 被解析之導電體的狀態或三次元分布的回饋而特定的製造 條件來製造SOI晶圓,因此可正確且有效率地來解析製造 條件不同的被檢查體,而特定導電體少的製造條件。藉此 ,可製造出埋入氧化矽膜内在之缺陷少的SOI晶圓。 在此,就回饋之製造條件的參數而言,可適用氧注入 過程之往矽晶圓的氧離子注入條件,亦即注入能量,氧離 子的摻雜量,摻雜時的晶圓温度,以及氧注入過程後的熱 處理過程,氧化處理過程,退火處理過程之昇温速度,熱 處理温度,熱處理時的保持時間,降温速度,及氧分壓比 〇 由於本發明的SOI晶圓是藉由上述SOI晶圓的製造方 法來製造,因此缺陷少,高品質,且各種特性佳。 〔用以實施發明的最佳形態〕 以下,參照圖面來說明此發明的實施形態。 圖1是表示檢查基板試料(被檢查體)的fib (收束 離子射束)裝置的槪略構成圖。FIB裝置爲SIM(掃描型 離子顯微鏡)像的攝影,TEM的樣本製作’或使用於光 (10) 1278949 罩的缺陷修正等的裝置。 FIB裝置1具備·· 載置基板試料2的試料載置台3;及 產生照射於基板試料2的離子射束B之離子源4 ;及 供以使離子射束B收束及掃描的射束控制手段5 ;及 檢出自基板試料2放出的2次電子的2次電子檢出器 6 ;及 控制離子源4及射束控制手段5的控制系統7 ;及 以2次電子檢出器6的檢出結果作爲表面畫像來進行 攝影的攝影系統8 ;及 由所儲存的表面晝像來解析導電體的三次元分布的解 析手段9。 又,射束控制手段5具備:電容透鏡或χγ偏轉器等 ’用以將離子射束B的收束點控制於基板試料2的z方 向’將離子射束B掃描控制於測定部分的χγ方向之裝置 〇 利用上述FIB裝置i之基板試料2的檢查是在約 104Pa以下的真空環境的處理室内進行,離子射束b爲使 用Ga +離子。就基板試料2而言,是使用由晶圓貼合技術 或SIM0X技術等所製作的S〇i晶圓,在圖2A所示的矽基 板10的上面形成BOX層(埋入氧化矽膜)n,在BOX 層11的上面形成SOI層(矽單結晶薄膜)12。又,基板 試料2是使SOI層12朝向上方來載置於試料載置台3, 在檢查的前段階,如圖2B所示,BOX層11的檢查部分 (11) 1278949 的上面的SOI層i2會被去除,而露出BOX層11的表面 1 1 a 〇 在基板試料2的檢查中,從離子源4往基板試料2照 射的離子射束B是藉由射束控制手段5來控制,利用離子 射束B來蝕刻B OX層1 1的表面1 1 a。此刻,蝕刻 B OX層1 1的蝕刻速率,亦即每一單位時間的蝕刻量是根 據離子射束B的加速電壓及電流密度來決定,例如加速電 壓爲30keV,離子射束電流値爲3 20pA,離子射束徑爲 54nm時,會以約15nm/分的蝕刻速率來蝕刻。又,蝕刻時 ,從BOX層11放出的2次電子會藉由2次電子檢出器6 來予以檢出。 此刻,由於從氧化砂膜(母材)放出砂(導電體)的 2次電子多,因此可檢測出存在於BOX層11内的缺陷( 未被氧化,島狀點在的矽塊,以下稱爲矽島)。亦即,來 自2次電子檢出器6的檢出結果會藉由攝影系統8來形成 SIM像(表面畫像),在較暗的BOX層11的内部,矽島 會發亮之類的SIM像會被攝影。此刻的SIM像的解像度 是根據離子射束B的電流値來決定,例如8 Op A時可取得 約5 Onm的解像度。又,並非只會從表面11a放出2次電 子,也會從若干深入BOX層11内部的表面附近放出2次 電子,在SIM像中亦包含表面11a及表面附近的資訊。 其次,如圖2C所示,藉由離子射束B來蝕刻BOX 層1 1的表面1 1 b,且檢測出2次電子來攝取表面1 1 b的 SIM像。又,如圖2D所示,至矽基板1〇的表面10a露出 -15- (12) 1278949 爲止,依次儲存B OX層1 1所被蝕刻之各表面的S IM像。 藉由如此基板試料2的檢查方法,如圖3的槪略圖所 示,可取得BOX層11的各深度位置的SIM像Z1〜Z4。 例如,SIM像Z1 ( X - Y平面)爲對應於表面1 ia, SIM像Z2爲對應於表面1 lb,依次形成斷續儲存於厚度 方向(Z方向)的檢查結果。藉此,並非只能測定貫通於 Z方向的矽島(矽島像S2),亦可測定未露出於表面11a 之位於BOX層11内部的矽島(矽島像S2)或Z方向上 大小不同的矽島(矽島像S 3 )。由於是直接性的測定, 因此可提高檢查的正確性。又,可減少蝕刻量來高頻率進 行SIΜ像攝影,藉此使能夠更爲提高Z方向的檢查資訊 的正確性。 又,由於檢查是藉由FIB裝置1來同時進行蝕刻與 SIM像的攝影,因此可使用一台的裝置來短時間進行檢查 ,且於蝕刻與SIM像的攝影期間不必使基板試料2移動 ,基板試料2 —直被固定,因此可取得更正確的檢查結果 〇 又,此檢查方法在基板試料2爲SOI晶圓時,亦即 BOX層11與矽島的2次電子放出度極爲不同時非常有效 ,特別是適用於包含更多矽島的SIMOX晶圓的檢查。 其次,根據圖4來說明利用上述檢查方法之解析片的 製作方法。
首先,如圖4A所示,若從基板試料2的上方來照射 離子射束B,而進行基板試料2的檢查的話,則如圖4B -16- (14) 1278949 之TEM像的觀察,可解析缺陷的形狀及内部狀態,亦即 矽島的形狀或種類(單結晶或多結晶)等的狀態。 又,可利用解析裝置9由上述檢查方法所取得的s IM 像來解析矽島的三次元分布。亦即,以往只能進行SIM 像的X-Y表面解析,但若於FIB裝置1中具備解析裝置 9,則可於X - Y表面的資料中組合Z方向的資料來解析 三次元的矽島分布,或者進行X- Y表面以外的任意剖面 解析。 如此,使根據由TEM像所取得的各個矽島的狀態之 石夕島的解析結果及根據由SIM像所取得的砂島的三次元 分布之解析結果回饋給SOI晶圓的製造條件,藉此可特定 能抑止矽島的發生之S 01晶圓的製造條件。例如,在 SIM0X晶圓時,可根據砂島的三次元分布,在使氧的離 子注入量增加至矽島發生傾向較大的地方時,特定注入能 量的增加量等的條件。藉此,可製造埋入氧化砂膜内在的 矽島少的SOI晶圓。並且,藉由此製造方法而製造的S0I 晶圓不僅精密,商品質,且各種特性佳D而且,還可以提 高SOI晶圓製造的良率。
又’於本實施形態中,雖然基板試料2爲使用SOI晶 圓’形成於基板試料2之具有絕緣性的母材爲使用B0X 層11’但就可使用於此檢查方法的母材而言,只要是氮 化物’氧化物,及有機高分子等一般具有絕緣性的材料即 可’基板試料2爲可檢查玻璃,陶瓷及氧化物半導體等的 基板。又,基板以外的被檢查體,可利用雷射結晶,SAW (15) 1278949 (表面彈性波元件),光學彩色玻璃或含有金屬毫微粒子 的彩色濾光片等,可檢查該等的内部構造。又,離子射束 B除了 Ga +以外,亦可使用〇+,Cs+,Ar +等。又,攝取 2次電子的手段,亦可使用 SEM,STEM,TEM。又,進 行蝕刻的手段,亦可使用化學蝕刻。又,於FIB裝置1中 ,只要離子射束加速電壓爲15〜40keV的範圍,離子射束 電流値爲3·6ρΑ以上,離子射束徑爲18nm以上,便可良 好地測定矽島。 【實施方式】 以下,說明本發明的實施例。 就實施例而言,是以後述的條件來對矽晶圓注入氧後 ,將矽晶圓移至熱處理爐,在昇温過程中以1 °C /分的昇温 速度來昇溫至1 3 4 0 °C,在氧化處理過程中保持1 3 4 0 °C, 1 〇小時,在退火處理過程中保持1 3 4 0 °C,5小時之後,在 降温過程中以厂C /分的降温速度來降溫至600°C,而來製 造SOI晶圓。 在此,移至熱處理爐後到降温過程終了 600 °C爲止, 除了氧化處理過程,會持續供給2 5 s 1 m的氬氣(含分壓比 4 %的氧)至熱處理爐,且於氧化處理過程中,會供給 2 5 slm的氬氣(含分壓比40%的氧)至熱處理爐,而來進 行處理。 就氧注入過程之砂晶圓的氧離子注入條件而言,是固 定注入能量爲163eV,而使氧離子的摻雜量變化於175〜 -19- (16) 1278949 2.50xl017atoms/cm2 的範圍。 由此刻的s 01晶圓藉上述實施形態的檢查方法來測定 BOX層的Si島松度’根據其3次兀分布來解析氧離子的 摻雜量與BOX層的Si島密度之關係。將其結果顯示於圖 7 〇 而且,此刻,解析Β Ο X層的缺陷密度與Β Ο X層的耐 壓之關係。將其結果顯示於圖8。 在此,就BOX層的Si島密度的FIB測定條件而言, 是加速電壓爲30KeV,探針電流値爲1 .3nA,探針徑爲 92nm φ 〇 由圖7的結果可明確得知,若增加氧離子的摻雜量, 則BOX層的Si島密度會變高,因此儘可能地降低氧離子 的摻雜量,較能夠抑止BOX層的Si島發生。 同時,若使氧離子的摻雜量形成比 1.70 X 1017atoms/cm2還要低時,則BOX層的厚度不會形成一定 ,且若使形成比1.50xl017atoms/cm2還要低時,則於晶圓 面内方向會產生BOX層未形成的部分。因此,BOX層厚 不會形成均一,所以可適當地判斷使氧離子的摻雜量特定 於1.75xl017atoms/cm2左右爲製程條件。以能夠將藉此所 特定的氧注入過程的氧離子的摻雜量設定成1.75 X 1017atoms/cm2的方式來回饋製造條件而製造SOI晶圓。 又,由圖8的結果可明確得知,如上述製造條件而製 造的S01晶圓,BOX層的耐壓會變高,品質佳。 又,若使氧離子的摻雜量下降至1.75〜2.50x -20- (17) 1278949 1017atoms/cm2的範圍,則Si島的大小也會有跟著變小的 傾向’難以引起絕緣破壊,可知以此製造條件所製造的 SOI晶圓品質佳。 〔產業上的利用可能性〕 如以上所述,若利用本發明的檢查方法,則可於母材 的檢查部分的表面照射離子或電子,進行由表面及表面附 近放出之2次電子的攝影,依次一面蝕刻檢查部分,一面 進行自蝕刻的表面及表面附近所放出之2次電子的撮影, 根據所被儲存的表面畫像來測定存在於母材内的導電體, 而來檢查被檢查體的内部狀態,因此可直接測定母材内在 的導電體。藉此,可三次元的正確地檢查被檢查體的内部 狀態。 【圖式簡單說明】 圖1是表示本發明之一實施形態的檢查方法所使用的 · FIB裝置的槪略構成圖。 圖2A是表示被檢查體的檢查狀況的模式説明圖。 圖2B是表示被檢查體的檢查狀況的模式説明圖。 圖2C是表示被檢查體的檢查狀況的模式説明圖。 圖2D是表示被檢查體的檢查狀況的模式説明圖。 圖3是表示準三次元的檢查結果的槪略圖。 圖4A是表示解析片的製作狀況的槪略圖。 圖4B是表示解析片的製作狀況的槪略圖。 -21 - (18) 1278949 圖4C是表示解析片的製作狀況的槪略圖。 圖5 A是表示基板試料的s IΜ像。 圖5Β是表示基板試料的SIM像。 圖6Α是表示以圖5的SIM像中所附有的線爲基準的 剖面之TEM像。 圖6B是表示以圖5的SIM像中所附有的線爲基準的 剖面之TEM像。 圖7是表示本發明的實施例之氧離子的摻雜量與 BOX層的Si島密度之關係圖。 圖8是表示本發明的實施例之BOX層的缺陷密度與 BOX層的耐壓之關係圖。 〔符號之說明〕 1 : FIB裝置 2:被檢查體(基板試料) 3 :試料載置台 4 :離子源 5 :射束控制手段 6 : 2次電子檢出器6 7 :控制系統 8 :攝影系統 9 :解析手段 1 1 :母材(BOX層) 12 : SOI層 (19) (19)1278949 1 3 :檢查部分 1 4 :標記 1 6 :薄膜(解析區域) 1 7 :解析片
-23-

Claims (1)

1278949 (1) 拾、申請專利範圍 第92129332號專利申請案 中文申請專利範圍修正本_ 民辱95月年扫蓚(更)§£緣正 1 · 一種檢查方法,係測定形成於被檢查體之具南絶^ 性的母材内在的導電體,而來檢查被檢查體的内部狀態之 檢查方法,其特徵爲·· 在上述母材的檢查部分的表面照射離子或電子,而進 行根據上述表面及表面附近所放出的2次電子之表面畫像 的攝影,且蝕刻上述檢查部分,而進行根據只以所被蝕刻 的深度而依次被更新之自下部的表面及表面附近所放出的 2次電子之表面畫像的攝影; 根據所被儲存的上述表面晝像來測定上述母材内在的 上述導電體,而來檢查上述被檢查體的内部狀態。 2·如申請專利範圍第1項之檢查方法,其中上述表面 的蝕刻係以離子射束來進行,該蝕刻與上述表面畫像的攝 影會同時進行。 3 ·如申請專利範圍第1項之檢查方法,其中上述被 檢查體爲SOI晶圓,上述母材爲埋入氧化矽膜,上述導電 體爲缺陷者。 4 ·如申if專利範圍第1項之檢查方法,其中上述被 檢查體爲SIM0X技術所製作的S0I晶圓。 5 · —種解析片的製作方法,係利用申請專利範圍第i 項的檢查方法之解析片的製作方法,其特徵爲: 1278949 (2) 根據上述表面畫像來特定上述母材内在的任意上述導 電體,以能夠形成包含所被特定之該導電體的至少一部分 之薄膜的解析區域的方式,使形成該解析區域的上述母材 殘留於深度方向,蝕刻形成該解析區域以外的上述母材, 而來製作具有上述解析區域的解析片。 6 · —種解析方法,係利用藉由申請專利範圍第5項所 記載的解析片的製作方法來製作的解析片之解析方法,其 特徵爲: 觀察上述解析片中所含的上述導電體,而來解析上述 導電體的狀態。 7 · —種解析方法,係利用申請專利範圍第1 .項的檢 查方法之解析方法,其特徵爲: 由所被儲存的上述表面畫像來解析上述導電體的三次 元分布。 8 · —種解析裝置,係利用於申請專利範圍第7項所記 載的解析方法之解析裝置,其特徵爲具備: 載置上述被檢查體的載置台; 使照射於上述被檢查體的離子射束產生之離子源; 供以使離子射束收束及掃描的射束控制手段; 檢測出自上述被檢查體放出的2次電子之2次電子檢 出手段; 控制離子源及射束控制手段的控制系統; 以上述2次電子檢出手段的檢出結果作爲上述表面畫 像來進行攝影的攝影系統;及 -2- 1278949 (3) 由所被儲存的上述表面晝像來解析上述導電體的三次 元分布之解析手段。 9· 一種SOI晶圓的製造方法,係利用申請專利範圍第 6或7項所記載的解析方法之S OI晶圓的製造方法,其特 徵爲: 根據被解析之上述導電體的狀態或三次元分布的回饋 而特定的製造條件來製造。 10.—種SOI晶圓,其特徵係利用申請專利範圍第9項 所記載的SOI晶圓的製造方法來製造。 -3 - 1278949 1第92129332號專利申請案 中文圖式修正頁 Ο 寸 m _MMI 玍 5 曰 5 pfiTTF 年月曰修(更)正替換頁
TW092129332A 2003-02-03 2003-10-22 Test method, method of manufacturing a piece for analysis, analysis method, analysis device, method of manufacturing SOI wafer, and SOI wafer TWI278949B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003026540 2003-02-03

Publications (2)

Publication Number Publication Date
TW200415738A TW200415738A (en) 2004-08-16
TWI278949B true TWI278949B (en) 2007-04-11

Family

ID=32844144

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092129332A TWI278949B (en) 2003-02-03 2003-10-22 Test method, method of manufacturing a piece for analysis, analysis method, analysis device, method of manufacturing SOI wafer, and SOI wafer

Country Status (8)

Country Link
US (1) US7670857B2 (zh)
EP (1) EP1592056B1 (zh)
JP (1) JP4483583B2 (zh)
KR (1) KR100707817B1 (zh)
CN (2) CN101303992A (zh)
AU (1) AU2003303886A1 (zh)
TW (1) TWI278949B (zh)
WO (1) WO2004070828A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100356182C (zh) * 2005-08-31 2007-12-19 中国科学院上海微系统与信息技术研究所 一种绝缘体上硅的埋层氧化物电荷密度的快速表征方法
US7570796B2 (en) 2005-11-18 2009-08-04 Kla-Tencor Technologies Corp. Methods and systems for utilizing design data in combination with inspection data
DE102006035668B4 (de) * 2006-07-31 2014-02-20 Globalfoundries Inc. Verfahren zum Herstellen einer Ätzindikator- und Ätzstoppschicht zur Reduzierung von Ätzungleichförmigkeiten
WO2010014609A2 (en) 2008-07-28 2010-02-04 Kla-Tencor Corporation Computer-implemented methods, computer-readable media, and systems for classifying defects detected in a memory device area on a wafer
US8112241B2 (en) * 2009-03-13 2012-02-07 Kla-Tencor Corp. Methods and systems for generating an inspection process for a wafer
CN102346152B (zh) * 2010-07-30 2013-10-09 中芯国际集成电路制造(上海)有限公司 样品失效分析方法
US8455822B2 (en) 2010-08-31 2013-06-04 Fei Company Navigation and sample processing using an ion source containing both low-mass and high-mass species
US9170211B2 (en) 2011-03-25 2015-10-27 Kla-Tencor Corp. Design-based inspection using repeating structures
US9087367B2 (en) 2011-09-13 2015-07-21 Kla-Tencor Corp. Determining design coordinates for wafer defects
US9189844B2 (en) 2012-10-15 2015-11-17 Kla-Tencor Corp. Detecting defects on a wafer using defect-specific information
US9053527B2 (en) 2013-01-02 2015-06-09 Kla-Tencor Corp. Detecting defects on a wafer
US9134254B2 (en) 2013-01-07 2015-09-15 Kla-Tencor Corp. Determining a position of inspection system output in design data space
US9311698B2 (en) 2013-01-09 2016-04-12 Kla-Tencor Corp. Detecting defects on a wafer using template image matching
KR102019534B1 (ko) 2013-02-01 2019-09-09 케이엘에이 코포레이션 결함 특유의, 다중 채널 정보를 이용한 웨이퍼 상의 결함 검출
US9865512B2 (en) 2013-04-08 2018-01-09 Kla-Tencor Corp. Dynamic design attributes for wafer inspection
US9310320B2 (en) 2013-04-15 2016-04-12 Kla-Tencor Corp. Based sampling and binning for yield critical defects
JP6696729B2 (ja) 2015-03-18 2020-05-20 株式会社Sumco 半導体基板の評価方法及び半導体基板の製造方法
CN111474200B (zh) * 2020-04-16 2023-09-26 宸鸿科技(厦门)有限公司 制备电子元件显微结构样品的方法
CN113533404B (zh) * 2021-07-13 2023-04-28 中国工程物理研究院流体物理研究所 一种绝缘介质材料二次电子产额测试方法及应用

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0696712A (ja) 1992-09-14 1994-04-08 Hitachi Ltd 集束イオンビーム装置
JP3130410B2 (ja) * 1993-07-22 2001-01-31 シャープ株式会社 強誘電体メモリ素子
JP3139904B2 (ja) 1993-12-28 2001-03-05 新日本製鐵株式会社 半導体基板の製造方法および製造装置
JPH09115861A (ja) * 1995-10-20 1997-05-02 Hitachi Ltd 試料を加工する装置
JPH1174493A (ja) 1997-08-29 1999-03-16 Sumitomo Metal Ind Ltd Soiウエーハの欠陥検査方法
JP3635885B2 (ja) 1997-09-04 2005-04-06 三菱住友シリコン株式会社 Soi基板の結晶欠陥の評価方法
JP2000082679A (ja) * 1998-07-08 2000-03-21 Canon Inc 半導体基板とその作製方法
JP2000031225A (ja) 1998-07-13 2000-01-28 Sumitomo Metal Ind Ltd 半導体基板の欠陥評価方法
JP2000329716A (ja) 1999-05-19 2000-11-30 Canon Inc オージェ電子分光装置および深さ方向分析方法
JP3297736B2 (ja) 1999-12-16 2002-07-02 東京大学長 収束イオンビームによる精密断面加工を用いた深さ方向元素分布分析方法及びその装置
JP2001319954A (ja) 2000-05-08 2001-11-16 Nippon Steel Corp 集束イオンビームによる試料の加工方法

Also Published As

Publication number Publication date
US20060249479A1 (en) 2006-11-09
AU2003303886A1 (en) 2004-08-30
WO2004070828A1 (ja) 2004-08-19
JPWO2004070828A1 (ja) 2006-06-01
CN1745470A (zh) 2006-03-08
EP1592056B1 (en) 2018-12-26
TW200415738A (en) 2004-08-16
KR100707817B1 (ko) 2007-04-13
KR20050092053A (ko) 2005-09-16
EP1592056A1 (en) 2005-11-02
CN100481360C (zh) 2009-04-22
US7670857B2 (en) 2010-03-02
CN101303992A (zh) 2008-11-12
EP1592056A4 (en) 2010-01-20
JP4483583B2 (ja) 2010-06-16

Similar Documents

Publication Publication Date Title
TWI278949B (en) Test method, method of manufacturing a piece for analysis, analysis method, analysis device, method of manufacturing SOI wafer, and SOI wafer
KR100237829B1 (ko) 웨이퍼의 결함 분석방법
JP2012073069A (ja) 半導体デバイス基板の欠陥部観察用試料の作製方法
JP5343721B2 (ja) シリコン基板の評価方法及び半導体デバイスの製造方法
JP5720560B2 (ja) 半導体基板の評価方法
US7682844B2 (en) Silicon substrate processing method for observing defects in semiconductor devices and defect-detecting method
JP6634962B2 (ja) シリコンエピタキシャルウェーハのエピタキシャル層の評価方法及びシリコンエピタキシャルウェーハの製造方法
JP2009259960A (ja) 半導体基板の重金属検出方法
JP3439332B2 (ja) 結晶欠陥の測定方法
JPH11160209A (ja) 透過型電子顕微鏡の試料作製方法
JP2002012496A (ja) シリコンエピタキシャルウエーハ及びその製造方法
JP3266050B2 (ja) 濃度プロファイルの測定方法
Higgs Characterization of Si, SiGe and SOI Structures Using Photoluminescence
EP1968102A2 (en) Method of evaluation of bonded wafer
KR20190108612A (ko) 에피택셜 실리콘 웨이퍼의 불순물 게터링 능력의 평가 방법 및 에피택셜 실리콘 웨이퍼
Mera et al. Structure Of The Defects Responsible For B-Mode Breakdown Of Gate Oxide Grown On The Surface Of Silicon Wafers
JPH1032234A (ja) Soi基板の評価方法
Eo et al. Chemical junction delineation of a specific site in Si devices
JP2991166B2 (ja) 半導体における不純物濃度プロファイルの測定方法及び測定装置
JP2005223128A (ja) Soiウェーハの品質評価方法
Acovic et al. Identification of amorphous silicon residues in a low-power CMOS technology
JP2001044249A (ja) Mosデバイスの評価方法
JP2006093642A (ja) 断面試料の作製方法
Tsai et al. An Overview of 300 mm SOI Starting Wafer Quality and Its Yield Detractors
JPH08250564A (ja) 半導体装置の拡散層を観察する方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent