TWI258214B - Data storage device and memory cell thereof - Google Patents

Data storage device and memory cell thereof Download PDF

Info

Publication number
TWI258214B
TWI258214B TW091108483A TW91108483A TWI258214B TW I258214 B TWI258214 B TW I258214B TW 091108483 A TW091108483 A TW 091108483A TW 91108483 A TW91108483 A TW 91108483A TW I258214 B TWI258214 B TW I258214B
Authority
TW
Taiwan
Prior art keywords
memory
memory cell
resistance
potential
cell
Prior art date
Application number
TW091108483A
Other languages
English (en)
Inventor
Janice H Nickel
Original Assignee
Hewlett Packard Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Co filed Critical Hewlett Packard Co
Application granted granted Critical
Publication of TWI258214B publication Critical patent/TWI258214B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • G11C11/15Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • G11C13/0014RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • G11C13/0014RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material
    • G11C13/0016RRAM elements whose operation depends upon chemical change comprising cells based on organic memory material comprising polymers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • G11C17/165Memory cells which are electrically programmed to cause a change in resistance, e.g. to permit multiple resistance steps to be programmed rather than conduct to or from non-conduct change of fuses and antifuses
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Semiconductor Memories (AREA)
  • Hall/Mr Elements (AREA)

Description

1258214 五、發明說明(1) 本發明係有關於資料儲存裝置。更明確地說,本發明 係有關於包括記憶體晶胞之電阻交點陣列的資料儲存裝 置。 典型的磁性隨機存取記憶體(MRAM)裝置包括一記憶 體晶胞陣列、沿著記憶體晶胞列延伸之句組線路、及沿著 記憶體晶胞行延伸之位元線路。每一記憶體晶胞位於句組 線路與位元線路之交點。 該等記憶體晶胞包括與旋轉相依的隧道(SDT)接頭。 一 SDT接頭之磁化會在任一特定時間採取二穩定的排向 之一。此平行的與不平行之二穩定的排向代表‘0’與‘1’ 之邏輯值。該磁化排向再影響SDT接頭之電阻。若該磁化 排向為平行的,則SDT接頭之電阻為一第一值;若該磁化 排向為不平行的,則SDT接頭之電阻為一第二值。 SDT接頭之邏輯狀態可藉由感應SDT接頭之電阻狀態 被讀取。然而在某組配架構中,陣列中之記憶體晶胞透過 很多平行路徑被耦合在一起。在一交點看到之電阻等於與 在其他列與行之記憶體晶胞的電阻平行之交點處的記憶體 晶胞之電阻。就此而言,該記憶體晶胞陣列之特徵在於成 為一交點電阻器網路。 典型的SDT接頭具有僅為幾個原子厚度之一隧道阻 障。對整個記憶體晶胞陣列產生此薄的障壁之製作過程加 以控制是困難的。某些障壁比所設計的薄且含有結構上缺 陷是可能的。若某些SDT接頭具有之隧道阻障比所設計的 薄或含有結構上缺陷是可能會短路。 五、發明說明(2) 若SDT接頭短路,則該短路的SDT接頭為不可用的。 在未使用開關或二極體將記憶體晶胞彼此隔離的電阻交點 陣列中,同一行與列之其他記憶體晶胞也是不可用的。因 而,單一短路的記憶體晶胞會造成行方面的錯誤與列方面 的錯誤。 錯誤碼修正可被用以恢復來自不可用的記憶體晶胞之 完整的行或列之資料。然而,從時間觀點或計算觀點,修 正單行與列之成千個以上位元是昂貴的。而且,典型的 資料儲存裝置可能會有一行與列以上有短路的SDT接頭。 其便有需要克服未使用如二極體與電晶體之絕緣裝置 的電阻交點陣列中與短路SDT接頭相關的問題。 依據本發明之一層面,一資料儲存裝置包括記憶體晶 胞的電阻交點陣列。每一記憶體晶胞包括一記憶體元件與 記憶體元件上電傳導性的硬罩幕材料。該硬罩幕材料之作 用為與該記憶體元件成串聯的電阻元件。若一記憶體元件 變成短路該短路記憶體元件只會造成隨機的一個位元錯 誤。然而,該硬罩幕材料會防止短路記憶體元件造成行方 面與列方面之錯誤。 本發明之其層面與益處將由下列詳細描述在配合以說 明本發明之原理例子的方式之附圖被讀取下變得明白的。 第1圖顯示包括有記憶體晶胞陣列之MR AM裝置。 第2a圖顯示MRAM裝置用之三個記憶體晶胞。 第2b圖為第2a圖顯示之記憶體晶胞的電氣等值圖。 第3a與3b圖顯示在所選擇之記憶體晶胞上讀取作業 1258214 五、發明說明(3) 之際通過記憶體晶胞陣列之電氣等值的電流。 第4圖顯示MRAM晶片之第一層的製作方法。 第5a-5c圖顯示在各製作階段的記憶體晶胞。 第6圖顯示包括有多層之MRAM晶片。 如為說明之目的所顯示的圖中,本發明在包括記憶體 晶胞之電阻交點陣列内被實施例。該MRAM裝置未裝置開 關或二極體用於在讀取作業之際彼此絕緣。而是該被選擇 之記憶體晶胞藉由施用相等的電位至被選擇與某些未被選 擇之句組線路與位元線路而被絕緣。施用相等的電位可防 止寄生電容與讀取作業干擾。 在製作記憶體陣列之際,一硬罩幕被沉積在磁性記憶 體層之堆疊上並被用以將該堆疊以模型做成記憶體元件。 使用硬罩幕會降低記憶體元件之邊緣粗糙。記憶體元件之 邊緣粗糙造成磁壁之釘扎與切換之不規則成核。此不規則 性與釘扎會造成不同的記憶體元件在不同的場切換,提高 切換場中之變異。切換場(矯頑性)之分佈降低對半選擇之 要求,並潛在地減少所需的切換場。改進矯頑性分佈減少 切換錯誤。 使用電導性的硬罩幕具有雙重利益。在形成模型後留 在記憶體元件上之硬罩幕材料未被去除。該硬罩幕被允許 留下來且作用成記憶體元件用之成串聯的電阻元件。若記 憶體元件變成短路,其將造成隨機的位元錯誤。然而,該 硬罩幕材料防止該短路記憶體元件造成行方面與列方面的 錯誤。隨機的位元錯誤可用ECC遠比行方面與列方面的錯 1258214 五、發明說明(4) 誤更快速且更容易地被修正。因而該等記憶體晶胞可不須 添加任何製作步驟地被做成容忍短路。 現在參照第1圖,其顯示一 MRAM裝置8包括有記憶 體晶胞12之陣列1〇。該等記憶體晶胞12被配置成列與 行,而以列沿著X方向延伸及行沿著y方向延伸。僅有相 當少數目的記憶體晶胞12被描述以簡化裝置8之描述。在 實務上任何大小的陣列可被使用。 作用成句組線路14之軌跡在一平面上沿著記憶體晶 胞陣列10之一側的x方向上延伸。作用成位元線路16之 軌跡在一平面上沿著記憶體晶胞陣列1〇之一側的y方向上 延伸。陣列10之每一列有一句組線路14及陣列1〇之每一 行有一位元線路16。每一記憶體晶胞12位於對應的句組 線路14與位元線路16的交點。 MRAM裝置8亦包括一列解碼電路18。在讀取作業之 際,該列解碼電路18會施用固定電源電壓(Vs)或接地電位 至句組線路14。該固定電源電壓(vs)可由外電源被提供。 MRAM裝置8進一步包括一讀取電路用於感應在讀取 作業感應所選擇之記憶體晶胞12的電阻及一寫入電路用 於在寫入作業將所選擇之記憶體晶胞12之磁化排向。該讀 取電路整體以20表示。該寫入電路未被顯示。 讀取電路20包括數個控制電路22與感應放大器24。 多重位元線路16被連接至每一控制電路22。每一控制電 路22包括一組開關,其可連接每一位元線路16至作業電 位之一電源或一感應放大器24。每一感應放大器24之一 1258214 五、發明說明(5) 輸出被供應至一資料暫存器30,其再被耦合至一 I/O增損 器32 〇 在讀取作業之際,一相等電位方法被應用至記憶體晶 胞10,且穿過被選擇之記憶體晶胞12的感應電流被感應。 該感應電流指示該被選擇之記憶體晶胞12的邏輯狀態。該 相等電位方法防止寄生電容電流使該感應電流含糊及與讀 取作業干擾。不同的相等電位方法可被使用。例如見2000 年3月3日建檔之本代理人的美國專利第09/564308號中 之對應的硬體實作。 第2a圖顯示一行陣列10之三個記憶體晶胞12。每一 記憶體晶胞12包括一記憶體元件50,其儲存一位元有關 磁化排向的資訊。該記憶體元件50不限於任何特定的型 每一記憶體晶胞52在每一記憶體元件50上進一步包 括硬罩幕材料之薄膜52。該記憶體晶胞52會導電,具有 記憶體元件50之設計電阻0.5%與50%間的電阻。薄膜52 作用成一線性電阻元件。該薄膜52為罩幕層之殘留物,其 被用以在裝置製作之際將元件50做成模型。這些電阻元件 未在矽基體上被形成。所以,其不會耗用有價值的矽資源。 以鑽石類之碳做成薄膜52是較佳的。該鑽石類之碳在 熱、電與結構上是穩定的,就算高達400°C之溫度亦然。 鑽石類之碳之電阻性可依量之程度而變化,視沉積狀況而 定。鑽石類之碳可被氮(N)之摻雜改變其導電性。該導電性 可依沉積狀況而由0.1歐姆-公分趸109歐姆-公分間改變。 1258214
五、發明說明(Ο 溫度、電力與時間都會影響這些性質,且各沉積系統可就 特定沉積狀況之際所達成的實際導電性被校估。 鑽石類之碳做成的罩幕產生具有一致形狀與均勻性的 記憶體元件50。結果為記憶體元件之磁切換性質被改進。 該鑽石類之碳在被沉積時為非常扁平的材料且對記憶體晶 胞12之拓樸的影響非常小。 鑽石類之碳的進一步優點在於薄膜52可被做得很 薄,為在10-100毫微米之程度。先天上比鑽石類之碳厚的 電阻器會降低切換用之可用的場。 每一記憶體晶胞12進一步在其記憶體元件50與句組 線路14間包括一第一歐姆接點54及在其記憶體元件50 與位元線路16間包括一第二歐姆接點56。該等句組與位 元線路14與16典型為如鋁、銅或金屬材料做成的低電阻 導體。該等歐姆接點54與56提供金屬線路14及16與薄 膜52及記憶體元件50間之介面。雖然第一與第二歐姆接 點被顯示成分別的元件54與56,其被了解這些歐姆接點 可被消除且金屬線路14與16可與薄膜52及記憶體元件 50直接接觸。 記憶體晶胞12被顯示成在位元線路上被沉積(而以句 組線路14在頂端)。然而,記憶體晶胞12可在句組線路 14上被沉積(而以位元線路16在頂端)。 額外地參照第2b圖,薄膜52之電阻(Β)約為記憶體元 件50之設計(即所欲的)名義電阻(R)的約0.5%與50% (即 0.005RSBS0.5R)。一較窄的範圍可為記憶體元件50之名 1258214 五、發明說明(7) 義電阻(R)的10%與50%間(即0.1RSB$〇.5R)。例如,記 憶體元件50具有1,000,000歐姆之設計名義電阻R及 200,000歐姆之差值電阻(AR)。該薄膜在使用較窄的範圍 下具有介於1〇〇,〇〇〇與500,000歐姆間之電阻(B)。該薄膜 52在使用較寬的範圍下具有介於5,000與500,000歐姆間 之電阻(B)。對照之下,歐姆接點54與56具有約10歐姆 之電阻(C)。 一般而言,薄膜52之電阻應夠低以對系統具有最小的 影響且應夠高以對寫入作業具有最小的影響。因而,實際 的電阻應隔離該短路記憶體晶胞12而不致於使被選擇的 記憶體晶胞12之感應降級,也不致於使寫入記憶體晶胞 12之性質降級。 若記憶體元件50被短路,記憶體晶胞12之電阻將約 等於薄膜52之電阻(B)。現在,讀取作業之際薄膜52的優 點將以相關的第3a與3b圖被顯示。 第3a圖顯示在讀取作業之際,記憶體晶胞陣列10之 部分集合的電氣等值物。被選擇的一記憶體晶胞以一第一 電阻器12a代表,且未被選擇的記憶體晶胞以第二、第三 與第四電阻器12b,12c與12d代表。該第二電阻器12b 代表沿著被選擇的位元線路之半被選擇的記憶體晶胞、第 三電阻器12c代表沿著被選擇的句組線路之半被選擇的記 憶體晶胞及第四電阻器12d代表未被選擇的記憶體晶胞。 例如若所有記憶體晶胞12具有約R+ B之電阻且若陣列1〇 具有η列及m行,則第二電阻器12b具有之電阻約為(r + 10 1258214
五、發明說明(Ο Β)/(η—1)、第三電阻器12c具有之電阻約為(R+B)/(m — 1)、 第四電阻器12d具有之電阻將為(R+B)/[(n—l)(m —1)]。 第一電阻器12a可藉由施用作業電位(Vs)至相交的位 元線路及接地電位至相交的句組線路而被選擇。後果為一 感應電流(Is)通過該第一電阻器12a。 為防止潛逃路徑電流使感應電流(Is)糢糊,一相等的作 業電位(Vb = Vs)被施用至未被選擇的位元線路。施用此相 等電位(Vb)至被選擇的位元線路阻斷潛逃路徑電流通過第 二與第四電阻器12b與12d並分出以將流通潛逃路徑電流 (S2)經過第三電阻器12c接地。 相同的作業電位(Vb=Vs)可如第3b圖顯示地被施用 至未被選擇的句組線路而取代未被選擇的位元線路。施用 此相等電位(Vb)至被選擇的句組線路阻斷潛逃路徑電流通 過第二電阻器12b並分出以將流通潛逃路徑電流(S2與S3) 經過第三與第四電阻器12c與12d接地。 理想的感應放大器24施用相等的電位至被選擇的位 元線路及未被選擇的句組與位元線路之部分集合。然而, 若感應放大器24並非理想的,該等電位不會確實相等,且 潛跳路徑電流在讀取作業之際通過陣列10。 考慮與具有短路記憶體元件50之記憶體晶胞12位於 同一行之被選擇的記憶體晶胞12的讀取作業,該半被選擇 的記憶體晶胞12仍具有至少等於其薄膜52之電阻(B)。甚 至若感應放大器24並非理想的,具有短路記憶體元件50 之半被選擇的記憶體晶胞12不會透過該短路記憶體元件 1258214 五、發明說明(9) 50分出顯著數量的潛逃路徑電流且不會在讀取作業之際 顯著地影響電流感應。結果為半被選擇的記憶體晶胞12 不會造成列方面與行方面的故障,僅會有單一的隨機位元 錯誤。該單一的隨機位元錯誤可用錯誤碼修正迅速且容易 地被修正。 薄膜52亦提高被選擇的記憶體晶胞12上寫入作業的 可靠度。在沒有薄膜52下,大的寫入電流會通過短路記憶 體元件50。此外,寫入電流會由被選擇的記憶體晶胞12 被分出至短路記憶體元件50,而降低寫入電流並造成不正 確的資料在同一列或行被寫入被選擇的記憶體晶胞12。然 而,薄膜52具有夠高的電阻以防止大的寫入電流通過短路 記憶體元件50並允許充分的寫入電流通過被選擇的記憶 體晶胞12。 現在參照第4與5a-5c圖,其顯示一 MRAM裝置之第 一層的製作。該製作將配合SDT接頭被描述。 列解碼電路、控制電路、感應放大器、暫存器與其他 記憶體裝置電路被形成於矽基體内(步驟80)。底部痕蹟在 基體上被形成(步驟82)。該等痕蹟可用沉積或demascene 處理被形成。 磁性記憶體元件層之堆疊被沉積(步驟84)。SDT接頭 用之堆疊110可包括第一與第二晶種層112與114、一抗 鐵磁(AF)釘扎層116、一被釘扎鐵磁(FM)層118、一絕緣隧 道阻障120、與一感應FM層122(見第5a圖)。該第一晶種 層112允許第二晶種層114以一個(111)晶體結構排向被成 12 1258214
五、發明說明(l〇) 長,且該二晶種層114為AF釘扎層116建立一個(111)晶 體結構排向。該AF釘扎層116提供大的交換場,其在一 方向保持被釘扎FM層118之磁化。該感應FM層122具 有一磁化,其在被施用之磁場出現中自由地旋轉。 該絕緣隧道阻障120允許量子機械式隧道在被釘扎與 感應層118與122間發生。此隧道現象為依電子旋轉而定 的,使得SDT接頭之電阻為被釘扎與感應層118與122之 相對磁化排向的函數。 具有適當電阻性之導電性硬罩幕在堆疊上被沉積(步 驟86)。該導電性可被沉積狀況控制。 一位元模型被定義(步驟88)。慣用的光石板印刷或e 束石板印刷可被使用。罩幕之曝露部位例如以氧氣流使用 反應性離子蝕刻被去除(步驟90)。 記憶體元件50被蝕刻(步驟92)。離子或化學蝕刻可被 使用。結果所形成之結構被顯示於第5b圖(該罩幕材料以 元件編號124表示)。 殘留的罩幕材料被留在記憶體元件上(步驟94)。記憶 體元件間之間隙被填以絕緣的介質(步驟96),且頂端在罩 幕材料與介質上被沉積(步驟98)。結果所形成之第一層被 顯示於第5c圖(該介質以元件編號126表示)。 參照第6圖,額外的層212可被添加至MRAM晶片。 每一記憶體晶胞層212包括一記憶體晶胞陣列。該記憶體 晶胞層212可被如二氧化矽之絕緣材料(未畫出)加以分 離。讀取與寫入電路可在基體214被製作。該等讀取與寫 13 1258214 五、發明說明(11) 入電路可包括額外的多工器用於選擇層212,其由此被讀 取或寫入至此。 依據本發明之MRAM裝置可在各種應用被使用。例 如,該MRAM裝置可在如固態硬碟與數位相機之裝置用於 長期資料儲存。 該裝置不受限於上面所描述及說明之特定實施例。例 如,該MRAM裝置已在關於沿著容易的軸被排向的列加以 描述。然而,列與行可被置換。 該電阻交點陣列不限於為磁性記憶體晶胞陣列。該等 記憶體晶胞之記憶體元件可為相位改變材料(相位改變元 件之電阻因該相位改變材料之相位改變由一狀態變為另一 狀態)、抗熔合元件或聚合物記憶體元件(資料被儲存成聚 合物分子之「永久極化」,且聚合物記憶體元件與該聚合物 分子之極化為相依的)。 本發明不受限於上面所描述及說明之特定實施例。而 是本發明係依據申請專利範圍所遵循者被構建。 元件標號對照表 元件編號 譯 名 元件編號 譯 8 MRAM裝置 12d 電阻器 10 記憶體晶胞 14 句組線路 12 記憶體晶胞陣列 16 位元線路 12a 電阻器 18 列解碼電路 12b 電阻器 20 讀取電路 12c 電阻器 22 控制電路 14 1258214
五、發明說明(l2) 元件標 號對照 表 元件編號 譯 名 元件編號 譯 名 24 感應放大器 116 抗鐵磁釘扎層 30 資料暫存器 118 被釘扎鐵磁層 32 I/O增損器 120 隧道阻障 50 記憶體元件 122 感應FM層 52 薄膜 124 罩幕材料 54 歐姆接點 126 第一層 54(C) 歐姆接點 210 MRAM晶片 54(R) 歐姆接點 212 記憶體晶胞層 56 歐姆接點 214 基體 80 步驟 82 步驟 84 步驟 86 步驟 88 步驟 90 步驟 92 步驟 94 步驟 96 步驟 98 步驟 110 堆疊 112 第一晶種層 114 第二晶種層 15

Claims (1)

  1. 六、申請專利範圍 第9110S4S3號申請案申請專利範圍修正本93年6月2曰 L一種資料儲存裝置,其包含記憶體晶胞之電阻式交點陣 列及多個導體,每一該等記憶體晶胞包括一記憶體元 件、以及在該記憶體元件與其中一個該等導體之間的導 電性硬罩幕材料。 2·如申請專利範圍第1項所述之裝置,其中該罩幕材料係由 類鑽石之碳做成。 3·如申請專利範圍第1項所述之裝置,其中該罩幕材料具有 之電阻約介於該等記憶體元件之設計電阻的1〇%至 之間。 4·如申請專利範圍第i項所述之裝置,其中每—記憶體元件 包括一旋轉相依隧道接面。 5.如申請專利範圍第丨項所述之裝置,其中該多數導體包括 用於該陣列之字組線與位元線;該裝置更包含用於在被 選擇的記憶體晶胞之讀取作業之際感應被選擇的記憶體 晶胞之電阻狀態的一電路,該電路施用一第一電位至被 選擇的位元線、一第二電位至被選擇的字組線、與一第 二電位至未被選擇的字組線及未被選擇的位元線路之子 集合,該第三電位等於該第一電位。 6·如申請專利範圍第1項所述之裝置,進_步包含在該罩幕 上之金屬化。 7.如申請專利範圍第!項所述之裝置,其中各該記憶體元件 包括-感測層;且每—記憶體晶胞中之該罩幕材料與該 感測層接觸。 該記憶體晶胞包含: 8· 一種資料儲存裝置之記憶體晶胞 1258214 六、申請專利範圍 具有一鐵磁層與遍平面電阻;以及 在該鐵磁層之表面上的電導性硬罩幕。 9.如申請專利範圍第8項所述之記憶體晶胞,其中該記憶體 元件包括一旋轉相依隧道接面。 10·如申請專利範圍第8項所述之記憶體晶胞,其中該薄膜 具有之電阻約介於該記憶體元件之設計電阻的至% %之間。
    11·如申請專利範圍第8項所述之記憶體晶胞,其中該鐵磁層 係一感測鐵磁層。 θ
    -17 -
TW091108483A 2001-06-22 2002-04-24 Data storage device and memory cell thereof TWI258214B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/887,314 US6633497B2 (en) 2001-06-22 2001-06-22 Resistive cross point array of short-tolerant memory cells

Publications (1)

Publication Number Publication Date
TWI258214B true TWI258214B (en) 2006-07-11

Family

ID=25390895

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091108483A TWI258214B (en) 2001-06-22 2002-04-24 Data storage device and memory cell thereof

Country Status (6)

Country Link
US (1) US6633497B2 (zh)
EP (1) EP1271546A3 (zh)
JP (1) JP4334824B2 (zh)
KR (1) KR100878478B1 (zh)
CN (1) CN100474438C (zh)
TW (1) TWI258214B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030023922A1 (en) * 2001-07-25 2003-01-30 Davis James A. Fault tolerant magnetoresistive solid-state storage device
DE10153310A1 (de) * 2001-10-29 2003-05-22 Infineon Technologies Ag Photolithographisches Strukturierungsverfahren mit einer durch ein plasmaunterstützes Abscheideeverfahren hergestellten Kohlenstoff-Hartmaskenschicht diamantartiger Härte
WO2003085741A1 (fr) * 2002-04-10 2003-10-16 Matsushita Electric Industrial Co., Ltd. Bascule bistable non volatile
US6815248B2 (en) * 2002-04-18 2004-11-09 Infineon Technologies Ag Material combinations for tunnel junction cap layer, tunnel junction hard mask and tunnel junction stack seed layer in MRAM processing
US6834008B2 (en) * 2002-08-02 2004-12-21 Unity Semiconductor Corporation Cross point memory array using multiple modes of operation
TW578149B (en) * 2002-09-09 2004-03-01 Ind Tech Res Inst High density magnetic random access memory
US6768150B1 (en) * 2003-04-17 2004-07-27 Infineon Technologies Aktiengesellschaft Magnetic memory
US6873543B2 (en) * 2003-05-30 2005-03-29 Hewlett-Packard Development Company, L.P. Memory device
ATE405950T1 (de) * 2003-06-24 2008-09-15 Ibm Selbstausgerichtete leitfähige linien für magnetische direktzugriffsspeicherbausteine auf fet-basis und herstellungsverfahren dafür
US7286378B2 (en) * 2003-11-04 2007-10-23 Micron Technology, Inc. Serial transistor-cell array architecture
US7064970B2 (en) * 2003-11-04 2006-06-20 Micron Technology, Inc. Serial transistor-cell array architecture
US6969895B2 (en) * 2003-12-10 2005-11-29 Headway Technologies, Inc. MRAM cell with flat topography and controlled bit line to free layer distance and method of manufacture
US7038231B2 (en) * 2004-04-30 2006-05-02 International Business Machines Corporation Non-planarized, self-aligned, non-volatile phase-change memory array and method of formation
US7084024B2 (en) * 2004-09-29 2006-08-01 International Business Machines Corporation Gate electrode forming methods using conductive hard mask
US7765676B2 (en) * 2004-11-18 2010-08-03 Hitachi Global Storage Technologies Netherlands B.V. Method for patterning a magnetoresistive sensor
US7196955B2 (en) * 2005-01-12 2007-03-27 Hewlett-Packard Development Company, L.P. Hardmasks for providing thermally assisted switching of magnetic memory elements
EP2024994B1 (en) * 2006-06-02 2014-04-23 Sulzer Metaplas GmbH Method to prevent metal contamination by a substrate holder
US7382647B1 (en) 2007-02-27 2008-06-03 International Business Machines Corporation Rectifying element for a crosspoint based memory array architecture
US7929335B2 (en) * 2007-06-11 2011-04-19 International Business Machines Corporation Use of a symmetric resistive memory material as a diode to drive symmetric or asymmetric resistive memory
JP5268424B2 (ja) * 2008-05-16 2013-08-21 株式会社東芝 X線ct装置
US8470646B2 (en) * 2008-12-31 2013-06-25 Sandisk 3D Llc Modulation of resistivity in carbon-based read-writeable materials
US8623735B2 (en) 2011-09-14 2014-01-07 Globalfoundries Inc. Methods of forming semiconductor devices having capacitor and via contacts
US9178009B2 (en) 2012-10-10 2015-11-03 Globalfoundries Inc. Methods of forming a capacitor and contact structures
US8809149B2 (en) 2012-12-12 2014-08-19 Globalfoundries Inc. High density serial capacitor device and methods of making such a capacitor device
US10698975B2 (en) 2016-01-27 2020-06-30 Hewlett Packard Enterprise Development Lp In situ transposition
US10840441B2 (en) 2018-09-14 2020-11-17 International Business Machines Corporation Diamond-like carbon hardmask for MRAM
US10930843B2 (en) 2018-12-17 2021-02-23 Spin Memory, Inc. Process for manufacturing scalable spin-orbit torque (SOT) magnetic memory
CN113841248A (zh) * 2018-12-17 2021-12-24 芯成半导体(开曼)有限公司 自旋轨道扭矩磁存储器阵列及其制造

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3761896A (en) * 1972-04-18 1973-09-25 Ibm Memory array of cells containing bistable switchable resistors
JP2785678B2 (ja) * 1994-03-24 1998-08-13 日本電気株式会社 スピンバルブ膜およびこれを用いた再生ヘッド
US6590750B2 (en) * 1996-03-18 2003-07-08 International Business Machines Corporation Limiting magnetoresistive electrical interaction to a preferred portion of a magnetic region in magnetic devices
US5861328A (en) * 1996-10-07 1999-01-19 Motorola, Inc. Method of fabricating GMR devices
US5981297A (en) * 1997-02-05 1999-11-09 The United States Of America As Represented By The Secretary Of The Navy Biosensor using magnetically-detected label
US6259644B1 (en) * 1997-11-20 2001-07-10 Hewlett-Packard Co Equipotential sense methods for resistive cross point memory cell arrays
US6169686B1 (en) * 1997-11-20 2001-01-02 Hewlett-Packard Company Solid-state memory with magnetic storage cells
US5991193A (en) * 1997-12-02 1999-11-23 International Business Machines Corporation Voltage biasing for magnetic ram with magnetic tunnel memory cells
DE59904972D1 (de) * 1998-07-15 2003-05-15 Infineon Technologies Ag Speicherzellenanordnung, bei der ein elektrischer widerstand eines speicherelements eine information darstellt und durch ein magnetfeld beeinflussbar ist, und verfahren zu deren herstellung
US6055178A (en) * 1998-12-18 2000-04-25 Motorola, Inc. Magnetic random access memory with a reference memory array
JP2001067862A (ja) * 1999-09-01 2001-03-16 Sanyo Electric Co Ltd 磁気メモリ素子
US6331944B1 (en) * 2000-04-13 2001-12-18 International Business Machines Corporation Magnetic random access memory using a series tunnel element select mechanism
US6456525B1 (en) * 2000-09-15 2002-09-24 Hewlett-Packard Company Short-tolerant resistive cross point array
US6611453B2 (en) * 2001-01-24 2003-08-26 Infineon Technologies Ag Self-aligned cross-point MRAM device with aluminum metallization layers
JP5013494B2 (ja) * 2001-04-06 2012-08-29 ルネサスエレクトロニクス株式会社 磁性メモリの製造方法
JP4405103B2 (ja) * 2001-04-20 2010-01-27 株式会社東芝 半導体記憶装置

Also Published As

Publication number Publication date
KR100878478B1 (ko) 2009-01-14
JP2003068994A (ja) 2003-03-07
CN100474438C (zh) 2009-04-01
JP4334824B2 (ja) 2009-09-30
EP1271546A3 (en) 2004-05-06
EP1271546A2 (en) 2003-01-02
US6633497B2 (en) 2003-10-14
US20020196647A1 (en) 2002-12-26
CN1393887A (zh) 2003-01-29
KR20030011240A (ko) 2003-02-07

Similar Documents

Publication Publication Date Title
TWI258214B (en) Data storage device and memory cell thereof
TW519643B (en) Short-tolerant resistive cross point array
KR101414485B1 (ko) 개선된 고용량 저비용 다중-상태 자기 메모리
JP5648940B2 (ja) 磁気トンネル接合において磁界を制御するための装置、方法、メモリ・セル
US8203875B2 (en) Anti-parallel diode structure and method of fabrication
TW200402055A (en) Improved diode for use in MRAM devices and method of manufacture
US6385083B1 (en) MRAM device including offset conductors
TW200404308A (en) Magnetoresistive memory cell array and MRAM memory comprising such array
JP2005526351A (ja) 読み出し信号が最大で且つ電磁妨害を低減するmramセルおよびアレイ構造
US7522446B2 (en) Heating MRAM cells to ease state switching
US6982445B2 (en) MRAM architecture with a bit line located underneath the magnetic tunneling junction device
US20080080232A1 (en) Active write current adjustment for magneto-resistive random access memory
US10651235B1 (en) 2-transistor 2-magnetic tunnel junction (2T2MTJ) MRAM structure
US6956271B2 (en) Switching of soft reference layers of magnetic memory devices
EP1376600A1 (en) Data storage device
US7187580B2 (en) Magnetic memory with structure providing reduced coercivity
US9324768B1 (en) System and method of shared bit line MRAM
KR20050085158A (ko) 자기 저항 메모리 셀 어레이, 그의 기록 방법과 제조 방법및 비휘발성 메모리
JP2004006861A (ja) 寄生電流を低減した磁気ランダムアクセスメモリ
TWI844208B (zh) 記憶裝置及記憶裝置之製造方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent