TWI244632B - Display device and driving method thereof - Google Patents
Display device and driving method thereof Download PDFInfo
- Publication number
- TWI244632B TWI244632B TW093100241A TW93100241A TWI244632B TW I244632 B TWI244632 B TW I244632B TW 093100241 A TW093100241 A TW 093100241A TW 93100241 A TW93100241 A TW 93100241A TW I244632 B TWI244632 B TW I244632B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- capacitor
- current
- driving
- potential
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
- G09G3/325—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0417—Special arrangements specific to the use of low carrier mobility technology
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Description
1244632 玖、發明說明: 【發明所屬之技術領域】 本發明係關於一種有機EL(電致發光)顯示裝置及FED(場 致放射顯示裝置)等使用電流驅動元件之顯示裝置及其驅 動方法。 【先前技術】 近年來,積極進行有機EL顯示裝置及FED等電流驅動發 光元件之研究開發。特別是有機EL顯示裝置為可以低電壓 、低耗電發光之顯示裝置,用於行動電話及PDA(個人數位 助理)等攜帶式機器而受到矚目。 該有機EL顯示裝置用之電流驅動像素電路構造,如圖22 顯示"Active Matrix PolyLED Displays’’(M. T. Johnson et al.,IDW丨00,2000,p.235-238)及 WO 99/6501 1 (國際公開曰 期1999年12月16日)所示之電踣構造。 圖22中顯示之電路構造,驅動用TFT(薄膜電晶體)101之 源極端子連接於電源配線Vs,驅動用TFT101之閘極端子則 經由電容器104而連接於電源配線Vs。在驅動用TFT101之 汲極端子與有機EL元件103之陽極之間,配置有開關用 TFT102 ,有诗幾ELtL# 陰才亟it###用酉己秦良Ycom^ 此外,驅動用TFT1 01與開關用TFT 102之連接點上連接有 選擇用TFT 106與開關用TFT 105。選擇用TFT 106之源極端子 連接於源極配線Sj,開關用TFT 105之源極端子連接於驅動 用TFT101之閘極端子。 O:\89\89175 DOC 4 1244632 汶構造於掃描配線Gi上供給Low信號時(選擇期間),開關 用丁1^102處於斷開狀態,選擇用TFT106與開關用TFT1〇5 處於接通狀態。此時,電流可自電源配線%,、經由驅動用 TFT101及選擇用丁FT1〇6而流向源極配線以。以連接於源極 配線Sj之圖上未顯示之源極驅動器電路之電流源來控制此 時之電流值時,係設定驅動用TFT1〇1之閘壓成以其源極驅 動益電路所定義之電流值流向驅動用TFT 1 01。 此外,掃描配線Gi上供給High信號時(非選擇期間),選 擇用TFT106與開關用TFT1〇5處於斷開狀態,開關用tfti〇2 處於接通狀態。在該非選擇期間,於上述選擇期間自源極 配線sj對驅動用TFT101之閘極所設定之電位以電容器ι〇4 保持。因此,在非選擇期間,可向有機EL元件103流入被驅 動用TFT101所設定之電流值。 此外,類似其之電流驅動像素電路構造,如圖23顯示 MPolysilicon TFT Drivers for Light Emitting Polymer Displays" (Simon W-B. Tam et al., IDW! 1999, p.175-178) 及WO 98/48403(國際公開日期1998年1〇月29日)所示之像 素電路構造。 圖23之電路構造,在驅動用TFTiog之源極端子與閘極端 子之間配置有電容器111,在閘極端子與汲極端子之間配置 有開關用TFT1 12 ’其汲極端子上配置有有機el元件1〇9之 陽極。而後,在驅動用TFT 108之源極端子與電源配線Vs之 間配置有開關用TFT 1 07,在與源極配線Sj之間配置有選擇 用丁FT110。 O:\89\89175 DOC 4 1244632 此等選擇用TFTl 10及開關用TFT107,112之閉極端子上 分別連接控制配線Wi,Ri及掃描配線Gi。 以下,使用圖24所示之時間圖來說明該像素電路構造之 動作。該時間圖上顯示供給至控制配線Wi,Ri、掃插配線 Gi及源極配線sj各配線之信號的時間。 圖24中時間〇〜3tl表示選擇期間,在該選擇期間,控制配 線Ri之電位為High(GH),將開關用TFT107形成斷開狀熊。 此外,同時控制配線Wi之電位為L〇w(GL),將選擇用τρτ丨^ 〇 形成接通狀態。藉此,在選擇期間成為電流自源極配線4 經由選擇JTTFT110及驅動用TFT108而流向有機EL元件1〇9 之狀態。 孩選擇期間,在時間為〇〜2tl期間,掃描配線⑴之電位成 為High,將開關用丁FT112形成接通狀態,因此電流自連接 於源極配線sj之圖上未顯示之源極驅動器電路流向有機 元件109。此時,驅動用TFT1〇8之閘極電位係設定成流入上 述源極驅動器電路所定義之電流值。 而後,在時間2tl〜3tl期間,開關用丁FTU2處於斷開狀態 ’驅動用TFT1G8之閘極電位藉由電容器⑴保持,在該期間 電泥亦自源極配線Sj流向有機El元件丨〇9。 在時間3tl以後(非選擇期間),將開關用TFTn〇形成斷開 狀態’、將開關用TFT1G7形成接通狀態。因而在非選擇期間 ’係控制成所設定之電流值自電源配線%流向有機肛元 109。 但是,’’Polysilicon
TFT
Drivers f〇r Light Emitting O:\89\89175.DOC4 1244632
Polymer Displays”(idw ’99, p.175-178)所示之上述像素電 路構造,因驅動用TFT108之臨限值電壓•移動度之偏差, 而存在於非選擇期間流入有機EL元件109之電流值偏差之 問題。 為求瞭解該電流值偏差之影響程度,採用圖23之像素電 路構造,依以下表1所示之五個條件振動驅動用TFT1〇8之臨 很值電壓·移動度,模擬求出流經有機El元件1〇9之電流值 ’圖25顯示其結果。 〔表1〕 一Ioled(l) Ioled(2) Ioled(3) Ioled⑷ Ioled(5) 臨限值電壓 平均值 下限 上限 - V J 上限 下限 移動度 平均值 下限 上限 下限 上限 圖25之模擬係設定成每〇·24 ms到達選擇期間,在最初之 時間0.27 ms〜0·51 ms之間,設定成對源極配線^流入電流 值〇·1 μΑ。爾後’每時間〇·24 ms,以(Μ μΑ時刻使流向源 極配線Sj之電流值增加至〇·9 μΑ,而後回到〇,再度以〇1 μΑ 時刻增加。 亦即,上述模擬之最初選擇期間係時間〇27〜〇.3〇 間,在該選擇期間,藉由流向源極配線Sj之電流值〇丨pA ’來定義驅動用TFT1〇8之閑極端子電位,僅該期間流經^ 機EL元件⑽之電流值設定成(Μ μΑ。另夕卜,此時之問極電 位在爾後之非選擇期間〇,3 1〜〇 · 5 1 ms中亦保技 T 侏持,不過在該非 選擇期間流經有機EL元件109之電流信1女 兒机值具有約0·12〜0.13 μΑ之偏差。 O:\89\89175.DOC4 1244632 該模擬中,將流入源極配線幻之電流值(0〜〇·9 μΑ之1〇個 點)作為橫軸,將供給此等電流值後之非選擇期間流向有機 EL元件109之電流值作為縱軸,來顯示其偏差者為圖。圖 26中,向源極配線Sj流入〇·9 μΑ電流後之非選擇期間,流經 有機EL元件109之電流值偏差約在ο %〜1.12 μΑ( + 5%〜+24%)之範圍。 引起該偏差之原因,如圖27所示,係因在選擇期間(大致 270〜300 μδ之間)與非選擇期間(其以外之期間),驅動用 TFT108之源極•汲極間電壓Vsd改變。另外,圖27顯示使 用上述表2所示之驅動用TFTia8i個臨限值電壓•移動度條 件進行模擬之結果,各電壓值Vsgd)〜Vsg(5)、 Vsd(l)〜Vsd(5)分別與表2之I〇led(l)〜(5)之條件一致。 亦即,圖23之電路構造如圖27所示,於選擇期間内之電 流寫入時(圖24之時間〇〜2tl之期間,圖27之大致時間 270〜290 μδ之間),由於開關用TFT112處於接通狀態,因此 驅動用TFT108之源極•汲極間電壓Vsd與源極•閘極間電 壓V s g —致。 此時,驅動用TFT 108之源極•閘極間電壓vsg,係依驅 動用TFT108之臨限值電壓•移動度而定。亦即,臨限值為丄 V時與2 V時,產生約1 v之偏差。實際上,上述模擬結果, 在源極配線Sj上流入〇· 1 μΑ之電流時,源極•閘極間電壓 Vsg之偏差約在1.4V〜3.6V之範圍。 而後,使開關用TFT112處於斷開狀態時(大致為29()叩以 後)’雖保持驅動用TFT 1 08之源極•閘極間電位,不過源極 O:\89\89175.DOC4 1244632 •沒極間電壓V s d改變。
特別疋在成為非選擇期間後(大致在3 〇 〇 μ s以後),源極· 汲極間電壓Vsd變成約6 V。該電壓Vsd藉由有機EL·元件109 <施加電壓對電流值特性,在該有機EL元件109内流入電流 值〇·1 μΑ時所需之電壓Voled而定。該模擬之電壓¥〇1以特 性為··電壓Voled約為 Voled=Vs ~ 6 V 此外,該有機EL元件1〇9之施加電壓對電流值特性係二極體 之特性(黾/尼值對施加電壓係指數函數地增加),即使流經有 機EL元件1*〇9之電流值有數成程度之差異,驅動用TFT 之源極•汲極間電壓偏差不大。 若該驅動用TFT108係理想之FET時,閘極•源極間電位 Vsg—定,且滿足源極•汲極間電壓Vsd>間極•源極間電 位Vsg之條件時,即使源極•汲極間電壓Vsd改變,流經源 極·汲極間之電流值仍不改變。但是,實際之TFT如圖Μ 所示,即使閘極•源極間電位Vsg一定,若源極•汲極間電 壓Vsd增加時,流經源極•汲極間之電流值亦增加。另外, 圖28係顯不使用上述表2所示之驅動用TFT1〇8之五個臨限 值電恩•移動度條件進行模擬之結果,各電流值 Itft(l)〜Itft(5)分別與表2中之I〇led(1)〜(5)之條件一致。 依據上逑圖28所示之結果,藉由驅動用^丁丨⑽之臨限值 私壓•移動度,電流寫入時之源極•汲極間電壓Vsd偏差時 ,非選擇期間之源極•汲極間電流偏差。以致流經有機EL 元件109之電流值亦改變。 O:\89\89175.DOC4 -10- 1244632 因此,如圖29所示,使用串聯驅動用TFT 108與有機EL元 件109之電路,檢查出非選擇期間之源極•汲極間電流偏差 。此時,對驅動用TFT108之閘極端子施加上述圖27之電流 寫入時獲得之驅動用TFT108之閘極•源極間電位Vgd,進 一步改變電源電壓Vs — Vcom,使用上述驅動用TFT 108之五 個臨限值電壓•移動度條件,來模擬流經有機EL元件109 之電流。圖30顯示該模擬結果。 圖30使用對源極配線Sj供給0.5 μΑ之電流時之驅動用 ΤΡΤ1、08之閘極•源極間電位Vgd。此時,上述圖27所示之 電流寫入時:之源極配線Sj之電位係依驅動用TFT 1 08之臨限 值電壓•移動度條件而改變,由於設定成對有機EL元件109 供給電流0.5 μΑ,因此電源配線Vs之電位一定(16 V)之條件 下,流經有機EL元件109之電流值改變。 由於驅動用TFT之臨限值電壓•移動度之偏差造成電流 寫入時之源極•汲極間電壓Vsd偏差,導致非選擇期間流經 有機EL元件之電流值偏差之現象,即使圖22所示之像素電 路構造亦同樣產生。因而先前之像素電路構造存在由於驅 動用TFT之臨限值電壓•移動度偏差造成非選擇期間流經有 機EL元件之電流偏差之問題。 為求解決上述問題,本發明之目的在提供一種可抑制因 驅動用TFT之臨限值電壓•移動度偏差,造成非選擇期間流 經有機EL元件之電流值偏差之顯示裝置。 【發明内容】 如以上所述,本發明之第一顯示裝置之構造具備:第一 a\89\89175.DOC 4 -11 - 1244632 開關用電晶體’其係連接於上述驅動用電晶體之電流控制 端子與電流輸出端子之間;第一電容器,其係連接於上述 驅動用電晶體之電流控制端子,及弟二電客森’其係上述 驅動用電晶體之電流控制端子上連接一方端子之第一端子 ,另一方端子之第二端子經由第二開關用電晶體,而連接 於與驅動用電晶體之電流輸出端子之間,且經由第三開關 用電晶體而連接於與特定電壓線之間。 使用上述構造之像素電路構造及源極驅動為電路構造’ 在前述電路之驅動用電晶體之輸出電流設定期間’於接通 第^ 開關用*電晶體狀態下’向驅動用電晶體流入特定電流 時,可獲得對應於其驅動用電晶體之臨限值電壓·移動度 偏差之電流控制端子電位(形成電位νχ)。該電流控制端子 電位保持於第一電容器内。 此時,第一電容器之第一端子與第二電容器之第一端子 連接,第二電容器之第二端子藉由斷開第二開關用電晶體 ,接通第三開關用電晶體,而連接於特定電壓線(形成對應 於流入上述特定電流時之一定電位Va) ’該弟二電客器内保 持電位Va—Vx。將以上設定為第一期間。 其次,藉由接通第二開關用電晶體,斷開第三開關用電 晶體,將第二電容器之第二端子與上述驅動用電晶體之電 流輸出端子(TFT之汲極端子或源極端子)連接。此時,初始 狀態之驅動用電晶體之電流輸出端子電位為Va時,上述驅 動用電晶體之電流控制端子電位(TFT之閘極端子)成為上 述電位V X。 O:\89\89175.DOC 4 -12 - 1244632 而後,向上述驅動用電晶體流入所需之電流值時,上述 驅動用電晶體之電流控制端子電位(TFT之閘極端子)改變 。此時電流控制端子電位(TFT之閘極端子)不受上述驅動用 電晶體之臨限值電壓•移動度偏差之影響,而在上述驅動 用電晶體之電流輸入端子一電流輸出端子間電位大致相等 之狀態下,設定上述驅動用電晶體之電流控制端子電位 (TFT之閘極端子)。 此外,將上述驅動用電晶體配置於像素電路上時,而將 該特定電流施加於電流驅動發光元件時,由於電流驅動發 光元件所產生.之電位降相等,因此在上述驅動用電晶體之 電流輸入端子一電流輸出端子間之電位大致相等之狀態下 ,可設定上述驅動用電晶體之電流控制端子電位(TFT之閘 極端子)成輸出特定之電流值。 此時之—L述驅動用電晶體之電流控制端子電位…於切離 第一電容器與第二電容器之連接時,係保持第一電容器内 ,於不切離時,係保持於第一及第二電容器内。將以上設 定為第二期間。 而後,在上述像素電路非選擇期間,上述驅動用電晶體 之電流輸入端子一電流輸出端子間電位改變,不過由於其 變化後之電位不受上述驅動用電晶體之臨限值電壓•移動 度偏差之影響而保持一定,因此可抑制流經上述驅動用電 晶體之電流輸入端子一電流輸出端子間之電流值的偏差。 如以上所述,本發明之第二顯示裝置之構造具備:第一 開關用電晶體’其係連接於上述驅動用電晶體之電流控制 O:\89\89175.DOC 4 -13 - 1244632 端子與電流輸入端子之間;第一電容器,其係連接於上述 驅動用電晶體之電流控制端子;及第二電容器,其係上述 驅動用電晶體之電流控制端子上連接一方端子之第一端子 ,另一方端子之第二端子經由第二開關用電晶體,而連接 於與驅動用電晶體之電流輸入端子之間,且經由第三開關 用電晶體而連接於與特定電壓線之間。 使用上述構造之像素電路構造及源極驅動器電路構造, 在前述電路之驅動用電晶體之輸出電流設定期間,於接通 第一開關用電晶體狀態下,向驅動用電晶體流入特定電流 時,可獲得對應於其驅動用電晶體之臨限值電壓·移動度 偏差之電流控制端子電位(形成電位Vx)。該電流控制端子 電位保持於第一電容器内。 此時,第一電容器之第一端子與第二電容器之第一端子 連接,第二電容器之第二端子藉由斷開第二開關用電晶體 ,接通第三開關用電晶體,而連接於特定電壓線(形成對應 於流入上述特定電流時之一定電位Va),該第二電容器内保 持電位Va — Vx。將以上設定為第一期間。 其次,藉由接通第二開關用電晶體,斷開第三開關用電 晶體,將第二電容器之第二端子與上述驅動用電晶體之電 流輸入端子(TFT之沒極端子或源極端子)連接。此時,初始 狀態之驅動用電晶體之電流輸入端子電位為V a時,上述驅 動用電晶體之電流控制端子電位(TFT之閘極端子)成為上 述電位V X。 而後,向上述驅動用電晶體流入所需之電流值時,上述 O:\89\89175.DOC 4 -14 - 1244632 驅動用電晶體之電流控制端子電位(TFT之閘極端子)改變 。此時電流控制端子電位(TFT之閘極端子)不受上述驅動用 電晶體之臨限值電壓•移動度偏差之影響,而在上述驅動 用電晶體之電流輸入端子一電流輸出端子間電位大致相等 之狀態下,設定上述驅動用電晶體之電流控制端子電位 (TFT之閘極端子)。 此外’將上述驅動用電晶體配置於像素電路上時^而將 該特定電流施加於電流驅動發光元件時,由於電流驅動發 光元件所產生之電位降相等,因此在上述驅動用電晶體之 電流輸入濟子一電流輪出端子間之電位大致相等之狀態下 ,可設定上述驅動用電晶體之電流控制端子電位(TFT之閘 極端子)成輸出特定之電流值。 此時之上述驅動用電晶體之電流控制端子電位,於切離 第一電容器與第二電容器之連接時,係保持第一電容器内 ,於不切離時,係保持於第一及第二電容器内。將以上設 定為第二期間。 而後’在上述像素電路非選擇期間’上述驅動用電晶體 之電流輸入端子一電流輸出端子間電位改變,不過由於其 變化後之電位不受上述驅動用電晶體之臨限值電壓•移動 度偏差之影響而保持一定,因此可抑制流經上述驅動用電 晶體之電流輸入端子一電流輸出端子間之電流值的偏差。 上述驅動電路構造即使作為直接驅動上述電流驅動發光 元件之像素電路構造亦可適用,即使作為設定配置於像素 電路之驅動用電晶體之輸出電流之源極驅動器電路構造亦 O:\89\89175.DOC 4 -15 - 1244632 有效。 用作源極驅動器電路構造時,上述顯示裝置中,可將包 含:上述第一電容器、第二電容器、第一開關用電晶體、 第二開關用電晶體及第三開關用電晶體之構造,作為各源 極驅動器電路具備之構造。 特別是,用作上述源極驅動器電路構造時,宜具備控制 配置於像素電路之電流驅動發光元件之供給電流用之其他 電晶體。而使用構成上述源極驅動器電路之驅動用電晶體 來設定其像素電路之電晶體之輸出電流。 此外,用作像素電路構造時,上述顯示裝置中,可將包 含:上述第一電容器、第二電容器、第一開關用電晶體、 第二開關用電晶體及第三開關用電晶體之構造,作為各像 素電路具備之構造。 特別是上述像素電路構造,係全部像素電路側具備包含 :上述第一電容器、第二電容器、第一開關用電晶體、第 二開關用電晶體及第三開關用電晶體之構造,因此驅動該 像素電路之源極驅動器電路可使用與先前相同構造者。 此外,由於第一電容器與第二電容器間產生之漂浮電容 小,因此可縮短驅動用電晶體之電流寫入時間。 此外,上述顯示裝置中,包含:上述第一電容器、第二 電客器、第一開關用電晶體、第二開關用電晶體及第三開關 用電晶體之構造,可形成一部分配置於像素電路側,另一部 分配置於包含源極驅動電路之像素電路之外側之構造。 上述構造係將包含:上述第一電容器、第二電容器、第 O:\89\89175.DOC 4 -16 - 1244632 一開關用電晶體、第二開關用電晶體及第三開關用電晶體 之構造之一部分配置於包含源極驅動器電路之像素電路外 側,其與將此等全部配置於像素電路侧時比較,可抑制每 條像素電路上所需之電容器及電晶體數量之增加。因此, 在底部放射構造(在形成TFT元件之透明基板侧放射光之構 造)中,與先前比較,不需要提高電流驅動發光元件每單位 面積之發光亮度,而可避免其亮度半衰期降低。此外,在 頂部放射構造(在與形成TFT元件之透明基板相反側放射光 之構造)中,不增加配置於像素之元件數,因此可縮小像素 尺寸至與先·前技術相同之尺寸。 此外,上述顯示裝置可構成,在像素電路側配置:電流 驅動發光元件、驅動用電晶體及第一電容器;在包含源極 驅動器之像素電.路外側配置:第二電容器、第一開關用電 晶體、第二開關用電晶體及第三開關用電晶體;並且具備 連接上述驅動用電晶體之電流控制端子與第二電容器之第 一端子之連接配線。 上述構造可提供一種將包含··上述第一電容器、第二電 容器、第一開關用電晶體、第二開關用電晶體及第三開關 用電晶體之構造之一部分配置於包含源極驅動器電路之像 素電路外側之顯示裝置之具體構造。 但是,在連接上述驅動用電晶體之電流控制端子與第二 電容器之第一端子之連接配線上容易乘載漂浮電容。因而 ,係配置於像素之電容器與連接配線之漂浮電容合併作為 第一電容器之電容。 O:\89\89175.DOC 4 17 1244632 因而,第二電容器之電容小時,須大幅改變第二端子電 位。但是,大幅改變第二電容器之第二端子電位,意味驅 動用電晶體之源極•汲極間電位偏差大,並不適宜,因此 須增加第二電容器之電容。此時,驅動用電晶體之電流寫 入時間變長。 因此存在像素面積縮小,與先前比較,須提高電流驅動 發光元件每單位面積之發光亮度等問題,不過可考慮緊鄭 像素配置包含上述第二電容器與第一開關用電晶體之電路 ,由數個像素共用之構造。 如配置每兩個像素包含一個上述第二電容器與第一開關 用電晶體之構造,即可縮短連接上述驅動用電晶體之電流 控制端子與第二電容器之第一端子之連接配線。 由於可抑制上述連接配線之漂浮電容,即使縮小第二電 容器之電容,驅動用電晶體之源極·汲極間電位偏差不大 ,因此可縮短驅動用電晶體之電流寫入時間。 此外,上述顯示裝置可構成,在像素電路側配置:電流 驅動發光元件、驅動用電晶體、第一開關用電晶體、第一 電容器及第二電容器;在包含源極驅動器之像素電路外側 配置·弟二開關用電晶體及第二開關用電晶體,並且具備 連接上述驅動用電晶體之電流輸出端子與第二電容器之第 二端子之連接配線。 上述構造可提供一種將包含··上述第一電容器、第二電 容器、第一開關用電晶體、第二開關用電晶體及第三開關 用電晶體之構造之一部分配置於包含源極驅動器電路之像 O:\89\S9175.DOC 4 -18 - 1244632 素電路外側之顯示裝置之具體構造。 此外,上述顯示裝置可構成,進一步具備供給斷開電位 之斷開電位線,上述連接配線經由第四開關用電晶體而連 接於斷開電位線。 上述構造對於成為暗狀態之像素,係自上述斷開電位線 ,通過第四開關用電晶體及上述連接配線或源極配線,將 使上述驅動用電晶體徹底形成斷開狀態之斷開電位供給至 驅動用電晶體之電流控制端子,因此可充分降低暗狀態之 亮度,提高顯示裝置之對比。 此外,如上所述,本發明之第一驅動方法係構成::在上 述驅動用電晶體之電流控制端子上連接第一電容器一方端 子之第一端子,在上述驅動用電晶體之電流寫入期間,在 第一電容器之第一端子上連接第二電容器一方端子之第一 端子,在第一期間,將第二電容器另一方端子之第二端子 連接於特定電壓線,連接上述驅動用電晶體之電流控制端 子與電流輸出端子,將此時之上述驅動用電晶體之電流控 制端子電位保持於第一電容器及第二電容器内,在第二期 間,遮斷上述驅動用電晶體之電流控制端子與電流輸出端 子之連接,將第二電容器之第二端子之連接,自與上述特 定電壓線之連接切換成與上述驅動用電晶體之電流輸出端 子之連接,補正上述驅動用電晶體之電流控制端子電位, 將此時上述驅動用電晶體之電流控制端子電位保持於第一 電容器内,在上述驅動用電晶體之電流讀取期間,藉由保 持於上述第一電容器内之驅動用電晶體之電流控制端子電 O:\89\89175.DOC4 - 19 - 1244632 位’來控制上述驅動用電晶體之輸出電流。 上述驅動方法,在像素電路及源極驅動器電路之驅動用 電晶體之電流寫入期間中之弟一期間’精由向驅動用電晶 體流入特定電流,可獲得對應於其驅動用電晶體之臨限值 電壓•移動度偏差之電流控制端子電位(形成電位Vx)。該 電流控制端子電位保持於第一電容器及第二電容器内。且 此時第一電容器之第一端子與第二電容器之第一端子連接 ,第二電容器之第二端子連接於特定電壓線(形成對應於流 入上述特定電流時之一定電位Va),該第二電容器内保持電 位 Va— Vx「 其次,於第二期間,將第二電容器之第二端子連接於上 述驅動用電晶體之電流輸出端子(TFT之沒極端子或源極端 子)。此時,驅動用電晶體之電流輸出端子電位為Va時,上 述驅動用電晶體之電流控制端子電位(TFT之閘極端子)成 為上述電位Vx。 而後,藉由向上述驅動用電晶體流入所需電流值,上述 驅動用電晶體之電流控制端子電位(TFT之閘極端子)改變 。此時電流控制端子電位(TFT之閘極端子)不受上述驅動用 電晶體之臨限值電壓•移動度偏差之影響,而在上述驅動 用電晶體之電流輸入端子一電流輸出端子間電位大致相等 之狀態下,設定上述驅動用電晶體之電流控制端子電位 (TFT之閘極端子)。此外,對電流驅動發光元件施加該特定 電流時’由於電流驅動發光元件產生之電位降相寺’因此 在上述驅動用電晶體之電流輸入端子一電流輸出端子間電 O:\89\89175 DOC 4 -20- 1244632 位大致相等狀態下,可設定上述驅動用電晶體之電流控制 端子電位(TFT之閘極端子)成輸出特定之電流值。 此時之上述驅動用電晶體之電流控制端子電位,於切離 第一電容器與第二電容器之連接時,係保持於第一電容器 内,於不切離時,係保持於第一及第二電容器内。 而後,在上述驅動用電晶體之電流讀取期間,上述驅動 用電晶體之電流輸入端子一電流輸出端子間電位雖改變, 但是由於其改變後之電位不受上述驅動用電晶體之臨限值 電壓•移動度偏差之影響而保持一定,因此可抑制流經上 述驅動用電晶體之電流輸入端子一電流輸出端子間之電流 值的偏差。 此外,如上所述,本發明之第二驅動方法係構成:在上 述驅動用電晶體之電流控制端子上連接第一電容器一方端 子之第一端子,在上述驅動用電晶體之電流寫入期間,在 第一電容器之第一端子上連接第二電容器一方端子之第一 端子,在第一期間,將第二電容器另一方端子之第二端子 連接於特定電壓線’連接上述驅動用電晶體之電流控制端 子與電流輸入端子’將此時之—L述驅動用電晶體之電流控 制端子電位保持於第一電容器及第二電容器内,在第二期 間’遮斷上述驅動用電晶體之電流控制端子與電流輸入端 子之連接,將第二電容器之第二端子之連接,自與上述特 定電壓線之連接切換成與上述驅動用電晶體之電流輸入端 子之連接,補正上述驅動用電晶體之電流控制端子電位, 將此時上述驅動用電晶體之電流控制端子電位保持於第一 O:\89\89175.DOC4 -21 - 1244632 電客器内,在上述驅動用電晶體之電流I買取期間’藉由保 持於上述第一電容器内之驅動用電晶體之電流控制端子電 位,來控制上述驅動用電晶體之輸出電流。 上述驅動方法,在像素電路及源極驅動器電路之驅動用 電晶體之電流寫入期間中之第一期間,藉由向驅動用電晶 體流入特定電流,可獲得對應於其驅動用電晶體之臨限值 電壓•移動度偏差之電流控制端子電位(形成電位Vx)。該 電流控制端子電位保持於第一電容器及第二電容器内。且 此時第一電容器之第一端子與第二電容器之第一端子連接 ,第二電容器之第二端子連接於特定電壓線(形成對應於流 入上述特定電流時之一定電位Va),該第二電容器内保持電 位 Va — Vx 〇 其次,於第二期間,將第二電容器之第二端子連接於上 述驅動用電晶體之電流輸入端子(TFT之汲極端子或源極端 子)。此時,驅動用電晶體之電流輸入輸出端子電位為Va 時,上述驅動用電晶體之電流控制端子電位(TFT之閘極端 子)成為上述電位Vx。 而後,藉由向上述驅動用電晶體流入所需電流值,上述 驅動用電晶體之電流控制端子電位(TFT之閘極端子)改變 。此時電流控制端子電位(TFT之閘極端子)不受上述驅動用 電晶體之臨限值電壓•移動度偏差之影響,而在上述驅動 用電晶體之電流輸入端子一電流輸出端子間電位大致相等 之狀態下,設定上述驅動用電晶體之電流控制端子電位 (TFT之閘極端子)。 O:\89\89175.DOC4 -22- 1244632 此外,將上述驅動用電晶體配置於像素電路時,對電流 驅動發光元件施加該特定電流時,由於電流驅動發光元件 產生之電位降相寺’因此在上述驅動用電晶體之電流輸入 端子一電流輸出端子間電位大致相等狀態下,可設定上述 驅動用電晶體之電流控制端子電位(TFT之閘板端子)成輸 出特定之電流值。 此時之上述驅動用電晶體之電流控制端子電位,於切離 第一電容器與第二電容器之連接時,係保持於第一電容器 内,於不切離f寺,你保持於第一及第二電容器内。 :而後,参上:述像素電路之非選擇期間,上述驅動用電晶 體之電流輸入端子一電流輸出端子間電位雖改變,但是由 於其改變後之電位不受上述驅動用電晶體之臨限值電壓· 移動度偏差之影響而保持一定,,因此可抑制流經上述驅動 用電晶體之電流輸入端子一電流輸出端子間之電流值的偏 差。 因而,本發明之第一與第二驅動方法有助於縮小構成像 素電路之驅動用電晶體之電流寫入時與Ί買取時之電流值差 異。此外,亦有助於縮小構成源極驅動器電路之驅動用電 晶體之電流寫入時與讀取時之電流值差異。 為後者時’藉由矩降狀地配置電晶體(上述驅動用電晶體 以外之各像素電路上控制於電流驅動發光元件上供給電流 之電晶體)與電成驅動發光元件’以上述驅動用電晶體之電 流寫入前述電晶體之輸出電流值,可均一地顯示前述電流 驅動發光元件。 O:\S9\89175.DOC 4 -23 - 1244632 再者,本發明之第一與第二驅動方法,在第二期間,於 第二電容器之第二端子電位為上述Va時,由於電流控制端 子電位(TFT之閘極端子)成為上述電位Vx,因此,宜預先在 第二期間,仍將第二電容器之第二端子連接於上述特定電 壓線,而後,將第二電容器之第二端子切離與上述特定電 壓線之連接。藉此,於第二期間,可縮短第二電容器之第 二端子到達最終電位之時間,可驅動更多之閘極配線,且 可顯示更多之像素。 亦即,由於其最終電位接近上述特定電壓線之電位Va, 因此,預先將第二電容器之第二端子電位形成電位Va者, 較可縮短到達最終電位之時間。 此種本發明之驅動方法之適切驅動例,係在應用第一驅 動方法時,遮斷上述驅動用電晶體之電流控制端子與電流 輸出端子之連接後,在將第二電容器之第二端子與上述特 定電壓配線連接狀態下,與上述驅動用電晶體之電流輸出 端子連接,並將其電位形成特定電壓配線之電位Va後,自 上述特定電壓線切離與第二電容器之第二端子之連接之驅 動方法。 此外,應用第二驅動方法時,係在遮斷上述驅動用電晶 體之電流控制端子與電流輸入端子之連接後,將第二電容 器之第二端子與上述特定電壓配線連接狀態下,與上述驅 動用電晶體之電流輸入端子連接,並將其電位形成特定電 壓配線之電位Va後,自上述特定電壓線切離與第二電容器 之第二端子之連接之驅動方法。 O:\89\89175.DOC 4 -24- 1244632 本發明之其他目的、特徵及優點,從以下内容即可充分 暸解。此外,本發明之利益從參照附圖之以下說明即可明 瞭。 【實施方式】 依據圖1至圖21以及圖3 1至圖45,說明本發明之實施形態 如下。另外,本發明並不限定於此。 用於本發明之開關元件可由低溫多晶矽TFT及CG(連續 晶粒)矽TFT等構成,不過本實施形態係使用CG矿TFT。 此處,CG矽TFT之構造如揭示於:”4.0-in. TFT-OLED Displays and a Novel Digital Driving Method" (SIDOO Digest,pp.924-927,半導體能量研究所),CG矽TFT之製程 如揭示於:”Continuous Grain Silicon Technology and Its Applications for Active Matrix Display” (AM-LCD 2000, pp. 25-28,半導體能量研究所)。亦即,CG矽TFT之構造及 其製程均為熟知者,因此,此處省略其詳細說明。 此外,本實施形態使用之光電元件之有機EL元件,其構 造亦已揭示於 ’’Polymer Light-Emitting Diodes for use in Flat panel Display”(AM-LCD’01,ρρ·211-214,半導體能量 研究所)而為熟知者,因此,此處省略其詳細說明。 〔第一種實施形態〕 第一種實施形態係說明於像素電路中應用本發明之第一 特徵性構造。 如圖1所示,第一種實施形態之顯示裝置,在其各像素電 路Aij中,於電源配線Vs與共用配線Vcom之間串聯配置有 O:\89\89175.DOC 4 -25- 1244632 驅動用電晶體之驅動用TFT1與光電元件之有機EL元件(電 流驅動發光元件)6。驅動用TFT1控制供給有機EL元件6之 電流。 驅動用TFT 1之閘極端子(電流控制端子)經由第一開關用 電晶體之開關用TFT3與源極配線Sj連接。驅動用tft 1之閘 極^?子(電流控制端子)上連接有第一電容器2及第二電容器 7之一方端子。第一電容器2之另一方端子與驅動用^以之 源極端子(電流輸入端子)及電源配線Vs連接。第二電容器7 之另一方端子經由第三開關用電晶體之開關用TFT8連接於 特定電壓線Va,並經由第二開關甩電晶體之開關甩TFT9而 速接於源極配線Sj。另外’以下說明將第一電容器2及第二 電容器7中,與驅動用TFT 1之閘極連接側之端子作為第一端 子’將與第一端子相反側之端子作為第二端子。 開關用TFT3及開關用TFT8之閘極端子連接於控制配線 Ci,開關用TFT9之閘極端子連接於控制配線Gi。 在驅動用T F T1之汲極端子(電流輸出端子)與有機e [元件 6之陽極之間配置有開關用TFT4,該開關用打丁4之閘極端 子連接於控制配線Ri。驅動用TFT 1與開關用TFT4間之連接 點經由開關用TFT5而與源極配線Sj連接,該開關用717丁5之 閘極端子連接於控制配線Wi。 此等控制配線Ci,Gi,Wi中,亦可將任何一條作為第二配 線(閘極配線)’此等開關用TFT3, 9, 5中,亦可將任何一個 作為選擇用TFT。另外,本實施形態有時將控制配線⑺註記 成閘極配線Gi。 O:\89\89l75.DOC4 -26- 1244632 該電路構造,驅動用TFT1之閘極端子經由開關用TFT3、 源極配線Sj及開關用TFT5,而與驅動用TFT1之汲極端子連 接。此外,第二電容器7之第二端子經由開關用TFT9、源極 配線Sj及開關用TFT5而與驅動用TFT1之汲極端子連接。 如上所述,本發明之手段,第一開關用TFT之開關用TFT3 除直接連接驅動用TFT之電流控制端子與電流輸出端子間之 外,亦包含通過源極配線Sj及開關用TFT5而間接地連接。 此外,第二開關用TFT之開關用TFT9除直揍連接第二電容 器之.第二端子與驅動用TFT之電流輸出端子間之外,如上所 述,亦包含·通過源極配線Sj及開關用TFT5而間接地連接。 以下,參照顯示控制配線Ri,Wi,Ci,Gi及源極配線Sj之動 作時間之圖2來說明上述顯示裝置之像素電路Aij之動作。 第一種實施形態之驅動方法(本發明之第一驅動方法)在 選擇期間(亦即驅動用電晶體之電流寫入期間)之時間〇〜5 tl 之間,將控制配線Ri之電位處於High(GH),將開關用TFT4 處於斷開狀態,將控制配線Wi之電位處於Low(GL),將開 關用TFT5處於接通狀態。 而後,於第一期間(時間tl〜2tl),將控制配線Ci之電位處 於High,將開關用TFT3 · 8處於接通狀態。結果,驅動用 TFT1之閘極端子(電流控制端子)與汲極端子(電流輸出端 子)通過開關用TFT3 . 5連接。此外,第二電容器7之第二端 子通過開關用TFT8而與特定電壓線Va連接。而後,此時自 電源配線Vs通過驅動用TFT1、開關用TFT5及源極配線Sj, 向圖上未顯示之源極驅動器電路流入一定電流。 O:\89\89175.DOC4 -27- 1244632 另外,由於上述第一期間亦可自時間〇開始,因此,圖2 使用虛線來顯示。 而後(時間2tl以後),將控制配線Ci之電位處於L〇w,將 開關用TFT3' · 8處於斷開狀態。此因避免開關TFT3與開關 TFT9同時處於接通狀態,實際上所需期間比㈠短。此時, 在上述第一斯間所設定之源極配線Sj之電位係使用第一電 容器2及第二電容器7保持。 其/人’於第二期間(時間3tl〜4ti),將控制配線Gi之電位 處於mgh,將開關用TFT9處於接通狀:態。結果,第二電容 备7之第二端子與驅動用TFT1之沒極端子係通過開關用 ΓΡΤ9 · 5而連接。而後,此時自電源配線%通過驅動用丁 、開關用TFT5及源極配線Sj,向圖上未顯示之源極驅動器 電路流入所需電流。 於上述第二期間所設定之驅動用丁FT1之源極•波極間電 位,而後(時間4tl以後)藉由將控制配線⑺之電位處於[〇〜 ,將開關用TFT9處於斷開狀態,而保持於第一電容器2及第 一黾容备7内。另外,之後控制配線Ri處於l〇w,控制配線 Wi處於High前之時間4tl〜5U,由於開關用TFT9確實處於斷 開狀態後,結束選擇期間,因此所需時間可比11短。 以上,係該像素電路Aij之選擇期間結束,而成為下一個 像素電路A(i+1 )j之選擇期間’圖3顯示模擬上述像素電路 Aij之驅動用TFT 1之源極•閘極間電位vSg及源極•沒極間 電位Vsd之變化結果。另外,圖3中所示之源極•汲極間電 位Vsd(l)〜Vsd(5)及源極•閘極間電位vsg(i)〜Vsg(5)分別相 O:\89\89175.DOC4 -28 - 1244632 當於驅動用TFT 1之臨限值電壓•移動度之特性顯示以下表2 所示之條件。 〔表2〕
Ioled(l) Ioled(2) Ioled(3) I〇led(4) Ioled(5) Vsg(l) Vsg(2) Vsg(3) Vsg(4) Vsg(5) Vsd(l) Vsd(2) Vsd(3) Vsd(4) Vsd(5) 下限 臨限值電壓 移動度 平均值 下限 上限 上限 平均值 下限 上限 下限 上限 圖3中之時間460〜470 ps相當於上述;第一期間。從圖3可 知,該期間之驅動用TFT1之源極•汲極間電位Vsd⑴〜(5) 與源極•閘極'間電位Vsg(l )〜(5)—致。: 此外’圖3中之時間480〜490 ys相當於土述第二期間。從 圖3可知,該期間與驅動用TFT1之臨限值電壓•移動度之條 件差異無揚,源極•汲極間電位Vsd大致為相同值。 此因,在先前之第一期間,第二電容器7之第二端子連接 於一定電位Va,而後,藉由將該第二端子連接於驅動用 TFT1之沒極端子,驅動fflTFT1之源極•汲極間電位為% 一 Va時,為求源極•閘極間電位成為上述圖12之第一期間 之源極•閘極間電位,而儲存電荷至第一及第二電容器。 藉此,不受驅動用TFT 1之臨限值電壓•移動度偏差之影 響,驅動用TFT1之源極•汲極間電位為上述電位%一%時 ,驅動用TFT1之源極•閘極間電位可設定成上述第一期間 之源極•閘極間電位。在該狀態下,所需電流自電源配線 Vs通過驅動用TFT1、開關用打丁5及源極配線Sj,流向圖上 O:\89\89I75DOC4 -29- 1244632 未顯示之源極驅動器電路。藉此,此時產生之源極•閘極 間電位Vsg不受驅動用TFT1之臨限值電壓•移動度偏差之 影響,於驅動用TFT之源極•汲極間電位一定時,可設定成 自驅動用TFT 1流入大致一定之電流。 而後,如圖3所示,在非選擇期間(亦即,驅動用電晶體 之電流讀取:大致時間500 ps以後),驅動用TFT1之源極· 汲極間電位改變。但是,由於該驅動用TFT1負荷之有機EL 元件6顯示二極體式特性,因此,即使有若干電流值之差異 ,電位降大致保持一定。因此,驅動用TFT 1之援極端子電 位不受驅動·用TFT l·之臨限值電壓•移動度偏差之影響而大 致保持一定,驅動用TFT 1之源極•汲極間電壓大致保持一 定。因而,不受驅動用TFT1之臨限值電壓•移動度之影響 ,而可抑制流經有機EL元件6之電流值的偏差。 另外,藉由將上述一定電位Va作為自上述有機EL元件6 之施加電壓一電流特性預估之電位(其電流值之有機EL之 陽極電位),可使上述驅動用TFT1之電流窝入時與讀取時之 源極•沒極間電壓大致相等。 圖4及圖5顯示模擬求出流經該有機EL元件6之電流值之 結果。 圖4之模擬係設定成每0.32 ms到達選擇期間,在最初之時 間0.3 5 ms〜0.67 ms之間,設定成電流值0.1 μA流向源極配線 Sj。爾後,每0.32 ms,以0.1 μΑ時刻使流向源極配線Sj之電 流值增加至0.9 μ A,而後回到0,再度以0.1 μ A時刻增加。 該模擬中,將流入源極配線Sj之電流值(0〜0.9 μΑ之10個 O:\89\89175.DOC 4 -30- 1244632 點)作為橫軸,將供給此等電流值後於非選擇期間流向有機 EL元件6之電流值作為縱軸,來顯示其偏差者為圖5。圖5 中,向源極配線Sj流入0·9 μΑ電流後之非選擇期間,流經有 機EL元件之電流值偏差約在0.97〜1.01 μΑ(+8%〜+13%)之 範圍。 該值遠小於圖26所示之先前技術之模擬結果(+ 5%〜+24% 之偏差,亦即寬19%之偏差),證明本發明之手段有效 (+8%〜+13%之偏差,亦即寬5%之偏差)。 另外,本發明之像素電路構造中,進一步抑制上述偏差 時,可將第—一及第二電容器2, 7之絕對電容及其柑對比,一 定電位Va之值及驅動用TFT1之閘寬等予以最佳化。 如第二電容器7之電容C2與第一電容器2之電容C 1之比 C2/C1,其比愈大,愈可抑制為求獲得在第二期間引起源 極•閘極間電位Vsg之變化所需之源極•汲極間電位之偏差 。此時,有助於抑制驅動用TFT 1之臨限值電壓•移動度之 源極•汲極間電位之偏差,及抑制非選擇期間流入有機EL 元件6之電流值之偏差。 但是,過度縮小各電容器之電容絕對值時,保持於各電 容器内之電位,受到連接於其電容器之開關用TFT3, 8, 9之 閘極端子電位變化之影響,結果導致於非選擇期間流入有 機EL元件6之電流值產生偏差。 此外,在第一期間供給之一定電位Va之值宜設定成與電 源配線Vs之電位差Vs — Va是否設定成稍大於非選擇時假 設之源極•汲極間電位Vsd大致相同。但是,電位差Vs — O:\89\89175.DOC4 -31 - 1244632
Va不宜設定過大,以避免電流寫入時與非選擇時之源極· 汲極間電位Vsd之變化過大,而與自源極配線Sj供給之電流 值比較,實際流入有機EL元件6之電流值過小。 此外,驅動用TFT1之閘寬W不宜過大,以避免驅動用 TFT1之源極•閘極間電位過小,閘極電位之變動在非選擇 期間造成流入有機EL元件6之電流值偏差。此外,上述閘寬 W亦不宜過小,以避免雖可獲得所需電流,但是所需之源 極•汲極間電位過大。 對於第一種實施形態使用之有機EL元件,在圖1所示之像 素電路 Aij 中,於Cl = 1000fF,C2 = 500fF,Vs=16V,Va=10V ,W=12 μιη時,流經有機EL之電流值之偏差最小(约1%), 較為適宜。 另外,此等第一及第二電容器2, 7之絕對電容Cl,C2及其 相對比,一定電位Va之值及驅動用TFT1之閘寬W,係取決 於須驅動之有機EL元件之特性、所需亮度及使用之驅動用 TFT1之特性,因此實際設計面板時,須反覆模擬後再作決 定。 另外,圖1之像素電路構造,為求連接驅動用TFT1之閘 極端子與汲極端子,係將開關用TFT3與源極配線Sj連接, 不過亦可直接與驅動用TFT 1之汲極端子連接。此與將第二 電容器7之第二端子與驅動用TFT1之汲極端子連接用之開 關用TFT9相同,開關用TFT3,9亦可直接與驅動用TFT1之 汲極端子連接。 此外,亦可將有機EL元件配置於驅動用TFT之源極側。 O:\89\89175.DOC 4 -32- 1244632 此時,如圖6所示,驅動用TFT1,成為n型TFT,有機el元件 6’之陰極連接於驅動用TFT1’之源極端子側。此外,上述圖6 所π之構造,開關用TFT4’及開關用TFT5,均形成η型, 其與圖1所示之像素電路構造不同。 此外,開關用TFT3與驅動用TFT丨,之汲極端子連接。開關 用TFT9亦同。 圖6所示之像素電路構造,由於其他配線及動作與圖^目 同’因此與圖1相同構造者註記相同之構件編號,此處省略 其說明。 〔第二槿實施形態〕 、第二種實施形態係說明將本發明之第一特徵性構造應用 於像素電路及源極驅動器電路時之第一種例子。 敢一種貫施形態之顯示裝置之構造係將本發明之特徵性 構成B >割配置於像素電路與源極驅動器電路i。因此, 如圖7所示,上述顯示裝置之構造,係在第一配線之源極配 線sJ〇爿〜m之整數)與第二配線之間極配線〇1(1=11之敕數) 交叉之區域内配置像素電叫源極配_上連接源極驅 動益電路50’並在閘極配線Gi上連接問極驅動器電路& 上述顯示裝置中’包含本發明之特徵性構造之像素電路 Αυ與源極驅動器電路5G輸出段之源極驅動器電路輸出端 電路Dj之構造顯示於圖8。 如上述圖8所示’第二種實施形態之顯示裝置在源極配自 與閘極配線Gl交叉之區域内配置有像素電路別,各㈣ 電路上配置有··主動元件之驅動用_、光電元件力 ◦\89\89175 DOC4 -33 - 1244632 有機EL元件16及第一電容器I2。該驅動用tftI 1與有機EL 元件16串聯配置於電源配線vs與共用配線Vcom之間。 而後,在驅動用TFT11之閘極端子(電流控制端子)上連接 有第一電容器12之一方端子(作為第一端子),第一電容器12 之另一方端子(作為第二端子)與驅動用TFT11之源極端子( 電流輸入端子)及電源配線Vs連接。 此外,該像素電路構造在源極配線Sj上平行地配置有第 三配線之信號線Tj,驅動用TFT11之閘極端子經由開關用 TFT15而連接於信號線叼。 再者,在:驅動用TFT 1 1之汲極端子(電流輸出端子)與有機 EL元件16之陽極之間配置有開關用TFT丨3,驅動用TFT i } 與開關用TFT13間之連接點經由開關用TFT14而與源極配 線Sj連接。 構成該像素電路Aij之開關用TFT15,14,13之閘極端子 上連接有各個控制配線Gi,Wi,Ri。 源極驅動器電路50則對應於數條像素電路Alj〜Anj,而配 置有1條輸出端電路Dj。如圖8所示,該輸出端電路Dj在信 唬線Tj上連接有第二電容器25之一方端子(作為第一端子) ’並在信號線Tj與源極配線sj之間配置有第一開關用電晶 體之開關用丁FT22。此外,第二電容器25之另一方端子(作 為第二端子)與特定電壓線Va之間配置有第三開關用電晶 體之開關用TFT23,在第二電容器25之第二端子與源極配線 sj之間配置有第二開關用電晶體之開關用TFT24。並在信號 線Tj與斷開電位線v〇ff之間配置有第四開關用電晶體之開
O:\89\89175 D0C -34 - 1244632 關用TFT21。 中’開關用TFT21之閘極端子上連接
及輸出端電路Pj之動作。 上述輸出端電路Dj中, 有控制配線Ej ’開關用tj; 配線Cj,開關用丁打)4 + 第二種實施形態之驅動方法(本發明第一種驅動方旬 係在像素電路Aij選擇期間之時間〇〜 5tl之間,將控制配線 R】又電位處於High(GH),將開關用丁FTi3處於翁 將控制酊線,wi之電位處於low(gl),將開關用TKm 通欺態。: 、 像砉廷路Aij在第一期間(時間11〜211),將控制配線⑺之 電位處於Hrgh,將開關用丁1^15處於接通狀態,使驅.動用 丁FT11之閘極端子與信號線Tj電性連接。藉此,形成在驅動 用TFT11之閘極端子上連接有第一電容器12及第二電容器 25之狀態。 與此前後,輸出端電路Dj將控制配線Cj之電位處於High ’將開關用TFT22,23處於接通狀態。結果驅動用TFTU$ 閘極端子與汲極端子通過開關用1171[15, 22, 14電性連接。此 外’第二電容器25之第二端子通過開關用TFT23而連接於特 足電壓線Va。此時,自電源配線Vs通過驅動用tftI 1、開關 用TFT14及源極配線Sj,自電流輸出端。流出一定電流。 而後’為求使用第一電容器12及第二電容器25保持此時 O:\89\89175 DOC 4 -35 - 1244632 之源極配線Sj之電位,係將控制配線Cj之電位處於Low,將 開關用TFT22, 23處於斷開狀態。 此時’藉由第一電容器12及第二電容器25,驅動用TFT 11 之閘極不受該驅動用TFT 1 1之臨限值電壓•移動度之影響, 於第二電答器25之第二端子電位為¥&時,保持流入先前之 一足電流(在上述第一期間流入驅動用TFT1丨之源極•汲極 間之電流)之電位。 其次,在第二期間(時間3tl〜4tI),將控制配線Bj之電位 處於High 1將開關用TFT24處於接通狀態。結果,第二電容 器25之第二:端子通過開關用丁^打七从而與驅動用灯^^之 波極端子連接。此時,所需之電流自電源配線Vs,通過驅 動用TF Γ11、開關用TFT 14及源極配線Sj,自電流輸出端Ij· 流出。 藉此’在上述第二期間,不受驅動用TFT11之臨限值電 壓•移動度之影響,驅動用TFT11之源極•汲極間電位為上 逑電位Vs—Va時,設定成在驅動用TFTH内流入上述電流 而後’藉由向驅動用TFT丨丨流入所需電流,可在驅動用 TFT 1 1之源極•汲極間電位大致一定的條件下設定驅動用 TFT之閘椏•源極間電位。 孩第二期間之驅動用TFT11之源極•閘極間電位,而後 在寺]1藉由將控制配線Gi之電位處於Low,將開關用 TFT15處於斷開狀態,而保持於第一電容器丨2内。 而後’在時間5tl,藉由將控制配線Bj之電位處於L〇w, 將開關用TFT24處於斷開狀態,來遮斷第二電容器25與源極 O:\89\89175.DOC4 -36- 1244632 配線Sj之電性連接,藉由將控制配線评丨之電位處於High, 將開關用TFT 14處於斷開狀態,來遮斷驅動用TFT11之汲極 端子與源極配線Sj之電性連接。並將控制配線幻之電位處 於Low,將開關用TFT13處於接通狀態,形成電流自驅動用 TFT1 1流向有機el元件16之狀態。 以上,像素電路Aij·之選擇期間結束,而成為下一個像素 電路A(i+l)j之選擇期間。 圖10頭不使用上述圖8所示之像素電路構造及源極驅動 -私路之輻出端電路構造,模擬求出流經有機机元件如之 電流值之IT果。 圖10义杈擬係設疋成每0·55咖到達選擇期間,在最初之 時間0.()6 ms〜0.61 ms之間,設定成電流值〇1以流向源極 配線心爾後,每〇.55咖,以〇々Α時刻使流向源極配線
Sj之電流*值增加至〇 9 A,石你r~r ζ ϊ A , μΑ,而後回到〇,再度以0.1 μΑ時刻 增加。 於比較j述圖U)與第—種實施形態中所示之圖4時可知,士 _ 貝她开八L所7^ ,即使為將本發明特徵性構造之一奇 ΓΓ於源極驅動器電路之構造,仍與將全部配置於像, 種實施形態之構造相同,可減少驅動用删 足I限值電壓•移動度偏差 入有機―之電流值之偏;::抑制在非選擇繼 二::_像素電路構造與第-種實施形態所示泛 圖^像素電路構造時可知’第二種實施形態之構造 係將開關用TFT及電容哭Μ胃、Λ4 ' Μ配置於源極驅動器電路側,因此名 O:\89\89l75.DOC4 -37- 1244632 底部:射壯構造(在形成TFT元件之透明基板侧放射光之構造 Y /、丁孔置中,可獲得擴大可配置於每個像素之有機EL 元件面積之效果。 由於可抑制有機ELS件之每單位面積之發光亮度,因此 可延長有機EL元件之亮度半衰期。 匕外由於在頂邵放射構造(在與形成TFT元件之透明基 板相反側放射光《構造)中,不增加配置於像素之元件數, 因此可縮小像素尺寸至與先前技術相同之尺寸。 此外’第二種實施形態中,將非選擇期間之有機EL元件 16之電流貧形成0時,只須如圖9之期間6tl〜10tl所示,將控 制配線玛之電位處於Hlgh,將開關:用tft21|於接通狀態, 供給斷開電位Voff至信號線乃即可。並在該期間將侧 線Qj、控制配線Bj之電位處於L〇w。 、、口果’由於在上逑期間(6tl〜1〇tl),信號線乃成為斷開電 ^ 0此如圖1〇之5,0 1〜5.56 ms所示,可將流經有機EL元件 16之電流值大致為〇。 比較該模擬結果與先前之圖25之模擬結果,可知圖8所示 之電路構造中,藉由使用開關用TFT21,可使流經有機虹 兀件16之電流值接近〇。因而可提高顯示裝置之對比。 〔第三種實施形態〕 第三種實施形態係說、明將本發明之第一特徵性構造應用 於像素電路及源極驅動器電路時之第二種例子。 第二種貫犯形怨之續tf裝置之構造亦係將本發明之特徵 性構成部分分割配置於像素電路與源極驅動器電路上。因 〇 \89\89175 D0C4 «38- 1244632 此,上述顯示裝置與第二種實施形態同樣地形成圖7所示之 構造,此處省略其說明。 上述顯示裝置中’包含本發明之特徵性構造之像素電路
Aij、與源極驅動器電路50輸出段之源極驅動器輸出端電路 Dj之構造顯示於圖11。 如圖11所示,第三種實施形態之顯示裝置,其像素電路 AU之構造中’係使用i條閘極配線Gi,來取代第二種實施 形態所示之圖8之像素電路構造之3條控制配線⑺,评丨,幻 並使用η型TFTs開關用TFT14’來取代卩型打丁之開關用 tfX14。亦即’圖11所不之像素電路姻j之開關用m,U, 14’係藉由閘極配線Gi驅動。 此外’將電源配線Vs自平行於源極配線习之狀態變更成 平行於閘極配線Gi之狀態。其他各點,圖u之電路與圖8 之電路相同,因此此處省略其詳細說明。 以下,參照顯示控制配線Gi,Cj,Ej·,Bj•及源極配線Sj之動 作時間<圖12,來說明上述顯示裝置之像素電路Aij及輸出 端電路Dj之動作。 第一種貝知开)怨之驅動方法,係在像素電路Aij之選擇期 間中,於時間tl〜5tl,將閘極配線Gi之電位處於pjigh(GH) 和開關用丁FT 1 3處於斷開狀態,將開關用TFT14,,丨5處於 接通狀態。 居期間’成為驅動用TFT1 1之閘極端子與信號線丁〗連接, 驅動用TFT 1 1之閘極端子上連接有第一電容器丨2及第二電 容為2 5之狀態。 O:\89\89175.DOC 4 -39- 1244632 與此觔後,輸出端電路Dj在第一期間(時間t丨〜2t 1),將控 制配線Cj之電位處於High,將開關用TFT22, 23處於接通狀 悲。結果驅動用TFT11之閘極端子與汲極端子通過開關用 TFT15, 22,14’連接。此外,第二電容器25之第二端子連接 於特定電壓線Va。 而後’自電源配線Vs,通過驅動用tftii、開關用TFT 14, 及源極配線Sj,自電流輸出端][]抽出一定電流。此時之源極 配線sj電位,藉由在時間2U,將控制配線。·之電位處於L〇w ’舲開關用TFT22, 23處於斷開狀態,使用第一電容器】2及 第二電容器*25來保持。 此時,藉由第一電容器12及第二電容器25,驅動用TFT11 之閑極補償該驅動用TFT1 1之臨限值電壓.移動度,第二電 容器25之第二端子電位為,保持先前之流入一定電流( 在上述第一期間流入驅動用TFT丨丨之源極·汲極間之電流) 之電位。 其次,在第二期間(時間3tl〜4tl),將控制配線Bj之電位 處於Hlgh,將開關用TFT24處於接通狀態。結果,第二電容 态25之第一端子通過開關用TFT24,14,而與驅動用τρΤ1 i 之沒極端子連接。 此時’自電源配線Vs通過驅動用TFT 11、開關用TFT 14, 及源極配線Sj,自電流輸出端ij流出所需電流。藉此,在上 述第一期間,不雙驅動用TFT 1 1之臨限值電壓•移動度影響 ,在將驅動用TFT1 1之源極•汲極間電位大致保持一定之狀 怨下,可設定其閘極•源極間電位成於驅動用TFT 1 1内流入 O:\89\89175.DOC4 -40 - 1244632 所需電施。 孩第二期間之驅動用TFTU之源極•閘極間電位,而後 在時間4tl,藉由將控制配線抝之電位處於,將開關用 TFT24處於耐開狀態,而保持於第二電容器υ内。 而後在時間5tl,藉由將閘極配線Gi之電位處於l〇w, 將開關用TFT15處於斷開狀態,來遮斷第一電容器i2與信號 配、、泉T j义電性連接,並將此時之信號配線乃之電位保持於 罘一電谷态12。同時,藉由將開關用trt14,處於斷開狀態 ,來遮斷驅動用TFT!丨之汲極端子與源極配線句之電性連: ,並且將開-關用TFT13處於接通狀態,形成電流自;驅動用 TF T11流向有機el元件16之狀態。 以上,像素電路Aij之選擇期間結束,而成為下一個像素 電路A(i+l)j之選擇期間。 圖13顯示使用上述圖u所示之像素電路構造及源極驅動 器電路之輸出端電路構造,模擬求出流經有機EL元件“之 電流值之結果。 圖13之模擬係設定成每〇·55 ms到達選擇期間,在最初之 時間0.06 ms〜0.61 ms之間,設定成電流值〇· i _流向源極配 線Sj。爾後,每〇·55 ms,以μΑ時刻使流向源極配線幻 惑電流值增加至0.9 μΑ,而後回到0,再度以〇.丨μΑ時刻增 加0 比較第三種實施形態之模擬結果與先前技術所示之圖25 足模擬結果時可知,如第三種實施形態所示,即使為像素 私路Aij之控制配線之構造,仍可減少驅動用τρτ丨丨之臨限 O:\89\89175.DOC4 -41 - 1244632 值電壓•移動度偏差之影響,抑制在非選擇期間流入有機 EL元件16之電流值之偏差。 此外,比較第三種實施形態之圖11之像素電路構造與第 二種實施形態所示之圖8之像素電路構造時可知,第三種實 施形態之控制配線Gi只須1條即可,因此在底部放射構造( 在形成TFT元件之透明基板側放射光之構造)之顯示裝置中 ,可進一步擴大可配置於每個像素之有機EL元件面積,可 延長有機EL元件之亮度半衰期。 :〔第四種實施形態〕 第四種實施形態係說明將本發明之第二特徵性構造應用 於源極驅動器電路時之例。 圖14顯示第三種實施形態之顯示裝置中,源極驅動器電 路之輸出段之電流輸出電路Fj之構造。上述電流輸出電路 Fj之輸出端子Ij如係連接於圖1所示之源極配線Sj,及圖8與 圖11所示之電流輸出端Ij者。 上述電流輸出電路Fj之構造係在主動元件之驅動用 TFT31之閘極端子(電流控制端子)上連接有第一電容器32 及第二電容器33之一方端子(作為第一端子)。此外,第一電 容器32之另一方端子(作為第二端子)及驅動用TFT31之汲 極端子(電流輸出端子)連接於共用電極Vcom。 在該驅動用TFT31之閘極端子與TFT之源極端子(電流輸 入端子)之間,串聯配置有開關用TFT34及開關用TFT35。 此外,在第二電容器33之另一方端子(作為第二端子)與 特定電壓線Vb之間配置有開關用TFT36,在第二電容器33 O:\89\89175.DOC4 -42- 1244632 之第二端子與驅動用TFT3 1之源極端子之間串聯配置有開 關用丁FT37與開關用TFT35。 再者,在電流輸出電路Fj之輸出端子Ij與驅動用TFT31之 源極端子之間配置有開關用TFT38。 在該開關用丁?丁34,36之閘極端子上連接有控制配線0<^ ,在開關用TFT37, 35,38之閘極端子上分別連接有控制配 線 DPj,DWj,DRj、 以下,參照顯示控制配線DRj,DWj,DCj,DPj及共用電流 g己線Icom之動作時間之圖15,來説明上述顯示裝置之源極 驅動器電路·之電流輸出電路Fj之動作。 第四種實施形態之驅動方法,在電流設定斯間之時間 11〜511之間,將控制配線0幻之電位處於乙〇\¥,將開關用 TFT38處於斷開狀態,並將控制配線DWj之電位處於High ,將開關用TFT35處於接通狀態。 而後,在第一期間(時間tl〜2tl),將控制配線DCj之電位 處於High,將開關用TFT34, 36處於接通狀態。結果驅動用 TFT31之閘極端子與源極端子通過開關用TFT34,35而電性 連接。此外,第二電容器33之第二端子通過開關用TFT36 連接於特定電壓線Vb。此時,自共用電流配線Icom,通過 開關用TFT35及驅動用TFT31,向共用電極Vcom流入一定 電流。 而後,為求使用第一電容器32及第二電容器33保持上述 第一期間4共用電流配線Icom之電位,係在時間2t 1,將控 制配線DCj之電位處於Low,將開關用TFT34, 36處於斷開狀 O:\89\89175.DOC 4 -43 - 1244632 態。 此時,藉由第一電容器32及第二電容器33,驅動用TFT31 之閘極補償驅動用TFT3 1之臨限值電壓•移動度,第二電容 器3 3之第二端子電位為Vb時,保持可流入先前之一定電流( 在上述第一期間流入驅動用TFT3 1之源極•汲極間之電流) 之電位。 其次,在第二期間(時間3tl〜4tl),將控制配線DPj之電位 處於High,將開關用TFT37處於接通狀態。結果,第二電容 器3 3之第二端子通過驅動用TFT31之源極端子輿開關用 TFT37, 35而連接。此時,自共用電流配線Icom,通過開關 用TFT35及驅動用TFT31,向共用電極Vcom流入所需電流。 藉此,在上述第二期間,不受驅動用TFT31之臨限值電 壓•移動度影響,在將驅動用TFT3 1之源極•汲極間電位大 致保持一定之狀態下,可設定閘極•汲極間電位成於驅動 用TFT31内流入所需電流。 該第二期間之驅動用TFT3 1之閘極•汲極間電位,藉由 在時間4tl,將控制配線DPj之電位處於Low,將開關用 TFT37處於斷開狀態,而保持於第一電容器32及第二電容器 33内。 而後,在時間5tl,將控制配線DWj之電位處於Low,將 開關用TFT35處於斷開狀態,來遮斷共用電流配線Icom與 驅動用TFT3 1之源極端子之電性連接。並藉由將控制配線 DRj之電位處於High,將開關用TFT38處於接通狀態,形成 自電流輸出端子Ij向驅動用TFT3 1流入所需電流之狀態。 0 \89\89175.DOC 4 -44 - 1244632 以上’該電流輸出電路狀選擇期間結束,而成為下一 個電流輸出電路Fj + 1之電流設定期間。 圖不在上述電流輸出電路巧之選擇期間,藉由以下 表3之條件改變驅動用TFTM之臨限值電壓•移動度,模擬 驅動用tfT31之源極•沒極間電壓Vsd與閘極•汲極間電壓 Vgd之結果。 〔表3〕. !--- Ioled(1) Ioled(2) I〇led(3) Ioled⑷ I〇ledi5、 Vgd(l) Vgd(2) Vgd(3)_, Vgd⑷ ^ VI* 1 V V g d ( 5、 …Vsd(l) Vsd(2) Vsd(3) Vsd (4) 〇 V ^ / 臨限值電懕 ------ 平均值 上限 下限 ------- 上限 一丨 -—_ V a LH j ) 下限 移動度 平均值 上限 下限 ------ 下限 -——----- --—--- 上限 圖16中,時間〇.61~〇.62 ms相當於上述第一期間。從圖16 可知’在該期間驅動用TFT31之源極.汲極間電位 乂8(1(1)〜(5)與源極*閘極間電位\^£(1)〜(5)—致。 此外,圖16中,時間0·63〜0.64 ms相當於上述第二期間。 從圖16可知,在該期間驅動用TFT31之源極•汲極間電位 Vsd不受驅動TFT之臨限值電壓•移動度條件不同之影響, 而為大致相同值。 亦即,上述第二期間,由於自共用電流配線Ic〇m,通過 開關用TFT35及驅動用TFT31,向共用電極Vc〇m流入所需 電流,因此不受驅動用TFT之臨限值電壓•移動度偏声之影 響,在驅動用TFT3 1之源極•汲極間電位一定之條件下,可 設定驅動用TFT3 1之閘極•汲極間電位Vgd。 O:\89\89175 DOC 4 -45 - 1244632 結果’不受驅動用丁FT3 1之臨限值電壓•移動度影響, 驅動用TFT3 1之源極•汲極間電位相等時,可實現可流入大 致一定電流之電流輸出電路。 而後,成為電流輸出電路Fj之讀取期間,圖16之模擬, 雖在該電流輸出端子Ij與電源配線Vs之間配置電阻來取代 有機EL元件,不過由於驅動用TFT31之輸出電流值大致一 定,因此在該讀取期間,驅動用TFT3丨之源極•汲極間電壓 Vsd大致一定。 圖17頭示此時使用上述表3所示之五個驅動用1之 無限值電壓•移動度條件,來模擬驅動^TFT31之電流值偏 差之結果。 圖17之模擬係設定成每〇 55 ms到達選擇期間,在最初之 時間0.06 ms〜0.65 ms之間,設定成電流值〇·! μΑ流向源極 配線Sj。爾後,每〇·55 ms,以μΑ時刻使流向源極配線
Sj之電流值增加至〇.9 μΑ,而後回到〇,再度以〇1 μΑ時刻 增加。 從圖17之模擬結果可知,使用第四種實施形態之源極驅 動器電路時,具有抑制因驅動用TFT3 1之臨限值電壓•移動 度偏差造成流入驅動用TFT31之電流值偏差(在圖17之時間 3·6 ms,電流值偏差限定在μΑ之範圍,亦即限定 在9〇/。之偏差範圍内)之效果。 特別是在輸出電流為〇·8 μΑ前,不受驅動用TFT31之臨限 值電壓•移動度偏差之影響,而可獲得大致均一之電流值。 再者,將本發明之特徵性構造用作源極驅動器電路時,
O:\89\89175.DOC -46- 1244632 、^即使於像素電路中,其構造仍宜使用本發明之特 徵性構造。以下說明其例。 /即’在圖14之源極驅動器電路之電流輸出端子y上連接 弟-種實施形態所示之圖!之像素電路,並藉由模擬來檢查 其效果。 首先,如圖18所示供給至上述圖14及圖丨之各控制端子之 信號時間。 圖19顯示使用該驅動時間,模擬檢查圖丨今之驅動甩 TFT31<源極•汲極間電位Vsd與源極‘閉極間電位%客之 .結果…」 圖19中,時間〇,61〜〇65㈣相當於圖]4之源極驅動器電路 之驅動用TFT31之電流設定期間,時間0·70〜0.75 ms栢當於 圖1之像素電路之選擇期間。 此外,時間0.61〜0.62 ms雖相當於源極驅動器電路之驅動 用TFT31之第一期間,不過此時驅動用TFT31之源極•汲極 間電位Vsd與閘極•汲極間電壓vgd一致。 其次,時間0.63〜0.64 ms雖相當於源極驅動器電路之驅動 用TFT31之第二期間,不過此時驅動用TFT31之源極•沒極 間電位Vsd不受驅動用TFT31之臨限值電壓•移動度影響而 一致。 其次,時間0.71〜0.72 ms相當於像素電路之第一期間。此 時源極驅動器電路之驅動用TFT31之源極•汲極間電位Vsd 因像素電路之驅動用TFT1之臨限值電壓•移動度之偏声而 造成偏差。結果源極驅動器電路之驅動用TFT3 1之輸出電洋 O:\89\89175.D0C4 -47 - 1244632 亦偏差° 疋相*於像素電路之第二期間之時間0.73〜〇 74 、、又冢素電路之驅動用TFT1之臨限值電壓•移動度影響 ^原極:動器電路之驅動用tft3i之源極•沒極間電位w 一致。結果如圖20所示,可抑制流入配置於像素電路上之 有機EL元件6之電流值之偏差。 另外’此時源極驅動器電路之電流讀取時之源柘電位宜 為上述特定電壓線之電位Vb。因而,只簡錢像素電路 疋電壓線電位Va與上述特定電壓線電位^相同即可。 因而’本發明之特徵性構造部分亦可用作源極敎動器電 路之電频a電路,亦可用在像轉路。*雜何電路ς 造’本發明均不受驅動用TFT之臨限值電壓,_ ,而具有向驅動用TFT流入所需電流之效果。 7 ' 此外,如圖23所示,自源極驅動器電路輸入電流時,在 與其共用之源極驅動器電路侧,如圖21所示,使用之TFTH, 及34’〜38’宜均以p型TFT構成。 另外,圖2i之電路構造係將驅動用„131,之源極端子與 電源配線Vs連接,自驅動用TFT31,輸出電流之本發明之第 一構造應用於源極驅動器電路之例。 〔第五種實施形態〕 第五種實施形態係說明將本發明之第一特徵性構造應用 於像素電路及源極驅動器電路時之第三種例子。 “ 第五種實施形態(顯示裝置之構造亦係將本發明之特徵 性構成部分分割配置於像素電路與源極驅動器電路上。因 O:\89\89175.DOC 4 -48- 1244632 此,上述顯示裝置與第二種實施形態同樣地成為如圖7之構 造,此處省略其說明。 上述顯示裝置中,包含本發明之特徵性構造之像素電路 Aij與源極驅動器電路50輸出段之源極驅動器電路輸出端 電路Dj之構造顯示於圖3 1。 如上述圖3 1所示,第五種實施形態之顯示裝置在源極配 線Sj與閘極配線Gi交叉之區域内配置有像素電路Aij,各像 素電路Aij上配置有:主動元件之驅動用TFT4 1、光電元件 之有機EL元件48、第一開關甩電:晶體之開關用TFT42、第 一電容器44及第二電容器45。該驅動用TFT41與有機EL元 件48串聯置於電源配線Vs與共用配線Vcom之間。 而後,在驅動用TFT41之閘極端子(電流控制端子)上連接 有第一電容器44及第二電容器45之各個一方端子(作為第 一端子),第一電容器44之另一方端子(作為第二端子)與驅 動用TFT4 1之源極端子(電流輸入端子)及電源配線Vs連接。 此外,在驅動用TFT41之閘極端子(電流控制端子)與源極 配線Sj之間配置有第一開關用電晶體之開關用TFT42。 再者,與源極配線Sj平行地配置有第三配線之信號線(連 接配線)Tj,第二電容器45之另一方端子(作為第二端子)經 由開關用TFT43而連接於信號線Tj。 再者,在驅動用TFT4 1之汲極端子(電流輸出端子)與有機 EL元件48之陽極之間配置有開關用TFT46,驅動用TFT41 與開關用TFT46間之連接點經由開關用TFT47而與源極配 線Sj連接。 O:\89\89175.DOC 4 -49- 1244632 關用TFT42,43之閘極端子上連 開關用TFT46, 47之閉極端子上 構成該像素電路Aij之開 接有各個控制配線Ci,Gi, 連接有控制配線Wi。 源極驅動器電路50則對應於數條像素電路au〜圳,而配 置有1條輸出端電路Dj。如圖31所示,該輸出端電路dj在信 號線Tj與源極配線狀間配置有第二開關用電晶體之開關 1谓51。此夕卜’在信號線Tj與特定電壓線^之間配置有 第二開關用電晶體之開關用tFT49。 上述輸出端電路Dj中,開關用TFT49之閘極端子上連接 ^ ^ ^ M TFT51^« 線Be 〇
Gl} Cij CCj
Sj(動作時間之圖32 ’來說明上述顯示裝置之像素電路約 及輸出端電路Dj之動作。 第五種貝施形悲之驅動方法,係在像素電路Aij選擇期間 之時間tl〜6tl之間,將控制配線Wi之電位處於High(GH), 將開關用TFT46處於斷開狀態,同時將開闕用TFT47處於接 通狀態。此外,在tl〜5tl之間,將控制配線⑴之電位處於 High(GH) ’將開關用TFT43處於接通狀態。 在像素電路Αυ_之選擇期間之第一期間(時間tl〜2u),將 控制配線ci之電位處於High,將開關用TFT42處於接通狀態 ,使驅動用TFT4 1之閘極端子與源極配線Sj電性連接。藉此 ,驅動用TFT41之閘極端子與汲極端子通過開關用τρτ42, 47而電性連接’自電源配線Vs通過驅動用τρτ4ι、開關用 O:\89\89I75.DOC 4 -50- 1244632 TFT47及源極配線Sj,自電流輸出端Ij流出一定電流。 此外,在時間tl〜3tl之間,將輸出端電路Dj之控制配線 Cc之電位處於High,將開關用TFT49處於接通狀態。結果 第二電容器45之第二端子通過開關用TFT43、信號線Tj及開 關用TFT49而與特定電壓線Va連接。 而後,為求使用第一電容器44及第二電容器45保持此時 之源極配線Sj之電位,係將控制配線Ci之電位處於Low,將 開關用TFT42處於斷開狀態。 此時,藉由第一電容器44及第二電容器45,驅動用1^丁41 之閘極端子電位不受該驅動用TFT41之臨限值電壓•移動度 之影響,於第二電容器45之第二端子電位為Va時,保持流 入先前之一定電流(在上述第一期間流入驅動用TFT41之源 極*沒極間之電流)之電位。而後,將控制配線Cc處於Low ,將開關用TFT49處於斷開狀態。 其次,在第二期間(時間4tl〜5tl),將控制配線Be之電位 處於High,將開關用TFT51處於接通狀態。結果,第二電容 器45之第二端子通過開關用TFT43,51,47而與驅動用 TFT41之汲極端子連接。此時,所需之電流自電源配線Vs ,通過驅動用TFT41、開關用TFT47及源極配線Sj,自電流 輸出端Ij流出所需電流。 藉此,在上述第二期間,不受驅動用TFT4 1之臨限值電 壓•移動度之影響,驅動用TFT41之源極•汲極間電位為上 述電位Vs — Va時,設定成在驅動用TFT41内流入上述電流( 在上述第一期間流入驅動用TFT4 1之源極•汲極間之電流) O:\89\89175 DOC 4 -51 - 1244632 而後,藉由向驅動用TFT4丨流入所需電流,可在驅動用 TFT41之源極•汲極間電位大致一定的條件下設定驅動用 TFT之閘極•源極間電位。 該第二期間之驅動用TFT41之源極•閘極間電位,而後 在時間5t 1藉由將控制配線Gi之電位處於Low,將開關用 U i 43處於斷開狀態,而保持於第一電容器料及第二電容器 45内。 而後’在時間6U,藉由將控制配線Be之電位處於Low, 將開關用TFT51處於斷開狀態,來遮斷信號線巧與.源極配線 電性貧接。並將控制配線Wi之電位處於[心… 用TJFT47處於斷開狀態,將開關用TFT46處於接適狀態,形 成電流自驅動甩TF丁4〗流向有機队元件48之狀態。 二 以上,像素電路Alj之選擇期間結束,而成為下一個像素 電路A(i+l)j之選擇期間。 圖33頭不使用上述圖3丨所示之像素電路構造及源極驅動 器電路之輸出端電路構造,模擬求出流經有機EL元件料之 電流值之結果。 圖33炙杈擬係設疋成每〇·27 ms到達選擇期間,在最初之 時間0.30 ms〜0.57 ms之間,設定成電流值〇 9 μΑ流向源極配 、'泉Sj。爾後’每〇·27 ms,以—μΑ時刻使流向源極配線^· 足私泥值減少至0 μΑ,而後再度設定成恢復為〇·9 μΑ。 比車乂第五種貝她形悲之模擬結果(特別是時間〇3〇咖至 1.9 ms之結果)與先前技術所示之圖25之模擬結果時可知, 如弟五種貫施形態所示,即使為在源極驅動器輸出端電路 O:\89\89175.DOC4 -52- 1244632
Dj上配置第二開關用電晶體與第三開關用電晶體之構造, 仍可減少驅動用TFT41之臨限值電壓•移動度偏差之影響, 抑制在非選擇期間流入有機EL元件48之電流值之偏差。 〔第六種實施形態〕 第六種實施形態係說明於像素電路中應用本發明之第二 特徵性構造。 如圖34所示,第六種實施形態之顯示裝置,在其各像素 電路Aij中,於電源配線Vs與共用配線Vcom之間串聯配置 有:驅動韻電晶體之驅動用TFT63與光電元件之有機EL元:件 驅動用TFT63之閘極端子(電流控H端子)經由第一開爾 用電晶體之開關用TFT64與源極配線Sj連接。此外,驅動用 TFT6 3之閘極端子上連接有第一電容器68及第二電容器67 之各個一方端子(作為第一端子)。第一電容器68之另一方端 子(作為第二端子)與驅動用TFT63i汲極端子(電流輸出端 子)及有機EL元件69之陽極連接。第二電容器67之另一方端 子(作為第二端子)經由第三開關用電晶體之開關用TFT65 連接於電源配線(特定電壓線)Vs,並經由第二開關用電晶 體之開關用TFT66而連接於源極配線Sj。 開關用TFT64及開關用TFT65之閘極端子連接於控制配 線Ci,開關用TFT66之閘極端子連接於控制配線Gi。 在驅動用TFT63之源極端子(電流輸入端子)與電源配線 Vs之間配置有開關用TFT61,該開關用TFT61之閘極端子連 接於控制配線Ri。驅動用TFT63與開關用TFT61間之連接點 O:\89\89175.DOC 4 -53 - 1244632 經由開關用TFT62而與源極配線Sj連接,該開關用爪62之 間極端子連接於控制配線Wi。 此等控制配線C1,G1, Wlt,㈣將#何一條作為第二配 線(閘極配線),此等開關用TFT62, 64, 66中,亦可將任何一 個作為選擇用TFT。 該電路構造,驅動用TFT63之閘極端子經由開關用TFT" 、源極配線sj及開關用TFT62,而與驅動用丁打63之源極端 予連接此外,第一電容器67工第二端子經由開關用TFT66 、源極配線幻及開關用TFT62而與驅動用TFT63之源極端爷 連接。 * 以下,參照顯示控制配線Ri,Wi,Ci,Gi及源極配線町之: 動作時間之圖35來說明上述顯示裝置之像素電路Aij之動 作。 第六種實施形態之驅動方法在選擇期間之時間〇〜6U之 門私L制配線Ri之電位處於High(GH),將開關用TFT6 1 處於斷開狀態,在時間tl〜5tl之間,將控制配線Wi之電位 處於Low(GL),將開關用TFT62處於接通狀態。 而後,於第一期間(時間tl〜2tl),將控制配線Ci之電位處 於L〇W,將開關用TFT64、65處於接通狀態。結果,驅動用 TFT63之閘極端子與源極端子通過開關用TFT64、62連接。 此外’第二電客器67之第二端子通過開關用丁?丁65而與電源 線(特疋電壓線)Vs連接。此時,自圖上未顯示之源極驅動 态電路’通過源極配線Sj、開關用TFT62及驅動用TFT63, 向有機EL元件69流入一定電流。 O:\89\89175 DOC 4 -54 - 1244632 而後(時間2tl以後),將控制配線Ci之電位處於High,將 開關用TFT64、65處於斷開狀態。此時,在上述第一期間所 設定之源極配線Sj之電位係使用第一電容器68及第二電容 器67來保持。 其次,於第二期間(時間3tl〜4tl),將控制配線Gi之電位 處於Low,將開關用TFT66處於接通狀態。結果,第二電容 器67之第二端子通過開關用TFT66、62而與驅動用TFT63之 源極端子係連接。此時,自圖上未顯示之源極驅動器電路 ,通過源極配線Sj、開關用TFX62及驅動用TFT:63,向有機 EL·元件09流入所需電流。 於上述第二期間所設定之驅動用TFT63之波極•閘極間 電位,而後(時間4tl以後)藉由將控制配線Gi之電位處於 High,將開關用TFT66處於斷開狀態,而保持於第一電容器 68及第二電容器67内。 而後,將控制配線Wi之電位處於High,將開關用TFT62 處於斷開狀態,將控制配線Ri之電位處於Low,將開關用 TFT61處於接通狀態。 以上,該像素電路Aij之選擇期間結束,而成為下一個像 素電路A(i+l)j之選擇期間。 另外,圖34所示之源極驅動器輸出端電路Dj,在斷開電 位線Voff與源極配線Sj之間配置有第四開關用電晶體之開 關用TFT70。 而後,在該開關用TFT70之閘極端子上連接控制配線Ej ,被選擇之有機EL元件69之電流值為0時,如圖35所示,在 OA89\89175.DOC 4 -55 - 1244632 上述第二期間(9tl〜lltl),將控制配線Ej處於High,將開關 用TFT70處於接通狀態。此時,將源極配線Sj與源極驅動器 之電流輸出電路之連接處於開放狀態,自斷開電位線Voff 向源極配線供給斷開電位。 由於該斷開電位形成與共用電極電位Vcom相等或更低 之電位,因此通過開關用TFT62,該電位成為驅動用TFT63 之源極電位,或是藉由開關用TFT62成為斷開狀態,驅動用 TFT63之閘極電位自源極端子放電,驅動用TFT63之閘極電 位低於第一期間之電位,驅動用TFT63成為斷開狀態。 圖36顯示使用上述圖34所示之像素電路構造及源極驅動 器電路之輸出端電路構造,模擬流經有機EL元件69之電流 值之結果。 圖3 6之模擬係設定成每1.08 ms到達選擇期間、在最初之 時間2.3 0 ms〜3.38 ms之間,設定成電流值1.1 μA流向源極 配線Sj。爾後,每時間1.08 ms,以一0·12 μΑ時刻使流向源 極配線Sj之電流值減少至0 μΑ,而後再度回到1.1 μΑ。 比較第六種實施形態之模擬結果與先前技術所示之圖25 之模擬結果時可知,如第六種實施形態所示,即使為控制 驅動用電晶體之電流控制端子與電流輸入端子之構造,仍 可減少驅動用TFT63之臨限值電壓•移動度偏差之影響,可 抑制在非選擇期間流入有機EL元件69之電流值之偏差。 另外,圖1之像素電路構造,為求向第二電容器7之第二 端子供給特定電位Va,而配置有電源配線Va。但是,將本 發明之第二特徵性構造應用於像素電路中時,可將特定電 O:\89\89175.DOC4 -56 - 1244632 位配線與電源配線V s共用化,因此如圖3 4所示,亦可無電 源配線V a。 此外,如圖37所示,亦可將構成本發明手段之驅動用TFT 、第一電容器、第二電容器、第一開關用電晶體、第二開 關用電晶體及第三開關用電晶體之一部分配置於源極驅動 器電路側。 亦即,圖.3 7之像素電路構造八讨,係在驅動用丁?丁94之閘 極•汲極間配.置有第一電容器98,在驅動用丁?丁94之閘極端 子與源極配線Sj之間配置有第一開關用TFT95,在驅動用 TFT94之閘顏端子與信號線Tj之間,串聯配置有第二電容器 97與開關用TFT93。此外,在驅動:用丁?丁94之汲極端子與共 用電極Vcom之間配置有有機EL元件96,在驅動用TFT94之 源極端子與電源配線Vs之間配置有開關用TFT91,在驅動 用TFT94之源極端子與源極配線Sj之間配置有開關用 TFT92 〇 此外,源極驅動器輸出端電路Dj,係在信號線Tj與源極 配線Sj之間配置有第二開關用電晶體之開關用TFT 100,在 信號線Tj與特定電壓線Vb之間配置有第三開關用電晶體之 開關用TFT99。 使用該像素電路Aij及源極驅動器輸出端電路Dj之驅動 時間與圖31所示之像素電路相同,而成為圖32所示者,因 此省略其說明。 〔第七種實施形態〕 第七種實施形態係說明將本發明之第二特徵性構造應用 O:\89\89175.DOC4 -57- 1244632 於像素電路及源極驅動器電路時之其他例。 第七種實施形態之顯示裝置之構造亦係將本發明之特徵 性構成部分分割配置於像素電路與源極驅動器電路。因此 上述顯示裝置與第二種實施形態同樣地,成為圖7所示之構 造,此處省略其說明。 圖38顯示上述顯示裝置中,包含本發明之特徵性構造之 像素電路Aij與源極驅動器電路50輸出段之源極驅動器輸 出端電路Dj之構造。 如上述圖3 8所示,第七種實施形態之顯示裝置在源極酉己 線Sj與閘楹"配線Gi交叉之區域内配置有像素電路Aij,各像 素電路Aij上配置有主動元件之驅動用TFT74、光電元件之 有機EL元件76與第一電容器75。該驅動用TFT74與有機EL 元件76係串聯g己置於電源配線Vs與共用配線Vcom之間。 而後,驅動用TFT74之閘極端子(電流控制端子)上連接有 第一電容器75之一方端子(作為第一端子),第一電容器75 之另一方端子(作為第二端子)與驅動用TFT74i汲極端子( 電流輸出端子)及有機EL元件76之陽極連接。 此外,該像素電路構造,係與源極配線Sj平行地配置有 第三配線之信號線Tj,驅動用TFT74之閘極端子經由開關用 TFT73而連接於信號線Tj。 再者,在驅動用TFT74之源極端子(電流輸入端子)與電源 配線Vs之間配置有開關用TFT71,驅動用TFT74與開關用 TFT71間之連接點經由開關用TFT72而與源極配線Sj連接。 在構成該像素電路Aij之開關用TFT73,72,71之閘極端 O:\89\89175.DOC4 -58 - 1244632 子上連接有各個控制配線Gi,
Wi,Ri 〇 源極驅動器電路5 0則對應於數條像素電路A1 j〜A nj,而配 置有lirU %電路Dj。如圖38所示’該輸出端電路巧在信 號線T_U連接有第二電容謂之—方端子(作為第—端子) ,並在信號線Tj與源極配線sj之間配置有第—開關用電晶 體之開關㈣T77。此外’第二電容器8〇之另一方端子(作 為第二端子)與特定電壓線〜之間配置有第三㈣甩電晶 ^ ^ ^ TFT78,^ f ^ ^ n 8〇^ ^ ^^ ^ # ^ g& ^ SJ之間配【有第二開關用電晶體之開_ ΤΈΤ79。並在信號 線Tj與斷騎位線v〇ff之間配置有第四開關用電晶體之開 關用TFT81。 上述輸出端電路Dj中,開關用TFT8丨之閘極端子上連去 有控制配線Ej,開關用TFT77, 78之閘極端子上連接有控亲 配線Ce,開關用TFT79之閘極端子上連接有控制配線Bc。 以下,參照顯示控制配線Ri, Wi,Gi,Cc,Be,玛及源極配 線以之動作時間之圖39,來說明上述顯示裝置之像素電路 Aij及輪出端電路Dj之動作。 第七種實施形態之驅動方法,係在像素電路Aij選擇期間 之時間0〜6U之間,將控制配線Rl之電位處於High(GH),將 開關用TFT71處於斷開狀態。此外,在時間u〜5u之間,將 控制配線wi之電位處於Low(GL),將開關用叮丁72處於接通 狀態。藉此,形成驅動用TFT74之源極端子與源極配線… 連接之狀態。 此外,像素電路AlJ在時間tl〜4tl ’將控制配線Gi之電位 O:\89\89175.DOC4 -59- 1244632 處於Low,將開關用TFT73處於接通狀態,使驅動用TFT74 之閘極端子與信號線Tj電性連接。藉此,形成在驅動用 TFT74之閘極端子上連接有第一電容器75及第二電容器80 之狀態。 輸出端電路Dj於第一期間(時間tl〜2tl),將控制配線Cc 之電位處於High,將開關用TFT77, 78處於接通狀態。結果 驅動用TFT74之閘極端子與源極端子通過開.關用TFT73, 77, 72電性連接。此外,第二電容器80之第二端子通過開關 用TFT78而連接於特定電壓線Va。此時,自圖上未顯示之 源極驅動器電路,通過源極配線Sj、開歸用TFT72及驅動甩 TFT74,向有機BL元件76流入一定電流。 而後,將控制配線Cc之電位處於Low,.解開關v用TFT77V 78 處於斷開狀態,使用第一電容器75及第二電容器80保持此 時之信號線Tj之電位。 此時,藉由儲存於第一電容器75及第二電容器80内之電 荷,驅動用TFT74之閘極不受該驅動用TFT74之臨限值電壓 •移動度之影響,於第二電容器80之第二端子電位為Va時 ,保持流入先前之一定電流(在上述第一期間流入驅動用 TFT74之源極•汲極間之電流)之電位。
其次,在第二期間(時間3tl〜4tl),將控制配線Be之電位 處於High,將開關用TFT79處於接通狀態。結果,第二電容 器80之第二端子通過開關用TFT79,72而與驅動用TFT74之 源極端子連接。此時,自圖上未顯示之源極驅動器電路, 通過源極配線Sj、開關用TFT72及驅動用TFT74,向有機EL O:\89\89175.DOC4 -60- 1244632 元件76流入所需電流。 藉此,在上述第二期間,不受驅動用TFT74之臨限值電 壓·移動度之影響,驅動用丁FT74之源極•汲極間電位為上 述電位Va—Vx(Vx為上述第二期間之有機EL元件76之陽極 電位)時,設定成在驅動用TFT74内流入上述電流(上述第一 期間流入驅動用TFT74之源極•汲極間之電流)。而後,藉 由向驅動用TFT74流入所需電流,可在驅動用TFT74之源極 •汲極間電位大致一定的條件下設定驅動用TFT之閘極•源 極間電位。 該第二斯間之驅動用TFT74之汲極•閘極間電位,而後 在時間4tl,藉由將控制配線Gi之電位處於High,將開關用 TFT73處於斷開狀態,而保持於第一電容器75内。 而後,在時間5tl,藉由將控制配線Be之電位處於Low, 將開關用TFT79處於斷開狀態,來遮斷第二電容器80與源極 配線Sj之電性連接,藉由將控制配線Wi之電位處於High, 將開關用TFT72處於斷開狀態,來遮斷驅動用TFT74之源極 端子與源極配線Sj之電性連接。並在時間6t 1,將控制配線 Ri之電位處於Low,將開關用TFT71處於接通狀態,形成電 流自驅動用丁 FT74流向有機EL元件76之狀態。 以上,像素電路Aij之選擇期間結束,而成為下一個像素 電路A(i+l)j之選擇期間。 此外,在圖39之9tl〜1 ltl所示之期間,藉由將控制配線 Ej之電位處於High,將開關用TFT81處於接通狀態,向信號 線Tj供給斷開電位Voff,使信號線Tj形成斷開電位,可使非 O:\89\89175 DOC 4 -61 - 1244632 選擇期間之有租元件76之電流值大致為〇。並在其間 控制配線Cc之電位處於L〇w,將控制配線以之電位處: High。 万、 使用該像素電路構造及源極驅動器電路之輪出端電路構 造,模擬求出流經有機EL元件76之電流值之結果,可獲得 與第六種實施形態相同之結果。 又于 〔第八種實施形態〕 第八楂實施形態係說明本發明之驅動方法之特徵性動作 。罘八種實施形態之驅動方法係在解決第二種實施形態所 示之將本發明之特徵性構成部分分割配置於像素電路與源 極驅動器電路構造產生之問題。首先說明該問題。 貫際之顯示裝置,在配置於圖8所示之像素電路Aij與源 極驅動器輸出端電路Dj之間之源極配線Sj及信號線Tj上存 在漂浮電容。假設該漂浮電容值為5pF,圖4〇顯示模擬流經 圖8之像素電路Aij之驅動用TFT11之電流ip與源極•汲極間 電位Vsd之變化結果。 亦即,圖40中,時間0.992〜1.080 ms之前為選擇期間,其 間將控制配線Ri處於High,將開關用TFT 13處於斷開,將控 制配線Wi處於Low,將開關用TFT 14處於接通。此外,時間 〇·992〜1.024 ms之前為本發明之驅動方法之第一期間,該期 間係將閘極配線Gi處於High,將開關用TFT 15處於接通狀態 ’將控制配線Cj處於High,將開關用TFT225 23處於接衝狀 態。 藉此,將驅動用TFT 11之閘極•汲極間形成短路,在閘 O:\89\89175.DOC4 -62- 1244632 極上連接電容器1 2, 25,將電容器25之第二端子連接於特定 兒壓線Va。此時,施加約2〇 ps,直至驅動用TFT 1 1之閘極 源極間電位Vsd穩定。而後,將控制配線Cj處於l〇w,將 開關用TFT22, 23處於斷開狀態,而結束第一期間。 此外’時間1.034〜1.074 ms之前係本發明驅動方法之第二 期間’該期間將控制配線Bj處於High,將開關用TFT24處於 接通狀態。 此時,由於第二電容器25之第二端子電位接近Va,因此 驅動用TFTll之源極•汲極間電位大致成jVs—Va。而後 ’在使該源極•汲極間電位大致一定之散態下,設定驅動 用TFT 1 1之源極•閘極間電位,因此不受驅動用tfti丨之臨 限值電壓•移動度特性之影響,可設定成流入一定電流。 此時,係私加約30 ,直至流入驅動用TFT 1丨之源極•汲 極間< 電流Ip穩定。而後,將閘極配線Gi處於L〇w,將開關 用TFT 1 5處於斷開狀態,而結束選擇期間。 在而後之非選擇期間,如時間丨〇96⑽以後所示,不受 驅動用TFTU之臨限值電壓•移動度特性之影響,驅動用 TFT 11之源極•汲極間電位Vsd及流入驅動用丁1 1之源極 •汲極間之電流Ip—定。 另外圖40中所示之源極•沒極間電位Vsd(l)〜Vsd(5)及 源極•汲極間電流Ip(1)〜(5),分別為以表2所示之條件改變 驅動用TFT 1 1之臨限值電壓•移動度特性之結果。 因而,採用本驅動方法,不受驅動用TFTU之臨限值電 壓•移動度偏差之影響,可供給有機EL元件丨6均一之電流 O:\89\89I75.DOC 4 -63 - 1244632 ,因此具有可獲得均一顯示之效果。 但是,如此造成所需之選擇期間比先前技術所示之圖22 之像素電路構造為長。亦即,圖22之像素電路構造所需之 選擇期間僅圖40之第一期間即可,但是,本發明之驅動方 法則需要圖40之第一期間與第二期間。因此,本發明之驅 動方法,為求縮短選擇期間,需要縮短該第二期間。 圖41顯示實現此種驅動方法用之電路構造。圖41所示之 電路構造與圖8相同,係將本發明構造之第一特徵性構成部 分分割於像素電路Aij及源極驅動器輸出端電路Dj而構成 。圖41中r就進行與圖8相同動作之電容器及TFT等,係註 記與圖8相同之構件編號,並省略其詳細說明。 圖4 1之電路構造係將存在於上述源極配線Sj及信號線Tj 之漂浮電容作為電容器17, 18來記載。此外,信號線Tj上設 有包含TFT 19, 20之保護電路。 該保護電路係將η型TFT19設於信號線Tj與電源配線Vs 之間,將p型TFT20設於信號線Tj與共用配線Vcom之間。此 外,TFT 19, 20之閘極端子上供給各個電位DL,DH。 藉此,信號線Tj之電位低於DL(正確而言,係電位DL — TFT 19之臨限值電位)時,電流自電源配線Vs向信號線Tj流 動,避免其電位再降低來進行保護。反之,信號線Tj之電 位高於DH(正確而言,係電位DH+TFT20之臨限值電位)時 ,電流自信號線Tj向共用配線Vcom流動,避免其電位再升 高來進行保護。 此外,圖41之電路構造,係分離第一開關元件之開關用 O:\89\S9I75 DOC 4 -64- 1244632 TFT22與第三開關元件之開關用邝丁23之閘極端子配線,將 此等閑極配線與各個控制配線(^,Fc連接。此外,與圖8不 同4處在於將信號配線Bj作為Bc ’此表示將信號配線別作 為不藉由源極配線Sj之共用配線。 圖42係使用控制配線Gi,Wi,Cc,Bc,Fc,Ej及源極配線Sj 之動作時間來顯示圖41之像素電路Aij·及輸出端電路卬之 動作。 亦即,在像素電路Aij選擇期間之時間tl〜8tl之間,將控 制配線Wi《電位處於High(GH),將開關用TFT13處於斷開 狀態,並將開關用TFT14處於接通狀態。 像素電路Aij於第一期間(時間tl〜4u),將控制配線⑴之 電位處於High,將開關用TFT15處於接通狀態,使驅動用 TFT 11之閘極‘子與#號線τ〗電性連接。藉此,形成在驅動 用TFT11之閘極端子上連接有第一電容器12及第二電容器 25之狀態。 與此前後,輸出端電路Dj將控制配線Cc之電位處於High ’將開關用TFT22處於接通狀態。並將控制配線Fc之電位處 於High,將開關用TFT23處於接通狀態。結果,驅動用TFT1} 之閘極端子與汲極端子通過開關用TFT15,22,14而電性連 接。此外,第二電容器25之第二端子通過開關用TFT23而與 特足電壓線Va連接。此時,自電源配線vs,通過驅動用 TFT 1 1、開關用丁ft 14及源極配線Sj,而自電流輸出端ij流 出一定電流。 而後,為求使用第一電容器12及第二電容器25來保持此 O:\89\89175.DOC4 -65- 1244632 時之源極配線Sj之電位,係在時間4tl,將控制配線Cc之電 位處於Low,將開關用TFT22處於斷開狀態。 此時,藉由第一電容器12及第二電容器25,驅動用TFT 1 1 之閘極不受該驅動用TFT1 1之臨限值電壓•移動度之影響, 於第二電容器25之第二端子電位為Va時,保持流入先前之 一定電流(在上述第一期間流入驅動用TFT1 1之源極•汲極 間之電流)之電位。 其次,在第二期間(時間5tl〜7tl),將控制配線Be之電位 處於High,將開關用TFT24處於接通狀態。結果,第二電容 器25之第二一端子通過開關用TFT24,14而與驅動用TFT11之 汲極端子連接。此時,所需之電流自電源配線Vs,通過驅 動用TFT 11、開關用TFT 14及源極配線Sj,自電流輸出端Ij 流出。 但是,圖42所示之本驅動方法,,在時間tl〜6tl之前係將控 制配線Fc處於High,即使進入第二期間,仍接通開關用 TFT23。藉此,與圖9所示之驅動方法不同,第二期間之時 間5tl〜7tl中最初之5tl〜6tl之間,亦自特定電壓配線Va供給 電壓至第二電容器25之第二端子。而後,該電流使源極配 線Sj之電位為Va(由於驅動用TFT11係設定成流入一定電·流 9因此流經電源配線V s與特定電壓配線V a間之電流僅成為 上述一定電流)。 因而,圖42所示之驅動方法預先使源極配線Sj之電位為 Va後,將控制配線Fc處於Low,並斷開開關用TFT23。而後 ,在第二期間之剩餘時間6tl〜7tl,源極配線Sj之電位配合 〇·Α89\89175 DOC 4 -66- 1244632 驅動用tFT11之臨限值電壓•移動度特性而變化,可在驅動 用TFTH之源極•沒極間電位大致—定之條件下,設定驅動 用TFT之閘極•源極間電位。 該第二期間之驅動用TFT1i之源極.閘極間電位,而後 在時間7tl ’藉由將控制配線⑴之電位處於l〇w,將開關用 TFT15處於斷開狀態,而保持於第一電容器^内。 而後,在時間8U,藉由將控制配線Bc之電位處於l〇w, 將開關用TFT24處於斷開狀態,來遮斷第二電容器25與源極 配線Sj4電性連接,藉由將控制配線Wi之電位處於, 將開關用TTT14處於斷開狀態,將開關用TFT13處於接通狀 怨,形成電泥自驅動用TFT11流向有機五[元件16之狀態。 因而,圖42之驅動方法與圖9之驅動方法不同,在第二期 間4時間5tl 7tl中之取初之5tl〜6tl間,亦自特定電壓配線 Va供給電壓至第二電容器25之第二端子。藉此,如圖“顯 示其模擬結果,自第二期間之最初,驅動用TFT11之源極· 沒極間電位Vsd及流經驅動用Tjptii之源極•汲極間之電流 Ip大致一定。 而後,驅動用TFT 11之源極•閘極間電位vsg(隨伴其之驅 動用TFT11之源極•汲極間電位Vsd)變位,來補正驅動用 TFT 11之臨限值電壓•移動度特性,並藉由將閘極配線⑺ 處於Low,而將其電位保持於第一電容器12内,在非選擇 期間不受驅動用TFT11之臨限值電壓•移動度偏差之影響, 可對有機EL元件1 6供給均一之電流。 於圖43之模擬中,第二期間係時間〇.618〜〇.634之16!115, O:\89\89175.DOC4 -67- 1244632 進一步考慮在其最初之8叩之間, -以早而杜、 I弟—電容器25之第 ―子與特疋電壓配線Va短路時,可知與圖9之 較,圖42之驅動方法可縮短第二期間。 …万/仁 再者,本發明之驅動方法無須將 TFT11> P^l ΐτ "月間延長至驅動用 閘極•源極間電位Vsd趨於穩定。 此因,本發明之像素電路構造,於第一期間結束時,期 叙❹與切技術之W22之像素電路構造㈣n 即使在弟二期間,源極配線Sj電位為%時,大致期待之偏 差仍與先前技術之圖22之像辛電 像素兒路構造相同。而後,在第 一 d間’源極配線Sj電位自va改變時 術之圖以像素電路構造。小於先前技 因此;在驅動用TFT11之閘極、源極間電位Vsd存在若干 偏差狀態下,即使結束第一期 浪違,、 杜弟一期間,猎由補正其 _ #乃可於非選擇期間’不受驅動用TFT!1之臨限值電壓 .和動度偏差之影響,對有航元件16供給均一之電流。 _因而,由於本發明之驅動方法適切之驅動例,可縮短第 …、月間《長度’並縮短必要之選擇期間,因此可驅動更多 《閑極配線Gl,可顯示更多之像素數,其效果顯著。 〔第九種實施形態〕 解決上述圖8之電路構造選擇時間長之問題之其他手段 ’亦可在應用本發明之第一特徵性構造之像素電路及源極 驅動器電路中,將第二電容器接近像素電路配置。 此種電路構造,如圖44所示之像素電路化、源極驅動器 則出端電路Dj及其他電路Bl ”圖料中,進行與圖8相同動 O:\89\89175.DOC4 -68- 1244632 作之電容器及TFT等,係註記與圖8相同之構件編號,並省 略其詳細說明。 圖44之電路構造,每2條像素電路Aij,A(i+l)j,配置包含 第二電容器27及開關用TFT26之1條其他電路Bij。而後,在 像素電路Aij,A(i+l)j之驅動用TFT11之閘極端子與第二電 容器27之第一端子之間配置開關用TFT25。 藉此,可縮短連接驅動用TFT11之閘極端子與第二電容 器27之配線,抑制其配線之漂浮電容,即使第二電容器27 電容小,仍可提高充分之效果。亦即,圖41之第二電容器 25之電容約為2pF,而圖44之第二電容器27之電容則與第一 電容器12同樣為lpF。 圖45係使用控制配線Gi,Wi,Pi,Gi+1,Wi+1,Fc,Be及源 極配線Sj之動作時間來顯示該圖44所示之電路構造之動作。 亦即,圖45之驅動時間,在像素電路Aij選擇期間之時間 tl〜8tl之間,將控制配線Wi之電位處於High(GH),將開關 用TFT13處於斷開狀態,並將開關用TFT14處於接通狀態。 而後,在第一期間(時間tl〜4tl),將閘極配線Gi之電位處 於High,將開關用TFT25處於接通狀態。並將控制配線Fc 之電位處於High,將源極驅動器輸出端電路Dj之開關用 TFT28處於接通狀態。進一步將控制配線Pi之電位處於High ,將開關用TFT26處於接通狀態。 結果,驅動用TFT1 1之閘極端子與汲極端子係通過開關 用TFT25,26,14而電性連接。此外,第二電容器27之第二 端子係通過信號線Tj、開關用TFT28而與特定電壓線Va電 O:\89\89175.DOC 4 -69- 1244632 性連接。而此時自電源配線Vs,通過驅動用tFT丨丨、開關 用TFT 14及源極配線Sj,自電流輸出端jj流出一定電流。 而後(時間4t 1以後),將控制配線pi之電位處於L〇w,將開 關用TFT26處於斷開狀態。此時,在上述第一期間所設定之 源極配線sj之電位,係使用第一電容器12及第二電容器27 來保持。 在第二期間(時間5tl〜7tl),將控制配線Be之電位處於High ’將源極驅動器輸出端電路Dj之開關用TFT29處於接通狀態 。此外,控制配線Fc於第二期間之最初(時間5tl〜6tl)之前保 持High狀悲’源極配線Sj之電位形成特定電位Va。 而後,在第二期間之剩餘期間(時間6tl〜7tl),於驅動用 TFT 11之流經源極·汲極間之電流ip穩定前待用,將閘極配 線Gi之電位處於Low,將開關用TFT27處於斷開狀態。而後 ’將控制配線Be之電位處於Low,將開關用TFT29處於斷開 狀態,進入像素A(i+l)j之選擇期間。 亦即,圖44之驅動時間,在像素A(i+l)j選擇期間之時間 9tl〜16tl之間,將控制配線Wi+Ι之電位處於High(GH),將 開關用TFT 13處於斷開狀態,並將開關用TFT 14處於接通狀 而後,在第一期間(時間911〜1211 ),將閘極配線Gi+1之電 位處於High,將開關用TFT25處於接通狀態。並將控制配線 Fc之電位處於High,將開關用TFT28處於接通狀態。進一步 將控制配線Pi之電位處於High,將開關用TFT26處於接通狀 態。 O:\89\89i75.DOC4 -70- 1244632 結果’驅動用TFT 1 1之閘極端子與汲極端子係通過開關 用TFT25,26,14而連接。此外第二電容器27之第二端子係 通過信號線Tj及開關用TFT28而與特定電壓線Va連接。而 此時,自電源配線Vs,通過驅動用TFT11、開關用TFT 14 及源極配線Sj,自電流輸出端ij流出一定電流。 而後(時間12tl以後),將控制配線Pi之電位處於L〇w,將 開關用TFT26處於斷開狀態。此時,在上述第一期間所設定 之源極配線Sj之電位係使用第一電容器丨2及第二電容器27 來保持。 在第二期間(時間13tl〜15tl),將控制配線Bc之電位處於 High,將開關用TFT29處於接通狀態。此外,控制配線Fc 在第二期間之最初(時間13tl〜14tl)之前係保持mgh狀態, 源極配線Sj之電位形成特定電位va。 而後,在第二期間之剩餘期間(時間14tl〜15tl),於驅動 用TFT11之流經源極•汲極間之電流化穩定前待用’將閘極 配線G!之電位處於L〇w,將開關用丁1^27處於斷開狀態。 如此,藉由每2個像素Aij,A(i+1)j上配置其他之電路Bij ,可構成本發明之手段。 此外,藉由.縮短驅動用TFTU之閘極端子與第二電容器 27之間之配線,可抑制其配線之漂浮電容,即使第二電容 器27之電容小,仍可實現本發明手段之效果(不受驅動用 TFT11之臨限值電壓•移動度特性偏差之影響,使自驅動用 TFTU對有機EL元件16供給之電流保持—定之效果)。 此外,與圖1之像素電路構造比較,由於減少每2個像素 O:\89\89175.DOC 4 1244632
Aij,A(i+l)j所需之第二電容器27及開關用TFT26數量,因此 具有增加其部分開口率等之效果。 上述各種實施形態中使用之有機EL係高分子有機EL。以 低分子有機EL形成有機EL元件時,需要掩模蒸鍍,不過以 高分子有機EL形成時,則係使用喷墨處理。後者形成疏水 性之觸排(Bank),其中形成對應於各驅動用TFT之親水性孔 ,不過該孔並不需要每一個像素分別設置,數個RGB各色 像素亦可配置於共用之孔内。特別是將孔形成帶狀,其兩 端設置液體收集盤時,可不受RGB之像素間距之影響,來 決定液體收集盤之尺寸。 (產業上之利用可行性) 可適用於有機EL(電致發光)顯示裝置及FED(場致放射顯 示裝置)等使用電流驅動元件之顯示裝置,可抑制非選擇期 間流經電流驅動元件之電流值偏差,使顯示品質提高。 【圖式簡單說明】 圖1係顯示本發明一種實施形態,且係顯示第一種實施形 態之顯示裝置之像素電路構造之電路圖。 圖2係顯示上述像素電路之控制配線之動作時間之波形 圖。 圖3係顯示上述像素電路中,驅動用TFT之源極一閘極間 電位及源極一汲極間電位之變化相關之模擬結果圖。 圖4係顯示上述像素電路中,流經有機EL元件之電流值之 模擬結果圖。 圖5係顯示上述像素電路中,流經有機EL元件之電流值之 O:\89\89175.DOC 4 -72- 1244632 模擬結果圖。 固6係頭示第一種會施 — 不 "7心炙頭不裝置之像素電路與圖1 叫構造之電路圖。
圖7係顯示第-稀舍、A 種只她形態之顯示裝置構造之電路圖。 圖8係顯示第二稀;、^ 一 Λ她形態之顯示裝置之像素電路及源 驅動裔電路構造之電路圖。 圖9係顯示上述像素電路及源極驅 動作時間之波形圖。 甩配,泉 圖10係顯示上试俊冬 素笔路中,流經有機EL·元件之電流值 擬結果圖。 圖11係顯示第三種余、Α μ、 iT 只她形怨心顯示裝置之像素電路及源 極驅動器電路構造之電路圖0 圖12係頭不上速像素電路及源極驅動器電路之控制配線 動作時間之波形圖。 圖13係頒不上述像+兩 、 、 爆常私路中,現經有機EL元件之電流值 之模擬結果圖。 圖14係顯示第四稀♦ μ、 貝犯形怨示裝置之源極驅動器電 路構造之電路圖。 圖15係顯示上述源極驅動器電路之控制配線動作時間之 波形圖。 圖1 6係頌不上述源極驅動器電路中,驅動用TFT之源極 閘極間私k及源極—汲極間電位之變化相關之模擬結果 圖。 圖1 7係·,、員π上述源極驅動器電路中,流經驅動用之 O:\89\89175.DOC4 -73 - 1244632 源極~閘極間之啦 <包扁值足模擬結果圖,。 圖1 8係顯示在組八 —、、 一 、口圖4所示之源極驅動器電路與圖1所 7F之像素電路時土一 波形圖。 〜、不衣置中,各控制配線之動作時間之 圖1 9係顯示在組八 ^ -^ m ^ ^ 口圖4所717之源極驅動器電路與圖1所 之源極-閉極間”中,源極驅動器電路之驅動用TFT 擬結果圖。’上及源極-汲極間電位之變化相關之模 圖20係顯示在組八 于之像辛士-路、不 《源極驅動器電路與圖1所 > ^ ^ ^ ^ ^ 中机經像素電路之有機EL·元件 之电/爲值之模挺結果圖。 圖2 1係顯示第四種每 路之與圖14不同構顯示裝置之源極驅動器電 傅電路圖。 圖22係顯示先前之顯 …、裝置 < 像素電路構造例之電路 圑0 圖2 3係辦員示先前之顯壯、 路圖。 、衣置 < 像素電路其他構造例之電 圖24係顯示上述先前像辛 形圖。 京私路<控制配線動作時間之波 圖25係顯示上述先前像素雨 流值之模擬結果圖。 #、私 ,泥經有機EL元件之電 圖26係顯示上述先前像素兩 流值之模擬結果圖。%各中,泥經有機EL元件之電 圖27係顯示上述先前像素 %各中,驅動用TFT之源極一閘 O:\89\89175.DOC4 -74, 1244632 極間電位及源極一汲極間電位之變化相關之模擬結果圖。 圖28係顯示驅動用TFT中,源極•汲極間電壓Vsd與流經 源極·汲極間之電流值之關係圖。 圖29係顯示串聯驅動用TFT與有機EL元件之電路構造之 電路圖。 圖3 0係顯示以模擬檢查使用圖29之電路,在非選擇期間 驅動用TFT之源極•汲極間電流偏差時之結果圖。 圖3 1係顯示第五種實施形態之顯示裝置之像素電路及源 極驅動洛電路構造之電路圖。 圖3 2係鑌示上述像素電路及源極驅動器電路之控制配線 之動作時間之波形圖。 圖33係顯示上述像素電路及源極驅動器電路中,流經驅 動用TFT之源極一汲極間之電流值之模擬結果圖。 圖3 4係顯示第六種實施形態之顯示裝置之像素電路及源 極驅動器電路構造之電路圖。 圖35係顯示上述像素電路及源極驅動器電路之控制配線 之動作時間之波形圖。 圖36係顯示上述像素電路及源極驅動器電路中,流經驅 動用TFT之源極一汲極間之電流值之模擬結果圖。 圖37係顯示第六種實施形態之顯示裝置其他像素電路及 源極驅動器電路構造之電路圖。 圖3 8係顯示第七種實施形態之顯示裝置之像素電路及源 極驅動器電路構造之電路圖。 圖3 9係顯示上述像素電路及源極驅動器電路之控制配線 O:\89\89175.DOC 4 -75 - 1244632 之動作時間之波形圖。 圖40係顯示圖8之像素電路及源極驅動器電路中,驅動用 TFT之源極一汲極間電位及源極一汲極間電流變化相關之 模擬結果圖。 圖41係顯示第八種實施形態之顯示裝置之像素電路、源 極驅動器電路及其他電路構造之電路圖。 圖42係頋示上述像素電路及源極驅動器電路之控制配線 之動作時間之波形圖。 圖43係顯示圖41之像素電路及源極驅動器電路中,驅動 用TFT之源柘一汲極間電位及源極—汲極間電流變化相關 之模擬結果圖。 圖44係顯示第九種實施形態之顯示裝置之像素電路、源 極驅動器電路及其他電路構造之電路圖。 圖45係顯示上述像素電路、源極驅動器電路及其他電路 之控制配線動作時間之波形圖。【圖式代表符號說明】 1 ’ 1,11,41,63,74,94 2, 12, 44, 68, 75, 98 3,22, 26, 42,64, 77,95 6, 6,,48, 69, 76, 96 7, 25, 27, 45, 67, 80, 97 8,23,28,49,65,78 99 驅動用TFT(驅動用電晶體) 第一電容器 開關用TFT(第一開關用電 晶體) 有機EL元件(電流驅動發光 元件) 第二電容器 開關用TFT(第三開關用電
O:\89\89175.DOC -76- 1244632 9, 24, 29, 51,66, 79, 100 21,70 17, 18 19, 20 Va Aij Dj
Tj 晶體) 開關用TFT(第二開關用電 晶體) 開關用TFT(第四開關用電 晶體) 漂浮電容 保護用TFT 特定電壓線 像素電路 輸出端電路(源極驅動器電 路) 連接配線 O:\89\89175 DOC 4 - 11 -
Claims (1)
1244632 拾、申請專利範圍: 1, 一種顯示裝置,其係包含··電流驅動發光元件與驅動用 電晶體;其特徵為具備: 第一開關用電晶體,其係連接於上述驅動用電晶體之 電流控制端子與電流輸出端子之間; 第一電容器,其係連接於上述驅動用電晶體之電流控 制端子;及 第二電容器,其係上述驅動用電晶體之電流控制端子 上連接一方端子之第一端子,另一方端子之第二端子經 由第二開關用電晶體而連接於與驅動用電晶體之電流輸 出端子之間,且經由第三開關用電晶體而連接於與特定 電壓線之間。 2- 一種顯示裝置,其係包含:電流驅動發光元件與驅動用 電晶體;其特徵為具備: 第一開關用電晶體,其係連接於上述驅動用電晶體之 電流控制端子與電流輸入端子之間; 第一電容器,其係連接於上述驅動用電晶體之電流控 制端子;及 第二電容器,其係上述驅動用電晶體之電流控制端子 上連接一方端子之第一端子,另一方端子之第二端子經 由第二開關用電晶體而連接於與驅動用電晶體之電流輸 入端子之間,且經由第三開關用電晶體而連接於與特定 電壓線之間。 O:\89\89I75.DOC 5 1244632 3·如申請專利範圍第1或2項之顯示裝置,其中各像素電路 或各源極驅動器電路具備包含上述第一電容器、第二電 容器、第一開關用電晶體、第二開關用電晶體及第三開 關用電晶體之構造。 4. 如申請專利範圍第3項之顯示裝置,其中各源極驅動器電 路具備包含上述第一電容器、第二電容器、第一開關用電 晶體、第二開關用電晶體及第三開關用電晶體之構造; 並且各像素電路具備控制上述電流驅動發光元件之供 給電流之電晶體。 5. 如申請本利範圍第1或2項之顯示裝置,其中包含上述第 一電容器、第二電容器、第一開關用電晶體、第二開關 用電晶體及第三開關用電晶體之構造係一部分配置於像 素電路側,另一部分配置於包含源極驅動器電路之像素 電路之外側。 6. 如申請專利範圍第5項之顯示裝置,其中於像素電路側配 置電流驅動發光元件、驅動用電晶體及第一電容器; 在包含源極驅動器之像素電路之外側配置第二電容器 、第一開關用電晶體、第二開關用電晶體及第三開關用 電晶體; 並且具備連接上述驅動用電晶體之電流控制端子與第 二電容器之第一端子之連接配線。 7. 如申請專利範圍第6項之顯示裝置,其中於像素電路侧配 置電流驅動發光元件、驅動用電晶體及第一電容器; 在像素電路之外側配置第二電容器、第一開關用電晶 O:\89\89175.DOC 5 1244632 两油· 月豆, 在源極驅動器側配置第二開關用電晶體及第三開關用 甩日日宵呈, 並且具備連接上述第二電容器之第二端子與上述第二 開關用電晶體,及第三開關用電晶體之連接配線。 8·如申請專利範圍第5項之顯示裝置,其中在像素電路側配 置電流驅動發光元件、驅動用電晶體、弟一開關用電晶 體、第一電容器及第二電容器; 在包含源極驅動器之像素電路外側配置第二開關用電 晶體及第~三開關用電晶體; 並且具備連接上述驅動用電晶體之電流輸出端子或電 流輸入端子,與第二電容器之第二端子之連接配線。 9,如申請專利範圍第6項之顯示裝置,其中進一步具備供給 斷開電位之斷開電位線; 上述連接配線係經由第四開關用電晶體而連接於斷開 電位線。 10·如申請專利範圍第8項之顯示裝置,其中進一步具備供給 斷開電位之斷開電位線; 上述連接配線係經由第四開關用電晶體而連接於斷開 電位線。 1 i. 一種顯示裝置之驅動方法,係包含電流驅動發光元件與 驅動用電晶體之顯裝置之驅動方法’其特徵為· 在上述驅動用電晶體之電流控制端子上連接第一電容 器一方端子之第一端子; O:\89\89175.DOC 5 1244632 在上述驅動用電晶體之電流寫入期間,在第一電容器 之第一端子上連接第二電容器一方端子之第一端子; 在第一期間,將第二電容器另一方端子之第二端子連 接於特定電壓線,連接上述驅動用電晶體之電流控制端 子與電流輸出端子’將此時之上述驅動用電晶體之電流 控制端子電位保持於第一電容器及第二電容器内; 在弟-一期間’遮斷上述驅動用電晶體之電流控制端子 與電流輸出端子之連接,將第二電容器之第二端子之連 接自與上述特定電壓線之連接切換成與上述驅動用電晶 體之電流輸出端子之連接,補正上述驅動用電晶體之電 流控制端子電位’將此時之上述驅動用電晶體之電流控 制端子電位保持於第一電容器; 在上述驅動用電晶體之電流I買取期間5 藉由保持於上述第一電容器之驅動用電晶體之電流控 制端子電位’來控制上述驅動用電晶體之輸出電流。 12. —種顯示裝置之驅動方法,係包含電流驅動發光元件與 驅動用電晶體之顯示裝置之驅動方法,其特徵為: 在上述驅動用電晶體之電流控制端子上連接第一電容 器一方端子之第一端子; 在上述驅動用電晶體之電流寫入期間,在第一電容器 之第一端子上連接第二電容器一方端子之第一端子; 在第一期間,將第二電容器另一方端子之第二端子連 接於特定電壓線’連接上述驅動用電晶體之電流控制端 子與電流輸入端子’將此時之__L述驅動用電晶體之電流 O:\89\89175.DOC 5 1244632 控制端子電位保持於第一電容器及第二電容器; 在弟二期間’遮斷上述驅動用電晶體之電流控制端子 與電流輸入端子之連接,將第二電容器之第二端子之連 接自與上述特定電壓線之連接切換成與上述驅動用電晶 體之電流輸入端子之連接,補正上述驅動用電晶體之電 流控制端子電位,將此時之上述驅動用電晶體之電流控 制端子電位保持於第一電容器; 在上述驅動用電晶體之電流讀取期間, 藉由保持於上述第一電容器之驅動用電晶體之電流控 制端子電位’來控制上述驅動用電晶體之輸入電流。 13.如申請專利範圍第11或12項之顯示裝置之驅動方法,其 中在上述第二期間,將第二電容器之第二端子之連接與 上述驅動用電晶體之電流輸出端子連接後,切離與上述 特定電壓線之連接。 O:\89\89175.DOC 5
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003092534 | 2003-03-28 | ||
JP2003204018 | 2003-07-30 | ||
JP2003366130A JP4197287B2 (ja) | 2003-03-28 | 2003-10-27 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200425017A TW200425017A (en) | 2004-11-16 |
TWI244632B true TWI244632B (en) | 2005-12-01 |
Family
ID=33135751
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093100241A TWI244632B (en) | 2003-03-28 | 2004-01-06 | Display device and driving method thereof |
Country Status (7)
Country | Link |
---|---|
US (1) | US7800564B2 (zh) |
EP (1) | EP1610291A4 (zh) |
JP (1) | JP4197287B2 (zh) |
CN (1) | CN100426357C (zh) |
AU (1) | AU2003280706A1 (zh) |
TW (1) | TWI244632B (zh) |
WO (1) | WO2004088623A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10410585B2 (en) | 2005-11-14 | 2019-09-10 | Sony Corporation | Pixel circuit and display apparatus |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1607931B1 (en) * | 2003-03-26 | 2014-01-08 | Semiconductor Energy Laboratory Co., Ltd. | Device substrate and light-emitting device |
KR100502912B1 (ko) | 2003-04-01 | 2005-07-21 | 삼성에스디아이 주식회사 | 발광 표시 장치 및 그 표시 패널과 구동 방법 |
JP4502603B2 (ja) * | 2003-06-20 | 2010-07-14 | 三洋電機株式会社 | 表示装置 |
JP4502602B2 (ja) * | 2003-06-20 | 2010-07-14 | 三洋電機株式会社 | 表示装置 |
JP4327042B2 (ja) | 2004-08-05 | 2009-09-09 | シャープ株式会社 | 表示装置およびその駆動方法 |
US8188991B2 (en) | 2005-06-23 | 2012-05-29 | Sharp Kabushiki Kaisha | Display device and driving method thereof |
JP5057731B2 (ja) * | 2005-09-16 | 2012-10-24 | 株式会社半導体エネルギー研究所 | 表示装置、モジュール、及び電子機器 |
EP1764770A3 (en) | 2005-09-16 | 2012-03-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method of display device |
KR101279115B1 (ko) * | 2006-06-27 | 2013-06-26 | 엘지디스플레이 주식회사 | 유기전계발광표시장치의 화소 회로 |
WO2008026350A1 (fr) * | 2006-08-30 | 2008-03-06 | Sharp Kabushiki Kaisha | Dispositif d'affichage |
CN100437708C (zh) * | 2006-09-22 | 2008-11-26 | 北京交通大学 | 一种有源有机发光显示器的象素驱动电路 |
KR20080036686A (ko) * | 2006-10-24 | 2008-04-29 | 삼성전자주식회사 | 외부 광원을 이용한 정보 표시 기능을 갖는 메모리 카드와정보 표시 방법 |
JP2009175198A (ja) | 2008-01-21 | 2009-08-06 | Sony Corp | El表示パネル及び電子機器 |
US9047815B2 (en) | 2009-02-27 | 2015-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Method for driving semiconductor device |
JP5007844B2 (ja) * | 2010-01-29 | 2012-08-22 | ソニー株式会社 | El表示パネル及び電子機器 |
JP5733077B2 (ja) | 2011-07-26 | 2015-06-10 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の電源供給方法および電子機器 |
CN102708786B (zh) * | 2011-08-25 | 2014-12-10 | 京东方科技集团股份有限公司 | Amoled像素单元驱动电路和方法、像素单元以及显示装置 |
CN102708787A (zh) * | 2011-08-25 | 2012-10-03 | 京东方科技集团股份有限公司 | Amoled像素单元驱动电路和方法、像素单元以及显示装置 |
KR101951665B1 (ko) * | 2012-01-27 | 2019-02-26 | 삼성디스플레이 주식회사 | 화소 회로, 그 구동 방법, 및 이를 포함하는 유기 발광 표시 장치 |
CN102708798B (zh) * | 2012-04-28 | 2015-05-13 | 京东方科技集团股份有限公司 | 一种像素单元驱动电路、驱动方法、像素单元和显示装置 |
JP6282823B2 (ja) * | 2013-09-02 | 2018-02-21 | 株式会社ジャパンディスプレイ | 駆動回路、表示装置、及び駆動方法 |
CN106531067B (zh) * | 2016-12-23 | 2019-08-30 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其显示装置 |
CN111328414B (zh) | 2017-11-23 | 2022-09-23 | 株式会社半导体能源研究所 | 显示装置及电子设备 |
WO2019150224A1 (ja) * | 2018-02-01 | 2019-08-08 | 株式会社半導体エネルギー研究所 | 表示装置および電子機器 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69841721D1 (de) * | 1997-02-17 | 2010-07-29 | Seiko Epson Corp | Anzeigevorrichtung |
US5952789A (en) * | 1997-04-14 | 1999-09-14 | Sarnoff Corporation | Active matrix organic light emitting diode (amoled) display pixel structure and data load/illuminate circuit therefor |
US6229506B1 (en) * | 1997-04-23 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
JP4251377B2 (ja) * | 1997-04-23 | 2009-04-08 | 宇東科技股▲ふん▼有限公司 | アクティブマトリックス発光ダイオードピクセル構造及び方法 |
GB9812742D0 (en) | 1998-06-12 | 1998-08-12 | Philips Electronics Nv | Active matrix electroluminescent display devices |
KR100888004B1 (ko) * | 1999-07-14 | 2009-03-09 | 소니 가부시끼 가이샤 | 전류 구동 회로 및 그것을 사용한 표시 장치, 화소 회로,및 구동 방법 |
JP3584287B2 (ja) * | 2001-08-09 | 2004-11-04 | 国立大学法人神戸大学 | 音響評価方法およびそのシステム |
JP2002351401A (ja) * | 2001-03-21 | 2002-12-06 | Mitsubishi Electric Corp | 自発光型表示装置 |
JP2003058108A (ja) * | 2001-08-22 | 2003-02-28 | Sony Corp | カラー表示装置およびカラー有機エレクトロルミネッセンス表示装置 |
JP4650601B2 (ja) * | 2001-09-05 | 2011-03-16 | 日本電気株式会社 | 電流駆動素子の駆動回路及び駆動方法ならびに画像表示装置 |
US7365713B2 (en) * | 2001-10-24 | 2008-04-29 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
US7456810B2 (en) * | 2001-10-26 | 2008-11-25 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device and driving method thereof |
JP3908084B2 (ja) * | 2002-04-26 | 2007-04-25 | 株式会社半導体エネルギー研究所 | 発光装置、電子機器 |
JP4206693B2 (ja) * | 2002-05-17 | 2009-01-14 | 株式会社日立製作所 | 画像表示装置 |
JP4195337B2 (ja) * | 2002-06-11 | 2008-12-10 | 三星エスディアイ株式会社 | 発光表示装置及びその表示パネルと駆動方法 |
JP4467909B2 (ja) * | 2002-10-04 | 2010-05-26 | シャープ株式会社 | 表示装置 |
-
2003
- 2003-10-27 JP JP2003366130A patent/JP4197287B2/ja not_active Expired - Fee Related
- 2003-10-31 CN CNB2003801101809A patent/CN100426357C/zh not_active Expired - Fee Related
- 2003-10-31 US US10/550,950 patent/US7800564B2/en active Active
- 2003-10-31 AU AU2003280706A patent/AU2003280706A1/en not_active Abandoned
- 2003-10-31 EP EP03770115A patent/EP1610291A4/en not_active Ceased
- 2003-10-31 WO PCT/JP2003/014042 patent/WO2004088623A1/ja active Application Filing
-
2004
- 2004-01-06 TW TW093100241A patent/TWI244632B/zh not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10410585B2 (en) | 2005-11-14 | 2019-09-10 | Sony Corporation | Pixel circuit and display apparatus |
US11170721B2 (en) | 2005-11-14 | 2021-11-09 | Sony Corporation | Pixel circuit and display apparatus |
Also Published As
Publication number | Publication date |
---|---|
JP2005062794A (ja) | 2005-03-10 |
AU2003280706A1 (en) | 2004-10-25 |
US7800564B2 (en) | 2010-09-21 |
CN1759432A (zh) | 2006-04-12 |
CN100426357C (zh) | 2008-10-15 |
US20060245121A1 (en) | 2006-11-02 |
EP1610291A4 (en) | 2009-04-29 |
JP4197287B2 (ja) | 2008-12-17 |
EP1610291A1 (en) | 2005-12-28 |
TW200425017A (en) | 2004-11-16 |
WO2004088623A1 (ja) | 2004-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI244632B (en) | Display device and driving method thereof | |
JP5734403B2 (ja) | 表示装置およびその駆動方法 | |
JP5214030B2 (ja) | 表示装置 | |
US9548024B2 (en) | Pixel driving circuit, driving method thereof and display apparatus | |
US8068071B2 (en) | Pixel circuit and image display apparatus having the pixel circuit | |
JP2008176287A (ja) | 発光表示デバイス | |
CN105609049A (zh) | 显示驱动电路、阵列基板、电路驱动方法和显示装置 | |
JP4327042B2 (ja) | 表示装置およびその駆動方法 | |
WO2007144976A1 (ja) | 電流駆動型の表示装置および画素回路 | |
KR102215242B1 (ko) | 표시 장치 및 표시 장치의 구동 방법 | |
WO2005106834A1 (ja) | アクティブマトリクス型表示装置 | |
CN111868815B (zh) | 显示装置 | |
KR100637824B1 (ko) | 디스플레이, 액티브 매트릭스 기판 및 구동 방법 | |
JP5121926B2 (ja) | 表示装置、画素回路およびその駆動方法 | |
CN111919246A (zh) | 显示装置 | |
JP2006138953A (ja) | 表示装置およびその駆動方法 | |
JP4536392B2 (ja) | 表示装置および表示装置の駆動方法 | |
JP2007133043A (ja) | 表示装置 | |
JP4425615B2 (ja) | 表示装置 | |
JP2005141137A (ja) | 電流出力回路および画素回路、並びにこれらを用いた表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |