TW507212B - Burst architecture for a flash memory - Google Patents
Burst architecture for a flash memory Download PDFInfo
- Publication number
- TW507212B TW507212B TW090113006A TW90113006A TW507212B TW 507212 B TW507212 B TW 507212B TW 090113006 A TW090113006 A TW 090113006A TW 90113006 A TW90113006 A TW 90113006A TW 507212 B TW507212 B TW 507212B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- signal
- address
- circuit
- memory
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1018—Serial bit line access mode, e.g. using bit line address shift registers, bit line address counters, bit line burst counters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1072—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
Landscapes
- Read Only Memory (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
Description
507212 A7 五、發明說明(1 ) [發明背景] 本發明主要係關於半導體記憶裝置。尤其本發明是有 關於一種用於快閃記憶體的叢發架構。 <:請先閱讀背面之注音?事項再填寫本頁) 快閃隨機存取s己憶體(RAM)即所謂的快閃記憶體 a 是一種使用具有浮動閘之記憶胞設計之非揮發性儲存形匕 式。鬲電壓施加於記憶胞輸入端以寫入或儲存電荷於浮動 閉或是由浮動閘抹除或移除電荷。寫入是藉由熱電子 以放置電荷於浮動閘而產生,而抹除則是利用w ?
Nordheun穿透,其中電子穿透薄的介質材料,降低於浮動 閘上的電子電荷量。抹除晶胞使晶胞的邏輯值為“丨” y而 寫^晶胞使邏輯值為“〇,,。除了寫入或抹除操作之外,快 閃記憶體操作類似隨機可存取唯讀記憶體(R0M)。在習知 ^曰包含快閃記憶體儲存單元與支援邏輯/電路之快閃記憶 “片’疋耩由在基板上製造半導體材料層及複晶矽内連 , 一金屬層而產生。將會瞭解的是有許多 積體電路製造技術,包含 更夕或更少層,可應用於本發明。 快閃記憶體必須面對需 4 經濟部智慧財產局員工消費合作社印t 、 丁而要不斷地提幵乐統效能之標 準。而欲提昇快閃記传齅 Μ體效此之機會所存在之領域在於叢 發模式快閃記愫體。+ 心 因此貫現能夠改善叢發模式操作之高 效-快閃記憶體將是極具價值的。 [圖式之簡單說明] . 第1圖說明於記悟辦 (1體中之例示性叢發模式存取功能之 基本操作的時序圖; 第二圖為依據本夢 v ^ 〜 ?3國冗 ______ Θ <权隹賞施例之結合例示性叢發 91813 507212 Α7 Β7 五、發明說明(2 ) 模式架構之記憶體之方塊圖; 第3圖為說明第2圖的例示性叢 作之時序圖; 發模式架構的基本 操 第4圖為依據第2圖的記憶體之例示性有效位址 器的電路圖; 第5圖為依據第2圖的記憶體之例示性時脈 電路圖; 緩衝 緩衝器的 的電::圖為依據第2圖的記憶體之例示性定時控制 電路 圖;第7圖為依據第2圖的記憶體之位址缓衝區塊的電路 (請先閱讀背面之注意事項再填寫本頁) * II 1 I— H I^* H ί 裝 經濟部暫慧財產局員工消費合作技印裂 第8國為依據第7圖的位玨緩衝區境 埒部分之電路屬; - 位址^圖為依據第7圖的位址緩衝區塊之特m十用於 .=取低有效位元之例示性位址緩衝部分的電路圖· 路的:ΓΓ為依據第2圖的記憶體之例示性時脈計數器電 4兒硌圖;以及 測、圖為依據第2圖之記憶體用於說明例示性的感 一 4鎖士、輪出電路之電路圖。 [元件符m說明] 200 記憶體 ⑽ ⑽ 2〇4解Μ 202㉟心早元陣列 206 ,90ο / 206 有效位址緩衝器 ^ 、16緩衝器電路208位址緩衝區塊 之例示性位址 訂· 丨線丨----- 10 定時控制 電路 212 時脈計數器電路 10 X 9Q7 ^ ¾ 一…立 ’ 2 91813 1 n. I ] II - 507212 A7 B7 五、發明說明( 214 時脈緩衝器 216 感測放大器S/A^。 218 感測放大器S/Ahq 220 感測放大器S/Alm 222 感測放大器s/ahm 224 閂鎖器LATCHlo 226 閂鎖器LATCHhc> 228 閂鎖器LATCE^m 230 閂鎖器JLATCHhm 232 資料多工器μ。 234 資料多工器Mm_ 236 輪出缓衝器OUTBUF^ 238 輪出緩衝器outbufm 252 第一位址缓衝器 256 例示性位址缓衝器 301 輪入信號PD上升緣 302 a"dv信號上升緣 303 STP信號上升緣 304 adv信號下降緣 3 05 ATDAd信號下降緣 306 ADV信號下降緣 308 CLK信號上升緣 310 ATD信號上升緣 312 AT D信號下降緣 316、 334 LT信號上升緣 318 LT信號下降緣 320 CLKT脈衝上升緣 322 CLKI内部時脈信號上升緣 324 LD信號上升緣 326 LD信號下降緣 328 EQ信號的第二脈衝上升緣 330 、328 EQ信號上升緣 332 EQ信號下降緣 338 、340第3圖的LD信號下降緣 336 CLKC信號之時脈脈衝c4 上升緣 342 CLKC信號之時脈脈衝c3上升緣 344 > 346 LD信號脈衝上升緣 348 、3 5 0 LD信號脈衝下降緣 352、 354 EQ信號上升緣 356 EQ信號下降緣 (請先閱讀背面之注音?事項再填寫本頁} -線. 濟 部 智 慧 財 產 局 員 消 費 今 402、406、418、428、426、436、450、466、502、504、506、508、 510、512、514、632、682、686、858 反或閘 404、408、410、452、464、468、456、458 ' 540、554、516、513、
:張尺度適用^國國家標度(CNs):\.riT ,997 91813 507212 A7 B7 五、發明說明(4 ) 522、524、526、528、530、532、534、536、538、542、544、546、 548、550、552、540、608、610、612、626、628、614、616、620、 622、658、660、662、676、678、680、696、664、666、670、672、 688、690、724、726、738、742、752、754、766、774、776、728、 730、734、736、744、746、748、750、756、758、768、770、802、 806、80S、816、804、812、814 414、416、412、422、716、718 842、844、860 420 第一節點 430 - 434 - 442 - 440 - 454 - 556 656、692、694、702、704、.. 706 834、836、856 反相器 818、820、822、824、838、840 經濟部智慧財產局員工消費合作社印製 830、 832 - 846 - 848 - 850 - 432、 460 - 618 - 668 - 732 438、 624 > 674 〜740 462、 720、722、854 及閘 560 第一反相延遲部分 564 弟^反相延遲部分 568 第五反相延遲部分 698、 760第三閂鎖器 764 第五閂鎖器 864 節點 [較佳實施例之詳細說明 P 通道電晶體 424、 636 第二節點 55%、 602、 604、606、652, ‘654 708、 710、 712、714、826, ‘828 、862 N 通道電晶體 第 一閂鎖器 第 二閂鎖器 520、 810 、816閂鎖器 562 第 二反相延遲部 分 566 第 四反相延遲部 分 634、 684 互斥反或閘或等 效閘 762 第 四閂鎖器 772 第 六閂鎖器 欲提昇铗閃記億體效能之機會嘢存 之領域在於叢 (請先閱讀背面之注意事項再填寫本頁) 裝 •線—— .n 34X 19 1--1 m in J— 1 i u 1 ϋ n 1 fn I 1 經濟部智慧財產局員工消費合作社印 91813 Α7 —................................................... R7 五、發明說明(5 ) 快閃記憶體。於此所描述之本發 “ 平佳貝施例實現能夠改 吾叢發模式操作之高效能快閃記憶體。 在—般的條件下,叢發模式操作包含產生資料,最好 是以資料字元(data words)之形式產生於與時脈或是定時 信號同步之記憶體的輸出。該資料所存放的核心記憶包之 位置是經由核心單元位址與解碼邏輯來做存取。在叢發模 式操作中,起始位址是提供給記憶體或是由記憶體產I : 一般對應至核心單元位置的後繼位址是由記憶體内部所產 生,而非由記憶體從記憶體外部來源所接收。最後,儲存 在對應於這些初始及後繼的内部產生位址之核心單元中之 資料字元形式之資料將產生於與定時訊號同步之記憶體之 輸出端。 第1圖說明於記憶體中之例示性叢發模式存取功能之 基本操作的時序圖。在叢發操作的例子中,起始位址表示 記憶體的輸入並且於第1圖中以信號ADDRESS表示。通 常’起始位址是多重位元信號。回應於有效起始位址的 ADDRESS VALID信號一般為高電位,但是會降為低電位 以顯示有效的起始位址已傳遞至記憶體。因此Address VALID信號是低電位致動信號。CLOCK信號提供時序 (timing)給叢發操作。第1圖所示的CLOCK信號之時脈脈 衝分別標示為 C·!、CQ、q、C2、C3、C4,與 C5。D ΑΤΑ 信 號代表顯現於記憶體輸出端之資料。通常,輸忠端之每一 位元均對應至儲存於記憶體的核心記憶單元之資料。DA丁A 信號一般為對應至鍺存於記憶體之一系列核心記憶單元中 / .· > 1 .Λ _ >v \ ^ f請先閱讀背面之注意事項再填寫本頁) J^T. -丨線· A7 A7 濟 部 智 慧 財 產 、、卜 t 合 五、發明說明(6 ) 的資料之多位元信號。第 禾1圖中的交叉區域代表一種不者 慮(don’t care)區域之邊界 芩 其中DATA信號值是不固定的 且/或與電路操作無關。 的 記憶體的整體操作是對 ^ + 疋對應作用在記憶體輸入端的有效 起始位址來進行。ADDRE 匁双
VALID 信號於 ADDRESS VALID訊號之下降緣時栽仏a ^ 取Y給疋的有效起始ADDRESS作 號至記憶體。於CLOCK作雜沾士 ° 彳"旎的時脈脈衝CG之上升緣時, 起始位址閂鎖或儲存於記陰 _ 中,例如位址緩衝器。在 ADDRESS VALID ^ ^ 降為低鲶位致動後,於CLOCK信号卢 的第一下降緣時,於此例子中 " 卞〒則時脈脈衝C。的下降緣, 即ADDRESS VALID信號升至重置狀態之高電位值。 address VALID信號下降緣與cl〇ck信號的時脈脈 ^ C4之上升緣之間的時間週期稱為起始狀態。在起始狀態 明門。己L 須準備好叢發操作。起始狀態將包含固定數 目N之時脈脈衝n。 隨著N個時脈脈衝(在第j圖中,數目^^為4)之後, 資料字元於每個CL(JCK信號之上升緣時由記憶體計出。n 7時脈脈衝最好是由系、統預設。為了使系統適當運作,在 寸脈脈衝C:4的上升緣之前第一資料D〇應該先準備好並有 政使侍系統能於時脈脈衝C4之上升緣之時或之後送出第 ~筆資料DQ。而在時脈脈衝C:5下降緣之前第二筆資料A 應該準備好。同樣地,在CL0CK信號的下一個時酿脈衝(未 A示於第1圖)之上升緣之前第三筆資料應該準備好。 令授诖實施例與其它實施例及相關變更有效地提供了實現 *________ * 9ISlf -I I-----I-----I -----*---訂,-----1 ---線 (請先閱讀背面之注意事項再填寫本頁} 507212 A7 —______-_________ R? 發明說明(7 ) 叢發模式功能之架構。 今參考第2圖,該圖顯示記憶體2〇〇之方塊圖。在該 明的賞施例中,該記憶體2〇〇是g署 " 疋配置為以互補金氧车 (CMGS)積體電路形式用於儲存备 條俘妓位貧料之快閃記憶 盔。然而,該記憶體200可採用任何 7具匕適畜的形式,而 且事只上此處所述的原理可應用於任何其它適當的電路, 其中電路之部分效能包含叢發模式操作。依據本發明之較 “貝;fe例該記憶體2 〇 〇結合例示性叢發 氣^模式架構。該記憶 體200包含核心單元陣列202,% + 〜 鮮碼态204,有效位址緩衝 器206’位址缓衝區塊208,定時控制電路21〇,時脈計數 器1:路212,時脈緩衝器214,起始於a/Al〇216且結束於 S/ALM220之第一序列感測放大器,起始於s/a肋218且結 术於3/AHM222之第二序列感測放大器,起始於 lattCHl〇224 與 LATCHh〇226 且結束於 LATC心228 與 LArCHHM230之序列閂鎖器,起始於M〇232且結東於 Mm234之序列資料多工器,及起始於〇UTBUF〇236且結束 於〇UTBUFM23 8之序列輪出缓衝器。 製 (請先閒讀背面之注意事項再填寫本頁) 丨線· n II f < 輸入信號PD是一種中斷信號用以中斷記憶體2〇〇。尤 其’輸入信號PD是作用於記憶體2〇0的輸入端,最好是 外部輸入端,而且輪入信號PD是由有效位址缓衝器206, 位址缓衝區塊208,與時脈緩衝器214所接收。當輸入信 號PD處於邏輯高電位時,該輸入信號PD有效地禁能 (disable)各缓衝益電路206、208、214。最好當輸入信號 PD處於邏輯低電位時,記憶體200與各緩衝器電路206、 9I8I3 A7 經濟部替慧財產局員工消費合作社, 五、發明說明(δ ) ~~sS-2〇δ、214 將受到致能(enable)。 時脈或定時信號CLK作用施加於記憶體200之輸入 端’最好是外部輸入端,並於時脈缓衝器214接收。舉例 阳口,%脈信號CLK可連接至外接於記憶體之系統或外微 爽理器之時脈操作。最好,CLK信號提供基本時序與内部 工作頻率給記憶體200。於此所述,最好,其它時脈或定 I時^號由時脈訊號整體或部分來產生。舉例而言,CLK芦 褒疋田8牙脈缓衝器214所產生之定時信號,而且該時脈信 蔬也提俣給時脈計數器電路212與有效位址缓衝器2㈣。*輪八仏號PD處於邏輯低電位而且記憶體200致能時, CLKC信號是依隨clk信號。 有效位址信號_是施加於記憶體2〇〇的輸入端,最好I夕丨一輪入端,而且是在有效位址缓衝器206所接 收。AD V信號顯示是否起始位址信號add即時施加於記 憶體200及是否起始位址信號ADD是有效的。起始位址 信號ADD是施加於記憶體2⑽之輪入端,最好為外部輪 入端,並且該信號ADD是在位址缓衝器區塊2〇8所接收\ 位址緩衝器區塊包含序列位址緩衝器。冑好孜址緩衝 器如第7圖所示串接在一起,其詳細内容則敛述於下二位 址缓衝器串列中的每個位址缓衝器均配置以產生及儲存位 址位元。在第2圖的記憶體200中,於位址緩衝器區塊2〇8 内具有n+Ι個位址緩衝器,每一個均接收起始位址信號 ADD之個別的位元Add。、Addi、ΜΑ、…、如九並且產 生及儲存即時的位址信號ADDP之個別位元A、a 、 一 0 | 、 1 1 -------! — !* 襄--- f請先閱讀背面之注音?事項再填寫本頁} 訂· *---!
-ϋ —1 n n II 衣纸 ,國 a 家標藥 9ΐΙΤΤ 川 7212 A7 B7 五、發明說明(9 嫌濟部智慧財彥扃員ν\消f舍祚社印製 八2、…An。這些位址位元A。、A1、A2、— An形成即時的位 址信號ADDP,為⑷位元位址。最好,該位址位元Αι、 ^2、…Αηώ解碼器204所接收。位址位元&是該位址的 最低有效位元並且由位址緩衝器方塊2〇8内之位址緩衝串 列中之第一位址缓衝器所產生與儲存。位址位元、最好是 負責作為控制信號並且提供給起始端為M〇232而結尾端 為Mm234之序列資料多工器中的每一個資料多工器。最 =L每一個資料多工器依據控制信號AG的轉換來選擇資料 子疋。最好,控制信號A❹不需傳送至解碼器204。也就是 =需瞭解的是’於此所使用之即時位址訊號ΑΜρ廣泛地 指n d址位兀Ai、、…,因而具有或不具有與即時位 聽號卿P所描述之内容一致之控制訊號A0。舉例而 a二在第2圖中,控制信號A❹是提供給定時控制電路21〇 與貝料夕工态232…234,但不提供給解碼器204。在該實 施例中,該即時值址信號ADDp是提供給解碼器2〇4。 ^核心單元陣列202包含複數個核心胞(單元),每一單 元均經配置以儲存資料。最好,核心單元陣列為一組快閃 記憶胞。然而,其它非揮發性記憶體也可使用於其它的實 鮮1中。該陣列最好先後由字元與區段所組織,而且<以 是y定址=位元組或字元。在某些應用中,每一個核心單 %:儲存單一位i的資料;而在其他的應用中,每一個核 單凡可儲什兩個或兩個以上之資料位元。在本發明之一 土的實施例中,核心單元陣列202的核心胞為字元可 一二!個資料字元同時由位址缓衝器區塊208中的即 各紙赋後適种3 1
91813 (請先閱讀背面之注意事項再填寫本頁) ‘Λ 訂· .線· 507212 經濟部智慧財產局員工消費合泎社. A7 B7 五、發明說明(10 ) 時位址信號ADDP所存取。來自位址缓衝器區塊2〇8的即 時位址信號ADDP是由解碼器204所解碼。解碼器2〇4最 好包含列與攔解碼電路,諸如X與γ解碼器。在半導體記 億體之技藝中X與Y解碼器是眾所周知的,尤其是快閃記 憶體。快閃5己體解碼器實現之某些實例說明於由C h e η 等人發明之美國專利編號第5,867,430號與Van Buskirk等 人發明之美國專利編號第5,847,998號中,於此皆併入專 利申請内容。 解碼器204將適當攔位的核心單元陣列202連接至第 一序列的感測放大器S/AL0216…S/ALM220與第二序列的 感測放大器S/Aho218…S/AHM222。第一與第二序列的感測 放大器感測出所選擇之形成核心單元陣列2 0 2之一對資料 字元之核心胞的電流,並且判斷儲存於所選擇之形成由在 位址緩衝器區塊208之即時位址訊號ADDP同時存取之該 對資料字元之核心胞之二位元狀態。一般在每一個第一序 >列感測放大器及第二序列感測放大器内有M+1個感測放 大器。在記憶體2 0 0之較佳實施例中,在第一序列感測放 大器内具有M+1 = 16個感測放大器以感測來自核心單元陣 列2 02之1 6位元的資料字元。同樣地,在記憶體200之較 佳實施例中,在第二序列感測放大器内具有M+1 = 16個感 測放大器以感測來自核心單元陣列之16位元的資料字 元。 在時間之特定瞬間,記憶體2 0 0中的一對資料字元分 別具有高、低電位之特性。高電位資料字元對應至控制信 n n n ϋ ί ! ί ϋ n ti ϋ an I · ϋ ϋ Ιϋ m m n n 一—of ( ϋ n n n In ϋ n I (請先閱讀背面之注意事項再填寫本頁) 二纸張又,用:。3證孓漂昱(CNS)A:丨規詻(210x297公i ) 10 91813 507212 A7 經齊部智慧財產局員工消費合·^^'··。 五、發明說明(11 號ag之高電位邏輯值,而低電位資料字元對應至控制信號 A〇低電位邏輯值。高電位資料字元是由高電位感測放大 备,即第二序列感測放大器S/Ah〇218〜s/a⑽222所感測, 而低電位資料字元是由低電位感測放大器,即第一序列的 感測放大器S/Alo216…S/ALM220所感測。來自位址缓衝器 區塊208的控制信號A0是用來選擇在高電位與低電位資 料子疋之間由記憶體2〇σ在序列資料多工器232…234上做 存取之資料字元。 輸出致能信號δΐ是作用於記憶體200的輪入端,最 妤疋外部輪入端,而且該信號在起始於OUTBUF〇230與結 末方、OUTBUFm2j8之序列輪出緩衝器所接收。輸出緩衝器 *3 6 ··· 2 3 8接收核心單元資料的資料字元(高電值或低電 位)' 最好,輸出缓衝器236 ...238在記憶體200之輸出端 產生回應於輸出致能訊號OE之多重位元資料字元信號 DATA。一般DATA信號會對應至儲存於可定址為記憶體 200之貧料字元之序列核心記憶胞之信息。DATA信號最好 是依據控制信號A。與輸出致能信號_於高電位資料字元 /、低包位貧料字元之間作交替轉換。在記憶體2〇〇之較佳 声知例中,DATA信號在長度上為16位元。未標示於第2 圖的其它電路是提供並輔助電壓上升、寫入、讀取、確認、 抹除,並執行依照核心單元陣列202之個別核心單元上所 需的其它操作。 s號ATDAd疋由有效位址缓衝器206所產生並且提供 ^ •控制電路2 1 當輸入信號PD處於低邏輯電位且記 適用 11 91813 (請先閲讀背面之注意事項再填寫本頁)
.- -線一 507212 A7 經濟部智慧財產局員工消費合作社印製 五、發明說明(η ^體200致能時,ATDAd信號則跟隨信號。信號^ 由有效位I缓衝器2 〇 6所產生並提供給位址緩衝器區塊 2〇8與時脈計數器電路212。信號sTp是由時脈計數器電 路212所產生並提供給時脈缓衝器2 14。如第7圖所示, 位址轉移檢測信號ATD是由定時控制電路2所產生並提 供給位址缓衝器區塊208,且尤其是提供給串列位址緩衝 器的第一位址緩衝器,而詳細說明則敘述於下。信號EQ 與信號LT皆由定時控制電路21〇所產生並提供給第一序 列感測放大S/Alo216…S/ALM220與第二序列感測放大 益S/'Aho218...S/Ahm222之每一個感測放大器。信號LD是 由疋時控制電路210所產生並提供給起始於laTCHw]24典 lATCHho226 且結束於 LATCHlm228 與 LATCHhm230 中 的每一個序列閂鎖之閂鎖器。信號CLKT是由定時控制電 路210所產生而且為提供給時脈緩衝器214的定時信號。 ^號CLKI是另一由時脈緩衝器2 14所產生之定時信號並 提俣給位址緩衝器區塊208,尤其是提供給在該位址缓衝 器系列内之位址缓衝器。 今參考第3圖,該圖為說明第2圖的例示性叢發架構 之基本操作之時序圖。尤其,第3圖說明跟隨記憶體2 〇 〇 的初始狀態之初始狀態與週期。第3圖中的交叉區域表示 不考慮區域之邊界,其中信號值為不確定且/或與電路操作 無關。在第3圖中,輸入信號PD的下降緣3 01致能記憶 體2 00。因此,CLKC信號跟隨CLK信號,所以兩者信號 的時序圖則標示為CLK(ClKC)。有效起始位址add是提 (請先閱讀背面之注意事項再填寫本頁) ---
i is fs 1 I 訂. i I 1 n f— n si 1 n i紙張瓦度適用中國 (C、:S)A4 規格(210x297 公1) 91813 507212 A7 B7 五、發明說明(13) (請先閱讀背面之注意事項再填寫本頁) 供至記憶體200。ADV信號降為低電位以顯示有效位址 ADD出現於位址缓衝區塊208上。信號之下降緣3〇6 使來自有效位址缓衝器206的信號降為低電位並且使 來自i效位址緩衝器206的ATDAd信號亦同樣降為低電 位。^信號之下降緣304載入起始位址ADd的位元至位 址緩衝器區塊208,使得即時位址ADDp首先等於起始位 址ADD。adv之下降緣304使來自時脈計數器電路212的 stp信號升為高電位。藉由STp信號的上升緣3〇3,clki 信號將停止跟隨CLK信號並且將跟隨CLK信號的下一個 上升緣j 0 8而維持低電位狀態。此外,^ -信號之下降緣 304重置時脈計數器電路2 12使得電路2 12開始計數cLKc 七I (與CLK信號)之時脈脈衝之數目^第1圖中所示的 CLK信號之時脈脈衝個別標示為c_i、c。、A、^、q、 h、C5、C6、與c7。第一時脈脈衝c。之上緣3〇8使^ 經濟部智慧財產局員工消費合作·吐印製 ^號升為焉電位。adv信號之上升緣302將多重位元位址 ADD門鎖於位址緩衝器區塊208中。ATDAd信號之下降緣 ^05觸發來自定時控制電路21G之ATD信號脈衝。ATD信 號之上升緣310設定位址缓衝器區塊208使得在不改變控 — 。下即_位址信號ADDP可以遞增。雖然對於顯 示於第夕π 士 r- _ < 8守序圖例子中控制信號A〇跟隨訊號之下 降緣304於 ^ 、%始為低電位,但於其它實例中,控制信號八。 當然可以跟隨下降緣304而為高電位。
_,爲電位LD信號之ATD信號之下降緣3 12觸發EQ 5虎之信號喷 丨 激衝與上升緣330並且因此初始化第2圖之核 ~^~___—一_ 91813 13 …卜 :.uNS)A4 規格(2i0 X 297 公 1 )
五、發明說明(l4 、單元陣列202之第一或起始存取。核心單元陣列2〇2的 、^胞最好疋子元可定址的。儲存用於起始與後繼存取的 貝料字το之核心單元位置是由即時位址信號ADDP的位元 所選擇。對於初始存取,即時位址信號ADDp具有起始位 七镜ADD之值。舉例來說,由位址緩衝器區塊2 q g所 錯存並產生的起始位址信號add將同時存取記憶體的兩 個資料字元。在本發明之較佳實施例中,每一個資料字元 在長度上為10位元。舉例而言,由位址緩衝器區塊2〇8 所儲存並產生的後繼位址ADDP會同時存取記憶體的兩個 貧料字元。在本發明之較佳實施例中,後續的存取是以每 兩個時脈或定時訊號CLK(或CLKC)之脈衝來執行。欲開 始額外或後繼的存取,則後繼位址ADDP需要由位地緩衝 器區塊208來產生。後繼位址ADDP是藉由增加即時位址 仏號ADDP ’亦即起始位址信號ADD之起始值來產生。因 此,於存取間最好產生遞增。在一項較佳實施例中,存取 發生於EQ信號的單一脈衝内。 來自定時控制電跆210之EQ信號之上升緣330啟動 第一序列的感測放大器S/AL0216…S/ALM220與第二序列 的感測放大器S/Aho218,..S/Ahm222使得第一序列與第二 序列的感測放大器開始對於起始存取感測來自所選擇的核 心單元位置之最好以資料位元形式的資料。在一項較佳實 施例中,對於總和為32個之感測放大器具有1 6個一起接 收低電位資料字元之低電位感測放大器S/Alo—S/AluK 1 6個一起接收高電位資料字元之高電位+感測放大器 本纸張尺度適=命國國家襟準(CNS〉A;規格(210 X 297公1 ) I ----* I i I ---------裝 *------ ---訂·---------丨線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 91813 507212 A7 B7 ____ 五、發明說明(15 ) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 S/AH0…S/AHi5。EQ信號的下降緣314觸發來自定碑控制 電路2 1 0的LT信號。LT信號的上升緣依照利用第一序列 及第二序列感測放大器之由核心單元所存取或讀取之資料 字元從起始存取移至位在第一序列感測放大器S/Al〇2 16... S/ALM220及第二序列感測放大器S/Aho218…S/AHM222内 之閃鎖裔部分(未標示)。基於此種原因,第一序列與第二 序列的感測放大器最好設計完成核心胞之讀取或存取以便 於LT信號之上升緣3 1 6之前資料能先預備好。LT信號之 下降緣3 1 8於内部閂鎖部分(未標示)閂鎖住資料,該閂鎖 部分位於第一序列感測放大器s/Al〇216 . s/Alm220内與 第二序列感測放大器S/AH0218...S/AHM222内。第一 LT脈 衝之上升緣316觸發來自定時控制電路21〇之CKT定時信 號。CLKT脈衝之上升緣320產生來自時脈緩衝器214之 CLKI信號脈衝與來自定時控制電路210之LD信號脈衝。 CLKI的内部時脈信號之上升緣322增加由位址缓衝器區 塊208所產生並儲存的n+1位元即時位址信號ADDP之内 部位址位元A〆八2、…An。如此,位址缓衝器區塊208藉 由使用CLKI信號來增加即時位址信號ADDP來產生後繼 位址ADDP使得新的存取得以開始。最好於此時,clki 信號不會改變於位址緩衝器區塊2〇8内的位址緩衝器序列 中之弟一位址所產生並儲存的控制信號A❹。最好,控制信 號A〇於起始狀態期間仍保持定值。同時,LD信號將提供 給起始於LATCHlo224與LATCHho226並結束於 I LkTCHlm228與LATCHhm230之序列閂鎖器的每一個閂鎖 >紙^又沒適用中國國家標進(CNS)A4規袼 15 91813 w/212 濟 部 智 慧 財 產 局 員 費 合 社 t ! A7 b/ 五、發明說明(I6) 器。在較佳實施例中,具有16個一起接收並儲存低電位資 料字元之閂鎖器LATCHl〇.LATCHl15並且具有16個一起 接收並儲存高電位資料字元之閂鎖器LATchhq... LATCII^,共計為32個閂鎖器。lD信號之上升緣324於 第一序列的感測放大器S/Al〇216〜S/Alm22〇與第二序列 的感測放大器S/AH0218…S/AHM220内從内部閂鎖部分載 入來自初始存取的資料字元至閂鎖器224、226、...228、 2 〇 0。南電位與低電位資料字元之位元均移至個別的高電位 與低電位閂鎖器。 最好,LD信號之下降緣326開始EQ信號之上升緣 328,如此第二存取可以開始。也就是說,一開始等於起始 位址信號ADD之即時位址信號ADDP已逐漸遞增以回應 於CLKI信號之上升緣322,如此對應於兩個新資料字元 之新的即時位址信號ADDP可適用於第二次存取。Eq信 號的第二脈衝之上升緣328啟動第一序列的感測放大器 S/AL0216…S/ALM220與第二序列的感測放大器 S/AH02 1 8…S/AHM222使得第一序列與第二序列的感測放大 器開始由用於第二存取之所選擇的核心單元位置以資料位 元之較佳形式來感測資料。當EQ信號之下降緣332產生 LT信號之上升緣3 3 4時,則對應於第二存取的資料已就 緒,且可以開始進行叢發模式。 - 承上述,adv信號之下降緣304重置時脈計數器電路 212使得該電路212開始計數CLKC信號(與CLK信號)的 時脈酿衝之數目。在計數數個CLK脈衝(於第3圖為4個 (請先閱讀背面之注意事項再填寫本頁) ^紙張尺度適用中國國家標準(CNS)A4現格(210 X :、97公_愛) 16 91813 507212 A7 B7 五、發明說明(Π) 脈衝)之後,CLK信號利用觸發CLKI信號之脈衝來完成增 加即時位址信號ADDP之工作。等同於起始於時脈脈衝c4 上升緣336的CLK/CLKC信號之CLKI信號的其它每一個 上升緣將會增加並更新即時位址信號ADDP,因而隨著每 個CLK/CLKC信號之脈衝而產生dΑΤΑ信號。當然,由時 脈計數器電路2 12所計數的時脈脈衝數目依據實現目的可 焉於或低於4個脈衝。最好,脈衝數目將於記憶體2〇0中 預設。提高或降低CLK信號之脈衝數是有助於在允許存取 次數上之設計彈性。 濟 部 智 慧 財 產 局 員 工 消 費 合 (請先閱讀背面之注意事項再填寫本頁) 控制信號Α。是用來選擇由核心單元陣列202所存取的 高電位與低電位資料字元。舉例而言,最好在控制信號Α。 由高電位轉變至低電位時,如第3圖所示之下降緣338、 二40 ’ LD ^號之脈衝將會產生。ld信號脈衝的例示性上 升緣344、3 46從第一序列感測放大器s/Ai^216...s/A^22〇 與第二序列感測放大器S/Ah〇218...S/ahm222内的内部閂 鎖部分(未標示)之即時存取的低電位與高電位資料字元載 入至閂鎖器224、226、…、228、230。LD信號脈衝的例 不性下降緣348、350最好初始化EQ信號的例示性上升緣 3 52、3 54使得新的存取作業可以開始。當新的存取完成 時’ EQ信號的例示性下降緣356觸發£τ信號的脈衝以將 n電位與低電位的資料字元由新的存取移至第一序列的感 測放大裔與第二序列的感測放大器之内部閂鎖部分。 對於初始狀態或時間週期之後跟隨CLK訊號之用於 CLKi訊號之連續的脈衝,後繼即時位址信號addp是以 ‘玖彳H艾適用申國國家標(CNS) A4規络(2i0 X 2奴 507212 經濟部智慧財產局員工消費合作社印制农 A7 B7 五、發明說明(1S) CLK/CLKC/CLKI信號之每兩個脈衝而產生,兩個資料字 兀是以每兩個CLK/CLKC:/CLKI訊號之脈衝之於每個後繼 即時位址信號A卿而存取,兩個資料字元是以CLK/ CLKC/CLKI {吕遽之每兩個脈衝而枝六 狐衡向储存,並且一筆資料字 元,即DATA信號,以每個cLK/rTirr/ρτΓ/τ k/LLKc/CLKl信號之脈衝 產生於記憶體的輸出端。 若所給定的起始位址ADD是具有低電位起始位址 ADD的最低有效位元Add。之偶數位址,則 然在進行時便可開始叢發操作。若起始位址add_為基數 位址,則來自位址緩衝器區塊208的控制信號、之起始值 為高電位,且於叢發操作開始之前最好完成第二存取。 今參考第4圖,第4圖為依據第2圖的記憶體200之 例示性有效位址緩衝器206的電路圖。有效位址缓衝器2〇6 包含一對反或閘402、406、第一閂鎖器432、第二閂鎖器 438、作為切換邏輯的η通道電晶體430' 434、44? '440 i 與p通道電晶體414、416、412、422與反相器404、408、 410。弟一問鎖器432最好包含一對反相器418、428,而 第二閂鎖謗438最好包含一對反相器426、436。 有效位址信號ADV是由外部作用於記憶體200並於 有效位址缓衝器206信號是顯示是否有效起始位址 信號ADD是即時作用於記憶體200。^信號是由有效位 址緩衝器206所產生並提供至位址緩衝器區塊208.與時脈 計數器電路212。ATDAd信號是由有效位址缓衝器206所 產生並提烘至定時控制電路2 1 0。CLKC信號是由時脈緩 H ......----- I— n ft m ϋ ϋ n ί I— i · n St sn n I I— n 一 V i HI -I —-I —--I n ί I (請先閱讀背面之注意事項再填寫本頁) 本紙.¾尺度適用中國國家標準(CNS)A4規格(210 X 297公1 ) 18 91813
DU/Z1Z A7 經濟部智慧財產局員工消費合作社印製 五、發明說明(I9 衝器214所產生並提供至有效位址緩衝器2〇6。 當輸入信號PD處於邏輯高電位時,記憶體2〇〇便進 中斷模式’ ATD Ad信號則為高電位,且信號為高電 位,即處於關閉(off)狀態。當輸入信號PD處於邏輯低電 位且記憶體200致能時,ADDAd信號則跟隨^信號, 而CLKC k號則跟隨CLK信號。當γ信號為高電位時, ATDAd信號為高電位並且第一節點42〇為高電位而第二節 點424為低電位。接著,若信號變為低電位且 信號隨著低電位的第二節點424升為高電位,則^信號 降為低龟位。隨著ADV信號與信號兩者皆為低電位, ^第二節點424隨著CLKC信號之上升緣升為高電位,而 adv信號升為高電位並返回至關閉狀態。 今參考第5圖,第5圖為依據第2圖的記憶體2〇〇之 例示性時脈缓衝器214之電路圖。該時脈緩衝器214包含 一對反或閘450、466、及閘462、問鎖器46〇、使用作為 開關的η通道電晶體454與反相器452、464、468。閃鎖 盗460最好能包含一對反相器456、458。 CLK信號是作用於記憶體2⑽的輸入端,最好為外部 輪入端’並於第5圖的時脈緩衝器214所接收。clkc信 號是由時脈緩衝器214所產生之定時信號並且該信號提供 給時脈a十數器電路212與第4圖的有效位址緩衝器2〇6。 stp信號是由時脈計數器電路212所產生並提供給時脈緩 衝器214。CLKT信號是由定時控制電路21〇所產生而且也 是提供給時脈缓衝器214的定時信號。CLKi信號是另一 本紙張尺度適用中國3家標準(、CNS)A4規格(210 x 297公: 19 91813 (請先閱讀背面之注意事項再填寫本頁) . 線 507212 A7 五、發明說明(2〇) 個由時脈緩衝為214所產生並提供給位址緩衝器區塊2〇8 並尤供給位址緩衝器序列中的每一個位址缓衝器。 當輪入信號PD處於邏輯高電位時,記憶體2〇〇則進 入中斷模式,並且CLKC信號為高電位或是處於關閉狀 恶。當輸入信號PD處於邏輯低電位且記憶體2〇〇致能時, CLKC信號則跟隨CLK信號。CLKT信號之上升緣驅使 CLKI信號升為高電位。隨著高電位的STp信號跟隨clk 信號之下降緣,岡鎖器46〇與反相器464之輸出將為低電 位,而CLKT信號之下降緣驅使CLKI信號降為低電位。 當stp信號升為高電位時,CLKI信號將停止跟隨信 號並且將跟隨下一個CLK信號之上升緣而維持低電位。當 STP信號降為低電位,CLKI信號則隨著下一個CLK信號 之上升緣而跟隨CLK信號。 " 今參考第6圖,第6圖為依據第2圖的記憶體2〇〇之 例不性定時控制電路21〇的電路圖。該定時控制電路m 包含反或閘 502 ' 504、506、508、510、512 及 514、閂鎖 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 (請先閱讀背面之注意事項再填寫本頁) 器520、第一反相延遲部分560、第二反相延遲部分562、 第三反相延遲部份564、第四反相延遲部份、第五反相 延遲部份568、反相器54〇、554與使用作為切換邏輯之n 通道電晶體556、558。最好,閂鎖器52〇是包含一對反相 器516、518。最好,第一反相延遲部分56〇包含三個串接 的反相器522、524、526。最好,第二反相延遲部分π〕 包含二個串接的反相器528、53〇、532。最好,第三反相 延遲部分564包含三個串接的反相器534、536、538。最 各紙張尺度適用中國國家標季(CNS)A4 ^Γ{2\ύΤ:^7—ϋ 507212 經濟部智慧財產局員工消費合作社印製 五、發明說明(21) 好,第四反相延遲部分566包含三個串接的反相器542、 544、546。最 ,银 τ cr 第五反相延遲部分568包含三個串接的 反相器 548、550、。 考量由第6圖的反或閘5〇4之atd信號之產生,當 ATDAd信號由高電位降為低電位時,第二反相延遲部分 562的輸出於某個時間期間内將為低電位,且於該時間週 』,ΑΤΓΜα途脈衝將從反或閘呈現出來。否者,ad 信说將為低電值。命雜|约 也就疋說ATDAd信號之下降緣觸發ATD 信號之信號脈衝。 ' 關於EQ信號由第6圖的反或閘5〇8之產生,如果 信號由高電位降為低電位且ATD信號並非高電位,或是如 果ATD U由南電位降為低電位且m信號並非高電位, 、或閘州的輪出由低電位升為高電位且反相器540的 輪出由高電位降為低電位。於此例中,第三反相延遲部分 564㈣出於某個時間期間將為低電位且於該時間週期内 ^信號脈衝將由反或閘如呈現出來。否者,eq信號將 ’、、、氏電位。这也就是說具有低電位atd信號的LD信號之 降緣觸發EQ #號之信號脈衝,而具有低電位LD信號 的atdj#號之下降緣觸發EQ信號之信號脈衝。 丄考里來自第6圖的反或閘510之LT信號之產生,當 EQ信號由高電位降為低電位時,於某個時間期間第四反 2延遲部分566之輪出將為低電位且於該時間期間内LT =脈衝將由反或閘51〇呈現出來。否者,U信號將為低 立。这也就是說EQ信號之下降緣觸發LT信镜之信號脈 表紙張尺度適用〒 21 91813 (請先閱讀背面之注意事項再填寫本頁)
-------- 訂·--------線 J
^U/ZIZ 4 濟 部 智 慧 財 產 局 員 工 消 費 合 作 技 印 製 A7 B7 五、發明說明(22) · 衝。 關於第6圖之來自於反或閘5〇2之〇:1^11信號之產 生,位於η通道電晶體556的閘極之ATD信號將閂鎖器 520之輪入切換為接地電壓。位在n通道電晶體558的閘 極之LT信號將閂鎖器52〇之輪出切換為接地電壓。當atd 信號產,脈衝時,Η鎖器52〇之輪出將驅動成高電位,而 CLKT彳5號將迫使成為低電位。短暫時間之後第一反相延 遲部分560之輸出—將為低電位、atd信號脈街重置該問鎖 器520使得跟隨的LT信號之第一脈衝將問鎖器52〇之輸 出切換為接地電位。隨著於某時間期間内之低電位的第一 反相延遲部分560之輸出,於該時間期間内CM丁信號脈 « t反H〇2呈現出來。隨後的LT信號脈衝將等到 ATD "[吕说脈衝再^一次重署八 夏置問鎖器)20才會觸發CLKT信號 脈衝。 —考量來自第6圖的反相器…之⑶信號之產生,隨 者低宅位的CLKT信號與高電位的控制信號八。,反或閘514 之輪出將為高電位,而在反相器554的輪出端之⑶信號 則為低電位。CLKT作铼 冬 ^ G唬之脈衝緝發LD信號之信號脈衝。 卫5仏號A0由同弘位降為低電位時,於某個時間期間内 反相延遲部分568的輸出將為低電位,而於該時間週 =内信號脈衝將從反或閘512呈現出來。該信號脈衝轉而 觸發反相器554之輸出端的m信號之信號脈衝。這也就 5、控叙號Aq之下降緣或是CLKT信號之信號脈衝觸發 信號之信號脈衝。 9180 il!!!!i I „ I ---ί I I I 1 «ii — llli — (請先閱讀背面之注意事項再填寫本頁) 507212 A7 B7 五、發明說明(23) 今參考第7圖,第7圖為依據第2圖的記憶體200之 位址緩衝器區塊208的電路圖。該位址緩衝器區塊208包 含從 ADDBUFF〇 252、ADDBUFFi 25 6 至 ADDBUFF〇25 6 之 串接位址緩衝器。最好,位址緩衝器252、256、…256是 以鏈狀串接在一起,如第7圖所示。串接之複數個位址緩 衝器中的每一個位址缓衝器均配置以產生並儲存位址位 元。在第2圖的記憶體200中,位址緩衝器區塊208内具 有n+1個位址緩衝器,每一個均接收起始位址信號add 的個別位元Add。、Adi、Add2、···、Addn並產生與儲存即 β寻位址信號ADDP的個別位元aq、Ai、A2、…、An。這些 位址位元A。、Ai、A:、…、An形成即時位址信號ADDP, 即n+1位元位址。最好,位址位元a!、八2、…、\是由解 碼204所接收。控制信號Aq是由位址緩衝器區塊2〇8 内的位址緩衝器串列中之第一位址緩衝器ADDBUFF〇252 所產生並儲存。 今參考第8圖,第8圖為依據第7圖的位址缓衝器區 塊208之例示性位址缓衝器ADDBUFFn2 56的電路圖。該 位址緩衝器ADDBUFFn256包含反或閘632、及閘636、互 斥或閘或是等效閘634、第一閂鎖器618、第二閂鎖器624.、 反相器608、610、612、626及628與使用作為開關的n 通道電晶體602、604及606。第一閂鎖器618最好包含一 對反相器614、616。第二閂鎖器624最好包含一對反相器 62G 、 622 〇 例示性的位址缓衝器ADD BUFF η2 56是用來儲存並產 各纸張尺度適用f國3家標隼(CNS)A4規格(2i0 X 297公,望) 23 91813 (請先閱讀背面之注意事項再填寫本頁)
507212 A7 Μ. 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 五、發明說明(24) 生即¥位/止l $虎ADDP之位址位元An。一系列這些位址缓 衝器256是串接在一起並用來儲存及產生控制信號八〇以外 的所有位址值元 意即時位址信號ADDP之最低有效位 兀。用以產生控制信號A〇的位址缓衝器ADDBUFF0252則 說明於第9圖中。參考第g圖,當^:信號降為低電位時, 即時位址信號ADDP的位址位元An是由起始位址信號 > ADD的位址位元Addn所控制。在^^信號升為高電位之 挺,位址位元An則依據cx jQ信號而交互變化電壓值。信 號是在串接内來自先前位址緩衝器,即產生並儲存 位址位元An“的緩衝器,之輸出連接訊號。如果信號了 n * 1 為高電位,則CLKI信號的上升緣將即時位址信號ADDp的位地位元An由低電位轉換為高電位或是由高電位轉換 為低電位。如杲信號TGLn]為低電位,則信號了GLn為低 t位。如果於產生An的位地緩衝器ADDBUFFn256之前 的所有位址緩衝1輪出端(Aw、A"、…、AJ為高電位\ 則信號’TGLn-i為高電位。每一個即時位址信號ADr>p最好 對應至兩個資料字元,而兩個資料字元則以CLK信號之每 兩個脈衝來做存取。因此,緩衝器256的設計目的是依據 以第3圖的C4上升緣之起始時間週期之結束來對於cLK 信號之每兩個脈衝而增加即時位址信號ADDp的位元八1、 八2 .·.、Αβ。即時位址信號ADDP是隨著CLKI信號之 每間隔一個上升緣部份而增加,該訊號與控制信號、之下 降緣一致。 γ参考第9圖,第9_依據第7圖的位过缓衝器區塊 又逆用甲囚國家深辜規格mo X 297公: 24 91313 (請先閱讀背面之注意事項再填寫本頁) ,裝·- 線^---
u I ϋ 38 n I 507212 A7 經濟部智慧財產局員工消費合作社印製 五、發明說明(25) 2 0 8之設計用於最低有效位元之例示性位址緩衝器 ADDBUFF02 52的電路圖。該位址缓衝器adDBUFF0256包 含反或閘682、686、互斥反或閘或等效閘684、第一閂鎖 器668、第二閂鎖器674、第三閂鎖器698、反相器658、 660、662、076、67 8、680及096與用來作為開關或切換 避輯之η通道電晶體652、654、656、692及694。第一問 鎖器068最好包含一對反相器664、666。第二閂鎖器674 最好包含一對反相器670、672。第三問鎖器698最好包含 一對反相器688、690。 例示性的位址緩衝器ADDBUFF0252是用以儲存並產 生控制信號A0,即即時位址信號ADDp的最低有效位元。 A" D &洗心上升緣藉由開啟η通道電晶體692來切換第三 閂鎖器698之輪入端轉為接地電位。反相器之輸出的 H INTB因此將為低電位,而tgl。信號在信號的第 一脈衝之前將為高電位。在此條件下,即使由ft號CLKT 之上升緣所觸發的CLK[信號之信號脈衝進入位址緩衝哭 ADDBUFF0252,抑舍Λ u ^ , 工制4唬A〇也不因TGL0信號位在高電位 而做切換以便即時位旁 t位址彳a唬ADDP在不改變控制信號 下也能遞增。L T") /古咕& & 彳5迷的第一脈衝藉由開啟η通道電晶體 694切換第三閃鎧 _ “ 698之輪出至接地電位。ΙΝΤΒ信號將 升至1¾電位,而 > 在丨^ 、 八 土— 工制k號A。將控制該TGLg信號。 今參考第10圖’第1()圖為依據第2圖的記憶體2〇〇 之例不性時脈計數哭 的一各一1 z〜冤路圖。該時脈計數器雷 4 Zi2 a -及閘 72〇 _ 。 —— ^ h讀 / 3 2、第二閂鎖器 ρ 二;、CNS)A4 規絡(:
:297 公S (請先閱讀背面之注意事項再填寫本頁) 訂: 線 » 507212 A7 r—** B7 五、發明說明(26) 740、第三閂鎖器760、第四閂鎖器762、第五閂鎖器764、 第六閂鎖器7 7 2、用來作為開關或切換邏輯之p通道電晶 (請先闓讀背面之注意事頊再填寫本頁) 體 716、718 與 n 通道電晶體 702、704、706、708、710、 /12 及 714 以及反相器 724、726、738、742、752、754、 766、774及776。第一閃鎖器732最好包含一對反相器 728 7j0。第一閂鎖器740最妤包含一對反相器734、736。 第二閂鎖76〇最好包含一對反相器744'746。第四閂鎖 I盜762最好包含一對反相器748、750。第五鎖存器764最 好包含一對反相器756、758。第六閃鎖器772最好包含一 對反相器7 6 8、7 7 0。 > iLK(:信號是藉由時脈緩衝器214產生並提供至時脈 計數莽電路212與有效位址缓衝器2〇6。^信號是由有效 U址缓衝器206所產生並提供至時脈計數器電路2〗2與位 址缓衝器區塊2〇8 〇 士寐qτη a朴丄士 '、 、, 仏蒎stp疋耩由妆脈計數器電路212 產生並提供至時脈緩衝器2 1 4。 時脈計數器電路212藉 起始I目h h # “數GLK“時錢脈衝之 濟 部 智 慧 財 產 局 員 工 消 賣 作 社 ▲目來測1起始時間週期。第1〇圖的 器電路212葬由许叙旺寸脈彳數 始時門週朝^ 信號之四個起始脈衝來測量起 口 1週邊。adv信號或有效位址_垆— CLKC信號的時脈 /位址^ADV之下降緣與 始狀態。在起妒狀雜期門 4 1升緣之間的時間週期稱為起 始狀態包含=ΓΓ憶體須預備好叢發操作。起 ,:/作甲4 — ,其中時脈脈衝之Ν = 4。當然,可 .〆、用兵匕的時脈斗 印 m料气…. 電路’而時脈計數器電路2!2並 寻脈脈衝。㈤信號之下降緣3〇4會管時 -賴國 ~~-— 91813 26 507212 A7 五、發明說明( 脈計數器電路212使得該電路212開始計數CLKC信號(與 CLK信號)之脈衝數目。^信號之下降緣開啟〇通道 電晶體7Μ與ρ通道電晶體716、718。第六問鎖器爪之 輪出拉至接地電位,而STp信號則升至高電位。一對信號 c。與Cl‘第二與第四閃鎖器74〇、762之個別輸出端拉: 低電位。信m 〇。與Cl信號的反相€皆說明於第3圖的時 。於第3圖所示的第-時脈脈衝c。的上升緣3。8 Μ 7第—與第三關器732 '76()之個別輸出為低電位。 第時脈脈衝cQ之上升緣308使adv信號升至高電位,而 關閉電晶體716、718與714。時脈計數器電路212之操作 =1習,藝之人士將是齡易見的。此外,信號CLK 與G皆說明於第3圖的時序圖 (CLkC)、adv、srrp、c (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作钍¾ ώ· 〇 ί 斤如弟3所不,第1 ο圖的時脈計數器電路2丨2之操作 % ®i STP |fL ^ CLKC it號的時脈脈衝c3之上 才降為低電位,以致來自時脈緩衝器214的 信號隨著來自CLKC信號㈣脈脈衝(^上 〜 開始動作,即长Μν信號的上升緣之後的cu 號之第五脈衝。S τ p作缺叫 S 4遠閂碱於低電位狀態並且 低電位直到@作裝夕π Ik ^ L i之下降緣重置時脈計數器電路為止 今參考第1 1圖.,第丨 弟1囫依據第2圖的記憶體2 〇 〇 例示性感測,閃H盥蛤φ 门鑷與輸出電路的電路圖。該電路更 明高電位資料字元之碲开命 、、’ _ 疋之‘立7L片低電位資料字元之位元。 I 2圖’該感測,閂 , 广 L — 羯六镧κ電路包含第一序列感_放, !訂-----------線 _ 507212 A7 B7 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社_ 印 製 五、發明說明(28 ) 器S/ALO216,..S/ALM220中之感測放大器S/ALM220、第二序 列威測放大器S/Aho218...S/Ahm222中的感測放大器 S/AHM222,起始於 LATCHl〇224 與 LATCHh〇226 並結束於 LATCHlm228與ΕΑΤ€:ΙίΗΜ230之序列閂鎖器中的閂鎖器 LAirCHLM228 與 LATCHHM230,起始於 Μ〇232 並結束於 Μμ234之序列資料多工器中的資料多工器μμ234,與起始 丨於OUTBUF0236並結束於〇UTBUFM238之序列輸出緩衝 器的輸出缓衝器〇UTBUFM238。閂鎖器LATCHlm228最好 包含閃鎖器8 1 d、用來作為切換邏輯的p通道電晶體81 8、 。兴a通返電晶體8 2 6、8 2 8,與反相器8 〇 2.。閂鎖器g 1 〇 袁好巴各 封反相态806、808。两鎖器LATCHhm230最好 ώ含問鎖|§ 8 1 6、作為切換邏輯的p通道電晶體822 ' g24 與η通道電晶體g3〇、832,與反相器g〇4。閂鎖器gig最 对包含一對反相器812、814。資料多工器mm234最好包 含用來作為切換邏輯的p通道電晶體g3g、84〇、g42及844 與η通道電晶體846、848'850及852,與反相器834、836。 輸出緩衝器OUTBU:FM238最好包含及閘g54、反或閘858、 P通道電晶體860、η通道電晶體862、與反相器856。 EQ i號與LI信號兩者皆由定時控制電路2 1 〇產生並 提供至第一序列感測放大器的感測放大器s/Alm與第二序 列感測放大器的感測放大器S/Ahm。LD信號是由定時控制 電路210產生並提供至閂鎖器LatcHlm228與LATCHhm 2。控制信號Aq是由位址缓衝器區塊2〇8產生並提供至 資料多.工器Mm234。資料多工器Mm234最好依據控制信號 冬紙張尺度 (CNS)A4 (210 : 公釐 28 91H13 (請先閲讀背面之注意事項再填寫本頁) 507212 A7 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 製 五、發明說明(29 A〇的轉來選擇低電位或高電位資料字元之位元。輪出致 能信號OE是作用於記憶體2⑽的輸入端,最好為外部輸 入端,亚接收於输出緩衝器〇UtbuFm238。該輪出緩衝器 〇UTBUFM238於節點864上接收記憶體的高電位或低電位 貝料字π之位元。最好,輪出缓衝器238回應於該石互訊 唬,I記憶體200之輪出端產生多重位元資料字元訊號 DATA之一個位兀DATTAM以供記憶體2〇〇之外部使用。一 又叩吕,DATA信號會對應至儲存於記憶體2〇〇之以資料 字元定址之一系列核心記憶體單元内之資料。Data信號 之位元D ATAM 1好依據控制信號Aq與石百信號在高電位 貢料字元之位元與低電位資料字元之位元之間做變換。 時贩計數器電路2 12之操作對於熟習該技藝之人士將 是顯而易見的。此外,EQ、LT、LD、AO、DATA與石百信 號皆說明於第3圖的時序圖中。EQ信號之脈衝開啟感測 放大器S/ALM220與S/AHM222以藉由感測儲存於記憶體 200之以資料字元定址之核心記憶胞中的資料來個別存取 低電位資料字元之位元與高電位資料字元之位元。降至低 電位的EQ信號觸發LT信號之脈衝。lT信號之上升緣將 低電位資料字元之位元移至位在感測放大器s/Alm22〇内 的閃鎖部分並將高電位資料字元之位元移至位在感測放大 器S/AHM222内的閂鎖部。LT信號之下降緣閂鎖或儲存低 電位資料子元的位元與南電位資料字元之位元於個別的感 測放大器220、222中的個別閂鎖部分内。來自感測放大器 ’ “0、zz 2的身料子元將與LD信號載入至應用問鏑哭9 9 g、 (請先閱讀背面之注意事項再填寫本頁) —訂——------% 匕張尺度適吊中Sir家漂,呈(CNS)A4气格 29 91813 A7
五、發明說明(30 ) 著在㈣多工器Mw234藉由控制訊 號AO來選擇。若控制信號A0為低電值,則來自m〇 的低電位資料字元之位元將受到選擇;若控制信號入0為 高電位,則來自S/Ahm222的高電位資料字元之位元將受 到選擇。在節點S64連接至資料多工器Mm234為輪出緩衝 器〇UTBUFM238,該輸出緩衝器⑽TBUFM238包含分別 ^輪岀致能信號ϋΐ與反相而之邏輯閘858、854。當 0玉信號為高電位時,電晶體860、862關閉,而data信 抓的位元DATAM為有政或者為無效狀態。當石「g信號為低 %位時,輸出功此則處於致能狀態,而產生於輸出緩衝器 238之輪出端的DATA信號之位元DATAM等於在資料多工 益Mm234以控制信號AO選擇的高電位或低電位資料字元 之位元。 高要瞭解的是’諸如記憶體2 00的起始位址信號 興即時位址信號ADDP通常皆為多重位元信號,因為於記 憶體中的特定核心單元(胞)皆需要對應的多位元位址。但 是,在本發明的較佳實施例中,電路可依據多重位元位址 之特定單元來描述。在此例子中,使用及延伸藉由電路所 說明之概念至多重位元的實現對於熟習該技藝是人士將是 顯而易見的。對於熟習該技藝之人士將會瞭解,如此的實 現可能包含平行處理,包含電路對於所需之多重位元位址 之每個位元以平行方式複製之例子。其他的實現可能包4 一起呈現全部或某些多重位址位元以達到所需的結果或功 能。 以張尺現絡(2]:x 297 公S ) . 3(Γ^~' 507212 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 Α7 Β7 五、發明說明(31 ) 在一項實施例中,第2圖的所有元件皆包含於單一積 肢電路的日日片上。需要注意的是用於例示性快閃記憶體晶 片之位址與控制輪入都須依據記憶體密度與介面實現。需 要瞭解的是所揭露的實施例適用於不同的記憶體密度及具 有伴隨之替換位址與控制輸入配置之另一選擇的實現。 於此所使用之術語“access(存取),,廣泛地意指在核 心單元記憶體陣列中來自核心單元之資料之取回與/或感 貝i政核心單元最好可定址為資料字元。術語“ aceess(存 取)思指在記憶體中提供一種位址給解碼器或解碼邏辑 、確。並運到個或一個以上的核心單元,如同由位址缓 衝fe雹路來執行。同樣地,談術語“存取”也意指由於記 U體内之一個或一個以上之核心單元來感測資料,最好以 貝料子7L之形式,如同由感測放大電路所執行。在一種較 佳實施例中,存取更包含以資料字元之較佳形式從記憶體 個或一個以上的核心單元來儲存資料以致當保留先 7存取的資料時後讀的存取可以開始。第—或起始存取、 第一存取、與後繼存取皆說明於此。 於此所使用之反相延遲部分廣泛地意指具有反相操作 ,延遲部分。例如含反相操作的延遲部分能以串列配置的 If反相器來實現。舉例而言,包含三個反相器的反相延 ^分皆於此敘述及說明於第6圖中。當然,還可使用复 匕的延遲部分’正反器,或是適合的電路元件。 =要瞭解的是描述記憶體2 G。與輔助電路的時序圖是 1一1兒y之“的亚且對於此處所敘述的實施例而言,所有 本紙張尺度 ~ 与 (請先閱讀背面之注意事項再填寫本頁} 訂--- 線- 31
507212 A7 B7 : * — ~ ^ ^ ^ ~ •五、發明說明(32 ) 信號脈衝之寬度皆有一定長度的時間使得該信號脈衝確保 • I能以適當方式完成其功能。 於此所使用的術語即時位址廣泛地意指唯一對應的位 址或核心記憶胞之位置。舉例而言,即時位址可能表示單 獨用於讀取操作之讀取位址,而在其它方面的即時位址可 表示能使用於讀取操作之位址,但也可能是使用於寫入操 作之位址。於此所描述之實施例表示一種叢發模式讀取操 作與架構。然而,除了讀取資料如核心單元記憶體資料之 資料字元外,實施例之部分可應用於關於操作方面。 於此所使用之術語及片語低電位,邏輯低電位,非植 入(nobasserted),非主動(not active)以及不主動(inactive) 皆廣泛地表示數位信號的邏輯低電位值,一般的瞭解是以 二進制“ 0 ”表示。 (請先閱讀背面之注意事項再填寫本頁) *裝 訂-丨. n i u U - * ei n In ϋ m 於此所使用之術語或片語高電位,邏輯高電位,植入 (asserted)以及主動(actlve)皆廣泛地表示數位信號的邏輯 高 電 位值,一 般 的 瞭 解 是 以二 進制“ 1 ”表示。 此處所使 用 之 “ A 與 B連 接”是表示A直接連接至 濟 Β ,或者是A : 透: 過 一 個 或 一個 以上的中間7〇件與 Β做間接 部 智 的 連 慧 財 產 此處所使 用 之 術 語 “ 使用 者/使用物(user)’, 是表示要 局 員 工 求存 取記憶體 的 處 理 器 或 是其 他的元件或物件。 消 費 雖然本發 明 的 特 定 實 施例 已經做了顯示及說 明,但可 作 社 以 做 修改。舉 例 來 說 P 通 道與 η通道之個別電晶 體之感測 bP 可 以 在通當的 應 用 下 做 互 換。 萬要注蒽的是對於 組風福緣 核張網#蘇.鮮(cns)A4 32 91313 A7 B7 五、發明說明P ) 電路的電晶體而言,省略了由圖上標示通道寬度對長度比 、,適田的電日日體尺寸(以微米來量測)。將可以瞭解的是適 含的比例依據設計需求及用於電路與特定實施例之效能需 求之實現之特定積體電路製造程序之能力及限制來做選 擇。此外,此處的發明概念還可應用於電路而非記憶體裝 置。 、 需要瞭解的是於此所使用的術語信號是廣泛地表示 類比或數位信號並且包含該兩種信號。 ^由前述内容得知,本發明之較佳實施例提供叢發模式 架構以提供於記憶體中的複數個資料字元之叢發模式存 取。該叢發模式架構包含第一電路、連接至第一電路的控 制電路與藉由控制電路以選擇性連接至第一電路之資料^ 衝器。該第一電路由第一資料字元與第二資料字元開始存 上複數個貝料子凡。該控制電路產生具有數個脈衝與第二 ^號的疋時#號。當完成第一資料字元與第二資料字元之 ㈣存取後則產生第二信號。第一電路是跟隨具有回應第 —信號與定時信號的複數個資料字元之後繼存取之起始存 取貝料緩衝器具有輸出端並在輸出端產生第一資料字元 綠及藉由母個疋時訊號之連續脈衝跟隨初始時間週期而連 :產生第二資料字元與位在輪出端的後繼資料字元。後繼 資料字元均對應至複數個資料字元的後繼存取。 、*、 。在一項較佳實施例中,第二信號包含第2圖的1丁信 礼。當然除了例示性LT信銳以外,其它特殊信號也可以 °在-項較佳實施例中,定時信號包含輿〔Μ m 氏張尺 (請先閱讀背面之注意事項再填寫本頁) 訂----------ί% 經濟部智慧財產局員工消費合作社印製 507212 A7 B7 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 製 五、發明說明(34 ) 信號兩者。當然除了例示性CLK信號與CLKI信號以外, 其它信號特殊的訊號也可以用於定時訊號。 於此所使用冬術語第一電路是廣泛地表示由記憶體存 取資料之電路,,最好是資料字元形式的資料。舉例而言, 在一項較佳實施例中,第2圖之記憶體的第一電路包含起 始於S/Al〇216且結束於S/ALM220的第一序列感測放大器 與起始於S/Aho218且結束於S/Ahm222之第二序列感測放 大器。 於此.所使用之術語控制電路是廣泛地表示電路依據於 此所描述之本發明較佳實施例來產生許多信號以執行各種 叢發模式存取功能。該信號最好包含定時信號。在某些實 施例中,控制電路是接收外接至記憶體的定時信號並由外 部定時信號產生内部定時信號。在其它的實施例中,外部 定時信號並非藉由控制電路直接減。控制電路可包含於 此所描述的各種電路。舉例而言,控制電路最好能包含第 1圖的記憶體細之定時控制電路別。在其它較佳實施例 中’控制電路包含第2圖的記情 ύ 11體200之時脈緩衝器214 與疋時控制電路210 〇在另一瑁分祕土 缺 項依據較佳實施例的實例 〒,1·工制電路包含第2圖的記 0 ^ η , ^"肢200之定時控制電路 、時脈緩衝器214與時Μ σ卞數态電路2 12。 於此所使用的術語資料绣 入至另-電路或是使資料由一廣泛地表示使資料輪 而言,資料缓衝器可包含輪出哭面電路舉例 缓衝器可包含輸出電路而輸入緩气入緩衝器。輪出 ———一一一.. 1孬呼包含輪入電路。例 本纸默制財關I標準(CNS)A4 34 91313 (請先閱讀背面之注意事項再填寫本頁) 裝 訂· -線丨— A7 五、發明說明(35 ) 200之起實施例中,資料緩衝器包含第2圖記憶體 列輸出UF°236且嶋膽㈣之—系 斗叙取好叢發模式結構更包含時脈計數器電路。該時脈 2電路是連接至控制電路並藉由計算定時訊號之初始 乂衝數來量測起始的時間週期。 ”瑕好,叢發模式架構更包含位址緩衝蒸電路。該位址 緩衝器電路是連接並回應至控制電路。該位址緩衝電路遞 增對應於第-資料字元及第二資料字元之起始位址以產生 起始位址之後繼位址。最好,第一電路跟隨起始存取而使 用後繼位址來存取複數個資料字元。 ”此外’本發明之較佳實施例提供叢發模式架構以提供 叢發模式存取記憶體中之複數個資料字元。該叢發模式架 構包含控制電路、第一序列感測放大器、第二序列感測放 大器、位址緩衝器電路與閂鎖電路。第一序列感測放大器 是連接至控制電路並存取複數個資料字元之第一序列的資 料字元。第一序列資料字元籍由第一序列感測放大器一次 存取一個資料字元,該放大器是由第一個資料字元開始存 取,接著以第三個資料字元做第二次存取,之後則是存取 對應至控制電路之複數個資料字元之第一序列的資料字 元。第二序列感測放大器是連接至控制電路並存取複數個 資料字元之第二序列的資料字元。第二序列資料字元藉由 第二序列感測放大器一次存取的一個資料字元,該放大器 是由第二個資料字元開始存取,接著以第E9個資料字元做 91S13 (請先閱讀背面之注音?事項再填寫本頁) 訂-—— !線_ 507212 A7 _ B7___;_ 五、發明說明(36 ) 第二次存取,之後則是存取對應至控制電路之複數個資料 字元之第二序列的資料字元。 (請先閱讀背面之注意事項再填寫本頁) 該位址缓衝器電路是連接並回應至控制電路。該位址 緩衝電路遞增對應至第一資料字元與第二資料字元之起始 位址以產生起始位址之後繼的位址。第一序列感測放大器 與第二序列感測放大器是使用後繼位址以存取複數個資料 字元。 該閂鎖電路是連接至控制電路並且藉由控制電路選擇 性連接至第一序列感測放大器與第二序列感測放大器。閂 鎖電路儲存第一序列的資料字元與第二序列的資料字元。 控制電路將第一序列資料字元與第二序列的資料字元分別 由第一序列感測放大器與第二序列感測放大器引導傳送至 閂鎖電路。當完成由閂鎖電路起始_存取之第一資料字元與 第二資料字元之傳送時,該控制電路則以回應方式觸發第 二資料字元與第四資料字元的第二存取。 經濟部智慧財產局員工消費合作社印製 於此所使用的術語閂鎖電路是廣泛地表示一個或一個 以上包含一個或一個以上的閂銕器的電路。舉例而言,在 一項較佳實施例中,該閂鎖電路包含第2圖記憶體之起始 於 LATCHlo224 與 LATCHho226 且結束於 LATCHlm228 與 LATCHhm230之序列閂鎖器。 於此所使用的術語閂鎖器是表示暫時資料儲存元件。 例如,暫時儲存元件可以由一對反相器(如此處所描述及說 明),或者由正反器,諸如D型正反器來實現。 最好,叢發模式架構更包含有效位址缓衝器。該有致 507212 A7 B7 五、發明說明(37 ) 位址緩衝器具有輸入端且連接至位址緩衝器電路。該有效 位址緩衝器開始回應起始位址的叢發模式架構之起始狀 > 最好,叢發模式架構更包含切換電路以選擇來自閃鎖 電路的資料字元。最好切換電路依據是否資料字元為第一 序列其中之一的資料字元或是第二序列其中之一的資料字 元來做資料字元的選擇。最好,切換電路是依據控制信號 的轉移來選擇資料字元。最好,控制信號是起始位址的最 低有效位元。 於此所使用的術語轉換電路廣泛地意指任何切換機制 之變化,該轉換機制是用來將輪由c的數值切換於輸入A 與輸入B的數值之間。資料多工器可視為2對i的切換電 路。例如,在一項較佳實施例中,該切換電路包含第2圖 記憶體之起始於M〇232且結束於Mm234 2序列資料多工 器。 最好’叢發模式架構更包含資料緩衝器、時脈緩衝哭 與時脈計數器電路。該資料緩衝器具有輸出端且連接至切 換電路。該時脈緩衝器產生含脈衝的定時信號,而連接至 時脈緩衝器之該時脈計數器電路則藉由計數定時信號的起 始脈衝數目來量測時間之起始週期。資料緩衝器最好以定 時訊號之每個連續脈衝跟隨初始 ^ ^ 時間週期在輸出端來產生 第二資料子元、第三資料字元、 —_ —一 ^ ^ ^ 弟四貝枓予兀與後繼資料 子兀。後繼貢料字元是對應至複 _ 攻妖1固貝科子7C之第一庠列 資料字元與第二序列資料字元。 —--------_______— :;3).\4 r:i〇 x 297 91813 (請先閱讀背面之注意事項再填寫本頁) - Γ V fl I tfl— tt n 4 一口 線一 A7 B7 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 五、發明說明(3S ) 本較佳實施例更提供一種方法,該方法提供叢發模式 存取於2憶體中之複數個資料字元。利用計數定時信號的 起始脈衝之數目來量測起始的時間週期以回應初始位址。 在起始時間週期内,第一資料字元與第二資料字元是藉由 $始位址做存取,接著產生第二信號,起始位址遞增以產 生第二位址,而第三資料字元與第四資料字元則藉由第二 位址來敌存取以回應第二訊號。最好,第一資料字元與第 資科子元疋以回應第二信號來健存。隨著起始時間週 期三第一資料字元產生於記憶體的輪出端以回應定時訊號 ^第一脈衝,而第二資料字則產生於記憶體的輸忠端以回 應定時訊號之第二脈衝。 此外,本發明之較佳實施例提供一種方法,該方法提 供叢發权式存取記憶體中之複數個資料字元。最好,該複 數個資料字元是儲存於記憶體的複數個核心記憶胞中。起 始時間週期是藉由計數定時信號的起始脈衝數來量測以回 應起始位址。在起始時間週期内,第一資料字元與第二資 料字70是以起始位址來存取,之後則產生第二信號,起始 位址遞增以產生第二位址,第一資料字元與第二資料字元 =進㈣存以回應第二信號,而第三資料字元與第四資料 子疋是以第二位址來做存取以回應第二訊號。隨起始時間 週期,第一資料字元產生於記憶體的輸出端以回應針對定 時信號的第-脈衝,第二資料字元產生於記憶體的輪出端 以回應針對定時信號的第二脈衝,而第三與第四資料字元 則將進行儲存以回應定時信號的第二脈衝。以定時信號的 91813 (請先閱讀背面之注意事項再填寫本頁) *裝 · .線· 38 B? DU/Z12 五、發明說明(39 ) 連續脈衝而言,德繼/曰 生,兩個資料字元:因應::乂每兩個定時信號的脈衝來產 …來傲1 後繼位址…個脈衝的定 : 存取’兩個資料字元是以每兩個定時信镜的财 衝來儲存,而一個資斜宏;*七比 的脈 個貝科子兀在記億體的輪出端是以每—個 定時信號的脈衝來產生。 應該要瞭解的是於此所列舉的方法之步驟能以任何符 合所列舉方式之順序來執行。 前文之詳細說明只描述本發明可以採用之很多形式的 一部分。因此上述之詳細說明1視為列舉而非在於限定,' 並且需瞭解的是應該由下列的申請專利範圍,包含所有的 等同,來界定本發明之精神及範圍。因此隨附之專利申靖 範圍含括所有的變換與修正’該變換及修正皆落在本發明 之精神及範圍内。 (請先閱讀背面之注意事項再填寫本頁) 訂-------!% 經濟部智慧財產局員工消費合作社brjls *|7^^5^用中國國家標準(CNS)A4規格(21ΰ 29:-公釐) 39 91813
Claims (1)
- 507212 Αδ Β8 C8 D8 1. 申請專利範圍 =種用以提供叢發模式存取在記憶體中之複數個資料 字7L的叢發模式架構,該架構包括·· 用以存取複數個資料字元之第—電路,該電路開始 於第一資料字元與第二資料字元之起始存取; 連接至該第一電路並產生含脈衝的定時信號之控 制電路,並且.當該第一資料字元與該第二資料字1元之二起 始存取完成時產生第二信號,其中該第一電路以該複數 個資料字元之後繼存取跟隨著該起始存取以回應第二 信號與定時信號;以及 具有輸出端且藉由該控制電路選擇性連接至該第 電路之貝料緩衝益,該資料緩衝器於輸出端產生該第 一資料字元並且以每一個跟隨時間起始週期的定時信 號之連續脈衝於輸出端來連續產生該第二資料字元及 後繼的資料字元,該後繼的資料字元對應於複數個資料 字元的後繼存取。 2·如申請專利範圍第1項之該叢發模式架構,更包括: 連接至該控制電路之時脈計數器電路,以藉由計數 該定時信號的起始脈衝數來量測時間之起始週期。 3.如申凊專利範圍第1項之該叢發模式架構,更包括: 連接並回應用以遞增對應至該第一資料字元與該 第二資料字元之起始位址之控制電路之位址緩衝電 路,以產生接續該起始位址之後繼位址,跟隨著該起始 位址,該第一電路使用該後繼位址以存取該複數個資料 字元。 iIIIIIII!lili * 1 I I i I ί I ^ «1Ι11ΙΙΙ* (請先閱讀背面之注意事項再填寫本頁) 經濟部知3-慧財產局員工消費合作吐. I纸張尺度適用中圍國家標違QCNS) A4規袼X 297公釐〉 40 91813 507212 A8 B8 C8 D8 經濟部智慧財產局員工消費合阼社印製 申請專利範圍 4 ·如申凊專利範圍第1項之 料字均儲存於記憶體的許心記憶i中 5. —種用以提供叢發模式存取在記憶體中之複數個資料 字疋的叢發模式架構,該架構包括: 控制電路; 用以存取複數個資料字元之第一序列資料字元之 第一序列感測放大器,該第一序列感測放大器連接至控 制電路,其中利用第_序列感測放大器該第一序列資料 子元每次存取一個資料字元,該存取開始於第一資料字 元之起始存取,接著第三資料字元之第二存取,然後為 該複數個資料字元之該第一序列資料字元之後繼存 取,以回應該控制電路; 用以存取複數個資料字元之第二序列資料字元之 第二序列感測放大器,該第二序列感測放大器連接至控 制電路,其中利用第二序列感測放大器該第二序列資料 字元每次存取一個資料字元,該存取開始於第二資料字 元之起始存取,接著第四個資料字元之第二存取,然後 為該複數個資料字元之該第一序列資料字元之後繼存 取,以回應該控制電路; 連接並回應用以遞增對應至該第一資料位元與該 苐一負料子元之起始位址之控制電路之位址緩衝電 路,以產生接續該起始位址之後繼位址,該第一序列感 測放大器及該第二序列感測放大器使用該後繼位址以 存取該複數個資料字元;以及 其中許多資 (請先閱讀背面之注意事項再填窵本頁) 訂- 線」 本紙張尺度適用中g國家標苹(CNS)A4 4珞(210 X 297公釐) 41 91813 507212 A8 B8 C8 D8 六 經濟部智慧財產局員工消費合作社印製 申請專利範圍 連接至控制電路及藉由該控制電路選擇性連接至 該第-序列感測放大器與該第二序列感測放大器之問 鎖電路’以儲存該第一序列資料字元及該第二序列資料 字元,該控制電路分別從該第-序列感測放大器及該第 -序列感測放大益引導該第一序列資料字元及第二序 列資料字元之轉移至該問鎖電路; 其中當分別完成該第-資料字元及該第二資料字 元從該起始存取轉移至該㈣電路時,該控制電路將觸 發該弟二貧料字开g势 一 寸予疋及第四貧料字元之第二存取。 6·如申料利範圍第5項之叢發模式架構,更包括·· /、另调入ir而並連接至該位址缓衝電路之有效位址 缓1鳥^ X開怎4叢發模式粟構之起始狀態而回應於該 起始位址。 7. 如申請專利範項之叢發模式架構,更包括: ,據是否該資料字元為第—序列資料字元或第二 序列貧料字元之其中之一來選擇來自問鎖電路之資料 字元之切換電路。 8. 如申請專利範圍第5項之叢發模式架構,更包括: 據控制4號之電晶體從該閂鎖電路來選擇資料 子/切換電路,其中該控制信號為該起始位址的最低 有效位元。 峰 9·如申明專利範圍第5項之叢發模式架構,更包括: 問鎖電路選擇資料字元之切換電路;以及 ”男輸4端且連接至該切換電路之資料緩衝器,該 l舐張 < 度適闬J园剪家襟举(CNS)A4規格(210 X 297公爱 42 91813 (請先閱讀背面之注意事項再填寫本頁) 9— ϋ n 1 u I i Is - 裝 • n tn I n I VI 9i 訂· -ϋ si {* n t n u n u n I— n ϋ —i 507212 A8 B8 C3(請先閱讀背面之注意事項再填寫本頁) f. * i I 丨線!總 濟 部 智 i 財 產 局 員 工 消 費 合 社 印 製 ui2 '申請專利範圍 在該記憶體之輪出 ^ ^ ^ ^產生該苐一資料字元以回應 該定時訊號之第一脈衝;以及 · 在該記憶體之輪屮*山太& ^ ^ 兮& 產生該第二資料字元以回應 “弋時訊號之第二脈衝。 . 13.如申請專利範圍第12 ’之方法,更包括: 於該起始時間调: 一〜 /内,儲存該第一資料字元與該第 1〜貪料字元以回應該第二信號。 又4·如申請專利範圍第η 一 、 方法,其中該複數個資料字 疋均儲存於記憶體的藉盔細分 i 、 肢w復數個核心記憶胞中。 1 5 · —種於記憶體中用以提 杈供叢發換式存取複數個資料字 元之方法,該方法包括: 、 卞 、合由,十數尺時信號之起始脈衝數來量測起始時 週期以回應起始位址,並且在該起始時間週:曰 以該起始位址存取坌 次扭—-„ " · 元. 仔取弟一貝枓予疋與第二資料字 之後產生第二信號·; 遞增該起始位址以產生第二位址; 儲存該第一資料字元及該第二資 卞7^ Μ回庫呤 第二訊號; 愿5亥 以該第二位址存取第三資料字元與第四資料〜一 以回應該第二信號;以及, 、广予疋 依據談起始時間週期: 在該記憶體之輸岀端產生該第一資料、 t疋以回庫 該定時訊號之第一脈衝; 茶紙張尺度適周甲國國家標準(CNS)A4規格f210 X 297公釐) _ __________I I · I --------訂· I I ! i I f 1 1 ------ (請先閱讀背面之注意事項再填寫本頁) 灿13 507212 S1 六、申請專利範圍 在該記憶體之輸出端產生該第二資料字元該定時 訊號之第二脈衝; 儲存該第三資料字元與第四資料字元以回應該定 時信號之第二脈衝;以及 對於定時信號之連續脈衝: 以該定時信號之每兩個脈衝產生後繼位址; 對於每一個後繼位址以每兩個該定時信號之脈衝 存取兩個資料字元; 以該疋時信说之每兩個脈衝儲存兩個資料字元;以 及 以該定時信號之每一個脈衝於記憶體的輸出端產 生一個資料字元。 16·如申請專利範圍第15項之方法,其中該複數個資料字 元均儲存於該記憶體的複數個核心記憶胞中。 (請先閲讀背面之注意事項再填寫本頁) 襻 I n ft n n κ (8 · n n 1« n fli it n I 線丨# 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用〒國國家標準(CNS)A4規格(210 X 297公釐) 45 91813
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US20865200P | 2000-05-31 | 2000-05-31 | |
US09/829,518 US6621761B2 (en) | 2000-05-31 | 2001-04-09 | Burst architecture for a flash memory |
Publications (1)
Publication Number | Publication Date |
---|---|
TW507212B true TW507212B (en) | 2002-10-21 |
Family
ID=26903366
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW090113006A TW507212B (en) | 2000-05-31 | 2001-05-30 | Burst architecture for a flash memory |
Country Status (11)
Country | Link |
---|---|
US (1) | US6621761B2 (zh) |
EP (1) | EP1295294B1 (zh) |
JP (1) | JP4737917B2 (zh) |
KR (1) | KR100717412B1 (zh) |
CN (2) | CN100552806C (zh) |
AT (1) | ATE287119T1 (zh) |
AU (1) | AU2001263347A1 (zh) |
BR (1) | BR0111303A (zh) |
DE (1) | DE60108388T2 (zh) |
TW (1) | TW507212B (zh) |
WO (1) | WO2001093272A2 (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB0122401D0 (en) * | 2001-09-17 | 2001-11-07 | Ttp Communications Ltd | Interfacing processors with external memory |
JP2003223792A (ja) * | 2002-01-25 | 2003-08-08 | Hitachi Ltd | 不揮発性メモリ及びメモリカード |
ITVA20020016A1 (it) * | 2002-02-21 | 2003-08-21 | St Microelectronics Srl | Metodo di scrittura di un insieme di bytes di dati in una memoria standard e relativo dispositivo di memoria |
JP4469649B2 (ja) | 2003-09-17 | 2010-05-26 | 株式会社ルネサステクノロジ | 半導体フラッシュメモリ |
US6973003B1 (en) | 2003-10-01 | 2005-12-06 | Advanced Micro Devices, Inc. | Memory device and method |
JP4708723B2 (ja) * | 2004-03-30 | 2011-06-22 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
KR100598114B1 (ko) * | 2005-01-25 | 2006-07-10 | 삼성전자주식회사 | 페이지 모드 동작을 수행하는 반도체 메모리 장치 |
CN101458960B (zh) * | 2007-12-13 | 2011-12-07 | 中芯国际集成电路制造(上海)有限公司 | 叠加容量存储器及控制方法 |
KR100915824B1 (ko) * | 2008-01-07 | 2009-09-07 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 입력 회로 및 그 제어 방법 |
KR100935593B1 (ko) | 2008-02-12 | 2010-01-07 | 주식회사 하이닉스반도체 | 페이지 버퍼를 제어하는 비휘발성 메모리 장치 |
US8285917B2 (en) * | 2009-03-26 | 2012-10-09 | Scaleo Chip | Apparatus for enhancing flash memory access |
CN113409870A (zh) * | 2021-06-30 | 2021-09-17 | 芯天下技术股份有限公司 | 一种闪存擦除方法、扇区选择电路、装置和电子设备 |
US12111781B2 (en) * | 2022-03-11 | 2024-10-08 | Micron Technology, Inc. | Data burst suspend mode using multi-level signaling |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960003526B1 (ko) * | 1992-10-02 | 1996-03-14 | 삼성전자주식회사 | 반도체 메모리장치 |
US5604884A (en) * | 1993-03-22 | 1997-02-18 | Compaq Computer Corporation | Burst SRAMS for use with a high speed clock |
US5696917A (en) * | 1994-06-03 | 1997-12-09 | Intel Corporation | Method and apparatus for performing burst read operations in an asynchronous nonvolatile memory |
JP2904076B2 (ja) * | 1995-11-10 | 1999-06-14 | 日本電気株式会社 | 半導体記憶装置 |
KR100218734B1 (ko) * | 1996-05-06 | 1999-09-01 | 김영환 | 싱크로노스 메모리의 내부펄스 신호발생 방법 및 그장치 |
JP3789173B2 (ja) | 1996-07-22 | 2006-06-21 | Necエレクトロニクス株式会社 | 半導体記憶装置及び半導体記憶装置のアクセス方法 |
JPH1139871A (ja) * | 1997-01-10 | 1999-02-12 | Mitsubishi Electric Corp | 同期型半導体記憶装置 |
US5903496A (en) * | 1997-06-25 | 1999-05-11 | Intel Corporation | Synchronous page-mode non-volatile memory with burst order circuitry |
US5923615A (en) * | 1998-04-17 | 1999-07-13 | Motorlola | Synchronous pipelined burst memory and method for operating same |
US6216180B1 (en) * | 1998-05-21 | 2001-04-10 | Intel Corporation | Method and apparatus for a nonvolatile memory interface for burst read operations |
JP4060442B2 (ja) * | 1998-05-28 | 2008-03-12 | 富士通株式会社 | メモリデバイス |
JP2000048586A (ja) * | 1998-07-30 | 2000-02-18 | Fujitsu Ltd | 不揮発性半導体記憶装置 |
JP4043151B2 (ja) | 1998-08-26 | 2008-02-06 | 富士通株式会社 | 高速ランダムアクセス可能なメモリデバイス |
KR100359157B1 (ko) * | 1998-12-30 | 2003-01-24 | 주식회사 하이닉스반도체 | 라이트 명령어 레이턴시회로 및 그 제어방법 |
US6104667A (en) * | 1999-07-29 | 2000-08-15 | Fujitsu Limited | Clock control circuit for generating an internal clock signal with one or more external clock cycles being blocked out and a synchronous flash memory device using the same |
US6111787A (en) * | 1999-10-19 | 2000-08-29 | Advanced Micro Devices, Inc. | Address transistion detect timing architecture for a simultaneous operation flash memory device |
US6285585B1 (en) * | 1999-10-19 | 2001-09-04 | Advaned Micro Devices, Inc. | Output switching implementation for a flash memory device |
US6205084B1 (en) * | 1999-12-20 | 2001-03-20 | Fujitsu Limited | Burst mode flash memory |
US6314049B1 (en) * | 2000-03-30 | 2001-11-06 | Micron Technology, Inc. | Elimination of precharge operation in synchronous flash memory |
US6304510B1 (en) * | 2000-08-31 | 2001-10-16 | Micron Technology, Inc. | Memory device address decoding |
-
2001
- 2001-04-09 US US09/829,518 patent/US6621761B2/en not_active Expired - Lifetime
- 2001-05-21 BR BR0111303-8A patent/BR0111303A/pt not_active IP Right Cessation
- 2001-05-21 KR KR1020027016209A patent/KR100717412B1/ko not_active IP Right Cessation
- 2001-05-21 JP JP2002500396A patent/JP4737917B2/ja not_active Expired - Fee Related
- 2001-05-21 WO PCT/US2001/016426 patent/WO2001093272A2/en active IP Right Grant
- 2001-05-21 CN CNB018105009A patent/CN100552806C/zh not_active Expired - Lifetime
- 2001-05-21 AT AT01937634T patent/ATE287119T1/de not_active IP Right Cessation
- 2001-05-21 AU AU2001263347A patent/AU2001263347A1/en not_active Abandoned
- 2001-05-21 DE DE60108388T patent/DE60108388T2/de not_active Expired - Lifetime
- 2001-05-21 EP EP01937634A patent/EP1295294B1/en not_active Expired - Lifetime
- 2001-05-21 CN CN2008101358282A patent/CN101345078B/zh not_active Expired - Lifetime
- 2001-05-30 TW TW090113006A patent/TW507212B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO2001093272A2 (en) | 2001-12-06 |
CN1447972A (zh) | 2003-10-08 |
BR0111303A (pt) | 2003-06-17 |
AU2001263347A1 (en) | 2001-12-11 |
KR100717412B1 (ko) | 2007-05-11 |
JP2003535428A (ja) | 2003-11-25 |
US20020012278A1 (en) | 2002-01-31 |
EP1295294B1 (en) | 2005-01-12 |
US6621761B2 (en) | 2003-09-16 |
CN101345078B (zh) | 2013-04-10 |
KR20030014255A (ko) | 2003-02-15 |
JP4737917B2 (ja) | 2011-08-03 |
CN100552806C (zh) | 2009-10-21 |
DE60108388T2 (de) | 2005-09-29 |
CN101345078A (zh) | 2009-01-14 |
WO2001093272A3 (en) | 2002-03-28 |
EP1295294A2 (en) | 2003-03-26 |
DE60108388D1 (de) | 2005-02-17 |
ATE287119T1 (de) | 2005-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW507212B (en) | Burst architecture for a flash memory | |
TW412704B (en) | Memory device with multiple internal banks and staggered command execution | |
TWI614763B (zh) | 記憶體裝置、其週邊電路及其單一位元組資料寫入方法 | |
CN109903793B (zh) | 半导体存储装置和存储系统 | |
TWI228722B (en) | Semiconductor memory device having mode storing one bit data in two memory cells and method of controlling same | |
TWI227491B (en) | Semiconductor memory device having a DRAM cell structure and handled as a SRAM | |
TW451198B (en) | Semiconductor memory device | |
TW518598B (en) | Semiconductor memory device | |
TW388882B (en) | Synchronous read only memory device | |
TW200849000A (en) | Memory array error correction apparatus, systems, and methods | |
TW407277B (en) | The ROM device having bitline discharging circuit and the method of access data thereof | |
TW201007739A (en) | Multiple-bit per Cell (MBC) non-volatile memory apparatus and system having polarity control and method of programming same | |
TW200811870A (en) | Methods for programming and reading NAND flash memory device and page buffer performing the same | |
JPS60254485A (ja) | スタテイツク型半導体記憶装置 | |
TW507202B (en) | Nonvolatile semiconductor memory device | |
TW548651B (en) | Semiconductor memory and method of entry of its operation mode | |
TW477975B (en) | Integrated circuit having memory cell and method for writing a write-data bit to the memory cell therein | |
JP4095317B2 (ja) | 非同期式半導体記憶装置、非同期式半導体記憶装置の内部制御方法及びシステム | |
TW476070B (en) | Semiconductor memory device and write data masking method thereof | |
TW495976B (en) | Testable nonvolatile semiconductor device | |
US9607706B1 (en) | Semiconductor memory device | |
CN1716444B (zh) | 能稳定设置模式寄存器设置的半导体存储器件及方法 | |
TWI272619B (en) | Data sorting in memories | |
TW300998B (zh) | ||
TWI310192B (en) | Memory system and method for memory system operation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MK4A | Expiration of patent term of an invention patent |