TW502451B - Semiconductor memory and method for fabrication the same - Google Patents

Semiconductor memory and method for fabrication the same Download PDF

Info

Publication number
TW502451B
TW502451B TW090121501A TW90121501A TW502451B TW 502451 B TW502451 B TW 502451B TW 090121501 A TW090121501 A TW 090121501A TW 90121501 A TW90121501 A TW 90121501A TW 502451 B TW502451 B TW 502451B
Authority
TW
Taiwan
Prior art keywords
gate electrode
insulating film
active region
region
film
Prior art date
Application number
TW090121501A
Other languages
English (en)
Inventor
Fumihiko Noro
Seiki Ogura
Original Assignee
Panasonic Co Ltd
Halo Lsi Design & Device Tech
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Co Ltd, Halo Lsi Design & Device Tech filed Critical Panasonic Co Ltd
Application granted granted Critical
Publication of TW502451B publication Critical patent/TW502451B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0425Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a merged floating gate and select transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/43Simultaneous manufacture of periphery and memory cells comprising only one type of peripheral transistor
    • H10B41/48Simultaneous manufacture of periphery and memory cells comprising only one type of peripheral transistor with a tunnel dielectric layer also being used as part of the peripheral transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

502451 經濟部智慧財4¾.¾(工消費合作社印製 A7 B7 Πΐ、發明説明(1 ) 【發明所屬技術領域】 本發明係關於在基板上鄰接設有控制閘及浮動閘之閘 門分離型EEPROM所成半導體記憶裝置及其製造方法。 【習知技術】 以能進行電氣性擦除及寫入之非易失半導體記憶裝置 、已被知曉具浮動閘之.EEPROM(Electrically Erasable and ProgrammableRead Only Memory)0 近來,半導體記憶裝置則被熱望超微細化,高積體化 及高性能化、而有在控制閘電極側壁上介容量絕緣膜具有 浮動閘電極、且於低電壓亦能動作之所謂閘門分離型 EEPROM裝置之提案。 一般、對於EEPROM裝置之寫入動作、係將高電壓施 加於漏極領域及控制閘電極、促使在頻道領域之漏極近旁 發生熱電子、並將所發生熱電子加速注入於浮動閘電極而 予以進行。另、擦除動作乃將注入於浮動閘電極之電荷介 隧道絕緣膜放出於源(極)領域,漏(極)領域或頻道領域而進 行之。 以下、就習知之閘門分離型半導體記億裝置參照圖9 加以說明。 如圖9所示、習知半導體記憶裝置係具有在矽晶所成 半導體基板1 0 1上予以形成之兀件分離絕緣膜1 〇 2所區隔 之記憶電路部100及邏輯電路部200。 半導體基板1 01上之記憶電路部1 00則介閘絕緣膜1 03 I--------裝- ----Γ1Ι訂-----丨線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) -4- 經濟部智慧財4P-78工消費合作社印製 502451 A7 一 B7 五、發明説明(2 ) 形成有控制閘電極104。該控制閘電極1 〇4之階段部1Q1 a 上面且包括其坡面上介絕緣膜106尙形成有跨過該階段部 101a之浮動閘電極105。 半導體基板101之控制閘電極104側卻形成有源領域 107,浮動閘電極105側亦形成有漏領域108。該等控制閫 電極104,浮動閘電極105,源領域107及漏領域10S之各 露出部分即由金屬矽化物膜110加以被覆。 半導體基板10 1上之邏輯電路部200介閘絕緣膜11 1形 成有閘電極112、並在該閘電極112側面上形成有側壁絕緣 膜113。又,半導體基板101之閘電極L12側方領域形成有 源漏(源極漏極間)領域114、而閘電極112及源漏領域114 之露出部分即由金屬矽化物膜110所予以被覆。 如是、習知被合載有邏輯電路部100與記憶電路部200 之控制閘電極104,浮動閘電極105,源領域107,漏領域 108,閘電極112及源漏領域頂部係全面性形成有金屬矽化 物膜11 0、以謀圖高速化構成邏輯電路部1 00與記憶電路部 200之元件動作。 【發明欲解決之課題】 惟,上述習知之半導體記憶裝置由於具有挾持膜厚極 薄之絕緣膜1 06互相鄰接之控制閘電極1 04及浮動閘電極 1 05、而有因矽化處理致該控制閘電極104及浮動閘電極 105互相發生短路之問題。 本發明爲解決上述習知之課題、乃提供一種閘門分離 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) Γ5Ί "一 .—裝I ^ 訂 -II 線 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財4笱运(工消費合作社印髮 502451 A7 _____B7 _ 五、發明説明(3 ) 型半導體記憶裝置、能促使合載有邏輯電路部與記憶電路 部之半導體記憶裝置超微細化及高性能化爲目的。 【解決課題之手段】 - 爲達成上述目的、本發明則呈對記憶電路部之控制閘 電極及浮動閘電極不予進行矽化處理之構成。 具體言之、本發明有關第一之半導體記憶裝置、係具 有介控制閘絕緣膜形成於半導體基板所設第一活性區域上 之控制閘電極、與介容量絕緣膜在控制閘電極側面上且介 隧道絕緣膜在第一活性區域上予以形成之浮動閘電極、與 形成於第一活性區域之控制閘電極及浮動閘電極側方之第 一源領域及第一漏領域、與介閘絕緣膜被形成於與半導體 基板之第一活性區域呈電氣絕緣之第二活性區域上之閘電 極、以及被形成於第二活性區域之閘電極側方之第二源領 域及第二漏領域、而僅在第二源領域,第二漏領域及閘電 極上面具有金屬矽化物膜。 依據第一之半導體記憶裝置、由於僅在構成第二活性 區域所含邏輯元件之第二源領域,第二漏領域及閘電極上 面具有金屬矽化物膜、且構成第一活性區域所含記憶元件 之控制閘電極及浮動閘電極未被矽化處理、故控制閘電極 及浮動閘電極不致發生短路。加之,記憶電路部之第一活 性領域亦未被矽化處理、致能趨小第一源領域及第一漏領 域與外部謀圖電氣導通之接觸時之掩膜對合的餘裕、而可 進行第一活性區域之超微細化。其結果、能促使將含記憶 I. I I ................. ! n n ~ I J I I I n I 線 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -6- 502451 A7 B7 經濟部智慧財產%0(工消費合作社印製 五、發明説明(4 ) 元件之記憶電路部及含邏輯元件之邏輯電路部合載於同一 半導體基板之半導體記憶裝置並存超微細化與高性能化。 本發明有關第二之半導體記憶裝置、乃具有介控制閘 絕緣膜被形成於半導體基板所設第一活性區域上之控制閘 電極、與介容量絕緣膜在控制閘電極側面上且介隧道絕緣 膜在第一活性區域上予以形成之浮動閘電極、與形成於第 一活性區域之控制閘電極及浮動閘電極側方之第一源領域 及第一漏領域、與介閘絕緣膜被形成於與半導體基板之第 一活性區域呈電氣絕緣之第二活性區域上之閘電極、以及 被形成於第二活性區域之閘電極側方之第二源領域及第二 漏領域、而僅在第一源領域,第一漏領域,第二源領域, 第二漏領域及閘電極上面具有金屬矽化物膜。 依據第二之半導體記憶裝置、則能獲得與本發明第一 半導體記憶裝置相同之效果同時、由於構成第一活性區域 所含記憶元件之控制閘電極及浮動閘電極並未被矽化處理 、故控制閘電極與浮動閘電極不致發生短路。況且,第一 活性區域之第一源領域及第一漏領域卻被矽化處理、致能 減低該等各領域之接觸電阻。 在第一或第二之半導體記憶裝置、其半導體基板於浮 動閘電極下側部分具有浮動閘電極可跨越所形成之階段部 較宜。藉此 '在寫入動作時、能提升自形成於控制閘電極 下側之頻道領域向浮動閘電極注入熱電子之注入效率。 本發明有關第一之半導體記憶裝置製造方法、係具有 :由元件分離絕緣膜將半導體基板之主要面予以區隔爲第 (請先閲讀背面之注意事項再填寫本頁) -裝- 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部智慈財4¾員工消費合作社印製 502451 A7 B7 五、發明説明(5 ) —活性區域及第二活性區域之工程、與在第一活性區域及 弟一活性區域上依序形成第一絕緣膜及第一導電膜之工程 '與對第一導電膜及第一絕緣膜之第一活性區域上側部分 進行選擇性蝕刻、在第一活性區域、由第一絕緣膜予以形 成控制閘絕緣膜同時,由第一導電膜予以形成控制閘電極 之工程、與在第一活性區域上包括控制閘電極之全面予以 形成第二絕緣膜及第二導電膜之工程、與對第二絕緣膜及 第二導電膜進行平坦化蝕刻,介第二絕緣膜在控制鬧電極 側面上形成由第二導電膜所成浮動_電極之工程、與對第 一導電膜及第一絕緣膜之第二活性區域上側部分進行選擇 性蝕刻、在第二活性區域、由第一絕緣膜予以形成閘絕緣 膜同時,由第一導電膜予以形成閘電極之工程、與在半導 體基板第一活性區域之控制閘電極及浮動閘電極側方領域 形成第一源領域及第一漏領域之工程、與在半導體基板第 二活性區域之閘電極側方領域形成第二源領域及第二漏領 域之工程、與在第一活性區域上形成被覆於該第一活性區 域之保護絕緣膜後、以所形成保護絕緣膜爲掩膜、將第二 源領域,第二漏領域及閘電極上面分別予以矽化處理之工 程。 依據第一之半導體記憶裝置製造方法、由於在第一活 性區域上形成被覆於該第一活性區域之保護絕緣膜後、以 該保護絕緣膜爲掩膜、將第二源領域,第二漏領域及閘電 極上面分別予以矽化處理、且第一活性區域所含記憶元件 之控制閘電極,浮動閘電極,第一源電極及第一漏電極並 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 8 _ .........................I I I I ................ n I I I J I I I I 線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財/i^Ja(工消費合作社印製 502451 A7 B7 五、發明説明(6 ) 未被矽化處理、故控制閘電極及浮動閘電極不致發生短路 。加之,記憶電路部之第一活性領域亦未被矽化處理、致 能趨小第一源領域及第一漏領域與外部謀圖電氣導通之接 觸時之掩膜對合餘裕、而可實現第一活性區域之超微細化 。其結果、能達成第一活性領域之記憶電路部及第二活性 領域之邏輯電路部合載於同.一半導體基板之半導體記憶裝 置的超微細化與高性能化。 本發明有關第二之半導體記憶裝置製造方法、係具有 將半導體基板之主要面由元件分離絕緣膜予以區隔爲第一 活性區域及第二活性區域之工程、與在第一活性區域及第 二活性區域上依序形成第一絕緣膜及第一導電膜之工程、 與對第一導電膜及第一絕緣膜之第一活性區域上側部分進 行選擇性飩刻、在第一活性區域、由第一絕緣膜予以形成 控制閘絕緣膜同時,由第一導電膜予以形成控制閘電極之 工程、與在第一活性區域上沿包括控制閘電極之全面予以 形成第二絕緣膜及第二導電膜之工程、與對第二絕緣膜及 第二導電膜進行平坦化蝕刻,介第二絕緣膜在控制閫電極 側面上形成由第二導電膜所成浮動閘電極之工程、與對第 一導電膜及第一絕緣膜之第二活性區域上側部分進行選擇 性飩刻、在第二活性區域、由第一絕緣膜予以形成閘絕緣 膜同時,由第一導電膜予以形成閘電極之工程、與在半導 體基板第一活性區域之控制閘電極及浮動閘電極側方領域 形成第一源領域及第一漏領域之工程、與在半導體基板第 二活性區域之閘電極側方領域形成第二源領域及第二漏領 本紙張尺度適用中國國家標準(CNS ) A4規格(210x297公釐) I---------^----ΓΙΙ1Τ-------^ (請先閱讀背面之注意事項再填寫本頁) 502451 A7B7 經濟部智慧財產笱員工消費合作社印製 五、發明説明(7 ) 域之工程、與在形成被覆於控制閘電極及浮動閘電極之保 護絕緣膜後、以所形成保護絕緣膜爲掩膜、將第一源領域 ,第一漏領域,第二源領域,第二漏領域及閘電極上面分 別予以矽化處理之工程。 依據第二之半導體記憶裝置製造方法、由於在形成被 覆於控制閘電極及浮動閘電極之保護絕緣膜後、以該保護 絕緣膜爲掩膜、將第一源領域,第一漏領域,第二源領域 ,第二漏領域及閘電極上面分別予以矽化處理、惟第一活 性區域所含記憶元件之控制閘電極及浮動閘電極並未被矽 化處理、故控制閘電極及浮動閘電極不致發生短路。加之 ,第一活性領域之第一源領域及第一漏領域上面卻被矽化 處理、致能減低第一源領域及第一漏領域之接觸電阻。 第一或第二之半導體記憶裝置製造方法、係在控制閘 電極之形成工程與浮動閘電極之形成工程間、更具有於半 導體基板之浮動閘電極形成領域沿控制閘電極之閘寬方向 予以形成階段部之工程較宜。 在第一或第二之半導體記憶裝置製造方法、於第一源 領域及第一漏領域形成後、再予以形成第二源領域及第二 漏領域較佳。藉此,能將第二源領域與第二漏領域之接合 形成爲比第一源領域與第一漏領域爲淺之接合、致對邏輯 電路部之第二活性領域能更加實現其高性能化、故可促使 閘門分離型半導體記憶裝置更爲高性能化。 在第一或第二之半導體記憶裝置製造方法、以其保護 絕緣膜之形成工程包含有閘電極之被覆工程、且更具有自 (請先閱讀背面之注意事項再填寫本頁) •裝- 訂 本紙張尺度適用中國國家標準(CNS > A4規格(210X29?公釐〉 -10- 502451 A7 B7 五、發明説明(8 ) 保護絕緣膜之位於閘電極側面上部分予以形成閘電極之側 壁絕緣膜之工程較妥。藉此、由於能省略僅爲形成第二活 性領域所含元件之側壁絕緣膜的絕緣膜形成工程、故可簡 略化其相對程度之工程。 【發明之實施形態】 就本發明一實施形態參照圖示加以說明。 圖1爲顯示本發明一實施形態有關之半導體記憶裝置 剖面構造。如圖1所示、本實施形態有關之半導體記憶裝 置係具有例如被形成於矽晶或上部具矽質層之半導體基板 11上、且由具淺溝分離(STI)構造等之二氧化矽所成元件分 離絕緣膜1 2予以分隔之記憶電路部1及邏輯電路部2。 半導體基板11上之記憶電路部1乃介控制閘絕緣膜1 3 形成有控制閘電極14、且介絕緣模16在該控制閘電極14 之基板階段部11 a坡面上形成跨過該階段部11 a之浮動閘電 極15。該絕緣模16在控制閘電極14與浮動閘電極15之間 即以容量絕緣膜作用、在浮動閘電極1 5與半導體基板11 之間則以隧道絕緣膜作用。半導體基板Π之記憶電路部1 之控制閘電極14側卻形成有爲第一源領域之源領域17、浮 動閘電極1 5側亦形成有爲第一漏領域之漏領域1 8 ° 半導體基板1 1上之邏輯電路部2係介閘絕緣膜20形 成有閘電極2 1、該閘電極2 1側面上尙形成有側壁絕緣膜 22。半導體基板1 1之閘電極2 1側方領域以第二源領域及 第二漏領域形成有源漏(源極漏極間)領域23、且閘電極21 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
L
T 經濟部智慧財產PT a(工消費合作社印製 經濟部智慧財4^a (工消費合作社印製 502451 A7 _____B7 ___ 五、發明説明(9 ) 及源漏領域23之各露出部分由使用鈷或鎢等金屬矽化物膜 24加以被覆。 如是、本實施形態乃爲合載記憶電路部1及邏輯電路 部2之半導體記憶裝置、記憶電路部1之記憶元件卻是控 制·閘電極1 4與浮動閘電極1 5介絕緣膜1 6在半導體基板1 1 上呈互相鄰接、且均對向於半導體基板11之閘門分離型 EEPROM裝置。又、半導體基板11之浮動閘電極15下側領 域則形成有沿閘寬方向延伸並由浮動閘電極1 5予以跨過之 基板階段部11 a。藉該基板階段部1 1 a即可提升半導體基板 1 1之控制閘電極1 4下側所發生熱電子注入於浮動閘電極 1 5之效率。 本實施形態有關之半導體記憶裝置、由於記憶電路部1 之控制閘電極14與浮動閘電極15之各露出部分均未被矽 化處理、致控制閘電極14與浮動閘電極1 5互相不致因金 屬矽化物膜24而發生短路。且邏輯電路部2卻被予以矽化 處理、故可謀圖低電阻化所促成之動作高速化。 加之、爲謀求記憶電路部1之源領域1 7及漏領域1 8 與外部之電氣性導通而形成接觸時、對應該等源領域1 7及 漏領域1 8之未被矽化處理之程度、可趨小平版印刷工程之 掩膜疊合餘裕、以促進記憶電路部1之微細化。因此、能 確實形成合載記憶電路部1與邏輯電路部2之閘門分離型 半導體記憶裝置同時、尙能進行記憶電路部1之超微細化 及邏輯電路部2之之高性能化。 以下、參照圖示說明如上所構成之半導體記憶裝置之 裝r ^ 訂 線 (請先閲讀背面之注意事項再填寫本頁) i纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ]12 . 502451 A7 B7 五、發明説明(10 ) 製造方法。 圖2〜圖4爲顯示一實施形態有關之半.導體記憶裝置製 造方法之工程順序剖面構成。 首先,如圖2(a)所示、在矽晶所成半導體基板31頂部 形成深度300nm左右之元件分離用溝槽、再將二氧化矽充 塡於該元件分離用溝槽藉以形成元件分離絕緣膜32、而區 隔第一活性區域之記憶電路部1,與第二活性區域之邏輯電 路部2。然後、由熱氧化法在半導體基板31主要面上形成 膜厚約l〇nm之二氧化矽所成第一絕緣膜33A、繼之、由低 壓CVD法在該第一絕緣膜33A上堆積膜厚約200nm之多結 晶矽膜。 之後、向多結晶矽膜以加速電壓約lOKeV注入投配量 約2 xi015cnT 2之磷(P)離子、接著,例如在氮氣氛施加溫 度約800°C之15分鐘退火處理、由多結晶矽膜形成第一導 電膜34A。復又,由光蝕法在第一導電膜34A上形成具控 制閘電極形成用圖案之第一抗飩劑圖案8 1。 其次、以第一抗蝕劑圖案81爲掩膜、對第一導電膜 34A及第一絕緣膜33A進行各向異性乾式飩刻、如圖2(b) 所示、在記憶電路部1形成由第一絕緣膜33A所成之控制 閘絕緣膜33B及又第一導電膜34A所成之控制閘電極34B 。繼之、除去第一抗飩劑圖案81後、利用光蝕法在半導體 基板31之記憶電路部1主要面上、與控制閘電極34B之漏 極側面保持間隔且沿閘寬方向形成促使漏領域側予以露出 之階段部形成用之第二抗蝕劑圖案82。接著,以第二抗飩 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 13 · — ------澤-- (請先閱讀背面之注意事項再填寫本頁) -tv 經濟部智慧財4PTW工消費合汴社印製 502451 A7 B7 經濟部智慧財1¾員工消費合作社印製 五、發明説明(11 ) 劑圖案82爲掩膜、對半導體基板3 1進行各向同性乾式鈾 刻、在半導體基板3 1頂部形成深度約30nm之基板階段部 3 1 a 〇 其次、如圖2(c)所示、在半導體基板31上之包括控制 _電極34B之記憶電路部1全面予以形成由氧化矽所成之 第二絕緣膜35、復又’以低壓CVD法、加以堆積含濃度1 X 102°crrT 3左右η型不純物,膜厚約lOOnm之導電性多結晶 矽所成第二導電膜。然後、對所堆稹第二導電膜及第二絕 緣膜35進行各向異性乾式鈾刻之相當於11 〇nm程度厚度之 平坦化鈾刻、於控制閘電極34B側壁形成由導電性多結晶 矽所成側壁膜。復,用光蝕法予以形成浮動閘電極形成用 第三抗鈾劑圖案83、並以所形成第三抗蝕劑圖案83爲掩膜 、藉由各向異性乾式蝕刻加以除去對於控制閘電極34B之 與基板階段部31a呈反側之側壁膜及第二絕緣膜35、而在 基板階段部31a上形成與第二絕緣膜35接觸之浮動閘電極 36 0 在此、第二絕緣膜35之與控制閘電極34B對向部分即 以容量絕緣膜作用、與半導體基板3 1對向部分即以隧道絕 緣膜作用。 接著,如圖3(a)所示、除去第三抗蝕劑圖案83後、由 光蝕刻法,在第一導電膜34A上之邏輯電路部2形成具閘 電極形成用圖案之第四抗蝕劑圖案84。繼之、以第四抗蝕 劑圖案84爲掩膜,對第一導電膜34A及第一絕緣膜33A進 行各向異性乾式蝕刻、在邏輯電路部2形成由第一絕緣膜 (請先閱讀背面之注意事項再填寫本頁) .秦. b Γ
I 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -14- 502451 A7 B7 經濟部智慧財4¾員工消費合作社印製 五、發明説明(12 ) 33A所成之閘絕緣膜33C及由第一導電膜34 A所成之閘電 極 3 4C 〇 其次、如圖3(b)所示、除去第四抗蝕劑圖案84後、由 光蝕刻法’予以形成掩蓋於邏輯電路部2之第五抗飩劑圖 案85、且在邏輯電路部2以第五抗蝕劑圖案85爲掩膜,及 在記憶電路部1以控制閘電極3 4 B與浮動閘電極3 6爲掩膜 、向半導體基板31注入砷(As)離子。 繼之、如圖3(c)所示、除去第五抗鈾劑圖案85後、此 次由光蝕刻法,予以形成掩覆於記憶電路部1之第六抗飩 劑圖案86、在邏輯電路部2以第六抗蝕劑圖案86爲掩膜, 及在記憶電路部1以閘電極34C爲掩膜、向半導體基板31 注入磷離子。 繼之、如圖4(a)所示、除去第六抗蝕劑圖案86後、由 低壓CVD法、在半導體基板31上全面性予以堆積膜厚約 100nm之矽氧化膜。接著,對所堆積矽氧化膜進行相當於 1 10nm程度厚之平坦化蝕刻、在閘電極34C形成由矽氧化 膜所成之側壁絕緣膜37。然後、藉光鈾刻法,予以形成掩 蓋於記憶電路部1之第七抗蝕劑圖案87、在記憶電路部1 以第七抗鈾劑圖案87爲掩膜、在邏輯電路部2以閘電極 34C及側壁絕緣膜37爲掩膜、向半導體基板31注入砷離子 〇 其次、如圖4(b)所示、除去第七抗蝕劑圖案87後、對 半導體基板31進行溫度約800〜850°C之60分鐘左右熱處 理、以促使所注入不純物離子活性化、在半導體基板3 1之 (請先閲讀背面之注意事項再填寫本頁) .裝· 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公慶) -15 - 經濟部智慧財產¾¾工消費合作社印製 502451 A7 _ B7 . ;_ 五、發明説明(13 ) 記憶電路部1之控制閘電極34B側形成源領域38、及在浮 動閘電極36側形成漏領域39。與此同時、在半導體基板 31之邏輯電路部2之閘電極34C予以形成源漏領域40。之 後、由低壓CVD法、在半導體基板31上全面堆積記.憶電路 部1矽化防止用之膜厚約40nm氧化矽所成保護絕緣膜4 1。 繼之、由光蝕刻法、進行形成掩蓋於所堆積保護絕緣膜4 1 之記憶電路部1之第八抗鈾劑圖案88、以所形成第八抗蝕 劑圖案88爲掩膜、將掩覆於保護絕緣膜4 1之邏輯電路部2 領域、不予產生蝕刻殘渣地進行膜厚40nm加算過鈾刻量約 10%分之45nm左右蝕刻而予以除去。 其次、如圖4(c)所示、除去第八抗蝕劑圖案88後、藉 蒸鍍法或噴鍍法等在半導體基板31上予以堆積鎢或鈷等之 金屬膜、利用矽化物濺射法、在所堆積金屬膜與矽晶之露 出部分形成金屬矽化物膜42。繼之,除去保護絕緣膜4 1、 然後、經過未圖示之金屬配線工程、保護膜(鈍化膜)形成工 程及接合墊形成工程、以完成半導體記憶裝置。 如上所說明、依據本實施形態、由於對記憶電路部1 之控制閘電極34B及浮動閘電極36不進行矽化處理、致可 防止該控制閘電極34B及浮動閘電極36之互相短路、故雖 是閘門分離型半導體記憶裝置、亦能實現記憶電路部1與 邏輯電路部2之合載化成工序同時、亦能實現裝置之超微 細化及高性能化。 又、本實施形態雖在記憶電路部1與邏輯電路部2、僅 例示性分別各顯示一元件、惟,通常之裝置分別含有多數 I . 裝I I. 訂 線 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ,16 - 經濟部智慧財產笱員工消費合作社印製 502451 A7 B7 五、發明説明(14 ) 元件卻是不必多言。 (一實施形態之第一變形例) 以下,就本發明一實施形態之第一變形例參照圖示加 以說明之。 圖5爲顯示本實施形態之第一變形例有關半導體記憶 裝置之剖面構成。在僵5、與圖1所示構成構件相同之構成 構件即附上相同符號並省略其說明。 如圖5所示、本變形例有關之半導體記憶裝置、雖在 記憶電路部1之源領域1 7及漏領域1 8頂部設有金屬矽化 物膜24、惟控制閘電極14與浮動閘電極15之各露出部分 並未被矽化處理、致控制閘電極14與浮動閘電極15互相 不會發生因金屬矽化物膜24而招來短路。是故,雖是合載 記憶電路部1與邏輯電路部2之半導體裝置、卻對邏輯電 路部2能謀圖矽化處理所致之動作高速化。 加之、以本變形例之特徵、在記憶電路部1之源領域 17及漏領域18頂部具有金屬矽化物膜24、故能減低源領 域17及漏領域18之接觸電阻、並謀求動作之高速化。因 此、可確實形成合載型半導體記憶裝置同時、亦可高性能 化記憶電路部1及邏輯電路部2。 以下、參照圖示就如上構成之第一變形例有關半導體 記憶裝置之製造方法加以說明。 圖6(a)及圖6(b)爲顯示本實施形態之第一變形例有關 半導體記憶裝置製造方法之部分工程剖面構成。在此’僅 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ _ I I 裝 IJ 訂 I 線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產笱員工消費合作社印製 502451 A7 ________B7 ___— 五、發明説明(15 ) 進行說明與一實施形態有關製造方法不同之工程而已、圖 6(a)及圖6(b)即顯示替代一實施形態有關製造方法之圖4(b) 及圖4(c)之工程。 如圖6(a)所示、除去第七抗蝕劑圖案87後、對半導體 基板31進行溫度約850°C之60分鐘左右熱處理、以促使所 注入不純物離子活性化、在半導體基板31之記憶電路部1 之控制閘電極34B側形成源領域38、及在浮動閘電極36側 形成漏領域39。與此同時、在半導體基板3 1之邏輯電路部 2之閘電極34C予以形成源漏領域40。之後、由低壓CVD 法、在半導體基板31上全面予以堆積控制閘電極34B及浮 動閘電極36矽化防止用之膜厚約40nm氧化矽所成保護絕 緣膜41 A、繼之、由光蝕刻法、進行形成掩蓋於堆積控制閘 電極34B及浮動閘電極36之第八抗蝕劑圖案88 A、以所形 成第八抗蝕劑圖案88A爲掩膜、將保護絕緣膜41A之露出 部分、不予產生蝕刻殘渣地進行膜厚40nm加算過蝕刻量約 10%分之45nm左右蝕刻而予以除去。 其次、如圖6(b)所示、除去第八抗飩劑圖案88後、藉 蒸鍍法或噴鍍法等在半導體基板31上予以堆積鎢或鈷等之 金屬膜、利用矽化物濺射法、在所堆積金屬膜與矽晶之露 出部分形成金屬矽化物膜42。繼之,除去保護絕緣膜41 A 、然後、經過金屬配線工程、保護膜(鈍化膜)形成工程及接 合墊形成工程、以完成半導體記憶裝置。 如上所說明、依據本變形例、由於對記憶電路部1之 控制鬧電極3 4 B及浮動閘電極3 6不進行砂化處理、致可防 I—, 111 I I n 111J I 訂— — 1111 線 (请先聞讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) •18- 502451 A7 B7 經濟部智慧財4笱員工消費合作社印製 五、發明説明(16) 止兩電極之互相短路、故雖是閘門分離型半導體記憶裝置 、亦可實現記憶電路部丨與邏輯電路部2之合載化成工序 同時、亦能實現裝置之高性能化。加之、記憶電路部丨之 源領域38及漏領域39頂部設有金屬矽化物膜42、故能減 低源領域38及漏領域39之接觸電阻、並能達成記憶電路 部1之動作高速化。 (一實施形態之第二變形例) 以下、就本發明一實施形態之第二變形例有關半導體 記憶裝置之製造方法參照圖示加以說明。 圖7(a)〜圖7(c)爲顯示一實施形態之第二變形例有關半 導體記憶裝置之製造方法部分工程剖面構成。在此、亦僅 就與一實施形態有關製造方法不同之工程加以說明而已、 圖7(a)〜圖76(c)即顯示替代一實施形態有關製造方法之圖 3(c)及圖4(a)之工程。 如圖7(a)所示、乃在進行邏輯電路部2之離子注入工 程前,對記億電路部1之源領域38與漏領域39進行熱處 理予以活性化、且與邏輯電路部2之源漏領域40A活性化 分開進行之。 具體言之、在除去圖3(b)所示第五抗蝕劑圖案85後、 藉進行溫度約850°C之60分鐘左右熱處理、以活性化注入 於半導體基板3 1之記憶電路部1之砷離子、於半導體基板 3 1之記憶電路部1之控制閘電極34B側形成接合深度約〇.3 // m之源領域38,且在浮動閘電極36側亦形成接合深度約 (請先閲讀背面之注意事項再填寫本頁) -裝- 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -19 - 502451 A7 B7 經濟部智慧財4笱員工消費合作社印製 五、發明説明(17 ) 0.3 // m之漏領域39。之後,由光蝕刻法予以形成掩覆記憶 電路部1之第六抗蝕劑圖案86、而在記憶電路部1以第六 抗触劑圖案86爲掩膜,並在邏輯電路部2以閘電極34C爲 掩膜、向半導體基板31注入磷離子。 其次,如圖7(b)所示、除去第六抗蝕劑圖案86後、藉 低壓CVD法、在半導體基板31上全面性堆積膜厚約lOOnm 之矽氧化膜。接著、對所堆積矽氧化膜進行相當llOnm程 度厚之平坦化飩刻、在閘電極34C上形成由矽氧化膜所成 之側壁絕緣膜37。然後、藉光蝕.刻法形成掩覆於記憶電路 部1之第七抗蝕劑圖案87、且在記憶電路部1以第七抗飩 劑圖案87爲掩膜,並在邏輯電路部2以閘電極34C及側壁 絕緣膜37爲掩膜、向半導體基板3 1注入砷離子。 繼之,如圖7(c)所示、除去第七抗蝕劑圖案87後、進 行溫度約1000°C之10秒鐘左右快速加熱(RTA)處理、藉促 使注入於半導體基板31之邏輯電路部2之磷離子及砷離子 活性化、在半導體基板3 1之邏輯電路部2之閘電極34C側 方形成接合深度約0.15 μ m之源漏領域40A。 其後、如一實施形態予以矽化處理邏輯電路部2之矽 晶露出部、或如其第一變形例亦矽化處理記憶電路部1之 源領域38及漏領域39之露出部。 如是、依據第二變形例、由於能將邏輯電路部2之源 漏領域40A與記憶電路部1之源領域38及漏領域39以各 別之工程加以形成、致可將邏輯電路部2之源漏領域40A 接合以淺接合促成、故能更尚速化邏輯電路部2之元件動 (請先閱讀背面之注意事項再填寫本頁) 裝· 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -20- 經濟部智慧財4^78工消費合作钍印製 502451 A7 ___ B7___ 五、發明説明(1β ) 作、並更加高性能化閘門分離型半導體記憶裝置。 (一實施形態之第三變形例) 以下、就本發明一實施形態之第:三變形例有關半導體 記憶裝置之製造方法參照圖示加以說明。 圖8(a)〜圖8(c)爲顯示一實施形態之第三變形例有關半 導體記憶裝置之製造方法部分工程剖面構成、亦是爲顯示 替代圖4(a)以後工程之工程。在此、亦僅就與一實施形態 有關製造方法不同之工程加以說明而已。在上述實施形態 及其變形例、閘電極34C之側壁絕緣膜37在記憶電路部1 卻被予以除去、未被利用。本第三變形例則呈將側壁絕緣 膜形成用之絕緣膜使用爲記憶電路部1之矽化防止用保護 .絕緣膜之構成。 具體言之、除去圖3(c)所示第六抗飩劑圖案87後、藉 低壓CVD法、在半導體基板31上全面性予以堆積膜厚約 1 00 nm之砂氧化膜。繼之,如圖8(a)所示、藉光触刻法、形 成掩覆於記憶電路部1之控制閘電極34B及浮動閘電極36 之抗蝕劑圖案90、且以所形成抗蝕劑圖案90爲掩膜、對所 堆積矽氧化膜進行相當於11 〇nm左右厚度之平坦化飩刻、 在記憶電路部1形成由矽氧化膜所成之保護絕緣膜37A同 時、在邏輯電路部2之閘電極34C形成由矽氧化膜所成之 側壁絕緣膜37。 其次、如圖8(b)所示、除去抗蝕劑圖案90後、藉光蝕 刻法、予以形成掩覆於記憶電路部1之第七抗蝕劑圖案87 本紙張尺度適用中國國ΐ標準( CNS ) A4規格( 210 X297公釐) ~ " — I I n J 訂 II I 線 (請先閱讀背面之注意事項再填寫本頁) 502451 經濟部智慧財i工消費合作社印製 A7 B7 五、發明説明(19 ) 、並在記憶電路部1以第七抗蝕劑调案87爲掩膜、在邏輯 電路部2以閘電極34C及側壁絕緣膜37爲掩膜、向半導體 基板3 1注入砷離子。 接著、如圖8(c)所示、除去第七抗鈾劑圖案87後、對 半導體基板3 1進行溫度約850°C之60分鐘左右熱處理、將 注入之不純物離子予以活性化、在半導體基板31之控制閘 電極34B側形成源領域38、及在浮動閜電極36側形成漏領 域39。與此同時、亦在半導體基板3 1之邏輯電路部2之閘 電極34C側方形成源漏領域40。 然後、藉矽化物濺射法、在記憶電路部1之源領域38 及漏領域39與邏輯電路部2之源漏領域40及閘電極34C 的露出部予以形成金屬矽化物膜42。 又、將抗蝕劑圖案90形成掩覆於記憶電路部1全面、 則可形成亦防止源領域38及漏領域39矽化之保護絕緣膜 37A。 又、如第二變形例、將邏輯電路部2之源漏領域40活 性化處理別與記憶電路部1之源領域38及漏領域39活性 化處理、以RTA加以進行亦可。 如是、依據第三變形例、由於將記憶電路部1之矽化 防止用保護絕緣膜37A與邏輯電路部2之鬧電極34C之側 壁絕緣膜37以同一工程加以形成、致可簡略化工序、其結 果、能減輕半導體記憶裝置之成本。 【發明之效果】 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -22 - I I I n n n I I I I n n ΙΊ I I ^ I I......... I I I _.................... (請先閲讀背面之注意事項再填寫本頁) 502451 A7 B7 五、發明説明(20 ) 依據本發明有關之半導體記億裝置及其製造方法、係 構成含於第一活性區域之記憶元件、且對基板上互相鄰接 所成閘門分離型之控制閘電極及浮動閘電極不進行矽化處 理、致控制閘電極與浮動閘電極不會發生短路、故可實現 具閘門分離之記憶電路與邏輯電路之合載工序、而謀圖半 導體記憶裝置之超微細化,高性能化及低成本化。 【圖示之簡單說明】 圖1爲本發明一實施形態有關閘門分離型半導體記憶 裝置之槪略構成剖面顯示圖。 圖2(a)〜(c)爲本發明一實施形態有關閘門分離型半導 體記憶裝置之製造方法之工程順序槪略構成剖面顯示圖。 圖3U)〜(c)爲本發明一實施形態有關閘門分離型半導 體記憶裝置之製造方法之工程順序槪略構成剖面顯示圖。 圖4U)〜(c)爲本發明一實施形態有關閘門分離型半導 體記億裝置之製造方法之工程順序槪略構成剖面顯示圖。 圖5爲本發明一實施形態之第一變形例有關半導體記 憶裝置之槪略構成剖面顯示圖。 圖6(a)及(b)爲本發明一實施形態之第一變形例有關閘 門分離型半導體記憶裝置之製造方法的部分工程順序槪略 構成剖面顯示圖。 圖7U)〜(c)爲本發明一實施形態之第二變形例有關閘 門分離型半導體記憶裝置之製造方法的工程順序槪略構成 剖面顯示圖。 (請先閲讀背面之注意事項再填寫本頁) Γ 經濟部智慧財產p? a(工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -23- 經濟部智慧財產苟資工消費合作社印製 502451 A7 ____ B7 _____ 五、發明説明(21 ) 圖8(a)〜(c)爲本發明一實施形態之第二變形例有關閘 門分離型半導體記憶裝置之製造方法的工程順序槪略構成 剖面顯7K圖。 圖9爲習知之閘門分離型半導體記憶裝置之槪@彳冓$ 剖·面顯不圖。 【符號說明】 1 記憶電路部(第一活性區域) 2 邏輯電路部(第二活性區域) 11 半導體基板 11a 基板階段部(階段部) 12 元件分離絕緣膜 .13 控制閘絕緣膜 14 控制閘電極 15 浮動閘電極 16 絕緣膜 Π 源領域(第一源領域) 18 漏領域(第一漏領域) 20 閘絕緣膜 21 閘電極 22 側壁絕緣膜 23 源漏領域(第二源領域’第二漏領域) 24 金屬矽化物膜 31 半導體基板 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -24 - „ 批衣 ^ 訂 . 線 (請先閱讀背面之注意事項再填寫本頁) 502451 A7 B7 五、發明説明(22 ) 31a 基板階段部(階段部) 32 元件分離絕緣膜 (請先閱讀背面之注意事項再填寫本頁) 3 3 A 第一絕緣膜 33B 控制閘絕緣膜 33C 閘絕緣膜 34 A 第一導電膜 34B 控制閘電極 34C 閘電極 35 第二絕緣膜 36 浮動閘電極 37 側壁絕緣膜 37A 保護絕緣膜 .38 源領域(第一源領域) 39 漏領域(第一漏領域) 40 源漏領域(第二源領域,第二漏領域) 40A 源漏領域(第二源領域,第二漏領域) 41 保護絕緣膜 經濟部智慧財產苟g(工消費合作社印製 41A 保護絕緣膜 42 金屬矽化物膜 81 第一抗蝕劑圖案 82 第二抗蝕劑圖案 83 第三抗蝕劑圖案 84 第四抗蝕劑圖案 85 第五抗蝕劑圖案 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 25 - 502451 A7 B7 五、發明説明(Z3 ) 86 第六抗蝕劑圖案 87 第七抗飩劑圖案 88 第八抗蝕劑圖案 88A 第八抗蝕劑圖案 89 抗飩劑圖案 I---------裝'---1 J«--訂------線 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財4¾員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 26 -

Claims (1)

  1. 502451 A8 B8 C8 D8 申請專利範圍 1 ·一種半導體記憶裝置具有介控制閘絕緣膜形成於 半導體基板所設第一活性區控制閘電極、與 介容量絕緣膜在上述控制閘電極側面上且介隧道絕緣 膜在上述第一活性區域上予以形成之浮動閘電極、與 形成於上述第一活性區域之上述控制閘電極及浮動閘 電極側方之第一源領域及第一漏領域、與 介閘絕緣膜被形成於與上述半導體基板之第一活性區 域呈電氣絕緣之第二活性區域上之閘電極、以及 被形成於上述第二活性區域之閘電極側方之第二源領 域及第二漏領域、 而僅在上述第二源領域,第二漏領域及閘電極上面具 有金屬矽化物膜爲特徵。V Wp 2.—種半導體記憶裝置具有介控制閘絕緣膜被形成 於半導體基板所設第一活性_,^上之控制閘電極、與 介容量絕緣膜在上述控έΓΐι電極側面上且介隧道絕緣 膜在上述第一活性區域上予以形成之浮動閘電極、與 形成於上述第一活性區域之控制閘電極及浮動閘電_ 側方之第一源領域及第一漏領域、與 介閘絕緣膜被形成於與上述半導體基板之第一活性區 域呈電氣絕緣之第二活性區域上之閘電極、以及 被形成於上述第二活性區域之閘電極側方之第二源領 域及第二漏領域、 而僅在第一源領域,第一漏領域,第二源領域,第二 漏領域及閘電極上面具有金屬矽化物膜爲特徵。 ---------#^|1 (請先聞讀背面之注意事項再填寫本頁) 、1T 線 經濟部智慧財4局員工消費合作钍印製 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -27 -
    502451 A8 B8 C8 _______ D8 六、申請專利範圍 ^~ 3·如申請專利範圍第丨或2項之半導體記億裝隊^ 上述半導體基板係在上述浮動閘電極玉、側部分具有 爲上述浮動閘電極可跨越之階段部。 \fr·:.''一· 4·一種半導體記憶裝置之製造方法具有:由元件分 離絕緣膜將半導體基板之主要面予以區第一活性區域 及第二活性區域之工程、與 在上述第一活性區域及第二活性區域上依序形成第一 絕緣膜及第一導電膜之工程、與 對上述第一導電膜及第一絕緣膜之第一活性區域上側 部分進行選擇性飩刻、在第一活性區域、由第一絕緣膜予 以形成控制閘絕緣膜同時,由第一導電膜予以形成控制閘 電極之工程、與 在上述第一活性區域上包括上述控制閘電極之全面予 以形成第二絕緣膜及第二導電膜之工程、與 對上述第二絕緣膜及第二導電膜進行平坦化飩刻,介 上述第二絕緣膜在上述控制閘電極側面上形成由第二導電 膜所成浮動閘電極之工程、與 對上述第一導電膜及第一絕緣膜之上述第二活性區域 上側部分進行選擇性蝕刻、在上述第二活性區域、由第一 絕緣膜予以形成閘絕緣膜同時,由第一導電膜予以形成閘 電極之工程、與 在上述半導體基板之第一活性區域之上述控制閘電極 及浮動閘電極側方領域形成第一源領域及第一漏領域之工 程、與 n I I ..................... I I .................... I I ——— — — I I I n n n n (請先閱讀背面之注意事項再填寫本頁) 經齊邹曾慧#4¾員Μ力費合咋注卬製 本紙張尺度適用中國國家樣準(CNS ) A4規格(210X297公釐) -28 - 502451 保護絕緣膜後、以所形成保護絕緣膜爲掩膜、將 源領域,第二漏領域及閘電極上面分別予以矽化 程爲特徵。 A8 B8 C8 D8 >、申請專利範圍 在上述半導體基板之第二活性區域之上述閘電極側方 領域形成第二源領域及第二漏領域之工程、以及 在上述第一活性區域上形成被覆於該第一活性區域之 上述第二 處理之工 5·—種半導體記憶裝置之製造方法^係具有:將半導體 基板之主要面由元件分離絕緣膜予以區第一活性區域 及第二活性區域之工程、與 在上述第一活性區域及第二活性區域上依序形成第一 絕緣膜及第一導電膜之工程、與 對上述第一導電膜及第一絕緣膜之上述第一活性區域 上側部分進行選擇性蝕刻、在上述第一活性區域、由上述 第一絕緣膜予以形成控制閘絕緣膜同時,由上述第一導電 膜予以形成控制閘電極之工程、與 在上述第一活性區域上包括控制閘電極之全面予以形 成第二絕緣膜及第二導電膜之工程、與 對上述第二絕緣膜及第二導電膜進行平坦化蝕刻,介 上述第二絕緣膜在上述控制閘電極側面上形成由上述第二 導電膜所成浮動閘電極之工程、與. 對上述第一導電膜及第一絕緣膜之上述第二活性區域 上側部分進行選擇性飩刻、在上述第二活性區域、由上述 第一絕緣膜予以形成閘絕緣膜同時,由上述第一導電膜予 以形成閘電極之工程、與 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) -29 I I I n n n I I I I I 訂—— I I 線 (請先閲讀背面之注意事項再填寫本頁) 502451 經濟邹智慧財4^7員工消費合泎fl印製 A8 B8 C8 D8 V、申請專利範圍 在上述半導體基板之上述第一活性區域之上述控制閘 電極及浮動閘電極側方領域形成第一源領域及第一漏領域 之工程、與 在上述半導體基板之上述第二活性區域之上述閘電極 側方領域形成第二源領域及第二漏領域之工程、以及 在形成被覆於上述控制閘電極及浮動閘電極之保護絕 緣膜後、以所形成保護絕緣膜爲掩膜、將上述第一源領域 ,第一漏領域,第二源領域,第二漏領域及閘電極上面分 別予以矽化處理之工程爲特徵。 如申請專利範圍第4或5項之半導體記憶裝置之製造 方某中係在上述控制閘電極之形成工程與上述浮動閘 X錄\ 電極之工程間、更具有於上述半導體基板之浮動閘電 極形成領域沿控制閘電極之閘寬方向予以形成階段部之工 程。 如申請專利範圍第4或5項之半導體記憶裝置之製造 方、中係在上述第一源領域及第一漏領域形成後、再 Η義 . 予以形歲y二源領域及第二漏領域。 。於;:8:如申請專利範圍第4或5項之半導體記憶裝置之製造 方法中上述保護絕緣膜之形成工程尙含有上述閘電極 之被覆1;_、而 . · . 更具有自上述保護絕緣膜之位於上述閘電極側面上部 分予以形成上述閘電極之側壁絕緣膜之工程。 本紙張尺度逍用中國國家揉準(CNS ) A4規格(210X297公釐) -30 ----------裝---1--訂--------.線 (請先閲讀背面之注意事項再填寫本頁)
TW090121501A 2000-08-31 2001-08-30 Semiconductor memory and method for fabrication the same TW502451B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000262160A JP3686318B2 (ja) 2000-08-31 2000-08-31 半導体記憶装置の製造方法

Publications (1)

Publication Number Publication Date
TW502451B true TW502451B (en) 2002-09-11

Family

ID=18749880

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090121501A TW502451B (en) 2000-08-31 2001-08-30 Semiconductor memory and method for fabrication the same

Country Status (3)

Country Link
US (2) US6558997B2 (zh)
JP (1) JP3686318B2 (zh)
TW (1) TW502451B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6770933B2 (en) * 2002-12-11 2004-08-03 Texas Instruments Incorporated Single poly eeprom with improved coupling ratio
JP4541220B2 (ja) * 2005-04-13 2010-09-08 ルネサスエレクトロニクス株式会社 半導体集積回路装置の製造方法
JP5086626B2 (ja) * 2006-12-15 2012-11-28 ルネサスエレクトロニクス株式会社 不揮発性半導体記憶装置及びその製造方法
US8320191B2 (en) 2007-08-30 2012-11-27 Infineon Technologies Ag Memory cell arrangement, method for controlling a memory cell, memory array and electronic device
KR20100076227A (ko) * 2008-12-26 2010-07-06 주식회사 동부하이텍 반도체 소자 및 그 제조 방법
MX2015004275A (es) 2012-10-02 2015-08-14 Bayer Cropscience Ag Compuestos heterociclicos como plaguicidas.

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3059442B2 (ja) * 1988-11-09 2000-07-04 株式会社日立製作所 半導体記憶装置
JP2664685B2 (ja) * 1987-07-31 1997-10-15 株式会社東芝 半導体装置の製造方法
US5587332A (en) * 1992-09-01 1996-12-24 Vlsi Technology, Inc. Method of making flash memory cell
JPH06151780A (ja) * 1992-11-12 1994-05-31 Nippon Precision Circuits Kk 半導体装置
SE515560C2 (sv) * 1995-04-03 2001-08-27 Ericsson Telefon Ab L M Optiskt nät samt anordning och förfarande i detta
JP3149937B2 (ja) * 1997-12-08 2001-03-26 日本電気株式会社 半導体装置およびその製造方法
US6051860A (en) * 1998-01-16 2000-04-18 Matsushita Electric Industrial Co., Ltd. Nonvolatile semiconductor memory device and method for fabricating the same and semiconductor integrated circuit
JP3161408B2 (ja) 1998-03-03 2001-04-25 日本電気株式会社 半導体装置及びその製造方法
JP3175705B2 (ja) * 1998-09-18 2001-06-11 日本電気株式会社 不揮発性半導体記憶装置の製造方法
JP4212178B2 (ja) * 1999-03-12 2009-01-21 株式会社東芝 半導体集積回路の製造方法

Also Published As

Publication number Publication date
US20020031018A1 (en) 2002-03-14
US6791139B2 (en) 2004-09-14
US20030116789A1 (en) 2003-06-26
JP2002076149A (ja) 2002-03-15
US6558997B2 (en) 2003-05-06
JP3686318B2 (ja) 2005-08-24

Similar Documents

Publication Publication Date Title
TWI357634B (en) Dual gated finfet gain cell
TW411626B (en) Low voltage EEPROM/NVRAM transistors and making method
TW516204B (en) Method for epitaxial bipolar BiCMOS
US7348245B2 (en) Semiconductor device and a method of manufacturing the same
TWI297932B (en) Method for fabricating semiconductor device
EP3178111B1 (en) Split-gate flash memory cell with improved scaling using enhanced lateral control gate to floating gate coupling
JPH1126710A (ja) Dramセル装置及びその製造方法
CN103748686A (zh) 具有高k电介质和金属栅的非易失性存储器单元
JP2003209194A (ja) 半導体装置及びその製造方法
CN108231561A (zh) 半导体装置的制造方法和半导体装置
KR100803663B1 (ko) 비휘발성 메모리 장치 및 그 제조 방법
CN108933144A (zh) 半导体器件和用于半导体器件的制造方法
TW502451B (en) Semiconductor memory and method for fabrication the same
TW201403830A (zh) 採用富含矽之層的積體電路記憶體系統
TW469650B (en) Nonvolatile semiconductor memory device and its manufacturing method
TW200301013A (en) Non-volatile semiconductor memory and process of fabricating the same
JP2001044395A (ja) 不揮発性半導体記憶装置およびその製造方法
JP4282359B2 (ja) 不揮発性半導体記憶装置及びその製造方法
TW432512B (en) Manufacturing of split-gate flash memory
JP2005340853A (ja) 不揮発性半導体記憶装置およびその製造方法
JPH11238810A (ja) 相異なる厚さのゲート酸化膜形成方法
TW396549B (en) The flash memory's manufacturing methods
TW445620B (en) Method for manufacturing the source line of nonvolatile memory
JP2003023117A (ja) 半導体集積回路装置の製造方法
TW449866B (en) Semiconductor transistor and process of manufacturing the same

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees