TW412755B - Resistor elements and methods of producing same - Google Patents

Resistor elements and methods of producing same Download PDF

Info

Publication number
TW412755B
TW412755B TW088101426A TW88101426A TW412755B TW 412755 B TW412755 B TW 412755B TW 088101426 A TW088101426 A TW 088101426A TW 88101426 A TW88101426 A TW 88101426A TW 412755 B TW412755 B TW 412755B
Authority
TW
Taiwan
Prior art keywords
end surface
internal electrodes
pairs
electrode
ceramic body
Prior art date
Application number
TW088101426A
Other languages
English (en)
Inventor
Yukiko Ueda
Masahiko Kawase
Norimitsu Kito
Original Assignee
Murata Manufacturing Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP02857498A external-priority patent/JP3307314B2/ja
Priority claimed from JP09179198A external-priority patent/JP3214440B2/ja
Application filed by Murata Manufacturing Co filed Critical Murata Manufacturing Co
Application granted granted Critical
Publication of TW412755B publication Critical patent/TW412755B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C1/00Details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/008Thermistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C1/00Details
    • H01C1/14Terminals or tapping points or electrodes specially adapted for resistors; Arrangements of terminals or tapping points or electrodes on resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/006Apparatus or processes specially adapted for manufacturing resistors adapted for manufacturing resistor chips
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49082Resistor making

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Thermistors And Varistors (AREA)

Description

A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(/ ) 本發明之背景 本發明係有關於具有一個層狀結構的電阻元件,其可 以用作爲一個片型(chiP-type)熱敏電阻或者是一個片型電 阻元件。更特定的是,本發明係有關於此種在一個電阻器 主體裡面具有相互面對的內部電極對之電阻元件。本發明 也與生產此種電阻元件的方法有關。 利用片型熱敏電阻元件作爲一個溫度敏感的元件或者 是一個用於溫度補償的元件係爲已知的。具有不同電阻値 的這種類型的元件是經常被需要,電阻値係取決於被使用 的地方。回應此種需要,不同結構的片型熱敏電阻元件已 經被提出。日本實用新型公開之實開6-34201和日本特許 公開之特開4-130702已揭露了使用將內部的電極與一種陶 瓷材料一起燒結(sinter)而獲得的一個燒結過的陶瓷主體之 各種類型的片型熱敏電阻元件。 圖10和11係顯示(作爲描述)此種具有一個燒結過的 陶瓷主體152的一個層狀結構之一種習知技術熱敏電阻元 件151的結構,該主體152具有一個負溫度係數之半導體 '陶瓷材料。此燒結過的陶瓷主體的相互相對的末端表面爲 了方便起見係被稱作爲第一末端表面l52a以及第二末端表 面152b。外部的電極159與160係被形成以便分別地覆蓋 第一以及第二末端表面152a與152b。一組水平延伸的內 部電極(稱作爲第一電極)153, 154與1S5係形成在燒結過的 陶瓷主體152裡面的不同高度處,以便露出於第一末端表 面152a。相應地,另一組水平延伸的內部電極(稱作爲第二 _ 4 I 一 ^ 裝 T~r: 線 (諸先閱讀背而之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210X 297公货〉 A7 B7 412755 五、發明説明(2) 電極)156,157與158係分別形成在燒結過的陶瓷主體丨52 裡面的第一電極153,154與155的高度處,以便露出於第 二末端表面152b,該些電極133和156係形成一對,該些 電極154和157形成另一對,而該些電極155和158則形 成另一對。每一對第一和第二電極都在一共面關係之下, 並且由一個相同指定的寬度間隙來加以分開,並且其被設 計成這三對的內部電極之間的間隙係在垂直方向上重疊, 亦即在燒結過的陶瓷主體152厚度方向上重疊。 如此構成的熱敏電阻元件151的電阻値係可藉由改變 上述的第一和第二內部電極之間間隙的大小以及第一和第 二內部電極對的數目而被調整至一個所希望的値。因此, 爲了精確設定熱敏電阻元件151的電阻値,不僅要高度精 確設定每一對第一和第二內部電極之間的間隙,而且也要 形成每一個內部電極153-158使得其間的間隙都按照燒結 過的陶瓷主體152的厚度方向精確放置。換句話說,嚴格 的製程管理係爲生產具有所希望的電阻値的片型熱敏電阻 元件不可或缺。 當具有不同電阻値的片型熱敏電阻元件爲所需要時, 第一內部電極153-155和第二內部電極156-158之間的間 隙或者是層狀的內部電極對的數目必須被改變。然而,若 該些間隙的寬度將被改變時,根據習知的一體燒結技術, 其必須準備和用一個導電膏印刷不同的電極模式在陶瓷綠 色片之上’以獲得燒結過的陶瓷主體。因爲涉及導電膏的 印刷方面的精確度在超出某個極限下便不能改進,因此所 —----~~~_ 5 本紙浪兄度適用中國國家榡率(CNS ) Λ4規格(210 X 297公焓) {請先閱讀背而之注意事項再填寫本頁) t 、-丨 經濟部智慧財產局Μ工消費合作社印製 412755 五、發明説明(;) (請先間讀背而之注意事項再填窍本頁) 獲得的熱敏電阻元件電阻値中的變動相當地大,並且該些 電阻値分佈的中心易於非常遠離所希望的値。換句話說, 若希望生產只有小變動的電阻値之電阻元件時,能接受的 產品之產量並不足夠高。 如同以上所解釋’因爲若要精確地達到所希望的電阻 値時,間隙大小以及重疊層的精確度必須嚴格地控制,因 此生產具有許多種不同電阻値的片型熱敏電阻變得非常昂 貴。此種類型的問題不僅現存於熱敏電阻元件,而且也存 在於可變電阻以及具是類似的內部電極結構之固定的電阻 器。 本發明之槪要 因此本發明的一個目的係爲提供具有相互面對的層狀 結構之內部電極對的電阻元件,其能夠藉由僅僅使用小數 目的內部電極模式而被精確產生不同的電阻値。 本發明的另一個目的係爲提供產生此種電阻元件的方 法。 經濟部智慧財產局肖工消費合作社印製 根據本發明的第一實施例的一個電阻元件,透過其能 夠達成上述和其它的目的,其特徵可爲包括一個具有彼此 朝向相反方向之一第~末端表面和一第二末端表面之陶瓷 主體、一個在該第一末端表面上之第一外部電極和一個在 該第二末端表面上之第二外部電極、複數個在該陶瓷主體 內相互相反地面對之內部電極對。每一對均具有一個從該 第一末端表面向該第二末端表面水平地延伸之第一內部電 尺度適用中國國家標準(CNS > Λ4現格(210>< ^7公梦) 經濟部智慧財產局員工消費合作社印製 412755 A7 ___B7_ 五、發明説明(+ ) 極以及一個從該第二末端表面向該第一末端表面水平地延 伸之第二內部電極,並且具有一個和該第一內部電極相對 且分離一個指定的寬度之間隙的前端,該些複數對在垂直 方向上形成層。該些複數對的內部電極中至少一對內部電 極之間隙係和其它對的內部電極之間的間隙水平地偏移開 ,但仍與該些間隙重疊。此種電阻器元件係根據本發明藉 由先設定依據電阻器元件所想要具有的目標電阻値而定的 偏移距離,接著水平地偏移該些複數對的內部電極中至少 一個內部電極之間隙該偏移距離來加以產生。 根據本發明的第二實施例之電阻元件係類似於根據本 發明的第一實施例之電阻元件,除了介於至少一個相鄰的 內部電極對之間的陶瓷主體部份之厚度係不同於其它相鄰 的內部電極對之間的陶瓷主體部份之厚度之外。此種電阻 器元件能藉由先垂直地堆疊複數個彼此相對地水平延伸之 內部電極對而獲得一個層狀結構,每個內部電極均由一第 一電極和一第二電極所構成,該第一電極與第二電極係具 有p定數目的陶瓷綠板被插置在彼此垂直地毗連的內部電 極對之間的相互面對之前面部份,該選定數目係依據電阻 器元件所想要具有的目標電阻値而定、然後將該層狀結構 進'入一個燒製的程序,藉此獲得一個具有彼此相反地面對 之第一末端表面以及第二末端表面的電阻器ΐ體、並且接 著形成一第一外部_電極於第一末端表面之上並且形成一第 二外部電極於第二末端表面之上來加以製成。 根據本發明的電阻元件之有利點,不僅是因爲其電阻 _________________7__ ^ ^ 裝 一訂I—;[ 線 (請先間讀背而之注意事項再填'-?本頁) 度適用中國园家標準(CNS ) Λ4规格(210X297公康) 經濟部智慧財產局貨工消費合作社印奴 A7 B7 五、發明説明(t) 値能夠由簡單的步驟精細地加以調整,而且也因爲具有不 同電阻値的電阻元件能夠用少數目之用以印刷電極圖樣於 陶瓷綠板之上的圖樣來加以製成。 圖式之簡要說明 在此被納入並形成此說明書的一部分之附圖係說明本 發明的實施例,並且和說明一起用於解釋本發明的原理。 在圖式中: 圖1是實施本發明的一個片型熱敏電阻元件之一前剖 面圖; 圖2是圖1的熱敏電阻元件之一個立體外部視圖; 圖3是圖I的熱敏電阻元件沿著圖1的線3-3之一剖 面的平面圖, 圖4是一顯示內部電極之間的間隙偏移與電阻値之間 的關係圖; 、 圖5是爲了比較之目的而準備的另一個片型熱敏電阻 元件之一前剖面圖; 圖6是一用以顯示圖1的熱敏電阻元件之電路結構的 電路圖; 圖7是根據本發明的第二實施例之另一個熱敏電阻元 件之一前剖面圖; 圖8A、8B與8C係熱敏電阻元件的前剖面圖,用以展 示其內部電極不同的層結構之影響; 圖9A、9B、9C與9D係爲其它具有不相等的間隔開 之內部電極的熱敏電阻元件的前剖面圖; K n n d _ _ _ _ n -------...1 T - n I---- 1j . 0¾ . ^ ^ (;L=r先閱请背而之注意事項再填寫本頁) 本紙张尺度適用中园國家標準(CMS ) Λ4現格(210 X 297公淹) 經濟部智法財產局資工消費合作社印製 412755 A7 ____B7 五、發明説明(έ ) 圖10是一個習知技術的片型熱敏電阻元件之一前剖面 圖; 圖η是圖i〇的習知技術片型熱敏電阻元件的一個剖 面的平面圖。 在此全文中,爲方便表明起見,有時相同或類似的部 分係由相同的數字來加以標示,因而不必要重複地加以描 述或者解釋,甚至於它們是不同的電阻元件之部分。 本發明之詳細說明 本發明係先藉由參照圖1至3的一個例子來加以說明 ’圖1至3係顯示一個具有負溫度係數(NTC)的片型熱敏 電阻元件101作爲實施本發明的電阻元件之一個例子。此 片型NTC熱敏電阻元件101之特徵在於式由一個燒結過的 陶瓷主體102所形成,該陶瓷主體1〇2包含具有負溫度特 性的半導體陶瓷材料。此燒結過的陶瓷主體102具有一個 矩形平面形狀,有相互面向外的末端表面l〇2a(稱作爲第一 末端表面)和102b(稱作爲第二末端表面)。 在燒結過的陶瓷主體102裡面形成的是水平延伸的第 一內部電極l〇3a和10;3b以及第二內部電極l〇4a與104b 。一起被認爲形成具有一個間隙(^相互相對的電極對的第 一內部電極與第二內部電極1〇4a係在相同的平面上 ,並且一起被認爲形成具有一個間隙G2相互相對的電極對 的第一內部電極l〇3b和第二內部電極i〇4b係在位於不同 的垂直高度之另一個平面上。該兩個第一電極103a和 l〇3b係延伸到燒結過的陶瓷主體102的第一末端表面102a _____Q ___ 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210 < 297公痠) ----------装.-------Γ 訂—:-----線 (請先閱讀背而之注意事項再填.r-'',:)本頁) 412755 Λ7 B7 i、發明説明(Ή ,並且該兩個第二電極l〇4a和104b係露出該燒結過的陶 瓷主體102的第二末端表面102b之外部。所有該些內部電 極103a至l(Mb都可包括例如銀或是銀-鈀之合適的金屬或 者合金。 外部電極105和1〇6(在此分別稱作爲第一外部電極和 第二外部電極)係分別被形成在該燒結過的陶瓷主體102 之第一末端表面l〇2a和第二末端表面102b上。該些外部 電極105和106可以藉由塗覆例如銀膏的導電材料並且使 其受到一個燒製的過程、或者是藉由例如電鍍、氣相沈積 與濺鍍的任何其他合適方法來加以形成。其也可以具有複 數個導電層的一種層狀的結構,其係例如藉由先塗覆銀膏 逝且使其受到一個燒製的過程、接著電鍍一層鎳用以防止 銀的焊料腐蝕、並接著藉由電鍍一層錫以增進可焊性來加 以形成。該些外部電極105和106最好是不僅在該些末端 表面102a與102b上形成,而且如圖所示,也在燒結過的 陶瓷主體102的上、下和兩個側面的部分上形成,爲了使 其更容易被表面安裝在例如說一個印刷電路板之上。 根據本發明之熱敏電阻元件1的重要區別的特性是內 部電極103a與l(Ma之間的間隙G,和內部電極103b與 l〇4b之間的間隙G2具有相同的寬度,但是被形成以在水 平方向上相互偏移。在圖1中,這兩個在連接燒結過的陶 瓷主體的102之末端表面102a與i〇2b的水平方向上彼此 相對偏移的間隙Gi和G2之偏移距離係由符號d來標示。 因此,在其兩個外部電極105和1〇6之間的熱敏電阻元件 (請先閱讀背而之注意事項再填(巧本頁) -ύ 經濟部智葸財產局員工消費合作社印製 本紙張尺度通用中國國家標準(CNS ) Λ4規格(2 10 X 297公揸) 412755 Α7 Β7 五、發明説明(兄) 1之電阻値並不僅僅由該些間隙G,和G2之寬度來決定, 也因爲改變偏移距離d的大小而爲可變的。 :---:--- (婧先閱讀背而之注意事項再填筘本頁 藉由比較,上述的習知技術熱敏電阻晶片151使其間 隙安排成在垂直方向上精確地重疊。因此,若欲獲得具有 不同電阻値的熱敏電阻元件時,該些間隙的寬度及/或內部 電極對的數目必須被改變。根據本發明,相較之下,僅僅 需要改變該些間隙G,和G2的相對位置、或者是改變其間 的偏移(3即可。此外,因爲偏移d能夠小量地、或甚至連 續不斷地加以變化,故根據本發明的熱敏電阻元件101之 電阻値也幾乎能夠連續不斷地加以改變。 經濟部智慧財產局K工消費合作社印製 圖1至3的熱敏電阻元件101可以藉由已知的用以製 造層狀的陶瓷結構之一體的燒結技術來加以產生。通常此 係透過堆疊一片具有內部電極l〇3a與104a印刷在其上表 面上的陶瓷綠片和另一片具有內部電極l〇3b與104b印刷 在其上表面上的陶瓷綠片與其他陶瓷綠片一起而被做成。 因爲間隙Gi和G2在考量其寬度之下係爲相同的,故可以 用同樣一個電極圖樣來印刷內部電極l〇3a和l〇4a以及內 部電極103b和104b。換句話說,內部電極l〇3a-l〇4b能 夠藉由用同樣一個電極圖樣以及唯一的寬度之間隙來形成 兩個綠片,並且適當地將其中之一相對於另一個做適當地 偏移來堆疊它們,以使得在水平方向上具有一個想要的偏 移d在該兩個間隙G,和G2之間。總之.’根據此本發明可 輕易獲得具有不同電阻値的片型負溫度係數的熱敏電阻元 件,而不增加用以形成內部電極之電極圖樣的數目。 11 ---------— 本紙張尺度適用中國國家標準(CNS ) Λ4規格(2U)X2^>7公筇) 經濟部智慧財產局K工消費合作社印製 A7 B7 五、發明説明(?) 本發明接著透過實際的實驗方式來加以描述,用以測 試其效果。由於此目的,具有厚度50微米的陶瓷綠片首先 是藉由使用具有負溫度特性的陶瓷粉之陶瓷漿體(siunry)而 獲得,該陶瓷漿體係包含複數種例如錳、鎳和鈷的過渡金 屬之氧化物。這些陶瓷綠片係被切成一個指定的矩形形狀 以獲得所謂的母片。複數對相互相反的面對之第一和第二 內部電極係以矩陣構造而形成在該些母片的上表面之上, 使得其間隙係如同以下所示的表1中所給的値。該些內部 電極的圖樣是藉由銀膏的網版(screen)印刷來加以構成。 此後,具有內部電極圖樣印刷在其上的該些母陶瓷綠 片係被堆疊,使得該些間隙的偏移d也如同在表1中所給 的値。其上沒有印刷任何東西的空白母陶瓷綠片係進一步 堆疊在其上,並且堆疊後的總成係在厚度的方向壓下以獲 得母片的一個層狀的物體。此層狀的物體係在厚度的方向 切割以獲得個別的負溫度係數熱敏電阻元件101尺寸的晶 片。該些晶片係受到一燒製過程以獲得燒結過的陶瓷主體 102。此後,銀膏被塗覆於每個燒結過的陶瓷主體102的末 端表面102a與l〇2b,並且外部電極105和106係藉由— 燒製過程來加以形成。 如此獲得的該些片型負溫度係數熱敏電阻元件在25°C 下的電阻値R25係被量測。此結果也顯示在下面的表1中 --------^---裳------_訂-------線 (請也閲绩背面之注意事項再填寫本頁) 度適用中國1家標準(CNS ) Λ4規格(2]0ΧΜ7公笕) 經濟部智慧財產局員工消骨合作社印製 412755 A7 B7 五、發明説明(f。) 間隙寬度 偏移d 電阻値 (毫米) (毫米) R25(K〇) 0.00 1.087 0.05 1.083 0.10 1.066 0.35 0.15 1.040 0.20 0.995 0.25 0.941 0.30 0.882 0.00 0.974 0.05 0.972 0.25 0.10 0.965 0.15 0.953 0.20 0.938 以上所給之偏移d與電阻値R25之間的關係以顯示於 圖4中β表1和圖4均淸楚地表明不論該些間隙和G2 的寬度是0.35毫米或是0.25毫米,該片型負溫度係數熱 敏電阻元件1的電阻値都能夠藉由以〇.〇5毫米的單位來改 變偏移d的距離而逐漸且以很小的量來加以改變。在此實 驗中,偏移d的距離係僅僅在小於間隙G,和G2的寬度之 界線內變化,因爲若偏移d做成比該界線大時,內部電極 103b和104a將在垂直方向開始彼此重疊,其間的電阻値 ,將突然變小。 作爲對照的實驗,各種規格的片型負溫度係數熱敏電 阻元件係如圖5中在10Γ所示地準備(其內部電極係由 103·,103b’,104Y與104b1來表示),其藉由除去偏移(或者 d=0)並且僅改變該些間隙Gi和G2的寬度從0.20毫米到 — __L3_________ 本紙依尺度適用中國國家標準(CNS ) Λ4規格(2l〇X2〔)7公釐) ---------^-------、1Τ——------攻: * (請先聞讀背面之注意事項再填寫本頁) 412755 A7 B7 五、發明説明(U ) 0‘35毫米。其電阻値KM測量的結果(在2rc)是顯示在表2 中。 表? 間隙寬度 電阻値 (毫米) ^25{KQ) 0.20 0-914 0.25 0.974 0.30 1-034 0.35 1.087 表2顯示圖5中所示的類型之片型負溫度係數熱敏電 阻元件10Γ的電阻値可藉由以0.05毫米爲單位地改變間隙 Gi和的寬度電阻値而從〇.914ΚΩ變化到〖.〇87ΚΩ。然 而’其也顯示當間隙寬度改變〇.〇5毫米時,電阻値係改變 大約0.06ΚΩ如此多。此意味著若希望更精細的電阻値的 調整時’間隙寬度必須以更小的量來加以改變。然而,如 上所解釋,當一個內部電極圖樣是藉由一種網版印刷的方 法來形成時,不可能精確地控制間隙寬度。間隙寬度所能 被控制的最小量只大約是0.025毫米。換句話說,在用以 作爲比較的圖5中所示的類型之片型負溫度係數熱敏電阻 元件之下,電阻値僅僅能夠以大約0.03ΚΩ來精確控制。 相較之下,表1顯示若間隙寬度是0.35毫米,則電阻値能 夠以大約0.004ΚΩ來加以控制,若間隙寬度是0.25毫米, 則能以0.002ΚΩ來加以控制,‘在實施本發明的一種片型負 溫度係數熱敏電阻元件的情況下,此係藉由用〇.〇5毫米來 改變偏移距離而達成。 (請先閱讀疗而之注意事項再填{片本頁 -裝. 線 經濟部智慧財度局g:工消費合作社印製 本紙張尺度遴用中國國家標準(CNS > Λ4規格(公釐) 經濟部智慧財產局員工消費合作社印製 412755 A7 B7 ' ---------- ------ 五、發明説明(u) 隨著偏移距離d做得越大,電阻値會變得越小。這是 因爲當偏移距離d做得越大,在不同高度之內部電極i〇3b 和ltMa之間的直線距離變得更小之緣故。因此,應可淸楚 得知所要的電阻値可輕易地藉由調整此偏移距離d而獲得 〇
本發明的這個有利的結果也可以透過圖6中所示的等 效電路圖來加以解釋,其中R,係指介於內部電極l〇3a與 104a之間的電阻、R2係指介於內部電極103b和l(Mb之間 的電阻、R3係指介於內部電極l〇3b和104a之間的電阻、 R4係指介於內部電極l〇3a和104b之間的電阻,這些電阻 R,, R2, R3和R4係並聯在該兩個外部電極105和106之間 。若該間隙G2係相對於圖1之間隙G,被移向右邊,亦即 ,若偏移距離d係從零增加到一個正値,則如上所定義的 電阻心和化將不改變,但是電阻113變得更小,而電阻FU 變得更大,使得圖6中所示的此並聯的淨電阻値變得較低 〇 雖然本發明僅參照一個例子在上面加以描述,但是此 例子並非要用以限制本發明的範疇。例如,該上方的相互 相反地面對之第一和第二內部電極對l〇3a和l(Ma係被描 述爲處於一種共平面的關係,但此並非一項要件。每一相 互相反地面對之第一和第二內部電極對都可位於不同的高 度上。該些對的數目也並非要用以限制本發明的範疇。當 有三或多對時,本發明並不強加任何的限制到第一和第二 內部電極之間的間隙要被位移的內部電極對之數目。同樣 ----^---_---裝-------訂I-----線 (請先間靖背而之注意寧項耳填巧本頁) ^^^適用中國國家標準(〇卜5)八4規格(210乂297公釐) 412755 Α7 Β7 五、發明説明(η) 不言而喻的是,本發明可適用於例如正溫度係數熱敏讓® 元件、可變電阻以及一般具有層狀結構的固定電阻器之其 它種類的電阻元件。 圖7係顯示作爲另一根據本發明的另一(第二)實施例 電阻元件的例子之熱敏電阻元件1。此熱敏電阻元件1 & 形成一個具有負溫度特性的半導體陶瓷材料之陶瓷主體2 ,此陶瓷主體2具有一個矩形平面形狀,有相互相對的末 端表面2a(稱作爲第一末端表面)和2b(稱作爲第二末端表面 *τ 經濟部智慧財產局資工消費合作社印製 在該陶瓷主體2內部所形成的是水平延伸且具有相同 的長度的第一內部電極3a,3b,3c,3d, 3e與3f(3a-3f)以及 具有相同的長度的第二內部電極4a, 4b, 4c,4d, 4e和4f(4a-4f)。該些第一內部電極3a-3f係形成在相互不同的高度上 ,並且每個第二內部電極4a-4f係和第一內部電極3a-3f相 對應的其中之一電極在其間具有一個指定的寬度之間隙下 處於共面關係,並且形式一個相互相對地面對之電極對。 換言之,有六個相互相對的內部電極對,並且其間的間隙 確實地在垂直方向上重疊。 外部電極5和6(在此分別稱作爲第一外部電極和第二 外部電極)係分別被形成在該陶瓷主體2之第一末端表面2a 和第二末端表面2b上。該第一外部電極5係連接至每一個 第一內部電極3a-3f,並且該第二外部電極6係連接至每~ 個第二內部電極4a-4f。如上參照本發明的第一實施例所解 釋,該些外部電極5和6也最好是不僅在該些末端表面2a 本紙張尺度適用中國國家標準(CNS ) Λ4规格(2丨Ο X M7公趁) 412755 A7 B7 經濟部智毡財產局肖工消費合作社印製 五、發明説明( 與2b上形成,而且如圖2所示,也在陶瓷主體2的上、下 和兩個側面的部分上形成’爲了使其更容易表面安裝在例 如說一個印刷電路板之上。 該些內部電極3a-3f與4a-4f可包含一種適合的金屬或 是合金,例如銀、銅、鎳以及銀-鈀。該些外部電極5和6 可以類似於在上面所解釋的外部電極1〇5和106那樣地形 成。 根據此本發明的熱敏電阻元件1可區別的特徵係在於 上面五個垂直相鄰對的第一與第二電極3a-3e與4a-4e之間 的陶瓷主體2之部份2d的厚度係小於介於底部的兩個第一 與第二電極3e-3f與4e-4f之間的陶瓷主體2之部分c的厚 度°換句話說,根據本發明此實施例的熱敏電阻元件1的 電阻値係適合不僅藉由改變相互相對相反地面對之第一和 第二內部電極對的數目以及該些第一和第二內部電極對之 間的間隙寬度,同時也藉由改變陶瓷主體2的層狀部分2c 與2d的厚度値來加以調整。 如同上面所解釋,該些間隙的寬度以及第一和第二內 部電極對的數目係預先被決定。因爲當內部電極被印刷在 陶瓷綠片之精確度上的限制使得該些間隙的寬度與位置無 法完全做成一致,故所產生的熱敏電阻元件的電阻値之間 不可避免地發生顯著的變動。然而,根據本發明此實施例 ,電阻値能夠即使在內部電極3a-3f與4a-4f精確度不足下 被印刷在陶瓷綠片之後來加以調整’例如,透過改變陶瓷 主體2的層部分2c之厚度。層部分2c之厚度的調整可以 17 , ί^ (讀先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國固家橾準(CNS ) Λ4現格(2!〇X2t)7公慶) 經濟部智恷財產局具工消费合作社印製 Λ 7 Β7 五、發明説明(U ) 藉由增加或者減少被插入在內部電極3e和4e被印刷於其 上的片以及內部電極3f和4f被印刷於其上的片之間的空 白陶瓷綠片(在其上沒有印刷電極)的數目,而輕易地產生 。作爲一個實際的例子,若印刷的精確度不足,並且所產 生的熱敏電阻元件電阻値分佈的中心比所希望的電阻値更 大時,增加層部分2c的厚度(或者是做成比其它層部分2d 的厚度大,若該些內部電極對原來係均等地間隔開時),以 減少電阻値。因此不言而喻,根據本發明的此實施例能夠 輕易產生具有各種電阻値的熱敏電阻元件。 本發明的第二實施例接著係藉由描述具有不同設計的 熱敏電阻元件以及實際上實現以獲得該等熱敏電阻元件的 生產過程來進一步解釋。 作爲開始,一種陶瓷漿體係藉由將一有機黏合劑、一 分散劑、一抗發泡劑以及水到包括有例如錳、鎳和鈷的氧 化物之半導體陶瓷粉末來獲得。此種發體被用來形成厚度 50微米的陶瓷綠片。具有矩形形狀和指定的尺度之母陶瓷 綠片係從該些陶瓷綠片被衝壓出,並且內部電極3a-3f和 4a-4f是藉由在其上表面上用一種導電膏印刷來加以形成° 其次,六個具有內部電極印刷在其上的該些片係直接將一 片堆疊在另一片的頂部(其間沒有插入任何空白的綠片)。 然後,適當數目之沒有電極印刷在其上的空白綠片係被放 置在此堆疊的頂部以及底部,以構成一種層狀的結構,並 且此層狀的結構係被燒製以獲得一個熱敏電阻塊。接著’ 外部電極5與6係藉由塗覆一種含銀的導電膏而形成在此 ----^-------裝------訂丨.-----線 (請先閱讀背而之注意事項再填寫本頁) 本紙張尺度適用中國國家標率(CNS ) Λ4規格(210χ;^7公堵) 經濟部智慧財產局員工消贫合作社印製 412755 五、發明説明(4) 熱敏電阻塊的末細i表面上’並且使其接受一個燒製的過程 以獲得圖8A中所示的熱敏電阻元件11。此熱敏電阻元件 11的層結構將表不爲丨〇〇〇〇〇},其表示該些具有內部電極 印刷在其上的兩個堆疊後之綠片的相互爲相鄰對之間的五 個間隔均沒有(=0)插入空白的綠片於其中。 同樣地’另一顯示於圖8B中的熱敏電阻元件21係藉 由一個相同於熱敏電阻元件11的產生過程來加以獲得,除 了一空白的綠片各被插入在該六個帶有電極的綠片之相互 相鄰對之間的五個間隔中以外。因此,此熱敏電阻元件的 層結構係表示爲{11111}。仍係爲另一在圖8C中所示的熱 敏電阻元件31係藉由一個相同於上述的過程來加以獲得, 除了兩個空白綠片各被插入該五個間隔之中以外。同理, 此熱敏電阻元件31的層結構係表示爲{22222} 圖9A,9B,9C與9D係分別表示用相同於上述的方式 來加以產生的熱敏電阻元件41, 51,61和71,除了改變被 插入在由該六個依序堆疊後之帶有電極的綠片所提供之五 個間隔中的空白綠片數目以外。該些熱敏電阻元件41,51, 61和71的層結構根據在以上所導入的形式表達,其分別 是{Oil U}, {21111},.{22221 }和{41111}。雖然沒個別地舉 例’但具有如表3中所顯示的其他層結構之另外的熱敏電 阻元件係被製出。所有該些熱敏電阻元件的測量電阻値 R25(在25°C)也表示於表3中。 ______19 本紙張尺度適用中阀固家標準(CNS ) Λ4规格(2丨0 X 2()7公芹> --------”---I------1-^1-----I (¾先閲讀背而之注意事項S-填V',-?本S) A7 B7 412755 五、發明説明(ιΊ ) 層結構 電阻値 R25(KQ) 11111 10.694 01111 11.023 00000 11.763 21111 10.206 22222 9.540 41111 9.852 31111 10.082 藉由比較表3中具有均勻層結構丨00000},{11111}與 {22222}的熱敏電阻元件11,21與31,可以看出當介於內 部電極3a-3f與4a-4f之垂直相鄰對之間的陶瓷主體2之層 狀部分的厚度變小時,電阻値變得更大。藉由比較具有不 相等的厚度之陶瓷主體2的層狀部分之其它的熱敏電阻元 件與該等熱敏電阻元件11, 21與31,也注意到僅改變垂直 地相鄰的內部電極之間的其中之一間隔的厚度來改變電阻 値是可能的。 當具有某一想要的電阻値之熱敏電阻元件欲加以大量 製造時,例如讓吾人假設具有層結構{11111}的樣本熱敏電 阻元件已如上所述地加以產生,但其量測的電阻値分佈的 中心發現比想要的目標値來得大。在此種情形中,爲了降 低電阻値,該層結構可加以修改爲{21111}、或甚至 {41111},此係藉由增加介於垂直地相鄰的內部電極對之間 的陶瓷主體2之層部份的厚度來加以修改。如上所述,此 可藉由插入一或多個額外的空白綠片於內部電極之間的要 ___ih__ — 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210ΧΜ7公釐) -----_---^---裝-------訂--------線 (請先閱讀背而之;i意卞項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 經濟部智毡財產苟肖工消費合作社印製 412755 A7 B7 五、發明説明(β) 被增加之間隔內來加以達成° 同樣地,若樣本熱敏電阻元件的電阻値分佈的中心小 於想要的目標値時’垂直地相鄰的內部電極對的其中一對 之間的陶瓷主體2之層部份的厚度係藉由減少其間的空白 綠片,的數目來加以減少。 總之,不僅可在相互對應的第一與第二內部電極對之 間在水平方向上的間隙之上做調整’同時也可在垂直地相 鄰的第一與第二內部電極對的其中一對之間的陶瓷主體之 層部份的厚度之上做調整,使得電阻値即使在內部電極已 經被印刷在陶瓷綠片之後仍可輕易地加以修改。 雖然本發明之第二實施例係僅僅參照有限個數的例子 於上加以描述,但該些例子並非意欲限制本發明之範疇。 如以上相關本發明之參照圖1至3的第一實施例所述,許 多種修改與變化在本發明之範疇內是可能的。尤其應注意 的是,例如“水平”、“垂直”以及“高度”等用語在此是爲了 說明的方便起見並且只是爲了解釋各個組件之相對方位來 加以通篇使用。因此,該用語“水平”係欲被解釋爲指示某 一方向、該用語“垂直”爲垂直於該方向之方向、而該用語“ 高度”爲該如此定義出的“垂直”方向上之距離。 ___21 本紙張尺度適用中國國家標準(CNS )八4規格(210X297公廣) ----^---;---Hi衣------Ί.π!-----^ (#先閱讀背面之注意事項再填寫本頁)

Claims (1)

  1. 112755 申凊專利範園 L一種電阻元件,其係包括: 一個具有彼此朝向相反方向之一個第一末端表面和一 個第二末端表面之陶瓷主體; 一個在該第一末端表面上之第一外部電極和一個在該 第二末端表面上之第二外部電極;以及 複數個在該陶瓷主體內相互相反地面對之內部電極對 ’每一對均具有一個從該第一末端表面朝向該第二末端表 面水平地延伸之第一內部電極以及一個從該第二末端表面 朝向該第一末端表面水平地延伸之第二內部電極’並且具 有一個和該第一內部電極相對且分離一個指定的寬度之間 隙的前端,該些複數對在垂直方向上形成層,該些複數對 的內部電極中至少一對內部電極之間隙係和其它對的內部 電極之間的間隙水平地偏移開,但仍與該些間隙重疊。 2. 如申請專利範圍第1項之電阻元件,其中該複數對 之每一對的第一電極以及第二電極在該垂直方向上位於相 同的高度。 3. 如申請專利範圍第1項之電阻元件,其中該陶瓷主 體以及該複數相反的對係一個一體燒結的主體。 4. 如申請專利範圍第2項之電阻元件,其中該陶瓷主 體以及該複數個相反的對係爲一個一體燒結過的主體。 5. 如申請專利範圍第1項之電阻元件,其中該陶瓷主 體係包含一種具有正或負溫度係數之半導體熱敏電阻材料 〇 6. —種產生具有一目標電阻値之電阻元件的方法,該 1 ^紙银尺ϋϊίΐ中國國家標隼(CNsTm現格(210><巧7公铸) ----------装-----—irl----0 t請先聞讀背面之注意事項存續寫本頁) 經濟部中央楢準局員工消费合作社印裝 412755 經濟部中央標隼局員工消費合作社印製 Λ8 Μ C8 D8 六、申請專利範園 方法係包括步驟有: 獲得複數個陶瓷綠片,每個綠片之一表面上均具有一 對內部電極,該對內部電極係由彼此面對並且其間分開具 有一指定寬度的間隙之一個第一內部電極以及一個第二內 部電極所組成; 依據該目標電阻値設定一個偏移距離; 獲得層狀的主體,每個主體各具有彼此朝向相反方向 之一個第一末端表面和一個第二末端表面,其係藉由堆疊 該複數個陶瓷綠片,使得在每個層狀的主體中,在每個陶 瓷綠片之上,該第一內部電極水平地從該第一末端表面朝 向該第二末端表面延伸,並且該第二內部電極水平地從該 第二末端表面朝向該第一末端表面延伸,每個層狀的主體 之諸對係在一垂直方向上形成層,並且使得該些複數對的 內部電極中至少一對內部電極之間隙係和複數個陶瓷綠片 的其它對之上的間隙水平地偏移開該偏移距離; 藉由燒結該等層狀的主體以獲得燒結後的陶瓷主體; 並且 在每個燒結後的陶瓷主體之上形成一第一外部電極於 該第一末端表面之上以接觸該等第一內部電極,並且形成 一第二外部電極於該第二末端表面之上以接觸該等第二內 部電極。 7.—種產生具有一目標電阻値之電阻元件的方法,該 方法係包括步驟有: 獲得複數個陶瓷綠片,每個綠片之一表面上均具有一 裝 訂 Λν^. I * (請先閱讀背面之注意事項再"寫本頁) 本紙張尺度適用十國國家標準(CNS ) Λ4坭格(2丨ΟΧ Μ7公脣) «2755 經濟部中央橾準局貝工消費合作社印製 Αδ BS CS D8 χ、申請專利範圍 對內部電極,該對內部電極係由彼此面對並且其間分開具 有一指定寬度的間隙之一個第一內部電極以及一個第二內 部電極所組成; 獲得一個層狀的陶瓷主體,其具有彼此朝向相反方向 之一個第一末端表面和一個第二末端表面’其係藉由在一 垂直方向上堆疊該複數個陶瓷綠片以及空白的陶瓷綠片, 使得在每個陶瓷綠片之上,該第一內部電極水平地從該第 一末端表面朝向該第二末端表面延伸,並且該第二內部電 極水平地從該第二末端表面朝向該第一末端表面延伸,該 些內部電極對係在該垂直方向上形成層,並且依據該目標 電阻値改變介於至少一對相互垂直地相鄰之內部電極之間 的陶瓷綠片之部份的厚度; 藉由燒結該層狀的陶瓷主體以獲得燒結後的陶瓷主體 :並且 形成一第一外部電極於該第一未端表面之上以接觸該 等第一內部電極,並且形成一第一外部電極於該弟一末贿 表面之上以接觸該等第二內部電極。 8.如申請專利範圍第7項之方法,其中該厚度係被改 變,使得介於至少一對相互垂直地相鄰之內部電極之間的 陶瓷主體之部份的厚度不同於其它對相互垂直地相鄰之內 部電極之間的陶瓷主體之部份的厚度。 S.如申請專利範圍第8項之方法,其中該厚度係被改 變,使得介於僅有一對相互相鄰之內部電極之間的陶瓷主 體之部份的厚度不同於其它對相互相鄰之內部電極之間的 3 本紙張尺度適用中國國家標隼(CNS ) Λ4規格(2ΪΟΧ 297公釐} n ~'裝 n 線 I - (請先閱讀背面之注意事項再續為本頁) 經濟部中央椟準局員工消費合作社印裝 «2755 A8 B8 C8 _____ D8 -—- —-_____——_______ 六、申請專利範圍 陶瓷主體之部份的厚度。 i0.如申請專利範圍第7項之方法,其中該厚度係藉由 改變被插入在每對相互垂直相鄰的內部電極之間的空白陶 瓷綠片之數目來加以改變。 11·如申請專利範圍第10項之方法,其中被插入在至 少一對相互垂直相鄰的內部電極之間的空白陶瓷綠片之數 目係不同於被插入在其它對相互垂直相鄰的內部電極之間 的空白陶瓷綠片之數目。 12.如申請專利範圍第11項之方法,其中被插入在只 有一對相互垂直相鄰的內部電極之間的空白陶瓷綠片之數 目係不同於被插入在其它對相互垂直相鄰的內部電極之間 的空白陶瓷綠片之數目。 Π.—種電阻元件,其係包括: —個具有彼此朝向相反方向之一個第一末端表面和一 個第二末端表面之陶瓷主體; 一個在該第一末端表面上之第一外部電極和一個在該 第二末端表面上之第二外部電極;以及 複數個在該陶瓷主體內相互相反地面對之內部電極對 ’每一對均具有一個從該第一末端表面朝向該第二末端表 面水平地延伸之第一內部電極以及一個從該第二末端表面 朝向該第一末端表面水平地延伸之第二內部電極,並且具 有一個和該第一內部電極相對且分離的前端,該些複數對 在垂直方向上形成層,介於至少一對相互垂直地相鄰之內 部電極之間的陶瓷主體之部份的厚度係不同於其它對相互 4 张尺度適用中®國家梯準()Λ4現格ΠΪ0Χ297公及) ^ -------^---1-----—IT"------^ (诗先閱讀背面之注意事項再填寫本頁) 412755 B8 C8 D8 六、申請專利範圍 相鄰之內部電極之間的陶瓷主體之部份的厚度。 14.如申請專利範圍第13項之電阻元件,其中介於只 有· 一對相互相鄰之內部電極之間的陶瓷主體之部份的厚度 不同於其它對相互相鄰之內部電極之間的陶瓷主體之部份 的厚度。 (請先閲讀背而之注意事項再ΐτ寫本頁) t *-'° T Μ濟部中央標準局員工消#合作社印製 本紙張尺度適用中國國家標準(CNS ) Λ4現格(210X 297公;t )
TW088101426A 1998-02-10 1999-01-28 Resistor elements and methods of producing same TW412755B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP02857498A JP3307314B2 (ja) 1998-02-10 1998-02-10 積層型抵抗素子及びその製造方法
JP09179198A JP3214440B2 (ja) 1998-04-03 1998-04-03 抵抗素子の製造方法及び抵抗素子

Publications (1)

Publication Number Publication Date
TW412755B true TW412755B (en) 2000-11-21

Family

ID=26366708

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088101426A TW412755B (en) 1998-02-10 1999-01-28 Resistor elements and methods of producing same

Country Status (5)

Country Link
US (3) US6078250A (zh)
KR (1) KR100307804B1 (zh)
CN (1) CN1149589C (zh)
DE (2) DE19964532B4 (zh)
TW (1) TW412755B (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1154301A (ja) * 1997-08-07 1999-02-26 Murata Mfg Co Ltd チップ型サーミスタ
JP2000188205A (ja) * 1998-10-16 2000-07-04 Matsushita Electric Ind Co Ltd チップ形ptcサ―ミスタ
JP3440883B2 (ja) * 1999-06-10 2003-08-25 株式会社村田製作所 チップ型負特性サーミスタ
US20040016110A1 (en) * 1999-11-08 2004-01-29 Masahiko Kawase Method of producing chip thermistor
US6362723B1 (en) * 1999-11-18 2002-03-26 Murata Manufacturing Co., Ltd. Chip thermistors
DE10120253A1 (de) * 2000-04-25 2001-11-29 Epcos Ag Elektrisches Bauelement, Verfahren zu dessen Herstellung und dessen Verwendung
KR100366334B1 (ko) * 2000-07-29 2002-12-31 삼화전자공업 주식회사 복합기능을 갖는 ntc 서미스터 및 그 제조방법
US6912330B2 (en) * 2001-05-17 2005-06-28 Sioptical Inc. Integrated optical/electronic circuits and associated methods of simultaneous generation thereof
US6759940B2 (en) * 2002-01-10 2004-07-06 Lamina Ceramics, Inc. Temperature compensating device with integral sheet thermistors
US6690558B1 (en) * 2002-01-14 2004-02-10 Alan Devoe Power resistor and method for making
JP4135651B2 (ja) * 2003-03-26 2008-08-20 株式会社村田製作所 積層型正特性サーミスタ
AU2003284339A1 (en) * 2003-07-30 2005-03-07 Applied Materials Israel, Ltd. Scanning electron microscope having multiple detectors and a method for multiple detector based imaging
US7842933B2 (en) * 2003-10-22 2010-11-30 Applied Materials Israel, Ltd. System and method for measuring overlay errors
CN1875438A (zh) * 2003-10-31 2006-12-06 株式会社村田制作所 叠层型电阻元件
US20070235877A1 (en) * 2006-03-31 2007-10-11 Miriam Reshotko Integration scheme for semiconductor photodetectors on an integrated circuit chip
DE102007007113A1 (de) 2007-02-13 2008-08-28 Epcos Ag Vielschicht-Bauelement
US20090055706A1 (en) * 2007-08-21 2009-02-26 Mediatek Inc. Method and apparatus for flash memory error correction
US20100053834A1 (en) * 2008-09-01 2010-03-04 Chih-Chien Chien Thermal protection circuit for power supply
US9027230B2 (en) * 2009-03-02 2015-05-12 Xerox Corporation Thermally responsive composite member, related devices, and applications including structural applications
US9046475B2 (en) 2011-05-19 2015-06-02 Applied Materials Israel, Ltd. High electron energy based overlay error measurement methods and systems
KR101321814B1 (ko) 2012-05-18 2013-10-28 주식회사 이노칩테크놀로지 저항가변소자 및 그 제조방법
JP6497396B2 (ja) 2014-12-15 2019-04-10 株式会社村田製作所 電子部品の製造方法
DE102016101249A1 (de) * 2015-11-02 2017-05-04 Epcos Ag Sensorelement und Verfahren zur Herstellung eines Sensorelements
CN108154982B (zh) * 2017-12-20 2020-08-11 广东爱晟电子科技有限公司 一种芯片式固定电阻及其制作方法
CN108617090A (zh) * 2018-05-14 2018-10-02 维沃移动通信有限公司 移动终端及其电路板

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4786888A (en) * 1986-09-20 1988-11-22 Murata Manufacturing Co., Ltd. Thermistor and method of producing the same
DE3930000A1 (de) * 1988-09-08 1990-03-15 Murata Manufacturing Co Varistor in schichtbauweise
JP2627972B2 (ja) * 1990-09-21 1997-07-09 太陽誘電株式会社 チップ型サーミスタ及びその製法
JP2833242B2 (ja) * 1991-03-12 1998-12-09 株式会社村田製作所 Ntcサーミスタ素子
JP2727789B2 (ja) * 1991-04-16 1998-03-18 株式会社村田製作所 正特性サーミスタ及びその製造方法
JPH05299201A (ja) * 1992-02-17 1993-11-12 Murata Mfg Co Ltd チップptcサーミスタ
JPH05243008A (ja) * 1992-03-03 1993-09-21 Murata Mfg Co Ltd サーミスタ装置
JPH0653010A (ja) 1992-07-29 1994-02-25 Taiyo Yuden Co Ltd 積層型サ−ミスタ
JPH0634201U (ja) * 1992-09-29 1994-05-06 太陽誘電株式会社 積層型サ−ミスタ
JP3289354B2 (ja) * 1993-01-11 2002-06-04 株式会社村田製作所 正の抵抗温度特性を有する積層型半導体磁器
JPH07161223A (ja) * 1993-12-10 1995-06-23 Murata Mfg Co Ltd 導電性ペーストおよび積層セラミックコンデンサ
JPH08339905A (ja) 1995-06-12 1996-12-24 Taiyo Yuden Co Ltd サーミスターとその調整方法
JP3393524B2 (ja) * 1997-03-04 2003-04-07 株式会社村田製作所 Ntcサーミスタ素子
JP3440883B2 (ja) * 1999-06-10 2003-08-25 株式会社村田製作所 チップ型負特性サーミスタ
US6362723B1 (en) * 1999-11-18 2002-03-26 Murata Manufacturing Co., Ltd. Chip thermistors
JP2001167908A (ja) * 1999-12-03 2001-06-22 Tdk Corp 半導体電子部品

Also Published As

Publication number Publication date
CN1149589C (zh) 2004-05-12
US6605856B2 (en) 2003-08-12
DE19964532B4 (de) 2010-07-08
US20030001261A1 (en) 2003-01-02
DE19904727A1 (de) 1999-08-19
US6078250A (en) 2000-06-20
DE19904727B4 (de) 2007-07-19
KR19990072482A (ko) 1999-09-27
KR100307804B1 (ko) 2001-09-26
CN1226068A (zh) 1999-08-18
US6498068B1 (en) 2002-12-24

Similar Documents

Publication Publication Date Title
TW412755B (en) Resistor elements and methods of producing same
CN102971808B (zh) 片式热敏电阻及其制造方法
US6008717A (en) NTC thermistor elements
JPH06124807A (ja) 積層型チップ部品
JP2888020B2 (ja) 負特性積層サーミスタ
JPH09306710A (ja) チップネットワーク電子部品
JPH0786039A (ja) 積層チップインダクタ
JPH08250307A (ja) チップサーミスタ
TW540070B (en) Manufacturing method of thermistor element
JP2014057021A (ja) プレス用金型および積層セラミック電子部品の製造方法
JP3248294B2 (ja) チップインダクタ及びその製造方法
CN211980310U (zh) 电流感应电阻
JPS62169301A (ja) 厚膜抵抗体の温度係数調整方法
US11869685B2 (en) Thermistor and method for producing said thermistor
JP2559527Y2 (ja) サーミスタ素子
WO2015019644A1 (ja) 電子部品およびその製造方法
JPH11283804A (ja) 抵抗器
JP3307314B2 (ja) 積層型抵抗素子及びその製造方法
JPH02305425A (ja) Cr複合部品
JPH08255704A (ja) チップサーミスタ及びその製造方法
JPH08321406A (ja) 積層型複合素子及びその製造方法
JP3214440B2 (ja) 抵抗素子の製造方法及び抵抗素子
JPH0465106A (ja) 複合部品
JPH10223408A (ja) チップ状回路部品とその製造方法
CN114334323A (zh) 一种片式ntc热敏电阻及其制造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent