TW202303988A - 使用半導體元件的記憶裝置 - Google Patents

使用半導體元件的記憶裝置 Download PDF

Info

Publication number
TW202303988A
TW202303988A TW111117512A TW111117512A TW202303988A TW 202303988 A TW202303988 A TW 202303988A TW 111117512 A TW111117512 A TW 111117512A TW 111117512 A TW111117512 A TW 111117512A TW 202303988 A TW202303988 A TW 202303988A
Authority
TW
Taiwan
Prior art keywords
aforementioned
layer
semiconductor
impurity layer
gate
Prior art date
Application number
TW111117512A
Other languages
English (en)
Other versions
TWI817492B (zh
Inventor
原田望
作井康司
Original Assignee
新加坡商新加坡優尼山帝斯電子私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商新加坡優尼山帝斯電子私人有限公司 filed Critical 新加坡商新加坡優尼山帝斯電子私人有限公司
Publication of TW202303988A publication Critical patent/TW202303988A/zh
Application granted granted Critical
Publication of TWI817492B publication Critical patent/TWI817492B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823885Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

以平行於基板(1)之方式相連有N+層(3a)、由第一通道區域(7a)和第二通道區域(7b)所構成的Si基體(2)、及N+層(3b)。再者,具有包圍第一Si基體(2a)的第一閘極絕緣層(4a)、和包圍第二Si基體(2)的第二閘極絕緣層(4b)。再者,具有包圍第一閘極絕緣層(4a)的第一閘極導體層(5a)、和包圍第二閘極絕緣層(4b)的第二閘極導體層(5b)。再者,第一閘極導體層(5a)係連接於板線(PL),且第二閘極導體層(5b)係連接於字元線(WL)。N+層(3a)係連接於源極線,N+層(3b)係連接於位元線(BL)。藉此,形成一個動態快閃記憶體單元(9)。再者,相對於基板(1),朝垂直方向、和水平方向配置複數個單元,而形成動態快閃記憶體。

Description

使用半導體元件的記憶裝置
本發明係一種使用半導體元件的記憶裝置。
近年來,在LSI(Large Scale Integration,大型積體電路)技術開發上,已要求記憶體元件的高集積化和高性能化。
在通常的平面(planar)型MOS(Metal Oxide semiconductor,金屬氧化物半導體)電晶體中,其通道(channel)係朝沿著半導體基板之上表面的水平方向延伸。相對於此,SGT的通道係朝相對於半導體基板之上表面為垂直的方向延伸(例如參照專利文獻1、非專利文獻1)。因此,相較於平面型MOS電晶體,SGT更可達成半導體裝置的高密度化。使用此SGT作為選擇電晶體,可進行連接有電容器之DRAM(Dynamic Random Access Memory,動態隨機存取記憶體。例如參照非專利文獻2)、連接有電阻變化元件的PCM(Phase Change Memory,相變化記憶體。例如參照非專利文獻3)、RRAM(Resistive Random Access Memory,電阻式隨機存取記憶體。例如參照非專利文獻4)、及藉由電流使磁自旋的方向變化而使電阻變化的MRAM(Magnetoresistive Random Access,磁阻式隨機存取記憶體。例如參照非專利文獻5)等的高集積化。此外,有不具有電容 器之由一個MOS電晶體所構成的DRAM記憶單元(參照非專利文獻6)等。本案係關於不具有電阻變化元件或電容器之可僅由MOS電晶體所構成的動態快閃記憶體(flash memory)。
圖8係顯示前述不具有電容器之由一個MOS電晶體所構成之DRAM記憶單元的寫入操作,圖9係顯示動作上的問題點,圖10係顯示讀取操作(例如參照非專利文獻7、8)。
圖8係顯示DRAM記憶單元的寫入操作。圖8(a)係顯示”1”寫入狀態。在此,記憶單元係形成於SOI基板100,且藉由連接有源極線SL的源極N+層103(以下將含有高濃度供體(donor)雜質的半導體區域稱為「N+層」)、連接有位元線BL的汲極N+層104、連接有字元線WL的閘極導電層105、及MOS電晶體110a的浮體(Floating Body)102而構成,不具有電容器,以一個MOS電晶體110a構成了DRAM的記憶單元。另外,在浮體102的正下方,連接有SOI基板的SiO2層101。在進行以一個MOS電晶體110構成之記憶單元之”1”寫入之際,係使MOS電晶體110a在飽和區域動作。亦即,在從源極N+層103延伸之電子的通道107中具有夾止點(pinch off)108,不會到達連接有位元線的汲極N+層104。如此,若將連接於汲極N+層104之位元線BL和連接於閘極導電層105的字元線WL都設為高電壓,使閘極電壓以汲極電壓的約1/2左右使MOS電晶體110a動作,則在汲極N+層104附近的夾止點108中,電場強度變為最大。結果,從源極N+層103朝向汲極N+層104流動之加速後的電子,會與Si的晶格撞擊,而會因為在該時點所失去的運動能量而產生電子、電洞對(撞擊游離化現象)。所產生之大部分的電子(未圖示)係到達汲極N+層104。此外,極小部分之極熱的電子,係越過閘極氧化膜109而到達閘極導電層105。再者,同時產生的電洞106則將浮體102充電。此時, 所產生的電洞係由於浮體102為P型Si,故有助於作為多數載子的增量。浮體102係被所產生的電洞106所充滿,若浮體102的電壓比源極N+層103更高Vb以上,則進一步產生的電洞會放電於源極N+層103。在此,Vb係源極N+層103與P層之浮體102之間之PN接合的內建(built in)電壓,約為0.7V。圖8(b)係顯示浮體102已被所產生之電洞106飽和充電的情形。
接著使用圖8(c)來說明記憶單元110b的”0”寫入操作。對於共通的選擇字元線WL,隨機地存在有”1”寫入的記憶單元110a和”0”寫入的記憶單元110b。在圖8(c)中,係顯示了從”1”寫入狀態改寫為”0”寫入狀態的情形。在”0”寫入時,係設位元線BL的電壓為負偏壓,且設汲極N+層104與P層之浮體102之間的PN接合為正偏壓。結果,預先於前一周期產生於浮體102的電洞106,係流動至連接於位元線BL的汲極N+層104。若寫入操作結束,則會獲得被所產生之電洞106充滿的記憶單元110a(圖8(b))、和所產生之電洞已被排出之記憶單元110b(圖8(c))之二個記憶單元的狀態。被電洞106所充滿之記憶單元110a之浮體102的電位係比沒有所產生之電洞的浮體102更高。因此,記憶單元110a的臨限值電壓,係比記憶單元110b的臨限值電壓更低。其情形如圖8(d)所示。
接著,使用圖9來說明此由一個MOS電晶體所構成之記憶單元之動作上的問題點。如圖9(a)所示,浮體102的電容CFB係連接有字元線之閘極與浮體之間之電容CWL、連接有源極線之源極N+層103與浮體102之間之PN接合之接合電容CSL、連接有位元線之汲極N+層104與浮體102之間之PN接合之接合電容CBL的總和,以
CFB=CWL+CBL+CSL (2) 來表示。因此,若在寫入時字元線電壓VWL振盪,則成為記憶單元之記憶節點(接點)之浮體102的電壓亦會受到其影響。其情形如圖9(b)所示,若在寫入時字元線電壓VWL從0V上升至VProgWL,則浮體102的電壓VFB會因為與字元線的電容耦合而從字元線電壓變化之前之初始狀態之電壓VFB1上升為VFB2。該電壓變化量△VFB
△VFB=VFB2-VFB1=CWL/(CWL+CBL+CSL)×VProgWL (3)來表示。
在此,以
β=CWL/(CWL+CBL+CSL) (4)來表示,β稱為耦合率。在此記憶單元中,CWL的貢獻率較大,例如CWL:CBL:CSL=8:1:1。此時,β=0.8。若字元線例如從寫入時的5V,於寫入結束後成為0V,則浮體102會因為字元線WL與浮體102的電容耦合,受到振盪雜訊達5V×β=4V。因此,會有無法充分取得寫入時之浮體102之”1”電位和”0”電位的電位差餘裕的問題點。
圖10係顯示讀取操作。圖10(a)係顯示”1”寫入狀態,圖10(b)係顯示”0”寫入狀態。然而,實際上,即使在”1”寫入狀態下寫入了Vb於浮體102中,當字元線因為寫入結束而返回0V,浮體102即會降低為負偏壓。在被寫入”0”之際,由於會變得更負偏壓,因此如圖10(c)所示在寫入之際無法充分地增大”1”與”0”的電位差餘裕。此動作餘裕較小乙事乃為本DRAM記憶單元之較大的問題。再者,亦有要將此DRAM記憶單元予以高密度化的課題。
此外,在SOI(Silicon on Insulator,絕緣層覆矽)層上,有使用二個MOS電晶體來形成一個記憶單元而成的Twin-Transistor記憶體元件(例如參照專利文獻4、5)。在此等元件中,係以區分二個MOS電晶體的浮體通道之成為源極、或汲極之N+層接觸絕緣層之方式形成。藉由此N+層接觸絕緣層,二個MOS電晶體的浮體通道即電性分離。屬於信號電荷的電洞群係蓄積於一方之電晶體的浮體通道。蓄積有電洞之浮體通道的電壓,係如前所述,會因為鄰接之MOS電晶體之對於閘極電極的脈衝電壓施加而與(2)式所示同樣地大幅地變化。由於此,如使用圖8至圖10所說明般,無法充分地增大寫入之際之”1”與”0”之動作餘裕(例如參照非專利文獻8、圖8)。
[先前技術文獻]
[專利文獻]
專利文獻1:日本特開平2-188966號公報
專利文獻2:日本特開平3-171768號公報
專利文獻3:日本特許第3957774號公報
專利文獻4:US2008/0137394A1
專利文獻5:US2003/0111681A1
[非專利文獻]
非專利文獻1:Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991)
非專利文獻2:H.Chung, H. Kim, H. Kim, K. Kim, S. Kim, K. Dong, J. Kim, Y.C. Oh, Y. Hwang, H. Hong, G. Jin, and C. Chung: “4F2 DRAM Cell with Vertical Pillar Transistor(VPT),” 2011 Proceeding of the European Solid-State Device Research Conference, (2011)
非專利文獻3:H. S. Philip Wong, S. Raoux, S. Kim, Jiale Liang, J. R. Reifenberg, B. Rajendran, M. Asheghi and K. E. Goodson: “Phase Change Memory,” Proceeding of IEEE, Vol.98, No 12, December, pp.2201-2227 (2010)
非專利文獻4:T. Tsunoda, K. Kinoshita, H. Noshiro, Y. Yamazaki, T. Iizuka, Y. Ito, A. Takahashi, A. Okano, Y. Sato, T. Fukano, M. Aoki, and Y. Sugiyama: “Low Power and high Speed Switching of Ti-doped NiO ReRAM under the Unipolar Voltage Source of less than 3V,” IEDM (2007)
非專利文獻5:W. Kang, L. Zhang, J. Klein, Y. Zhang, D. Ravelosona, and W. Zhao: “Reconfigurable Codesign of STT-MRAM Under Process Variations in Deeply Scaled Technology,” IEEE Transaction on Electron Devices, pp.1-9 (2015)
非專利文獻6:M. G. Ertosum, K. Lim, C. Park, J. Oh, P. Kirsch, and K. C. Saraswat: “Novel Capacitorless Single-Transistor Charge-Trap DRAM (1T CT DRAM) Utilizing Electron,” IEEE Electron Device Letter, Vol. 31, No.5, pp.405-407 (2010)
非專利文獻7:E. Yoshida, and T. Tanaka: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE Transactions on Electron Devices, Vol. 53, No. 4, pp. 692-697,Apr. 2006.
非專利文獻8:F. Morishita, H. Noda, I. Hayashi, T. Gyohten, M. Oksmoto, T. Ipposhi, S. Maegawa, K. Dosaka, and K. Arimoto: “Capacitorless Twin-Transistor Random Access Memory (TTRAM) on SOI,”IEICE Trans. Electron., Vol. E90-c., No.4 pp.765-771 (2007)
於在使用SGT之記憶裝置已去除電容器後的一個電晶體型DRAM(增益單元)中,字元線和浮體狀態之SGT之基體(body)的電容結合耦合較大,當在資料讀取時或寫入時使字元線的電位振盪時,即會有直接被作為對於SGT基體的雜訊傳遞出的問題。結果,引起誤讀取或記憶資料之誤改寫的問題,而難以達到去除電容器後之一電晶體型DRAM(增益單元)的實用化。再者,必須解決上述問題,並且將DRAM記憶單元予以高性能化及高密度化。
為了解決上述問題,本發明之記憶裝置係具有:
第一半導體基體,係相對於基板平行而且朝水平方向延伸;
第二半導體基體,係於垂直方向與前述第一半導體基體分離,而且俯視觀察時與前述第一半導體基體重疊;
第一雜質層和第二雜質層,前述第一雜質層係與前述第一半導體基體之一端相連,前述第二雜質層係與前述第一半導體基體之另一端相連;
第三雜質層和第四雜質層,前述第三雜質層係與前述第二半導體基體之前述一端相連,前述第四雜質層係與前述第二半導體基體之前述另一端相連;
第一閘極絕緣層,係覆蓋與前述第一雜質層相連之第一半導體基體的第一區域、和與前述第三雜質層相連之前述第二半導體基體的第一區域;
第二閘極絕緣層,係與前述第一閘極絕緣相連,且覆蓋前述第一半導體基體的第二區域、和前述第二半導體基體的第二區域;
第一閘極導體層,係由包圍前述第一閘極絕緣層而且在前述第一半導體基體和前述第二半導體基體中彼此分離或成為共通閘極的部分構成;
第二閘極導體層,係將包圍著前述第一半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍;以及
第三閘極導體層,係將包圍著前述第二半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍,且與前述第二閘極導體層電性分離;
且前述記憶裝置係控制施加於前述第一雜質層、前述第二雜質層、前述第三雜質層、前述第四雜質層、前述第一閘極導體層、前述第二閘極導體層和前述第三閘極導體層的電壓,而進行記憶體寫入操作、記憶體讀取操作、和記憶體抹除操作(第一發明)。
在上述第一發明中,前述第一雜質層和前述第三雜質層係連接於與共有或已分離為二之第一源極線相連的第一配線導體層,前述第二雜質層和前述第四雜質層係連接於與共有或已分離為二之第一位元線相連的第二配線導體層(第二發明)。
在上述第一發明中,前述第二雜質層和前述第四雜質層係連接於與前述第一位元線相連的前述第二配線導體層,而且前述第二閘極導體層和前述第三閘極導體層係彼此分離(第三發明)。
在上述第一發明中,前述第二閘極導體層和前述第三閘極導體層係彼此連接,而且前述第二雜質層和前述第四雜質層係連接於彼此分離的第一位元線(第四發明)。
在上述第一發明中,係進行:前述記憶體寫入操作,係將藉由以流動於前述第一半導體基體內、前述第二半導體基體內之電流所致之撞擊游離化現象、或閘極引發汲極漏電流所產生之電子群和電洞群中之屬於前述第一半導體基體、前述第二半導體基體之少數載子的前述電子群或前述電洞群,從前述第一半導體基體和前述第二半導體基體的一方或兩方予以去除,且使屬於前述第一半導體基體和前述第二半導體基體之多數載子的前述電洞群或前述電子群的一部分或全部殘存於前述第一半導體基體內和前述第二半導體基體內;及
前述記憶體抹除操作,係從前述第一半導體基體和前述第二半導體基體的一方或兩方,去除屬於多數載子之前述電洞群或前述電子群中之殘存的前述電洞群或前述電子群(第五發明)。
在上述第一發明中,前述第三閘極導體層係與字元線相連,而且前述第一閘極導體層和前述第二閘極導體層係與板線相連(第六發明)。
在上述第一發明中,係具有下列者而構成第一動態快閃記憶體:
第三半導體基體,係在垂直方向上與前述第一半導體基體為相同的高度,而且與其平行地延伸;
第四半導體基體,係在垂直方向上與前述第二半導體基體為相同的高度,而且與其平行地延伸;
第五雜質層和第六雜質層,前述第五雜質層係與前述第三半導體基體之一端相連,前述第六雜質層係與前述第三半導體基體之另一端相連;
第七雜質層和第八雜質層,前述第七雜質層係與前述第四半導體基體之一端相連,前述第八雜質層係與前述第四半導體基體之另一端相連;
前述第一閘極絕緣層,係覆蓋與前述第五雜質層相連之第三半導體基體的第一區域、和與前述第七雜質層相連之前述第四半導體基體的第一區域;
前述第二閘極絕緣層,係與前述第一閘極絕緣相連,且覆蓋前述第三半導體基體的第二區域、和前述第四半導體基體的第二區域;
前述第一閘極導體層,係包圍前述第一閘極絕緣層,且成為前述第一半導體基體、前述第二半導體基體、前述第三半導體基體和前述第四半導體基體的共通閘極;
前述第二閘極導體層,係將包圍著前述第三半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍,且成為前述第一半導體基體和前述第三半導體基體的共通閘極;及
前述第三閘極導體層,係將包圍著前述第四半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍,且成為前述第二半導體基體和前述第四半導體基體的共通閘極(第七發明)。
在上述第七發明中,在相對於前述基板之垂直方向上,屬於前述第二閘極導體層之厚度之第一長度的二倍係比屬於包圍相面對之前述第一半導體基體和前述第二半導體基體之前述第二閘極絕緣層間之距離的第二長度小,而且在相對於前述基板之水平方向上,前述第一長度的二倍係比屬於包圍相面對之前述第一半導體基體和前述第三半導體基體之前述第二閘極絕緣層間之距離的第三長度大(第八發明)。
在上述第七發明中,前述第一雜質層、前述第三雜質層、前述第五雜質層和前述第七雜質層係連接於與源極線相連的第一配線導體層(第九發明)。
在上述第七發明中,前述第六雜質層和前述第八雜質層係連接於與第二配線導體層分離的第三配線導體層(第十發明)。
在上述第二發明中,第一動態快閃記憶體的前述第一配線導體層係與所鄰接之第二動態快閃記憶體共有前述第一源極線(第十一發明)。
在上述第三發明中,第一動態快閃記憶體的前述第二配線導體層係與所鄰接之第三動態快閃記憶體共有前述第一位元線(第十二發明)。
1,20:基板
2,24aa,24ab,24ac,24ad,24ba,24bb,24bc,24bd:Si基體
3a,3b,30aa,30ab,30ac,30ad,30ba,30bb,30bc,30bd,30ca,30cb,30cc,30cd,30da,30db,30dc,30dd:N+
4a:第一閘極絕緣層
4b:第二閘極絕緣層
5a:第一閘極導體層
5b:第二閘極導體層
6:絕緣層
7:通道區域
7a:第一通道區域
7b:第二通道區域
9:動態快閃記憶體單元
11:電洞群
12a,12b:反轉層
13:夾止點
25,31,38:SiO2
26a,26b:間隔材料層
27a,27b:HfO2
33:TiN層
34a,34b,34c,34d,34A,34B,34C,34D:TiN層
37a,37b:SiO2
40,41a,41b:金屬電極層
101:SiO2
102:浮體
103:源極N+
104:汲極N+
105:閘極導電層
106:電洞
107:通道
108:夾止點
109:閘極氧化膜
110,110a,110b:記憶單元、MOS電晶體
BL,BL1,BL2:位元線
SL:源極線
PL:板線
WL,WL1,WL2:字元線
圖1係第一實施型態之具有SGT之記憶單元的構造圖。
圖2係用以說明第一實施型態之具有SGT之記憶單元之抹除操作機制的圖。
圖3係用以說明第一實施型態之具有SGT之記憶單元之寫入操作機制的圖。
圖4A係用以說明第一實施型態之具有SGT之記憶單元之讀取操作機制的圖。
圖4B係用以說明第一實施型態之具有SGT之記憶單元之讀取操作機制的圖。
圖5係用以說明第一實施型態之具有SGT之記憶裝置的構造圖。
圖6係用以說明第一實施型態之具有SGT之記憶裝置的示意構造圖。
圖7係用以說明第二實施型態之具有SGT之記憶裝置的示意構造圖。
圖8係用以說明習知例之不具有電容器之DRAM記憶單元之寫入操作的圖。
圖9係用以說明習知例之不具有電容器之DRAM記憶單元之動作上之問題點的圖。
圖10係顯示習知例之不具有電容器之DRAM記憶單元之讀取操作的圖。
以下參照圖式來說明本發明之使用半導體元件的記憶裝置(以下稱為動態快閃記憶體)的構造、驅動方式。
(第一實施型態)
茲使用圖1至圖5來說明本發明之第一實施型態之動態快閃記憶單元的構造、動作機制和製造方法。茲使用圖1來說明動態快閃記憶單元的構造。再者,使用圖2來說明資料抹除機制,使用圖3來說明資料寫入機制,使用圖4A及圖4B來說明資料讀取機制。使用圖5來說明動態快閃記憶體的製造方法。
圖1係顯示本發明之第一實施型態之動態快閃記憶單元的構造。與基板1(申請專利範圍之「基板」的一例)平行地具有N+層3a(申請專利範圍之「第一雜質層」的一例)。再者,以與N+層3a相連之方式具有矽半導體基體2(申請專利範圍之「第一半導體基體」的一例)(以下將矽半導體基體稱為「Si基體」)。再者,以與Si基體2相連之方式具有N+層3b(申請專利範圍之「第二雜質層」的一例)。N+層3a、3b間之Si基體2成為通道區域7。以包圍與Si基體2之一端相連之部分的第一通道區域7a之方式具有第一閘極絕緣層4a(申請專利範圍之「第一閘極絕緣層」的一例)。再者,具有與第一通道區域7a相連的第二通道區域7b。第二通道區域7b的一端係與N+層3b相連。再者,以包圍第二通道區域7b 之方式具有第二閘極絕緣層4b(申請專利範圍之「第二閘極絕緣層」的一例)。再者,以包圍第一閘極絕緣層4a之方式具有第一閘極導體層5a(申請專利範圍之「第一閘極導體層」的一例),以包圍第二閘極絕緣層4b之方式具有第二閘極導體層5b(申請專利範圍之「第二閘極導體層」的一例)。再者,第一閘極導體層5a、第二閘極導體層5b係藉由絕緣層6而分離。藉此,形成由N+層3a、3b、第一通道區域7a、第二通道區域7b、第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a、第二閘極導體層5b所構成的動態快閃記憶體單元9。再者,N+層3a係連接於源極線SL(申請專利範圍之「源極線」的一例)、N+層3b係連接於位元線BL(申請專利範圍之「第一位元線」的一例)、第一閘極導體層5a係連接於板線PL(申請專利範圍之「板線」的一例)、第二閘極導體層5b係連接於字元線WL(申請專利範圍之「字元線」的一例)。連接於板線PL之第一閘極導體層5a的閘極電容,較佳為具有比連接於字元線WL之第二閘極導體層5b的閘極電容還要大的構造。在記憶裝置中,係由上述的動態快閃記憶體單元9相對於基板1朝垂直方向和水平方向配置複數個,而形成動態快閃記憶體。
另外,在圖1中,係將第一閘極導體層5a之水平方向上的閘極長度設為比第二閘極導體層5b的閘極長度更長,以將連接於板線PL之第一閘極導體層5a的閘極電容設為比連接於字元線WL之第二閘極導體層5b的閘極電容還要大。然而,除此之外,亦可不將第一閘極導體層5a的閘極長度設為比第二閘極導體層5b的閘極長度更長,而是將第一閘極絕緣層4a之閘極絕緣膜的膜厚設為比第二閘極絕緣層4b之閘極絕緣膜的膜厚更薄。此外,亦可將第一閘極絕緣層4a的介電常數設為比第二閘極絕緣層4b的介電常數更高。此外,亦可將閘極導體層 5a、5b的長度、閘極絕緣層4a、4b的膜厚、介電常數的任一者予以組合,而將第一閘極導體層5a的閘極電容設為比第二閘極導體層5b的閘極電容還要大。
此外,亦可將第一閘極導體層5a分割為二個以上,且將各者設為板線的導體電極,以同步或非同步之方式使之動作。同樣地,亦可將第二閘極導體層5b分割為二個以上,且將各者設為字元線的導體電極,以同步或非同步之方式使之動作。藉此,亦可進行動態快閃記憶體操作。
茲參照圖2來說明第一實施型態之動態快閃記憶體單元的抹除操作機制。N+層3a、3b間的通道區域7係從基板1電性分離,成為了浮體。圖2(a)係顯示抹除操作前,在之前的周期經由撞擊游離化所產生之電洞群11蓄積於通道區域7中的狀態。再者,如圖2(b)所示,於抹除操作時,將源極線SL的電壓設為負電壓VERA。在此,VERA係例如為-3V。結果,與通道區域7之初始電位的值無關,連接有源極線SL之成為源極的N+層3a、和通道區域7的PN接合成為正偏壓。結果,在之前的周期經由撞擊游離化所產生之已蓄積於通道區域7中的電洞群11,被吸入於源極部的N+層3a,且通道區域7的電位VFB成為VFB=VERA+Vb。在此,Vb係PN接合的內建電壓,約為0.7V。因此,當VERA=-3V時,通道區域7的電位成為-2.3V。此值成為抹除狀態之通道區域7的電位狀態。因此,當浮體之通道區域7的電位成為負的電壓時,動態快閃記憶體單元9的N通道MOS電晶體的臨限值電壓,係由於基板偏壓效應而變高。藉此,如圖2(c)所示,此連接有字元線WL之第二閘極導體層5b的臨限值電壓變高。此通道區域7的抹除狀態成為邏輯記憶資料”0”。在資料讀取中,將施加於與板線PL1相連之第一閘極導體層5a的電壓,設定為比邏輯記憶資料”1”時的臨限值電壓更高,而且設定為比邏輯記憶資料”0”時的臨限值電壓更低,藉此如圖2(c)所示,可獲得即使字元線WL的電壓 因為邏輯記憶資料”0”讀取而變高,電流亦不會流動的特性。另外,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件、和浮體的電位,係用以進行抹除操作的一例,亦可為可進行抹除操作之其他的操作條件。例如,亦可對於位元線BL、源極線SL間賦予電壓差而進行抹除操作。
圖3係顯示本發明之第一實施型態之動態快閃記憶體單元的寫入操作。如圖3(a)所示,對於連接有源極線SL的N+層3a輸入例如0V,對於連接有位元線BL的N+層3b輸入例如3V,對於連接有板線PL的第一閘極導體層5a輸入例如2V,對於連接有字元線WL的第二閘極導體層5b輸入例如5V。結果,如圖3(a)所示,在連接有板線PL之第一閘極導體層5a之內側的通道區域7中形成反轉層12a,而由被第一閘極導體層5a所包圍之通道區域7a(參照圖1)所構成的第一N通道MOS電晶體區域係在飽和區域動作。結果,在連接有板線PL之第一閘極導體層5a之內側的反轉層12a中,係存在有夾止點13。另一方面,由被連接有字元線WL之第二閘極導體層5b所包圍之第二通道區域7b(參照圖1)所構成的第二N通道MOS電晶體區域係在線形區域動作。結果,在連接有字元線WL之第二閘極導體層5b之內側,不存在夾止點而於整面形成反轉層12b。在連接有此字元線WL之第二閘極導體層5b之內側整面形成的反轉層12b,係作為具有第一閘極導體層5a之第一N通道MOS電晶體區域之實質的汲極而產生作用。結果,在串聯連接之具有第一閘極導體層5a之第一N通道MOS電晶體區域、與具有第二閘極導體層5b之第二N通道MOS電晶體區域之間之通道區域7的第一交界區域,電場成為最大,在此區域產生撞擊游離化現象。由於此區域係從具有連接有字元線WL之第二閘極導體層5b之第二N通道MOS電晶體區域觀看到之源極側的區域,故將此現象稱為源極側撞擊游離化現象。藉由此源極側撞擊游離化現象,電子從連接有源極線 SL的N+層3a朝向連接有位元線BL的N+層3b流動。被加速的電子會撞擊晶格Si原子,且藉由該運動能量而產生電子、電洞對。所產生之電子的一部分雖會流動於第一閘極導體層5a和第二閘極導體層5b,但大部分會流動於連接有位元線BL的N+層3b。此外,亦可在”1”寫入中,使用閘極引發汲極洩漏(GIDL:Gate Induced Drain Leakage)電流產生電子、電洞對,且以所產生的電洞群來充滿浮體FB內(參照非專利文獻7)。
再者,如圖3(b)所示,所產生的電洞群11係通道區域7的多數載子,將通道區域7充電為正偏壓。由於連接有源極線SL的N+層3a為0V,故通道區域7係充電至連接有源極線SL之N+層3a與通道區域7之間之PN接合之內建電壓Vb(約0.7V)。當通道區域7被充電為正偏壓時,第一N通道MOS電晶體區域和第二N通道MOS電晶體區域的臨限值電壓即會因為基板偏壓效應而變低。由於此,如圖3(c)所示,連接有字元線WL之第二N通道MOS電晶體區域的臨限值電壓會變低。茲將此通道區域7的寫入狀態分配給邏輯記憶資料”1”。
另外,在寫入操作時,亦可替代上述之第一交界區域,而在N+層3a與通道區域7之間的第二交界區域、或N+層3b與通道區域7之間的第三交界區域,以撞擊游離化現象或GIDL電流產生電子、電洞對,且以所產生的電洞群11將通道區域7充電。另外,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件,係用以進行寫入操作的一例,亦可為可進行寫入操作的其他操作條件。
茲使用圖4A和圖4B來說明本發明之第一實施型態之動態快閃記憶體單元的讀取操作。茲使用圖4A(a)至圖4A(c)來說明動態快閃記憶體單元的讀取操作。如圖4A(a)所示,當通道區域7充電至內建電壓Vb(約0.7V) 時,N通道MOS電晶體的臨限值電壓即會因為基板偏壓效應而降低。茲將此狀態分配給邏輯記憶資料”1”。如圖4A(b)所示,在進行寫入之前選擇的記憶體區塊,當預先處於抹除狀態”0”的情形下,通道區域7的浮動電壓VFB成為VERA+Vb。藉由寫入操作隨機地記憶寫入狀態”1”。結果,對於字元線WL作成邏輯”0”和”1”的邏輯記憶資料。如圖4A(c)所示,利用對於此字元線WL的二個臨限值電壓的高低差,以感測放大器(sense amplifier)進行讀取。另外,在資料讀取中,將施加於與板線PL相連之第一閘極導體層5a的電壓,設定為比邏輯記憶資料”1”時之臨限值電壓更高,而且比邏輯記憶資料”0”時的臨限值電壓更低,藉此如圖4A(c)所示,可獲得即使字元線WL的電壓因為邏輯記憶資料”0”讀取而變高,電流亦不會流動的特性。
茲使用圖4B(a)至圖4B(c)來說明本發明之第一實施型態之動態快閃記憶體單元之讀取操作時之二個第一閘極導體層5a和第二閘極導體層5b之閘極電容之大小關係、及與其相關的動作。字元線WL所連接之第二閘極導體層5b的閘極電容,較理想為設計為比板線PL所連接之第一閘極導體層5a的閘極電容更小。圖4B(a)係顯示動態快閃記憶體之一單元的等價電路。再者,圖4B(b)係顯示動態快閃記憶體的結合電容關係。在此,CWL係第二閘極導體層5b的電容,CPL係第一閘極導體層5a的電容,CBL係成為汲極之N+層3b與通道區域7之間之PN接合的電容,CSL係成為源極之N+層3a與通道區域7之間之PN接合的電容。如圖4B(c)所示,當字元線WL的電壓振盪時,其動作會作為雜訊而對於通道區域7造成影響。此時之通道區域7的電位變動△VFB係成為
△VFB=CWL/(CPL+CWL+CBL+CSL)×VReadWL (1)
在此,VReadWL係字元線WL之讀取時的振盪電位。從式(1)可明瞭,若將CWL的貢獻率設為相較於通道區域7之整體之電容CPL+CWL+CBL+CSL較小,則△VFB即變小。另外,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件、和浮體的電位,係用以進行讀取操作的一例,亦可為可進行讀取操作的其他操作條件。
茲使用圖5來顯示第一實施型態之動態快閃記憶體的構造圖。在此,圖1所說明之動態快閃記憶體於俯視觀察時形成為二列,朝垂直方向形成為四段。(a)圖係以沿著A-A’線之水平面觀看(b)圖時之動態快閃記憶體單元的俯視圖。再者,(b)圖係沿著(a)圖中之X-X’線的剖面圖。再者,(c)圖係沿著(a)圖中之Y-Y’線的剖面圖。在實際的動態快閃記憶體中,係將此等態動態快閃記憶體單元以多段、而且多數配置成二維狀之方式形成。
如圖5所示,在基板20(申請專利範圍之「基板」的一例)和SiO2層25上,以在垂直方向上彼此分離之方式,於第一列從下方起形成Si基體24aa(申請專利範圍之「第一半導體基體」的一例)、24ab(申請專利範圍之「第二半導體基體」的一例)、24ac、24ad,且於第二列從下方起形成Si基體24ba、24bb、24bc、24bd。再者,在Si基體24aa、24ab、24ac、24ad之各者的兩端形成有N+層30aa(申請專利範圍之「第一雜質層」的一例)、30ab(申請專利範圍之「第三雜質層」的一例)、30ac、30ad、30ba(申請專利範圍之「第二雜質層」的一例、30bb(申請專利範圍之「第四雜質層」的一例)、30bc、30bd。再者,在Si基體24ba、24bb、24bc、24bd之各者的兩端形成有N+層30ca(未圖示)、30cb(未圖示)、30cc(未圖示)、30cd、30da(未圖示)、30db(未圖示)、30dc(未圖示)、30dd。再者,形成有支撐Si基體24aa至24bd和N+層30aa至30dd的間隔材料 層26a、26b。再者,以包圍與第一列之Si基體24aa至24ad相連之N+層30aa至30ad、和與第二列之Si基體24ba至24bd之N+層30ca至30cd側之Si基體24aa至24bd之單方部分之方式形成有HfO2層27a(申請專利範圍之「第一閘極絕緣層」的一例)。再者,以與HfO2層27a相連而且包圍另一側之Si基體24aa至24bd之方式形成有HfO2層27b(申請專利範圍之「第二閘極絕緣層」的一例)。再者,包圍HfO2層27a之TiN層33(申請專利範圍之「第一閘極導體層」的一例)係由在Si基體24aa至24bd間相連之部分構成。再者,形成有包圍了覆蓋Si基體24aa、24ba的HfO2層27b而且由相連著的部分構成的TiN層34a(申請專利範圍之「第二閘極導體層」的一例)、包圍了覆蓋Si基體24ab、24bb的HfO2層27b而且由相連著的部分構成的TiN層34b(申請專利範圍之「第三閘極導體層」的一例)、包圍了覆蓋Si基體24ac、24bc的HfO2層27b而且由相連著的部分構成的TiN層34c、包圍了覆蓋Si基體24ad、24bd的HfO2層27b而且相連著的TiN層34d。再者,形成有與N+層30aa至30ad、30ca至30cd相連的金屬電極層40。再者,形成有與N+層30ba至3bd相連的金屬電極層41a、與N+層30da至30dd相連的金屬電極層41b。再者,形成有包圍N+層30aa至30ad、30ca至30cd的SiO2層37a、和包圍N+層30ba至30bd、30da至30dd的SiO2層37b。再者,以覆蓋整體之方式形成有SiO2層38。並且,於垂直方向之TiN層34a至34d間形成有SiO2層31。
在圖5中,金屬電極層40係連接於源極線SL。TiN層33係連接於板線PL。TiN層34a係連接於第一字元線WL1,TiN層34b係連接於第二字元線WL2,TiN層34c係連接於第三字元線WL3,TiN層34d係連接於第四字元線WL4。再者,金屬電極層41a係連接於第一位元線BL1,金屬電極層41b係連接於第二位元線 BL2。藉此,在基板20上,形成由俯視觀察時為二列、垂直方向上為四段的記憶單元所構成的動態快閃記憶體。
在圖5中,以包圍Si基體24aa至24bd之整體之方式覆蓋HfO2層(未圖示)。再者,以包圍該HfO2層之方式將整體以例如ALD(Atomic Layer Deposition,原子層堆積)法形成相同膜厚的TiN層(未圖示)。再者,藉由蝕刻將靠近金屬電極的HfO2層、及TiN層予以去除,藉此形成HfO2層27b和TiN層34a至34d。如圖5(c)所示,相對於基板20在垂直方向上,藉由將包圍Si基體24aa至24bd間之HfO2層27b之間的距離L2設為比TiN層34a至34d之膜厚L1的2倍還要大,可相對於基板20在垂直方向上將TiN層34a至34d之間分離地形成。再者,相對於基板20在水平方向上,藉由將包圍Si基體24aa至24bd間之HfO2層27b之間的距離L3設為比各TiN層34a至34d之膜厚L1的2倍更小,而可由相對於基板20在水平方向上將各TiN層34a至34d相連之部分形成。
圖6係示意性地顯示圖5所示之記憶裝置的外觀。圖6所示之座標的X軸方向係對應圖5的X-X’方向,Y軸方向係對應圖5的Y-Y’方向,Z軸方向係對應垂直於基板20的方向。圖6中雖無法觀看到,但圖5所示之Si基體24aa、24ab、24ac、24ad、24ba、24bb、24bc、24bd的各者,係位於TiN層33和TiN層34a至34d中之所對應者的內部,且朝X軸方向延伸。圖5圖所示之連接於N+層30aa、30ab、30ac、30ad、30ca、30cb、30cc、30cd的金屬電極層40係與源極線SL相連。再者,圖5所示之以包圍Si基體24aa、24ab、24ac、24ad、24ba、24bb、24bc、24bd之方式相連的TiN層33,係與板線PL相連。再者,以包圍Si基體24aa、24ba之方式相連的TiN層34a係與第一字元線WL1相連,以包圍Si基體24ab、24bb之方式相連的TiN層34b係與第二字元線WL2相連。再者,以包圍Si基體24ac、24bc之方式相連 的TiN層34c係與第三字元線WL3相連。再者,以包圍Si基體24ad、24bd之方式相連的TiN層34d係與第四字元線WL4相連。再者,圖5中之與N+層30ba至30bd相連的金屬電極層41a係與第一位元線BL1相連。再者,與N+層30da至30dd相連的金屬電極層41b係與第二位元線BL2相連。如圖6所示,與字元線WL1至WL4相連的TiN層34a至34d係相對於基板20為平行。再者,與位元線BL1、BL2相連的金屬電極層41a、41b係相對於基板20朝垂直方向延伸形成。以Z-Y面觀看,TiN層34a至34d、和金屬電極層41a、41b係正交。
在基板20上,係可朝X方向配置二個圖6所示之二列四段動態快閃記憶體,且共有兩者的與源極線SL相連之金屬電極層40。此時,於俯視(X-Y面)觀察時,中央配置有源極線SL,兩側配置有位元線BL1、BL2。藉此,可謀求動態快閃記憶體的高集積化。
此外,可朝X方向配置二個圖6所示之二列四段動態快閃記憶體,且共有兩者的與位元線BL1、BL2相連之金屬電極層41a、41b。此時,於俯視(X-Y面)觀察時,中央配置有位元線BL1、BL2,兩側配置有源極線SL。藉此,相對於在圖6中與各位元線BL1、BL2相連的字元線WL1至WL4的數量為四個,藉由此配置可增加為八個。再者,可謀求動態快閃記憶體的高集積化。另外,可相連二個以上的動態快閃記憶體,同樣可謀求高集積化。
如圖7所示,使圖6中之與字元線WL1至WL4相連的TiN層34a至34d旋轉90度,形成朝Z方向延伸的TiN層34A、34B、34C、34D。再者,使圖6中之與位元線BL1、BL2相連的金屬電極層41a、41b旋轉90度,形成朝Y軸方向延伸的金屬電極層41A、41B。藉此,亦可與圖6同樣地形成四列二段的動態快閃記憶體。再者,藉由與圖6相同的方法,可相連複數個動態快閃記憶體,且增加與一 條位元線BL相連之字元線WL的數量。此外,與圖6同樣地,可藉由源極線SL、位元線BL之鄰接動態快閃記憶體的共有化而謀求高集積化。
另外,圖1雖使用具有矩形垂直剖面的第一通道區域7a、第二通道區域7b進行了說明,但此等垂直剖面形狀亦可為梯形。此外,第一通道區域7a、第二通道區域7b之垂直剖面的各者亦可分別不同為矩形、梯形。
此外,圖1中之第一閘極導體層5a即使包圍第一閘極絕緣層4a的一部分,亦可進行動態快閃記憶體操作。此外,即使將第一閘極導體層5a分割為複數個導體層,且將各者以同步或非同步方式驅動,亦可進行動態快閃記憶體操作。同樣地,即使將第二閘極導體層5b分割為複數個導體層,且將各者以同步或非同步方式驅動,亦可進行動態快閃記憶體操作。
此外,在圖1中,亦可為第一閘極導體層5a連接於字元線WL,第二閘極導體層5b連接於板線PL。藉此,亦可進行上述的動態快閃記憶體操作。
此外,即使是在使N+層3a、3b、P層之Si基體2之各個導電性相反的構造中,亦可進行動態快閃記憶體操作。此時,在N型的Si基體2中,多數載子係成為電子。因此,因為撞擊游離化所產生的電子群被蓄積於通道區域7中而設定”1”狀態。
此外,第一通道區域7a、和第二通道區域7b的雜質濃度亦可不同。此外,第一通道區域7a、第二通道區域7b可使用不同的半導體材料。
此外,在圖5中,以包圍Si基體24aa至24ad、24ba至24bd而且連接於板線PL之方式,形成彼此相連的TiN層33。相對於此,亦可形成包圍Si基體24aa至24ad、24ba至24bd且彼此分離之連接於板線PL的TiN層。
本實施型態係提供下列特徵。
(特徵一)
本發明之實施型態之動態快閃記憶體單元之板線PL在動態快閃記憶體單元進行寫入、讀取操作之際,字元線WL的電壓會上下振盪。此時,板線PL係負擔減低字元線WL與通道區域7之間之電容耦合比的作用。結果,可顯著地抑制字元線WL之電壓上下振盪之際之通道區域7之電壓變化的影響。藉此,可將顯示邏輯”0”和”1”之臨限值電壓差增大。此將關係到動態快閃記憶體單元之動作餘裕的擴大。
(特徵二)
如圖5所示,相對於基板20在垂直方向上,藉由將包圍Si基體24aa至24bd間之HfO2層27b間的距離L2設為比TiN層34a至34d之膜厚L1的2倍更大,可相對於基板20在垂直方向上將TiN層34a至34d間分離地形成。再者,相對於基板20在水平方向上,藉由將包圍Si基體24aa至24bd間之HfO2層27b間的距離L3設為比TiN層34a至34d之膜厚L1的2倍更小,可相對於基板20在水平方向上將TiN層34a至34d間相連地形成。此係例如藉由可用相同膜厚堆積的ALD法形成TiN層34a至34d,而易於形成朝水平方向相連而且延伸,且於垂直方向上彼此分離之與字元線WL1至WL4相連的TiN層34a至34d。藉此,可謀求製造方法的簡化。
(特徵三)
如圖6所說明,藉由共有鄰接設置之動態快閃記憶體的源極線SL,可謀求動態快閃記憶體的高集積化。
(特徵四)
如圖6所說明,藉由共有鄰接設置之動態快閃記憶體的位元線BL,可增加與各位元線BL相連之字元線WL的數量,並且謀求動態快閃記憶體的高集積化。
(其他實施型態)
另外,在第一實施型態中,與板線PL相連的第一閘極導體層5a係可單層或組合複數層導體材料層來使用。同樣地,與字元線WL相連的閘極導體層5b係可單層或組合複數層導體材料層來使用。此外,亦可將閘極導體層的外側,與例如W等配線金屬層相連。此點在本發明的其他實施型態中亦復相同。
另外,在圖1中,係將板線PL所連接之第一閘極導體層5a之水平方向之長度,設為比字元線WL所連接之第二閘極導體層5b之水平方向的長度更長,而設為CPL>CWL。然而,只要附加板線PL,字元線WL相對於通道區域7之電容耦合的耦合比(CWL/(CPL+CWL+CBL+CSL))就會變小。結果,浮體之通道區域7的電位變動△VFB變小。
此外,第一實施型態之說明中之板線PL的電壓亦可無關乎各動作模式施加例如2V的固定電壓。此外,板線PL的電壓係可僅在抹除時施加例如0V。此外,板線PL的電壓若為滿足可進行動態快閃記憶體動作之條件的電壓,亦可施加固定電壓、或依時間變化的電壓。
此外,在第一實施型態中,第一通道區域7a、第二通道區域7b之垂直剖面的形狀雖為圓形,但第一通道區域7a、第二通道區域7b之垂直剖面的形狀,除圓形外,亦可如圖5所示為四角形、橢圓、朝一方向延伸較長之形狀等。再者,在從動態快閃記憶體單元區域分離地形成的邏輯電路區域中,亦可依據邏輯電路設計而在邏輯電路區域上混合地形成形狀不同的Si基體。此等各點在本發明的其他實施型態中亦復相同。
此外,在第一實施型態的說明中,係於抹除動作時將源極線SL設為負偏壓,而去除了屬於浮體FB之通道區域7內的電洞群,但亦可取代源極線SL, 將位元線BL設為負偏壓,或者,亦可將源極線SL和位元線BL設為負偏壓而進行抹除操作。或者,亦可藉由其他電壓條件來進行抹除操作。此等各點在本發明的其他實施型態中亦復相同。
此外,在圖1中,亦可於N+層3a、與第一通道區域7a之間具有N型、或P型的雜質層。此外,亦可於N+層3b、與第二通道區域7b之間具有N型、或P型的雜質層。此點在本發明的其他實施型態中亦復相同。
此外,在圖1中,第一通道區域7a、第二通道區域7b亦可受體雜質濃度不同。此點在本發明的其他實施型態中亦復相同。
此外,第一實施型態中之N+層3a、3b亦可由含供體雜質的其他半導體材料層來形成。此外,N+層3a、N+層3b亦可由不同的半導體材料層來形成。此點在本發明的其他實施型態中亦復相同。
此外,圖1中之水平方向上之第一通道區域7a、第二通道區域7b的交界可位於絕緣層6的位置,或者可位於第一通道區域7a側、或第二通道區域7b側。此點在本發明的其他實施型態中亦復相同。
此外,在圖1中,已說明了第一閘極導體層5a可連接於字元線WL,第二閘極導體層5b可連接於板線PL。此點在本發明的其他實施型態中亦復相同。
此外,在圖5中,與板線PL相連的TiN層33係以在Si基體24aa、24ab、24ac、24ad、24ba、24bb、24bc、24bd間相連之方式形成。相對於此,亦可與相連於字元線WL之TiN層34a至34d同樣地分離。此點在本發明的其他實施型態中亦復相同。
此外,在圖6、圖7中源極線SL、板線PL係描繪成從水平方向拉出,但亦可從垂直方向拉出。此點在本發明的其他實施型態中亦復相同。
本發明在不脫離本發明之廣義的精神與範圍下,亦可進行各種實施型態及變更。此外,上述的實施型態,係用以說明本發明之一實施例者,非限定本發明的範圍。上述實施例及變形例係可任意地組合。再者,視需要,除上述實施型態之構成要件的一部分以外,亦均屬本發明之技術思想的範圍內。
[產業上的可利用性]
依據本發明之使用半導體元件的記憶裝置,可獲得高密度而且高性能的動態快閃記憶體。
1:基板
2:Si基體
3a,3b:N+
4a:第一閘極絕緣層
4b:第二閘極絕緣層
5a:第一閘極導體層
5b:第二閘極導體層
6:絕緣層
7:通道區域
7a:第一通道區域
7b:第二通道區域
9:動態快閃記憶體單元
BL:位元線
SL:源極線
PL:板線
WL:字元線

Claims (12)

  1. 一種使用半導體元件的記憶裝置,係具有:
    第一半導體基體,係相對於基板平行而且朝水平方向延伸;
    第二半導體基體,係於垂直方向與前述第一半導體基體分離,而且俯視觀察時與前述第一半導體基體重疊;
    第一雜質層和第二雜質層,前述第一雜質層係與前述第一半導體基體之一端相連,前述第二雜質層係與前述第一半導體基體之另一端相連;
    第三雜質層和第四雜質層,前述第三雜質層係與前述第二半導體基體之一端相連,前述第四雜質層係與前述第二半導體基體之前述另一端相連;
    第一閘極絕緣層,係覆蓋與前述第一雜質層相連之第一半導體基體的第一區域、和與前述第三雜質層相連之前述第二半導體基體的第一區域;
    第二閘極絕緣層,係與前述第一閘極絕緣相連,且覆蓋前述第一半導體基體的第二區域、和前述第二半導體基體的第二區域;
    第一閘極導體層,係由包圍前述第一閘極絕緣層而且在前述第一半導體基體和前述第二半導體基體中彼此分離或成為共通閘極的部分所構成;
    第二閘極導體層,係將包圍著前述第一半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍;以及
    第三閘極導體層,係將包圍著前述第二半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍,且與前述第二閘極導體層電性分離;
    且前述記憶裝置係控制施加於前述第一雜質層、前述第二雜質層、前述第三雜質層、前述第四雜質層、前述第一閘極導體層、前述第二閘極導體層和前述第 三閘極導體層的電壓,而進行記憶體寫入操作、記憶體讀取操作、和記憶體抹除操作。
  2. 如請求項1所述之使用半導體元件的記憶裝置,其中,前述第一雜質層和前述第三雜質層係連接於與共有或已分離為二之第一源極線相連的第一配線導體層,前述第二雜質層和前述第四雜質層係連接於與共有或已分離為二之第一位元線相連的第二配線導體層。
  3. 如請求項1所述之使用半導體元件的記憶裝置,其中,前述第二雜質層和前述第四雜質層係連接於與前述第一位元線相連的前述第二配線導體層,而且前述第二閘極導體層和前述第三閘極導體層係彼此分離。
  4. 如請求項1所述之使用半導體元件的記憶裝置,其中,前述第二閘極導體層和前述第三閘極導體層係彼此連接,而且前述第二雜質層和前述第四雜質層係連接於彼此分離的第一位元線。
  5. 如請求項1所述之使用半導體元件的記憶裝置,係進行:
    前述記憶體寫入操作,係將藉由以流動於前述第一半導體基體內、前述第二半導體基體內之電流所致之撞擊游離化現象、或閘極引發汲極漏電流所產生之電子群和電洞群中之屬於前述第一半導體基體、前述第二半導體基體之少數載子的前述電子群或前述電洞群,從前述第一半導體基體和前述第二半導體基體的一方或兩方予以去除,且使屬於前述第一半導體基體和前述第二半導體基體之多數載子的前述電洞群或前述電子群的一部分或全部殘存於前述第一半導體基體內和前述第二半導體基體內;及
    前述記憶體抹除操作,係從前述第一半導體基體和前述第二半導體基體的一方或兩方,去除屬於多數載子之前述電洞群或前述電子群中之殘存的前述電洞群或前述電子群。
  6. 如請求項1所述之使用半導體元件的記憶裝置,其中,前述第三閘極導體層係與字元線相連,而且前述第一閘極導體層和前述第二閘極導體層係與板線相連。
  7. 如請求項1所述之使用半導體元件的記憶裝置,係具有下列者而構成第一動態快閃記憶體:
    第三半導體基體,係在垂直方向上與前述第一半導體基體為相同的高度,而且與其平行地延伸;
    第四半導體基體,係在垂直方向上與前述第二半導體基體為相同的高度,而且與其平行地延伸;
    第五雜質層和第六雜質層,前述第五雜質層係與前述第三半導體基體之一端相連,前述第六雜質層係與前述第三半導體基體之另一端相連;
    第七雜質層和第八雜質層,前述第七雜質層係與前述第四半導體基體之一端相連,前述第八雜質層係與前述第四半導體基體之前述另一端相連;
    前述第一閘極絕緣層,係覆蓋與前述第五雜質層相連之第三半導體基體的第一區域、和與前述第七雜質層相連之前述第四半導體基體的第一區域;
    前述第二閘極絕緣層,係與前述第一閘極絕緣相連,且覆蓋前述第三半導體基體的第二區域、和前述第四半導體基體的第二區域;
    前述第一閘極導體層,係包圍前述第一閘極絕緣層,且成為前述第一半導體基體、前述第二半導體基體、前述第三半導體基體和前述第四半導體基體的共通閘極;
    前述第二閘極導體層,係將包圍著前述第三半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍,且成為前述第一半導體基體和前述第三半導體基體的共通閘極;及
    前述第三閘極導體層,係將包圍著前述第四半導體基體之前述第二區域的前述第二閘極絕緣層予以包圍,且成為前述第二半導體基體和前述第四半導體基體的共通閘極。
  8. 如請求項7所述之使用半導體元件的記憶裝置,其中,在相對於前述基板之垂直方向上,屬於前述第二閘極導體層之厚度之第一長度的二倍係比屬於包圍相面對之前述第一半導體基體和前述第二半導體基體之前述第二閘極絕緣層間之距離的第二長度小,而且在相對於前述基板之水平方向上,前述第一長度的二倍係比屬於包圍相面對之前述第一半導體基體和前述第三半導體基體之前述第二閘極絕緣層間之距離的第三長度大。
  9. 如請求項7所述之使用半導體元件的記憶裝置,其中,前述第一雜質層、前述第三雜質層、前述第五雜質層和前述第七雜質層係連接於與源極線相連的第一配線導體層。
  10. 如請求項7所述之使用半導體元件的記憶裝置,其中,前述第六雜質層和前述第八雜質層係連接於與第二配線導體層分離的第三配線導體層。
  11. 如請求項2所述之使用半導體元件的記憶裝置,其中,第一動態快閃記憶體的前述第一配線導體層係與所鄰接之第二動態快閃記憶體共有前述第一源極線。
  12. 如請求項3所述之使用半導體元件的記憶裝置,其中,第一動態快閃記憶體的前述第二配線導體層係與所鄰接之第三動態快閃記憶體共有前述第一位元線。
TW111117512A 2021-05-14 2022-05-10 使用半導體元件的記憶裝置 TWI817492B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/JP2021/018427 2021-05-14
PCT/JP2021/018427 WO2022239237A1 (ja) 2021-05-14 2021-05-14 半導体素子を用いたメモリ装置

Publications (2)

Publication Number Publication Date
TW202303988A true TW202303988A (zh) 2023-01-16
TWI817492B TWI817492B (zh) 2023-10-01

Family

ID=83998076

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111117512A TWI817492B (zh) 2021-05-14 2022-05-10 使用半導體元件的記憶裝置

Country Status (3)

Country Link
US (1) US20220367681A1 (zh)
TW (1) TWI817492B (zh)
WO (1) WO2022239237A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220392900A1 (en) * 2021-03-29 2022-12-08 Unisantis Electronics Singapore Pte. Ltd. Memory device using semiconductor element and method for manufacturing the same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3898715B2 (ja) * 2004-09-09 2007-03-28 株式会社東芝 半導体装置およびその製造方法
JP4791986B2 (ja) * 2007-03-01 2011-10-12 株式会社東芝 半導体記憶装置

Also Published As

Publication number Publication date
US20220367681A1 (en) 2022-11-17
TWI817492B (zh) 2023-10-01
WO2022239237A1 (ja) 2022-11-17

Similar Documents

Publication Publication Date Title
TWI787016B (zh) 包含半導體元件的記憶裝置
TW202247421A (zh) 具有記憶元件的半導體裝置
TWI817492B (zh) 使用半導體元件的記憶裝置
TWI823289B (zh) 具有記憶元件的半導體裝置
TWI816463B (zh) 使用半導體元件的記憶裝置
TWI806509B (zh) 使用柱狀半導體元件的記憶裝置
TWI793974B (zh) 使用柱狀半導體元件的記憶裝置
TWI807553B (zh) 包含半導體元件之記憶裝置的製造方法
TWI794046B (zh) 半導體元件記憶裝置
TWI795167B (zh) 半導體元件記憶裝置
TWI838745B (zh) 使用半導體元件的記憶裝置
TWI806510B (zh) 具有記憶元件的半導體裝置
TWI810929B (zh) 使用半導體元件的記憶裝置的製造方法
TWI808752B (zh) 使用柱狀半導體元件的記憶裝置
TWI823432B (zh) 使用半導體元件的記憶裝置的製造方法
TWI813279B (zh) 使用半導體元件的記憶裝置
TWI839062B (zh) 半導體記憶裝置
TWI810791B (zh) 使用柱狀半導體元件之記憶裝置的製造方法
TWI823513B (zh) 具有記憶元件之半導體裝置的製造方法
TWI807584B (zh) 半導體元件記憶單元及半導體元件記憶裝置
TWI813346B (zh) 使用半導體元件的記憶裝置
TWI806598B (zh) 使用半導體元件的記憶裝置
TWI793968B (zh) 半導體元件記憶裝置
TW202343762A (zh) 使用半導體元件的記憶裝置
TW202301688A (zh) 使用半導體元件的記憶裝置