TWI810929B - 使用半導體元件的記憶裝置的製造方法 - Google Patents
使用半導體元件的記憶裝置的製造方法 Download PDFInfo
- Publication number
- TWI810929B TWI810929B TW111117508A TW111117508A TWI810929B TW I810929 B TWI810929 B TW I810929B TW 111117508 A TW111117508 A TW 111117508A TW 111117508 A TW111117508 A TW 111117508A TW I810929 B TWI810929 B TW I810929B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- aforementioned
- semiconductor
- gate
- impurity layer
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 32
- 239000004065 semiconductor Substances 0.000 title claims description 73
- 238000000034 method Methods 0.000 title abstract description 8
- 239000004020 conductor Substances 0.000 claims abstract description 112
- 239000000758 substrate Substances 0.000 claims abstract description 29
- 239000012535 impurity Substances 0.000 claims description 72
- 239000000463 material Substances 0.000 claims description 19
- 239000000969 carrier Substances 0.000 claims description 6
- 230000009471 action Effects 0.000 claims description 5
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 abstract description 24
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(IV) oxide Inorganic materials O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 432
- 230000015654 memory Effects 0.000 description 93
- 238000007667 floating Methods 0.000 description 41
- 238000010586 diagram Methods 0.000 description 21
- 229910004298 SiO 2 Inorganic materials 0.000 description 17
- 230000007246 mechanism Effects 0.000 description 9
- 230000008859 change Effects 0.000 description 8
- 230000008878 coupling Effects 0.000 description 8
- 238000010168 coupling process Methods 0.000 description 8
- 238000005859 coupling reaction Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 6
- 230000010354 integration Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 238000000231 atomic layer deposition Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000010355 oscillation Effects 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 239000002784 hot electron Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000003446 memory effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/20—DRAM devices comprising floating-body transistors, e.g. floating-body cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823412—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/404—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Databases & Information Systems (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Thin Film Transistor (AREA)
- Dram (AREA)
Abstract
本發明之記憶裝置的製造方法具有:在基板20上形成與源極線SL相連的N+層21a以及朝垂直方向豎立且由位於中央部的P+層22a及圍繞P+層22a的P層25a所構成的Si柱26之步驟;在P+層22a上形成與位元線BL相連的N+層23a,以及形成圍繞Si柱26的閘極絕緣層的HfO2層28a、28b之步驟;以及形成圍繞HfO2層28a且與板線PL相連的閘極導體層的TiN層30a,以及形成圍繞HfO2層28b與字源線WL相連的閘極導體層的TiN層30b之步驟,且記憶裝置係控制施加於源極線SL、板線PL、字元線WL及位元線BL的電壓,而進行使藉由撞擊游離化現象或閘極引發汲極漏電流而產生的電洞群保持於Si柱26的內部之資料寫入動作,以及將該電洞群從Si柱26內去除掉之資料抹除動作。
Description
本發明係關於使用半導體元件的記憶裝置的製造方法。
近年來,在LSI(Large Scale Integration)技術開發上,一直在追求記憶體元件的高積體化及高性能化。
通常的平面型MOS電晶體,通道係在沿著半導體基板的上表面之水平方向延伸。相對於此,SGT的通道係在與半導體基板的上表面垂直的方向延伸(參照例如專利文獻1、非專利文獻1)。因此,與平面型MOS電晶體相比,SGT可做到半導體裝置的高密度化。將此SGT用作為選擇電晶體,可進行如以下記憶體等的高積體化:連接有電容(Capacitor)的DRAM(Dynamic Random Access Memory,動態隨機存取記憶體,參照例如非專利文獻2)、連接有電阻值變化元件的PCM(Phase Change Memory,相變化記憶體,參照例如非專利文獻3)、RRAM(Resistive Random Access Memory,電阻式隨機存取記憶體,參照例如非專利文獻4)、利用電流使磁自旋方向變化而使電阻值變化之MRAM(Magneto-resistive Random Access Memory,磁阻式隨機存取記憶體,參照例如非專利文獻5)等的高度積體化。另外,還有不具有電容,只用一個MOS電晶體構成的DRAM記憶單元
(參照非專利文獻6)等。本案係關於不具有電阻值變化元件及電容之可只用MOS電晶體構成之動態快閃記憶體(Dynamic Flash Memory)。
圖10顯示前述的不具有電容之只用一個MOS電晶體構成的DRAM記憶單元的寫入動作,圖11顯示動作上的問題點,圖12顯示讀出動作(參照非專利文獻7、8)。
圖10顯示DRAM記憶單元的寫入動作。圖10(a)顯示“1”寫入狀態。此處,記憶單元(Memory Cell)係形成於SOI(絕緣層上覆矽)基板100,由與源極線SL連接的源極N+層103(以下將包含有高濃度的施體雜質之半導體區域稱為「N+層」)、與位元線BL連接的汲極N+層104、與字元線WL連接的閘極導電層105及MOS電晶體110a的浮體(Floating Body)102所構成,並不具有電容,只用一個MOS電晶體110a構成DRAM的記憶單元。浮體102正下方,係與SOI基板100的SiO2層101相接。在進行此只用一個MOS電晶體110a構成的記憶單元的“1”寫入之際,係使MOS電晶體110a在飽和區域動作。亦即,在從源極N+層103開始延伸的電子的通道107會有夾止點108,並不會到達與位元線BL連接的汲極N+層104。如此使與汲極N+層104連接的位元線BL及與閘極導電層105連接的字元線WL都為高電壓,使閘極電壓為汲極電壓的約1/2程度而使MOS電晶體110a動作,則在汲極N+層104附近的夾止點108,電場強度會最大。於是,從源極N+層103往汲極N+層104流動之受到加速的電子會撞擊Si的晶格,撞擊時喪失的運動能量會使得電子-電洞對產生。產生的大部分的電子(未圖示)會到達汲極N+層104。極小部分的熱電子會越過閘極氧化膜109而到達閘極導電層105。另外,同時產生的電洞106則是使得浮體102充電。在本情況,因為浮體102為P型Si,所以產生的電洞106有助於多數載子增多。當浮體102中充滿了產生的電洞106使得浮體102的電壓變高到比源
極N+層103高出Vb以上,再產生出的電洞106就會放電到源極N+層103。此處,Vb為源極N+層103與P層的浮體102之間的PN接面的內建電壓(Built-in Voltage),約為0.7V。圖10(b)顯示產生的電洞106將浮體102充電到飽和的情形。
接著,利用圖10(c)來說明記憶單元110的“0”寫入動作。相對於共通的選擇字元線WL,隨機存在有“1”寫入的記憶單元110a及“0”寫入的記憶單元110b。圖10(c)顯示從“1”寫入狀態改寫為“0”寫入狀態的情形。在“0”寫入時,使位元線BL的電壓為負偏壓,使汲極N+層104與P層的浮體102之間的PN接面為順偏壓。如此一來,預先於前一個週期在浮體102產生的電洞106會流到與位元線BL連接的汲極N+層104。當寫入動作結束,就得到充滿了產生的電洞106之記憶單元110a(圖10(b)),及產生的電洞106被放出的記憶單元110b(圖10(c))之兩種記憶單元的狀態。充滿了電洞106的記憶單元110a的浮體102的電位係比不存在產生的電洞的浮體102高。因此,記憶單元110a的閾值電壓會比記憶單元110b的閾值電壓低。圖10(d)顯示該態樣。
接著,利用圖11來說明此只用一個MOS電晶體構成的記憶單元的動作上的問題點。如圖11(a)所示,浮體102的電容CFB為與字元線WL連接的閘極與浮體102之間的電容CWL、與源極線SL連接的源極N+層103與浮體102之間的PN接面的接面電容CSL及與位元線BL連接的汲極N+層104與浮體102之間的PN接面的接面電容CBL的總和,可表示成以下的式(2)。
CFB=CWL+CBL+CSL (2)
因此,寫入時當字元線電壓VWL振盪(升降),作為記憶單元的記憶節點(Node)之浮體102的電壓也會受其影響。圖11(b)顯示該態樣。寫入時當字元線電壓VWL從0V升高到VProgWL,浮體102的電壓VFB會因為與字元線WL的電容耦合而從字元
線電壓VWL變化之前的初始狀態的電壓VFB1升高到VFB2。其電壓變化量△VFB可表示成以下的式(3)。
△VFB=VFB2-VFB1=CWL/(CWL+CBL+CSL)×VProgWL (3)
此處,可表示成以下的式(4)。
β=CWL/(CWL+CBL+CSL) (4)
將β稱為耦合率。在如此的記憶單元中,CWL的貢獻率很大,例如CWL:CBL:CSL=8:1:1。在此情況,β=0.8。字元線WL當從例如寫入時的5V,在寫入結束後降到0V,則由於字元線WL與浮體102的電容耦合,浮體102會受到5V×β=4V之振盪雜訊。因此,會有很難取得夠大的浮體“1”電位與“0”電位的電位差裕度(margin)之問題點。
圖12顯示讀出動作,圖12(a)顯示“1”寫入狀態,圖12(b)顯示“0”寫入狀態。實際上,即便在“1”寫入時將Vb寫入浮體102,當字元線WL在寫入結束回到0V,浮體102一樣會降為負偏壓。在寫入“0”之際,會變為負更多的負偏壓,所以如圖12(c)所示,在寫入之際無法充分加大“1”與“0”的電位差裕度。此動作裕度之不足是本DRAM記憶單元的大問題。此外,還有如何將該DRAM記憶單元高密度化之課題。
另外,還有一種在SOI(Silicon on Insulator)層使用兩個MOS電晶體而形成一個記憶單元之Twin-Transistor記憶體元件(參照例如專利文獻4、5)。此等元件係使分隔兩個MOS電晶體的浮體通道之作為源極或汲極的N+層與絕緣層相接而形成。藉由此N+層與絕緣層相接,使兩個MOS電晶體的浮體通道互相電性分離。假設一方的電晶體的浮體通道蓄積有作為訊號電荷的電洞群。此時若鄰
接的MOS電晶體的閘極電極受到脈衝電壓的施加,則蓄積有電洞之浮體通道的電壓會如前述,如同式(3)所示的一樣大幅地變化。因而,會如前面利用圖10~12所說明,無法取得夠大的寫入之際的“1”與“0”的動作裕度(參照非專利文獻8,Fig.8)。
[先前技術文獻]
[專利文獻]
[專利文獻1]日本特開平2-188966號公報
[專利文獻2]日本特開平3-171768號公報
[專利文獻3]日本特許第3957774號公報
[專利文獻4]US2008/0137394 A1
[專利文獻5]US2003/0111681 A1
[非專利文獻]
[非專利文獻1] Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991).
[非專利文獻2] H. Chung, H. Kim, H. Kim, K. Kim, S. Kim, K. Dong, J. Kim, Y.C. Oh, Y. Hwang, H. Hong, G. Jin, and C. Chung: “4F2 DRAM Cell with Vertical Pillar Transistor(VPT),” 2011 Proceeding of the European Solid-State Device Research Conference, (2011).
[非專利文獻3] H. S. Philip Wong, S. Raoux, S. Kim, Jiale Liang, J. R. Reifenberg, B. Rajendran, M. Asheghi and K. E. Goodson: “Phase Change Memory,” Proceeding of IEEE, Vol.98, No 12, December, pp.2201-2227 (2010).
[非專利文獻4] T. Tsunoda, K .Kinoshita, H. Noshiro, Y. Yamazaki, T. Iizuka, Y. Ito, A. Takahashi, A. Okano, Y. Sato, T. Fukano, M. Aoki, and Y. Sugiyama : “Low Power and high Speed Switching of Ti-doped NiO ReRAM under the Unipolar Voltage Source of less than 3V,” IEDM (2007).
[非專利文獻5] W. Kang, L. Zhang, J. Klein, Y. Zhang, D. Ravelosona, and W. Zhao: “Reconfigurable Codesign of STT-MRAM Under Process Variations in Deeply Scaled Technology,” IEEE Transaction on Electron Devices, pp.1-9 (2015).
[非專利文獻6] M. G. Ertosum, K. Lim, C. Park, J. Oh, P. Kirsch, and K. C. Saraswat : “Novel Capacitorless Single-Transistor Charge-Trap DRAM (1T CT DRAM) Utilizing Electron,” IEEE Electron Device Letter, Vol. 31, No.5, pp.405-407 (2010).
[非專利文獻7] E. Yoshida, and T. Tanaka: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE Transactions on Electron Devices, Vol. 53, No. 4, pp. 692-697,Apr. 2006.
[非專利文獻8] F. Morishita, H. Noda, I. Hayashi, T. Gyohten, M. Oksmoto, T. Ipposhi, S. Maegawa, K. Dosaka, and K. Arimoto: “Capacitorless Twin-Transistor Random Access Memory (TTRAM) on SOI,”IEICE Trans. Electron., Vol. E90-c., No.4 pp.765-771 (2007).
在採用SGT之記憶裝置中,沒有電容之一個電晶體型的DRAM(增益單元(Gain Cell))係具有以下問題點:字元線與浮動狀態的SGT的基體(body)的電容耦合很大,在資料讀出時、寫入時使字元線的電位振盪,就會直接成為雜訊而傳到SGT基體。因而,會引起誤讀出、誤改寫記憶資料之問題,使得沒有電容的一個電晶體型的DRAM(增益單元)的實用化變困難。並且,需要解決上述問題並同時達成DRAM記憶單元高性能化及高密度化。
為了解決上述的課題,本發明之記憶裝置的製造方法,所製造的記憶裝置係控制施加於第一閘極導體層、第二閘極導體層、第一雜質層及第二雜質層的電壓,而進行資料寫入動作、資料讀出動作及資料抹除動作之記憶裝置,本發明之製造方法係具有:
在基板上形成朝垂直方向豎立的半導體柱之步驟,該半導體柱係在其下方及上方的其中一方或兩方具有從水平剖面觀看時位於中心部的第三雜質層、及圍繞前述第三雜質層且雜質濃度比前述第三雜質層低的第四雜質層;
形成圍繞前述半導體柱的下方的第一半導體柱側面之第一閘極絕緣層之步驟;
形成圍繞前述第一閘極絕緣層的側面之前述第一閘極導體層之步驟;
形成與前述第一閘極絕緣層相連且圍繞前述半導體柱的上方的第二半導體柱側面之第二閘極絕緣層之步驟;
以圍繞前述第二閘極絕緣層的側面之方式形成前述第二閘極導體層之步驟;
在形成前述半導體柱之前或形成前述半導體柱之後,形成與前述半導體柱的底部相連的前述第一雜質層之步驟;以及
在形成前述半導體柱之前或形成前述半導體柱之後,在前述半導體柱的頂部形成前述第二雜質層之步驟(第一發明)。
在上述的第一發明中,前述第三雜質層係與前述第一雜質層及前述第二雜質層相連而形成,前述第四雜質層係與前述第一雜質層及前述第二雜質層相連而形成(第二發明)。
在上述的第一發明中,更具有:
形成至少下方具有前述第三雜質層的第一雜質層柱之步驟;以及
以圍繞前述第一雜質層柱之方式形成前述第四雜質層,而形成前述半導體柱之步驟(第三發明)。
在上述的第一發明中,由前述第二閘極絕緣層所圍繞的前述第二半導體柱,係由雜質濃度比前述第一雜質層低的第五雜質層所形成(第四發明)。
在上述的第四發明中,其係形成為:在俯視觀看時,由前述第二閘極絕緣層所圍繞的部分的前述半導體柱的外周線係位於比由前述第一閘極絕緣層所圍繞的部分的前述半導體柱的外周線還要靠內側處(第五發明)。
在上述的第四發明中,以不同的半導體材料層形成前述第三雜質層及前述第四雜質層(第六發明)。
在上述的第一發明中,前述第一閘極導體層與前述半導體柱之間的第一閘極電容係比前述第二閘極導體層與前述半導體柱之間的第二閘極電容大(第七發明)。
在上述的第一發明中,前述記憶裝置係進行:使藉由撞擊游離化現象或藉由閘極引發汲極漏電流而形成的屬於前述半導體柱的多數載子之電洞群或電子群保持於前述半導體柱的內部之資料寫入動作;以及控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質層及前述第二雜質層的電壓,將屬於前述半導體柱的多數載子之前述電洞群或前述電子群從前述半導體柱的內部去除掉(第八發明)。
1:基板
2a:第一Si柱
2b,2B,2C:第二Si柱
3a,3b,21,23,21a,23a:N+層
4a:第一閘極絕緣層
4b:第二閘極絕緣層
5a:第一閘極導體層
5b:第二閘極導體層
6:絕緣層
7a,7aa,22,22a,22b,22A:P+層
7b,7ab,7B,7C,25,25a,25aa,40,40a:P層
8:通道區域
9:動態快閃記憶單元
11:電洞群
12a,12b:反轉層
13:夾止點
20:P層基板
24:遮罩材料層
26:Si柱
27,29,32,42:SiO2層
28,28a,28b,28aa:HfO2層
30a,30b:TiN層
34:接觸孔
35:導體電極層
101:基板
102:浮體
103:源極N+層
104:汲極N+層
105:閘極導電層
106:電洞
107:通道
108:夾止點
109:閘極氧化膜
110,110a,110b:記憶單元、MOS電晶體
PL:板線
SL:源極線
WL:字元線
BL:位元線
圖1係第一實施型態之具有SGT的記憶裝置的構造圖。
圖2係用來說明第一實施型態之具有SGT的記憶裝置的抹除動作機制之圖。
圖3係用來說明第一實施型態之具有SGT的記憶裝置的寫入動作機制之圖。
圖4A係用來說明第一實施型態之具有SGT的記憶裝置的讀出動作機制之圖。
圖4B係用來說明第一實施型態之具有SGT的記憶裝置的讀出動作機制之圖。
圖5A係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖5B係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖5C係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖5D係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖5E係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖5F係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖5G係顯示第一實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖6係第二實施型態之具有SGT的記憶裝置的構造圖。
圖7A係顯示第二實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖7B係顯示第二實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖8係第三實施型態之具有SGT的記憶裝置的構造圖。
圖9A係顯示第三實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖9B係顯示第三實施型態之具有SGT的記憶裝置的製造方法之構造圖。
圖10係顯示傳統例的不具有電容的DRAM記憶單元的寫入動作之圖。
圖11係用來說明傳統例的不具有電容的DRAM記憶單元的動作上的問題點之圖。
圖12係顯示傳統例的不具有電容的DRAM記憶單元的讀出動作之圖。
以下,參照圖式來說明與本發明相關的使用半導體元件的記憶裝置(以下稱為動態快閃記憶體)的構造、驅動方式及製造方法。
(第一實施型態)
利用圖1~圖5,說明本發明的第一實施型態之動態快閃記憶單元的構造、動作機制及製造方法。利用圖1來說明動態快閃記憶單元的構造。然後,利用圖2來
說明資料抹除機制,利用圖3來說明資料寫入機制,利用圖4A、4B來說明資料讀出機制。然後,利用圖5來說明動態快閃記憶體的製造方法。
圖1顯示本發明的第一實施型態之動態快閃記憶單元的構造。在基板1(申請專利範圍中的「基板」的一例)上有N+層3a(申請專利範圍中的「第一雜質層」的一例)。在N+層3a上有第一矽半導體柱2a(申請專利範圍中的「第一半導體柱」的一例)(以下將矽半導體柱稱為「Si柱」),在第一Si柱2a之上有第二Si柱2b(申請專利範圍中的「第二半導體柱」的一例)。由第一Si柱2a及第二Si柱2b形成Si柱2(申請專利範圍中的「半導體柱」的一例)。Si柱2從俯視觀看時,係具有位於中央部之P+層7a(申請專利範圍中的「第三雜質層」的一例)(以下將包含有高濃度的受體雜質之半導體區域稱為「P+層」),以及圍繞P+層7a且受體雜質濃度比P+層7a低之P層7b(申請專利範圍中的「第四雜質層」的一例)。另外,在第二Si柱2b之上有N+層3b(申請專利範圍中的「第二雜質層」的一例)。N+層3a、N+層3b間的Si柱2的部分成為通道區域8(申請專利範圍中的「通道區域」的一例)。另外,有第一閘極絕緣層4a(申請專利範圍中的「第一閘極絕緣層」的一例)圍繞第一Si柱2a,有第二閘極絕緣層4b(申請專利範圍中的「第二閘極絕緣層」的一例)圍繞第二Si柱2b。有第一閘極導體層5a(申請專利範圍中的「第一閘極導體層」的一例)圍繞第一閘極絕緣層4a,有第二閘極導體層5b(申請專利範圍中的「第二閘極導體層」的一例)圍繞第二閘極絕緣層4b。而且,第一閘極導體層5a與第二閘極導體層5b係由絕緣膜6使之相分離。如此而形成由N+層3a、N+層3b、第一Si柱2a、第二Si柱2b、第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a及第二閘極導體層5b所構成之動態快閃記憶單元9。另外,N+層3a係與源極線SL連接,N+層3b係與位元線BL連接,第一閘極導體層5a係與板線PL連接,第二閘
極導體層5b係與字元線WL連接。而且,較佳為具有下述構造:與板線PL連接的第一閘極導體層5a的閘極電容比與字元線WL連接的第二閘極導體層5b的閘極電容大。在記憶裝置中,係在基板1上以二維狀配置有複數個上述的動態快閃記憶單元。
就圖1而言,係將第一閘極導體層5a的閘極長度形成得比第二閘極導體層5b的閘極長度長,來使得與板線PL連接的第一閘極導體層5a的閘極電容比與字元線WL連接的第二閘極導體層5b的閘極電容大。除此之外,亦可將第一閘極絕緣層4a的閘極絕緣膜的膜厚形成得比第二閘極絕緣層4b的閘極絕緣膜的膜厚薄,而不是使第一閘極導體層5a的閘極長度比第二閘極導體層5b的閘極長度長。另外,亦可使第一閘極絕緣層4a的介電常數比第二閘極絕緣層4b的介電常數大。還可組合將閘極導體層5a、5b的長度、閘極絕緣層4a、4b的膜厚、介電常數的任意者,來使第一閘極導體層5a的閘極電容比第二閘極導體層5b的閘極電容大。
此外,可將第一閘極導體層5a分割為兩個以上,並使之分別作為板線的導體電極而同步或非同步地動作。同樣,可將第二閘極導體層5b分割為兩個以上,並使之分別作為字元線的導體電極而同步或非同步地動作。如此,也一樣可做到動態快閃記憶體動作。
參照圖2來說明抹除動作機制。N+層3a與N+層3b間的通道區域8係電性地與基板1分離而成為浮體(Floating Body)。圖2(a)顯示在抹除動作前在前一個週期藉由撞擊游離化而產生的電洞群11蓄積於通道區域8內的狀態。由於P+層7a的受體雜質濃度比P層7b高,因此電洞群11主要是蓄積於P+層7a。如圖2(b)所示,在抹除動作時係使源極線SL的電壓為負電壓VERA。此處,VERA為例如-3V。
如此一來,不管通道區域8的初始電位的值為何,與源極線SL連接之作為源極的N+層3a與通道區域8的PN接面都會是順偏壓。於是,在前一個週期藉由撞擊游離化而產生的蓄積於通道區域8的電洞群11會被吸到源極部的N+層3a,通道區域8的電位VFB會為VFB=VERA+Vb。此處,Vb為PN接面的內建電壓(Build-in Voltage),約為0.7V。因此,在VERA=-3V的情況,通道區域8的電位為-2.3V。此值為抹除狀態的通道區域8的電位狀態。當浮體的通道區域8的電位為負的電壓,動態快閃記憶單元9的N通道MOS電晶體的閾值電壓就會因為基板偏壓效應而變高。因此,如圖2(c)所示,與字元線WL連接的第二閘極導體層5b的閾值電壓會變高。此通道區域8的抹除狀態為邏輯記憶資料“0”。在資料讀出中,藉由將施加於與板線PL連接的第一閘極導體層5a之電壓設定為比邏輯記憶資料“1”時的閾值電壓高且比邏輯記憶資料“0”時的閾值電壓低,而得到如圖2(c)所示即使在邏輯記憶資料“0”的讀出當中提高字元線WL的電壓也不會有電流流動之特性。上述的施加於位元線BL、源極線SL、字元線WL及板線PL的電壓條件、以及浮體的電位,為用來進行抹除動作的一例,亦可為能夠進行抹除動作的其他的動作條件。例如,亦可對位元線BL與源極線SL間施加電壓差而進行抹除動作。
圖3顯示本發明的第一實施型態之動態快閃記憶單元的寫入動作。如圖3(a)所示,在與源極線SL連接的N+層3a輸入例如0V,在與位元線BL連接的N+層3b輸入例如3V,在與板線PL連接的第一閘極導體層5a輸入例如2V,在與字元線WL連接的第二閘極導體層5b輸入例如5V。結果,會如圖3(a)所示,在與板線PL連接的第一閘極導體層5a的內側的通道區域8,且主要是在P層7b形成環狀的反轉層12a,並使由第一閘極導體層5a所圍繞的通道區域8(參照圖1)所構成的第一N通道MOS電晶體區域在飽和區域動作。如此的話,在與板線PL連接
的第一閘極導體層5a的內側的反轉層12a會存在有夾止點13。另一方面,使由與字元線WL連接的第二閘極導體層5b所圍繞的通道區域8(參照圖1)所構成的第二N通道MOS電晶體區域在線性區域動作。如此的話,在與字元線WL連接的第二閘極導體層5b的內側的通道區域8,並不會存在有夾止點而是全面形成反轉層12b。此形成於與字元線WL連接的第二閘極導體層5b的內側的全面之反轉層12b,會作為具有第一閘極導體層5a之第一N通道MOS電晶體區域的實質的汲極而作用。結果,在串聯連接的具有第一閘極導體層5a之第一N通道MOS電晶體區域與具有第二閘極導體層5b之第二N通道MOS電晶體區域之間的通道區域8的第一交界區域,電場會為最大,會在此區域發生撞擊游離化現象。該區域從具有與字元線WL連接的第二閘極導體層5b之第二N通道MOS電晶體區域觀看時係為源極側的區域,所以將該現象稱為源極側撞擊游離化現象。由於發生該源極側撞擊游離化現象,電子從與源極線SL連接的N+層3a往與位元線BL連接的N+層3b流動。加速的電子撞擊晶格的Si原子,而藉由運動能量產生電子-電洞對。產生的電子的一部分會流到第一閘極導體層5a及第二閘極導體層5b,但大部分的電子係流到與位元線BL連接的N+層3b。另外,在“1”寫入時,亦可利用閘極引發汲極漏電流(GIDL:Gate Induced Drain Leakage)來使電子-電洞對產生,利用產生的電洞群充滿於浮體FB(參照圖4B(b))內(參照非專利文獻7)。
然後,如圖3(b)所示,產生的電洞群11為通道區域8的多數載子,將通道區域8充電成為正偏壓。與源極線SL連接的N+層3a為0V,所以通道區域8會被充電到與源極線SL連接的N+層3a與通道區域8之間的PN接面的內建電壓Vb(約0.7V)。通道區域8被充電成為正偏壓,第一N通道MOS電晶體區域及第二N通道MOS電晶體區域的閾值電壓就會因為基板偏壓效應而變低。因此,如圖3(c)所
示,與字元線WL連接的第二N通道MOS電晶體區域的閾值電壓會變低。將此通道區域8的寫入狀態分配為邏輯記憶資料“1”。產生的電洞群11主要是蓄積於P+層7a。因此,可得到穩定的基板偏壓效應。
在寫入動作時,亦可取代上述的第一交界區域,而在N+層3a與通道區域8之間的第二交界區域,或N+層3b與通道區域8之間的第三交界區域,利用撞擊游離化現象或GIDL電流使電子-電洞對產生,利用產生的電洞群11使通道區域8充電。上述的施加於位元線BL、源極線SL、字元線WL及板線PL的電壓條件為用來進行寫入動作的一例,亦可為能夠進行寫入動作的其他的動作條件。
利用圖4A、圖4B來說明本發明的第一實施型態之動態快閃記憶單元的讀出動作。利用圖4A(a)~圖4A(c)來說明動態快閃記憶單元的讀出動作。如圖4A(a)所示,通道區域8被充電到內建電壓Vb(約0.7V),N通道MOS電晶體的閾值電壓就會因為基板偏壓效應而降低。將此狀態分配為邏輯記憶資料“1”。如圖4A(b)所示,在進行寫入之前選擇的記憶區塊(memory block)係預先處於抹除狀態“0”的情況,通道區域8的浮體電壓VFB係為VERA+Vb。藉由寫入動作隨機地記憶寫入狀態“1”。以此方式,相對於字元線WL,作成邏輯“0”及“1”之邏輯記憶資料。如圖4A(c)所示,利用相對於該字元線WL之兩個閾值電壓的高低差,以感測放大器(Sense Amplifier)進行讀出。在資料讀出時,藉由將施加於與板線PL連接的第一閘極導體層5a之電壓設定為比邏輯記憶資料“1”時的閾值電壓高且比邏輯記憶資料“0”時的閾值電壓低,而得到如圖4A(c)所示即使在邏輯記憶資料“0”的讀出當中提高字元線WL的電壓也不會有電流流動之特性。
利用圖4B(a)~圖4B(d)來說明本發明的第一實施型態之動態快閃記憶單元的讀出動作時的二個第一閘極導體層5a與第二閘極導體層5b的閘極電
容的大小關係及與之相關的動作。較佳的大小關係為:與字元線WL連接的第二閘極導體層5b的閘極電容設計得比與板線PL連接的第一閘極導體層5a的閘極電容小。如圖4B(a)所示,將與板線PL連接的第一閘極導體層5a的垂直方向的長度做得比與字元線WL連接的第二閘極導體層5b的垂直方向的長度還長,使與字元線WL連接的第二閘極導體層5b的閘極電容比與板線PL連接的第一閘極導體層5a的閘極電容小。圖4B(b)顯示圖4B(a)的動態快閃記憶體的一個單元(cell)的等效電路。圖4B(c)顯示動態快閃記憶體的耦合電容關係。其中,CWL為第二閘極導體層5b的電容,CPL為第一閘極導體層5a的電容,CBL為作為汲極之N+層3b與通道區域8之間的PN接面的電容,CSL為作為源極之N+層3a與通道區域8之間的PN接面的電容。如圖4B(d)所示,當字元線WL的電壓振盪,則其動作會成為雜訊而對通道區域8造成影響。此時的通道區域8的電位變動△VFB係可表示成如以下的式(1)。
△VFB=CWL/(CPL+CWL+CBL+CSL)×VReadWL (1)
其中,VReadWL為字元線WL的讀出時的振盪電位。從式(1)可知,只要相較於通道區域8的全體的電容CPL+CWL+CBL+CSL,使CWL的貢獻度較小,△VFB就會變小。可藉由將與板線PL連接的第一閘極導體層5a的垂直方向的長度做得比與字元線WL連接的第二閘極導體層5b的垂直方向的長度更長,而在不使得從俯視觀看時的記憶單元的積體度降低的情況下,使△VFB更加地小。上述的施加於位元線BL、源極線SL、字元線WL及板線PL的電壓條件以及浮體的電位,為用來進行讀出動作的一例,亦可為能夠進行讀出動作的其他的動作條件。
利用圖5A~圖5G來揭示第一實施型態之動態快閃記憶體的製造方法。(a)部分的圖為動態快閃記憶單元的平面圖,(b)部分的圖為沿著(a)部分的
圖中的X-X’線的垂直剖面圖。實際的動態快閃記憶裝置係將很多個如此的動態快閃記憶單元配置成二維狀而形成。
如圖5A所示,在P層基板20(申請專利範圍中的「基板」的一例)之上,以例如磊晶成長法由下而上依序形成N+層21、P+層22、N+層23。然後,在N+層23上,形成俯視觀看時呈圓形的遮罩材料層24。此遮罩材料層24可由複數個材料層所形成。
接著,如圖5B所示,以遮罩材料層24作為遮罩,對N+層23、P+層22以及N+層21的上部進行蝕刻,而形成由N+層21a(申請專利範圍中的「第一雜質層」的一例)、P+層22a(申請專利範圍中的「第三雜質區域」的一例)及N+層23a(申請專利範圍中的「第二雜質層」的一例)所構成之Si柱26。在此蝕刻中,係將N+層21a的上部蝕刻掉。
接著,如圖5C所示,以例如ALD(Atomic Layer Deposition)法形成覆蓋全體之Si的P層25。
接著,形成被覆P層25全體之SiO2層(未圖示)。然後,以RIE(Reactive Ion Etching,反應離子蝕刻)法對SiO2層進行蝕刻。藉此,如圖5D所示,在P層25的側面形成SiO2層29。然後,以遮罩材料層24及SiO2層29作為遮罩對P層25進行蝕刻而形成P層25a(申請專利範圍中的「第四雜質層」的一例)。在此情況,P層25a的頂部係被蝕刻掉P層25a的膜厚程度的量。
接著,將SiO2層29去除掉。然後,如圖5E所示,形成覆蓋P層25a的底部的周邊部之SiO2層27。然後,形成覆蓋全體且將成為閘極絕緣層之HfO2層28。然後,形成圍繞HfO2層28的下部側面之作為閘極導體層之例如TiN層30a(申請專利範圍中的「第一閘極導體層」的一例)。
接著,如圖5F所示,對露出的HfO2層28進行蝕刻而形成HfO2層28a(申請專利範圍中的「第一閘極絕緣層」的一例)。然後,在全體形成將成為閘極絕緣層之HfO2層28b(申請專利範圍中的「第二閘極絕緣層」的一例)。然後,形成圍繞HfO2層28b的側面且上表面位置在N+層23a的下端附近之作為閘極導體層之TiN層30b(申請專利範圍中的「第二閘極導體層」的一例)。
接著,如圖5G所示,形成位於TiN層30b上且上表面位置與遮罩材料層24的上表面齊平之SiO2層32。然後,去除掉N+層23a上的遮罩材料層24而形成接觸孔34。然後,形成與N+層23a相連,且於SiO2層32在俯視觀看時往與TiN層30b正交的方向延伸之導體電極層35。其中,N+層21a與源極線SL相連,TiN層30a與板線(PL)相連,TiN層30b與字元線WL相連,N+層23a經由導體電極層35而與位元線BL相連。以此方式,在P層基板20上形成動態快閃記憶單元。
另外,圖1中雖然利用具有矩形的垂直剖面之第一Si柱2a及第二Si柱2b來進行說明,但Si柱的垂直剖面形狀亦可為梯形。或者,可使第一Si柱2a、第二Si柱2b的垂直剖面不相同而分別為矩形、梯形。圖5A~圖5G中的Si柱26,其與第一Si柱2a對應之由TiN層30a所圍繞的部分,及與第二Si柱2b對應之由TiN層30b所圍繞的部分的垂直剖面形狀,可分別為矩形、梯形。
另外,圖1中的第一閘極導體層5a即使是圍繞第一閘極絕緣層4a的一部分,也一樣可進行動態快閃記憶體動作。再者,將第一閘極導體層5a分割為複數個導體層,並同步或非同步加以驅動也一樣可進行動態快閃記憶體動作。同樣的,將第二閘極導體層5b分割為複數個導體層,並同步或非同步加以驅動也一樣可進行動態快閃記憶體動作。圖5A~圖5G中的與第一閘極導體層5a對應的TiN層30a及與第二閘極導體層5b對應的TiN層30b,可分割而形成。
另外,在圖1中,亦可將第一閘極導體層5a與字元線WL連接,將第二閘極導體層5b與板線PL連接。如此也一樣可做到上述的本動態快閃記憶體動作。在此情況,在圖5G中,TiN層30a係連到字元線WL,TiN層30b係連到板線PL。
另外,圖1中的N+層3a亦可為在基板1上延伸,而兼作為源極線SL的配線導體層。此外,亦可將例如W(鎢)層等的導體層連接到N+層3a。此外,還可使由例如W層等的金屬或合金所構成的導體層連接到形成有很多個排列成二維矩陣狀的第一Si柱2a及第二Si柱2b的區域的外側的N+層3a。關於圖5A~圖5G中的N+層21a也一樣。
另外,即使是將N+層3a、N+層3b、P+層7a及P層7b各者的導電性都構成為相反的構造,也一樣可做到動態快閃記憶體動作。在此情況,在N型的第一Si柱2a及第二Si柱2b中,多數載子為電子。因此,使藉由撞擊游離化而產生的電子群蓄積於通道區域8,並設定為“1”狀態。在圖5A~圖5G中的N+層21a、N+層23a、P+層22a及P層25a的關係中也一樣。
另外,N+層21a及N+層23a的形成係在形成Si柱26之前形成N+層21及N+層23而進行。相對於此,亦可在形成Si柱26之後以離子植入法或磊晶成長法進行N+層21a及N+層23a的形成。
本實施型態具有下述的特徵。
(特徵1)
本發明的第一實施型態之動態快閃記憶單元在進行寫入、讀出動作之際,字元線WL的電壓係上下振盪。在該寫入、讀出之際,板線PL發揮使字元線WL與通道區域8之間的電容耦合率減低之作用。因而,可顯著抑制字元線WL的電壓上
下振盪之際的對於通道區域8的電壓變化的影響。因此,可使表示邏輯“0”與“1”的閾值電壓差較大。此有助於動態快閃記憶單元的動作裕度(margin)的擴大。
(特徵2)
本實施型態中,撞擊游離化現象所產生的電洞群11主要蓄積於P+層7a(對應於圖5A~圖5G中的P+層22a)。而且,在讀出動作當中在N+層3a與N+層3b間流動的電子電流係在P層7b(對應於圖5A~圖5G中的P層25a)流通。因此,在讀出動作中,P層7b之電子電流的通道與蓄積電洞群11之P+層7a的浮體係相區分開來,可維持更穩定的浮體電壓。因此,動態快閃記憶體可穩定地動作,此直接關係到高性能化。
(特徵3)
本實施型態中,如圖5B及圖5C所示,在形成由P+層22a所構成的Si柱26之後,以例如ALD法形成同樣地形成覆蓋P+層22a的側面之P層25a。因此,可容易地形成受體雜質濃度不同的P+層22a及P層25a。而且,因為分別形成P+層22a及P層25a,所以可配合動態快閃記憶體動作而選擇P+層22a及P層25a的半導體材料。因此,動態快閃記憶體構造設計的自由度會變大。此有助於動態快閃記憶體的高性能化。
(第二實施型態)
利用圖6及圖7A、圖7B來說明第二實施型態之動態快閃記憶體的構造及其製造方法。實際的記憶裝置係在基板1上有多個動態快閃記憶單元9配置成矩陣狀。圖6及圖7A、圖7B中,與圖1相同或類似的構成部分都標以相同的符號。
如圖6所示,第二Si柱2B係全體成為P層7B。另外,在第一Si柱2a係形成有位於中心部之P+層7aa及圍繞該P+層7aa之P層7ab。除此之外都與圖1相
同。另外,在垂直方向上,P+層7aa與Si柱2B的P層7B的交界可位於絕緣層6的內部或是位於絕緣層6的附近的第一Si柱2a或第二Si柱2B。
如圖7A所示,在P層基板20上,以例如磊晶成長法由下而上依序形成N+層21、P+層22b、P層40及N+層23。然後,在N+層23上,形成遮罩材料層24。亦即,在本實施型態中將圖5A中的P+層22分為P+層22b及P層40而形成。
接著,進行與圖5B~圖5G相同的步驟。如此一來,如圖7B所示,會在由與板線PL連接的TiN層30a所圍繞的部分之Si柱26的全體形成P+層22A。在由與字元線WL連接的TiN層30b所圍繞的部分之Si柱26的全體形成P層40a。除此之外都與圖5B~圖5G所示的相同。以此方式,在P層基板20上形成動態快閃記憶單元。P+層22A與P層40a的交界可為在垂直方向上相對於HfO2層28b的底部位置位於上方或下方。
另外,亦可將第一閘極導體層5a與字元線WL連接,將第二閘極導體層5b與板線PL連接。在此情況,第一Si柱2a與第二Si柱2B的上下關係係反過來。
本實施型態具有下述的特徵。
(特徵1)
如圖6所示,本實施型態中,係相較於圖1,依“1”資料寫入而來之電洞群係蓄積於第一Si柱2a內的P+層7aa(對應於圖7B的P+層22A)。因此,會更壓抑由於施加於字元線WL的脈衝電壓所造成的P+層7aa的浮體電壓的變動。因此,動態快閃記憶體可穩定地動作。
(特徵2)
本實施型態中,如圖6所示使第二Si柱2B全體都作為P層7B,因此可使第二Si柱2B全體都作為“1”、“0”的讀出之際的電子電流的通道而動作。因此,可實現動態快閃記憶體動作的高速化。
(特徵3)
如利用圖7A所做的說明,可用磊晶成長法而容易地在P+層22b上形成P層40。然後,從該P層40形成P層40a。
(第三實施型態)
利用圖8來說明第三實施型態之動態快閃記憶體的構造。然後,利用圖9A、圖9B來說明第三實施型態之動態快閃記憶體的製造方法。實際的記憶裝置係有多個動態快閃記憶單元9在基板1上配置成矩陣狀。圖8、圖9A、圖9B中,與圖1、圖5A~5G、圖6、圖7B相同或類似的構成部分都標以相同的符號。
如圖8所示,俯視觀看時,形成為第二Si柱2C的外周線在第一Si柱2a的外周線的內側。而且,在第一Si柱2a形成有位於其中心部之P+層7aa及圍繞該P+層7aa之P層7ab。而且,第二Si柱2C係由P層7C所形成。除此之外都與圖6相同。另外,在垂直方向上,P+層7aa與P層7C的交界可位於絕緣層6的內部,或是位於絕緣層6的附近的第一Si柱2a或第二Si柱2C。
如圖9A所示,在形成TiN層30a後,在TiN層30a上形成SiO2層42。然後,對於比SiO2層42的上表面還要上方的HfO2層28的部分(顯示於圖5E)及P層25a的部分(顯示於圖5E)進行蝕刻而形成HfO2層28aa及P層25aa。P層25a的蝕刻可進行到到達P層40a的表層。另外,P層25a的去除可先使P層25a的部分氧化,然後將其氧化膜去除掉。
接著,如圖9B所示,將SiO2層42去除掉。然後,形成位於TiN層30b上且上表面位置與遮罩材料層24的上表面齊平之SiO2層32。然後,將遮罩材料層24去除掉而在N+層23上形成接觸孔34。然後,形成與N+層23a相連,且於SiO2層32在俯視觀看時往與TiN層30b正交的方向延伸之導體電極層35。其中,N+層21a與源極線SL相連,TiN層30a與板線(PL)相連,TiN層30b與字元線WL相連,N+層23a經由導體電極層35而與位元線BL相連。以此方式,在P層基板20上形成動態快閃記憶單元。另外,亦可留著SiO2層42而不加以去除。
本實施型態具有下述的特徵。
(特徵1)
本實施型態中,如圖8所示,在P+層7aa(對應於圖9B的P+層22A)進行“1”資料寫入之電洞群的蓄積。在此情況,具有P+層7aa之第一Si柱2a主要發揮作為電洞群的蓄積部之作用。由P層7C所形成的第二Si柱2C主要發揮“1”、“0”的讀出之開關用的通道之作用。因此,藉由將第一Si柱2a的外周線形成為位於比第二Si柱2C的外周線還靠外側處,就可容易地形成與在第一方向為相連且在與第一方向正交的方向為相分離的字元線相連之第二閘極導體層5b。藉此而實現動態快閃記憶體的高度積體化。
(其他的實施型態)
第一實施型態中,與板線PL相連的第一閘極導體層5a可為單層亦可採用組合的複數個導體材料層。同樣地,與字元線WL相連的第二閘極導體層5b可為單層亦可採用組合的複數個導體材料層。另外,各閘極導體層的外側可與例如W(鎢)等之配線金屬層相連。此態樣在本發明的其他的實施型態亦相同。
再者,在圖1中,將與板線PL連接的第一閘極導體層5a的垂直方向的長度形成得比與字元線WL連接的第二閘極導體層5b的垂直方向的長度更長,使得CPL>CWL。然而,即使只是附加板線PL,字元線WL之相對於通道區域8的電容耦合的耦合率(CWL/(CPL+CWL+CBL+CSL))也會變小。結果,浮體的通道區域8的電位變動△VFB會變小。
再者,第一實施型態的說明中的板線PL的電壓,可不管在什麼動作模式,都施加例如2V之固定電壓。另外,板線PL的電壓可只在抹除時施加例如0V。板線PL的電壓只要為滿足能夠做到動態快閃記憶體動作的條件之電壓,則可施加固定電壓或隨時間而變化的電壓。
再者,第一實施型態中,第一Si柱2a及第二Si柱2b的從俯視觀看時的形狀為圓形,但第一Si柱2a及第二Si柱2b的從俯視觀看時的形狀可為圓形、橢圓形、朝一個方向伸長的形狀等。另外,在與動態快閃記憶單元區域分開而形成的邏輯電路區域,則是可按照邏輯電路設計而在邏輯電路區域形成混合有俯視觀看時的形狀不相同的Si柱。這些態樣在本發明的其他的實施型態亦相同。
再者,在圖1中,第一閘極導體層5a及第二閘極導體層5b可其中一方或兩方係分割為複數個導體層。此態樣在本發明的其他的實施型態亦相同。
再者,在第一實施型態的說明中,雖在抹除動作時使源極線SL為負偏壓,來將作為浮體FB之通道區域8內的電洞群清除,但亦可替代源極線SL而使位元線BL成為負偏壓,或者使源極線SL及位元線BL都為負偏壓,來進行抹除動作。或者,可用其他的電壓條件來進行抹除動作。此態樣在本發明的其他的實施型態也都一樣。
再者,在圖1中,在N+層3a與第一Si柱2a之間可具有N型或P型的雜質層。在N+層3b與第二Si柱2b之間可具有N型或P型的雜質層。此態樣在本發明的其他的實施型態亦相同。
再者,在圖1中,P+層7a、P層7b可分別以不同的半導體材料層形成。另外,P+層7a在第一Si柱2a與在第二Si柱2b的受體雜質濃度可不相同。同樣地,P層7b在第一Si柱2a與在第二Si柱2b的受體雜質濃度可不相同。此態樣在本發明的其他的實施型態亦相同。
再者,第一實施型態中之N+層3a及N+層3b亦可由含有施體雜質的其他的半導體材料層所形成。此外,N+層3a及N+層3b亦可由不相同的半導體材料層所形成。
再者,在圖1中,在垂直方向上的第一Si柱2a與第二Si柱2b的通道區域8的交界,可位於絕緣層6的位置,亦可位於第一Si柱2a的上部或是第二Si柱2b的下部。此態樣在本發明的其他的實施型態也都一樣。
本發明可在未脫離本發明的廣義的精神及範圍的情況下以各種不同的實施型態實施及做各種變化。上述的各實施型態只是用來說明本發明的一實施例,並不是要限定本發明的範圍。上述實施例及變化例可任意組合。另外,視需要而將上述實施型態的構成元件的一部分去除掉亦屬於本發明的技術思想的範圍內。
[產業上的可利用性]
根據本發明之使用半導體元件的記憶裝置的製造方法,可得到高密度且高性能的動態快閃記憶體。
20:P層基板
21a,23a:N+層
22a:P+層
25a:P層
26:Si柱
27,32:SiO2層
28a,28b:HfO2層
30a,30b:TiN層
34:接觸孔
35:導體電極層
BL:位元線
PL:板線
SL:源極線
WL:字元線
Claims (8)
- 一種使用半導體元件的記憶裝置的製造方法,該記憶裝置係控制施加於第一閘極導體層、第二閘極導體層、第一雜質層及第二雜質層的電壓,而進行資料寫入動作、資料讀出動作及資料抹除動作,該製造方法係具有:在基板上形成朝垂直方向豎立的半導體柱之步驟,該半導體柱係在其下方及上方的其中一方或兩方具有從水平剖面觀看時位於中心部的第三雜質層、及圍繞前述第三雜質層且雜質濃度比前述第三雜質層低的第四雜質層;形成圍繞前述半導體柱的下方的第一半導體柱側面之第一閘極絕緣層之步驟;形成圍繞前述第一閘極絕緣層的側面之前述第一閘極導體層之步驟;形成與前述第一閘極絕緣層相連且圍繞前述半導體柱的上方的第二半導體柱側面之第二閘極絕緣層之步驟;以圍繞前述第二閘極絕緣層的側面之方式形成前述第二閘極導體層之步驟;在形成前述半導體柱之前或形成前述半導體柱之後,形成與前述半導體柱的底部相連的前述第一雜質層之步驟;以及在形成前述半導體柱之前或形成前述半導體柱之後,在前述半導體柱的頂部形成前述第二雜質層之步驟。
- 如請求項1所述之使用半導體元件的記憶裝置的製造方法,其中,前述第三雜質層係與前述第一雜質層及前述第二雜質層相連而形成,前述第四雜質層係與前述第一雜質層及前述第二雜質層相連而形成。
- 如請求項1所述之使用半導體元件的記憶裝置的製造方法,更具有:形成至少下方具有前述第三雜質層的第一雜質層柱之步驟;以及以圍繞前述第一雜質層柱之方式形成前述第四雜質層,而形成前述半導體柱之步驟。
- 如請求項1所述之使用半導體元件的記憶裝置的製造方法,其中,由前述第二閘極絕緣層所圍繞的前述第二半導體柱,係由雜質濃度比前述第一雜質層低的第五雜質層所形成。
- 如請求項4所述之使用半導體元件的記憶裝置的製造方法,其係形成為:在俯視觀看時,由前述第二閘極絕緣層所圍繞的部分的前述半導體柱的外周線係位於比由前述第一閘極絕緣層所圍繞的部分的前述半導體柱的外周線還要靠內側處。
- 如請求項1所述之使用半導體元件的記憶裝置的製造方法,其中,以不同的半導體材料層形成前述第三雜質層及前述第四雜質層。
- 如請求項1所述之使用半導體元件的記憶裝置的製造方法,其中,前述第一閘極導體層與前述半導體柱之間的第一閘極電容係比前述第二閘極導體層與前述半導體柱之間的第二閘極電容大。
- 如請求項1所述之使用半導體元件的記憶裝置的製造方法,其中,前述記憶裝置係進行:控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質層及前述第二雜質層的電壓,使藉由撞擊游離化現象或藉由閘極引發汲極漏電流而形成的屬於前述半導體柱的多數載子之電洞群或電子群保持於前述半導體柱的內部之前述資料寫入動作;以及控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質層及前述第二雜質層的電壓,將屬於前述半導體柱的多數載子之前述電洞群或前述電子群從前述半導體柱的內部去除掉之前述資料抹除動作。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2021/018249 WO2022239198A1 (ja) | 2021-05-13 | 2021-05-13 | 半導体素子を用いたメモリ装置の製造方法 |
WOPCT/JP2021/018249 | 2021-05-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202306177A TW202306177A (zh) | 2023-02-01 |
TWI810929B true TWI810929B (zh) | 2023-08-01 |
Family
ID=83998039
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111117508A TWI810929B (zh) | 2021-05-13 | 2022-05-10 | 使用半導體元件的記憶裝置的製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20220367470A1 (zh) |
TW (1) | TWI810929B (zh) |
WO (1) | WO2022239198A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022269890A1 (ja) * | 2021-06-25 | 2022-12-29 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体素子を用いたメモリ装置の製造方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4791986B2 (ja) * | 2007-03-01 | 2011-10-12 | 株式会社東芝 | 半導体記憶装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3898715B2 (ja) * | 2004-09-09 | 2007-03-28 | 株式会社東芝 | 半導体装置およびその製造方法 |
-
2021
- 2021-05-13 WO PCT/JP2021/018249 patent/WO2022239198A1/ja active Application Filing
-
2022
- 2022-05-10 TW TW111117508A patent/TWI810929B/zh active
- 2022-05-11 US US17/741,956 patent/US20220367470A1/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4791986B2 (ja) * | 2007-03-01 | 2011-10-12 | 株式会社東芝 | 半導体記憶装置 |
Also Published As
Publication number | Publication date |
---|---|
TW202306177A (zh) | 2023-02-01 |
WO2022239198A1 (ja) | 2022-11-17 |
US20220367470A1 (en) | 2022-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI781028B (zh) | 包含半導體元件之記憶裝置的製造方法 | |
TWI823289B (zh) | 具有記憶元件的半導體裝置 | |
TWI816463B (zh) | 使用半導體元件的記憶裝置 | |
TWI817492B (zh) | 使用半導體元件的記憶裝置 | |
TWI806509B (zh) | 使用柱狀半導體元件的記憶裝置 | |
TW202247421A (zh) | 具有記憶元件的半導體裝置 | |
TWI810929B (zh) | 使用半導體元件的記憶裝置的製造方法 | |
TWI823432B (zh) | 使用半導體元件的記憶裝置的製造方法 | |
TWI813133B (zh) | 半導體元件記憶裝置 | |
TWI806510B (zh) | 具有記憶元件的半導體裝置 | |
TWI795233B (zh) | 半導體元件記憶裝置 | |
TWI793974B (zh) | 使用柱狀半導體元件的記憶裝置 | |
US20220367467A1 (en) | Memory device using pillar-shaped semiconductor element | |
TWI795180B (zh) | 半導體元件記憶裝置 | |
TW202333351A (zh) | 半導體記憶裝置的製造方法 | |
TW202236638A (zh) | 使用半導體元件的記憶裝置 | |
TWI838745B (zh) | 使用半導體元件的記憶裝置 | |
TWI813279B (zh) | 使用半導體元件的記憶裝置 | |
TWI806598B (zh) | 使用半導體元件的記憶裝置 | |
TWI810791B (zh) | 使用柱狀半導體元件之記憶裝置的製造方法 | |
TWI807584B (zh) | 半導體元件記憶單元及半導體元件記憶裝置 | |
US20230284432A1 (en) | Semiconductor-element-including memory device | |
TW202303931A (zh) | 使用半導體元件的記憶裝置及其製造方法 |