TW201906096A - 半導體裝置及其形成方法 - Google Patents

半導體裝置及其形成方法 Download PDF

Info

Publication number
TW201906096A
TW201906096A TW106142891A TW106142891A TW201906096A TW 201906096 A TW201906096 A TW 201906096A TW 106142891 A TW106142891 A TW 106142891A TW 106142891 A TW106142891 A TW 106142891A TW 201906096 A TW201906096 A TW 201906096A
Authority
TW
Taiwan
Prior art keywords
conductive
die
semiconductor device
redistribution structure
molding material
Prior art date
Application number
TW106142891A
Other languages
English (en)
Other versions
TWI653719B (zh
Inventor
王垂堂
余振華
陳韋廷
陳頡彥
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201906096A publication Critical patent/TW201906096A/zh
Application granted granted Critical
Publication of TWI653719B publication Critical patent/TWI653719B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/071Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68372Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support a device or wafer when forming electrical connections thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • H01L2224/02313Subtractive methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02371Disposition of the redistribution layers connecting the bonding area on a surface of the semiconductor or solid-state body with another surface of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02375Top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/03001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/03002Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for supporting the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11002Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for supporting the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1131Manufacturing methods by local deposition of the material of the bump connector in liquid form
    • H01L2224/1132Screen printing, i.e. using a stencil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/118Post-treatment of the bump connector
    • H01L2224/11848Thermal treatments, e.g. annealing, controlled cooling
    • H01L2224/11849Reflowing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

一種半導體裝置包括第一晶粒,所述第一晶粒嵌置於模塑材料中,其中所述第一晶粒的接觸接墊鄰近所述模塑材料的第一側。所述半導體裝置更包括重佈線結構,位於所述模塑材料的所述第一側之上;第一金屬塗層,沿所述第一晶粒的側壁以及位於所述第一晶粒與所述模塑材料之間;以及第二金屬塗層,沿所述模塑材料的側壁以及位於所述模塑材料的與所述第一側相對的第二側上。

Description

半導體裝置及其形成方法
由於各種電子組件(例如,電晶體、二極體、電阻器、電容器等)的積體密度持續地提高,半導體工業經歷了快速成長。最重要的是,積體密度的此種提高源自最小特徵尺寸的不斷減小,進而使得在給定區域中能夠整合更多的組件。隨著近來對更小的電子裝置的需求的增長,已產生對更小且更具創造性的半導體晶粒封裝技術的需要。
該些封裝技術的實例是疊層封裝(Package-on-Package,POP)技術。在疊層封裝中,頂部半導體封裝堆疊於底部半導體封裝的頂部上,以使得能夠達成高積體度(level of integration)及組件密度。另一實例是多晶片模組(Multi-Chip-Module,MCM)技術,其中多個半導體晶粒被封裝於一個半導體封裝中以提供具有積體功能性的半導體裝置。
具有高積體度的先進的封裝技術能夠生產功能性增強且佔用面積(footprint)小的半導體裝置,此對於例如行動電話、平板、及數位音樂播放機等小形狀因數(small form factor)裝置而言是有利的。另一優點是對半導體封裝內的互相操作部分進行連接的導電路徑的長度縮短。此會提高半導體裝置的電性效能,乃因各電路之間的內連線的較短佈線會使得訊號傳播較快且雜訊及串擾減少。
以下揭露內容提供諸多不同的實施例或實例以用於實作本發明的不同特徵。以下闡述組件及配置形式的具體實例以簡化本揭露內容。當然,該些僅為實例且不旨在進行限制。舉例而言,以下說明中將第一特徵形成於第二特徵「之上」或第二特徵「上」可包括其中第一特徵及第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵、進而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。
此外,為易於說明,本文中可能使用例如「位於…之下(beneath)」、「下方(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對性用語來闡述如圖所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的定向外亦囊括裝置在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向)且本文中所使用的空間相對性描述語可同樣相應地進行解釋。
圖1至圖2示出根據一些實施例的半導體晶粒在各種製作階段的剖視圖。在圖1中,在半導體晶圓30’中形成多個半導體晶粒30(參見圖2),所述多個半導體晶粒30亦可被稱為積體電路晶粒或晶粒。可在半導體晶圓30’中形成數十個、數百個、或甚至更多半導體晶粒30,且將對半導體晶粒30進行單體化(參見圖2),以形成多個單獨的半導體晶粒30。
晶圓30’可包括或可為半導體基底,例如經摻雜或未經摻雜的矽或絕緣層上半導體(semiconductor-on-insulator,SOI)基底的主動層。半導體基底可包含其他半導體材料:例如鍺;化合物半導體,包括碳化矽、砷化鎵、磷化鎵、氮化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包括矽鍺(SiGe)、磷化鎵砷(GaAsP)、砷化銦鋁(AlInAs)、砷化鎵鋁(AlGaAs)、砷化銦鎵(GaInAs)、磷化銦鎵(GaInP)及/或磷砷化銦鎵(GaInAsP);或其組合。亦可使用其他基底,例如多層式基底或梯度基底(gradient substrate)。可在半導體基底中及/或半導體基底上形成例如電晶體、二極體、電容器、電阻器等裝置且可藉由內連線結構而對所述裝置進行內連,以在半導體晶粒30中形成積體電路,所述內連線結構是由例如位於半導體基底上的一或多個介電層中的金屬化圖案來形成。
半導體晶粒30更包括進行外部連接的接觸接墊101(例如鋁接墊)。接觸接墊101位於可被稱為半導體晶粒30的相應主動側或前側的位置上。鈍化膜103位於半導體晶粒30上且可位於接觸接墊101的一些部分上。開口穿過鈍化膜103而到達接觸接墊101。晶粒連接件105(例如導電柱(例如,包含例如銅等金屬))可延伸至穿過鈍化膜103的開口中,且機械地及電性地耦合至相應接觸接墊101。可藉由例如電鍍等來形成晶粒連接件105。晶粒連接件105電性耦合半導體晶粒30的相應積體電路。在以下說明中,晶粒連接件105亦可被稱為導電柱105。
介電材料107位於半導體晶粒30的主動側上、例如位於鈍化膜103及晶粒連接件105上。介電材料107在側向上包封晶粒連接件105。介電材料107可為聚合物,例如聚苯並噁唑(polybenzoxazole,PBO)、聚醯亞胺(polymide)、苯並環丁烯(benzocyclobutene,BCB)等;氮化物,例如氮化矽等;氧化物,例如氧化矽、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼矽酸鹽玻璃(borosilicate glass,BSG)、硼磷矽酸鹽玻璃(borophosphosilicate glass,BPSG)等;或其組合,並且可例如藉由旋塗、疊層、化學氣相沈積(chemical vapor deposition,CVD)等形成。在圖1所示實例中,介電材料107的頂表面距接觸接墊101延伸得較導電柱105的頂表面距接觸接墊101來得更遠。
接下來,在圖2中,將晶圓30’的前側貼合至膠帶108(例如切割膠帶),且沿線31進行單體化以形成多個晶粒30。在晶粒30的後側(例如,與前側相對的側)之上以及在晶粒30的側壁之上形成導電塗層109,導電塗層109包括銅層或能夠提供電磁屏蔽以減少電磁干擾(electromagnetic interference,EMI)或減小電磁敏感度(electromagnetic susceptibility,EMS)的其他適合的材料。導電塗層109可包括一或多個子層(參見圖3及圖4),且所述子層中的至少一者可包含適合的金屬,例如銅。在一些實施例中,在晶粒30的後側及側壁之上共形地形成導電塗層109。儘管圖2中未示出,然而亦可在膠帶108的上表面之上形成導電塗層109。導電塗層109在以下說明中亦可被稱為金屬塗層109。
圖3及圖4分別示出在一些實施例中的圖2所示半導體晶粒30的區域150及區域140的放大圖。圖3及圖4所示導電塗層109的結構僅為非限制性實例,且其他數目的子層及/或其他結構亦為可能的,並且完全旨在包含於本揭露的範圍內。
如圖3所示,導電塗層109包括三個子層,例如介面層159、障壁層157、及導電層154。介面層159形成於晶粒30的後側及側壁上,例如形成於晶粒30與障壁層157之間。介面層159可包含適合的材料(例如氧化矽),且可藉由熱氧化、化學氣相沈積、物理氣相沈積(physical vapor deposition,PVD)、其組合等、或其他適合的形成方法來形成。介面層159可充當半導體晶粒30與隨後形成的層(例如,157)之間的黏著層,且可有助於隨後形成的層(例如,157及154)黏附至半導體晶粒30。
如圖3所示,在介面層159之上形成障壁層157。障壁層157可被形成以防止或減少金屬塗層109的材料(例如,銅)擴散至例如半導體晶粒30的基底中。在一些實施例中,障壁層157包含氮化鈦,但作為另一選擇可利用其他材料,例如氮化鉭、氧化鈦、氧化鉭、鈦、鉭等。可利用化學氣相沈積製程(例如電漿增強型化學氣相沈積(plasma-enhanced CVD,PECVD))來形成障壁層157。然而,作為另一選擇可利用其他替代製程,例如濺鍍(sputtering)或金屬有機化學氣相沈積(metal organic chemical vapor deposition,MOCVD)、原子層沈積(atomic layer deposition,ALD)。
接下來,在障壁層157之上形成導電層154。導電層154可包含適合的金屬(例如銅),且可具有處於約3微米與約5微米之間的厚度,例如為約3微米,但其他尺寸亦為可能的。可利用適合的沈積方法(例如濺鍍、噴塗(spraying)、或電鍍)來形成導電層154。在一些實施例中,在障壁層157之上形成晶種層(圖中未示出),接著利用電鍍製程在所述晶種層之上形成導電層154。
在其中藉由對半導體晶粒30的基底(例如,矽)進行熱氧化來形成介面層159(例如,氧化矽)的實施例中,半導體晶粒30的區域140中的導電塗層109可具有與區域150中的導電塗層109不同的結構,如圖4所示。區域140中的導電塗層109對應於沿晶粒30的介電材料107的側壁設置的導電塗層109的部分。由於熱氧化製程不在介電材料107之上產生例如氧化矽,因此不在區域140中形成圖3所示的介面層159。因此,區域140中的導電塗層109包括兩者皆為導電層的障壁層157及導電層154。
圖5、圖6、圖7A、圖7B、圖7C及圖8示出根據一些實施例的半導體裝置200在各種製作階段的各種視圖。在圖5中,藉由黏著劑層121將如圖2所示的具有金屬塗層109的晶粒30貼合至載體120,其中晶粒30的前側背對載體120。亦將第二晶粒40(可為具有與晶粒30不同的功能性的晶粒)貼合至載體120,其中晶粒40的前側背對載體120。
載體120可由例如矽、聚合物、聚合物複合物、金屬箔、陶瓷、玻璃、玻璃環氧樹脂、氧化鈹、膠帶或其他適合於結構性支撐的材料等材料製成。在一些實施例中,在載體120之上沈積或疊層黏著劑層121。黏著劑層121可為感光性的且可在隨後的載體剝離製程中藉由在載體120上照射例如紫外(ultra-violet,UV)光而輕易地自載體120脫離。舉例而言,黏著劑層121可為光-熱轉換(light-to-heat-conversion,LTHC)塗層,其由明尼蘇達州聖保羅的明尼蘇達礦業及製造公司(Minnesota Mining and Manufacturing Company,3M Company)製成。
第二晶粒40可以與上述晶粒30的處理步驟相似的處理步驟來形成,但無金屬塗層109。晶粒40具有位於鈍化膜113中的接觸接墊111、耦合至接觸接墊111的導電柱115、及位於導電柱115之上的介電材料117。晶粒40的接觸接墊111、鈍化膜113、導電柱115及介電材料117可包含分別與晶粒30的接觸接墊101、鈍化膜103、導電柱105及介電材料107相同或相似的材料,且可利用相同或相似的方法來形成。因此不再予以贅述。
在一些實施例中,晶粒30為射頻(radio frequency,RF)晶粒,而晶粒40為數位邏輯晶粒。由於射頻晶粒(例如,晶粒30)可能較邏輯晶粒(例如,晶粒40)更易於受到電磁干擾,因此晶粒30具有金屬塗層109以對晶粒30進行電磁干擾屏蔽。金屬塗層109亦可克制(例如,限制)由晶粒30產生的電磁(electromagnetic,EM)干擾,以使得由晶粒30產生的電磁干擾對其他晶粒(例如,晶粒40)造成很少的干擾或不造成干擾。在所示實施例中,晶粒40不具有金屬塗層109。在其他實施例中,晶粒30及晶粒40兩者皆具有金屬塗層109,且晶粒40遵循與圖1至圖4所示相似的處理步驟來形成。
接下來,在載體120之上以及晶粒30及40周圍形成模塑材料123。所沈積的模塑材料123可在晶粒30及40的上表面之上延伸。模塑材料123可包含例如環氧樹脂、有機聚合物、添加有或不添加二氧化矽系填料或玻璃填料的聚合物、聚醯胺或其他材料。在一些實施例中,模塑材料123在施加時包含為凝膠型液體的液體模塑化合物(liquid molding compound,LMC)。模塑材料123在施加時亦可包含液體或固體。模塑材料123可利用例如壓縮模塑成形(compressive molding)、轉移模塑成形(transfer molding)或其他方法模塑而成。
模塑材料123一旦沈積之後便可藉由固化製程來固化。固化製程可包括利用退火製程或其他加熱製程將模塑材料123加熱至預定溫度達預定時間段。固化製程亦可包括紫外(UV)光曝光製程、紅外(infrared,IR)能量曝光製程、其組合或其與加熱製程的組合。作為另一選擇,模塑材料123可利用其他方法來固化。在一些實施例中,不執行固化製程。
接下來,可執行平面化製程(例如化學機械研磨(chemical mechanical polish,CMP)),以移除模塑材料123的上部部分,並暴露出晶粒30的導電柱105以及暴露出晶粒40的導電柱115。平面化製程在導電柱(例如,105、115)、介電材料(例如,107、117)、及模塑材料123之間達成實質上共面的上表面。平面化製程可移除介電材料107/117的上部部分,且可更移除導電柱105/115的頂部部分。
接下來,在圖6中,在晶粒30、晶粒40及模塑材料123之上形成重佈線結構130。重佈線結構130包括導電特徵,例如形成於一或多個介電層132中的一或多層導電線131及通孔133。在一些實施例中,所述一或多個介電層132是由例如聚苯並噁唑(polybenzoxazole,PBO)、聚醯亞胺、苯並環丁烯(benzocyclobutene,BCB)等聚合物形成。在其他實施例中,介電層132是由以下材料形成:氮化物,例如氮化矽;氧化物,例如氧化矽、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼矽酸鹽玻璃(borosilicate glass,BSG)、摻雜硼的磷矽酸鹽玻璃(boron-doped phosphosilicate glass,BPSG)等;或者類似材料。所述一或多個介電層132可藉由任何可接受的沈積製程(例如旋塗、化學氣相沈積(CVD)、疊層(laminating)等或其組合)來形成。
在一些實施例中,重佈線結構130的導電特徵包括由適合的導電材料(例如銅、鈦、鎢、鋁等)形成的導電線131及/或導通孔(conductive via)133。可藉由以下方式來形成導電特徵:例如,在介電層132中形成開口以暴露出下伏導電特徵,在介電層132之上及在所述開口中形成晶種層,在所述晶種層之上形成具有所設計圖案的經圖案化的光阻,在所設計圖案中及在所述晶種層之上電鍍(例如,電鍍或無電電鍍)導電材料,以及移除光阻及晶種層的非形成所述導電材料的部分。
將重佈線結構130電性耦合至晶粒30及40。可在重佈線結構130之上形成可為球下金屬(under bump metallurgy,UBM)結構的導電接墊137,且將導電接墊137電性耦合至重佈線結構130。如圖6所示,重佈線結構130的至少一條導電線131A延伸至重佈線結構130的側壁,且在重佈線結構130的側壁處暴露出。導電線131A可用於連接至隨後形成的導電層119(參見圖8)並將導電層119接地。
如圖6所示,晶粒30的金屬塗層109藉由例如通孔133A電性耦合至導電線131A。在一些實施例中,導電線131A電性耦合至接地接觸接墊101A(例如,被配置成連接至電性接地點的接觸接墊),例如圖6所示的晶粒30的最左側接觸接墊或最右側接觸接墊。在一些實施例中,接地接觸接墊101A藉由貼合至導電接墊137A的外部連接件143(例如,參見圖8中的143A)耦合至電性接地點(圖中未示出)。因此,晶粒30的金屬塗層109被接地以對晶粒30提供電磁干擾屏蔽。金屬塗層109亦可防止或減少由晶粒30產生的電磁干擾對系統中的其他晶粒(例如,晶粒40)進行干擾。
圖7A為在實施例中的半導體裝置200的一部分的剖視圖,其示出如圖6所示金屬塗層109的接地的詳細內容。如圖7A所示,接地接觸接墊101A耦合至導電柱105A,所述導電柱105A可被形成為具有延伸部分,所述延伸部分自接地接觸接墊101A延伸至靠近晶粒30的邊緣(例如,側壁)的位置,且因此靠近金屬塗層109,以有利於與金屬塗層109進行電性連接。可形成於重佈線結構130的第一通孔層(例如,重佈線結構130的最靠近晶粒30的通孔層)中的通孔133A將導電柱105A連接至金屬塗層109。
圖7B為圖7A所示半導體裝置200沿橫截面A-A的剖視圖。橫截面A-A橫穿通孔133A,因此導電柱105A及接地接觸接墊101A在橫截面A-A的平面中看不見,且因此在圖7B中以幻象示出。為簡明起見,未在圖7B的俯視圖中示出半導體裝置200的所有層及所有組件。圖7A為圖7B所示半導體裝置200的部分沿橫截面B-B的剖視圖。
如圖7B所示,導電塗層109位於晶粒30的側壁周圍。圖7A所示的接觸接墊101及接地接觸接墊101A被示出位於與圖7B所示橫截面B-B相同的線上。在圖7B中亦示出在圖7A中位於接觸接墊101上方的通孔133及在圖7A中耦合至接地接觸接墊101A的導電柱105A。此外,在圖7B中示出額外的接地接觸接墊101B,額外的接地接觸接墊101B形成於介電材料107中且藉由導電特徵105’(例如,形成於介電材料107中的導電線)電性連接至接地接觸接墊101A。由於接觸接墊101B及導電特徵105’不位於橫截面B-B的線上,因此接觸接墊101B及導電特徵105’在圖7A的剖視圖中看不見。
在圖7B的所示實施例中,通孔133A以與重佈線結構130的其他通孔(例如,通孔133)不同的方式形成,以有利於通孔133A與金屬塗層109之間的電性連接。具體而言,通孔133A可在俯視圖中具有細長形狀而非例如圓形形狀。在一些實施例中,通孔133A的細長形狀沿方向B-B的尺寸大於沿與方向B-B垂直的方向的尺寸。通孔133A的細長形狀為形成通孔133A的圖案所使用的微影製程的不準確度提供大的容差。舉例而言,細長形狀使得更容易在通孔133A與金屬塗層109之間達成可靠的電性連接,即使通孔133A的實際位置相較於預期位置(例如,所設計位置)向左或向右移動一點(例如,移動幾奈米)。
在圖7B中,通孔133A被示出為具有橢圓形形狀,但亦可使用其他細長形狀,例如矩形形狀、跑道(race track)形狀(例如,在矩形的相對兩側上具有半圓形形狀的矩形,參見133B)及其他適合的形狀。在圖7A的剖視圖中看不見的第二通孔133B連接導電特徵105’與金屬塗層109。第二通孔133B被示出為例如具有跑道形狀。在其他實施例中,第二通孔133B可具有與第一通孔133A相同的形狀(例如,橢圓形形狀),或可具有其他適合的形狀。因此,在圖7B所示實例中,金屬塗層109藉由通孔133A及通孔133B而被接地,因此進一步增加金屬塗層109的接地的可靠性。
圖7C示出圖7A及圖7B所示半導體裝置200的剖視圖,但沿著圖7B的橫截面B1-B1。如圖7C所示,通孔133B電性連接導電特徵105’與金屬塗層109。由於導電特徵105’耦合至接地接觸接墊101A及101B(參見圖7B),因此金屬塗層109被接地。
接下來,在圖8中,在導電接墊137之上形成外部連接件143,剝離載體120,且在模塑材料123的側壁及上表面之上形成導電層119。在一些實施例中,外部連接件143為導電凸塊(例如受控塌縮晶片連接(controlled collapse chip connection,C4)凸塊或球柵陣列(ball grid array,BGA)凸塊),且可包含例如錫等材料或例如銀或銅等其他適合的材料。在其中外部連接件143為錫焊料凸塊的實施例中,可藉由以下方式來形成外部連接件143:藉由例如蒸鍍(evaporation)、電鍍(electroplating)、印刷、焊料轉移(solder transfer)、植球(ball placement)等任何適合的方法首先形成錫層。一旦已在導電接墊137上形成錫層後,則執行迴焊(reflow)以將所述材料造形成所期望的凸塊形狀。
然而,如此項技術中具有通常知識者將辨識出,儘管外部連接件143已在以上被闡述為受控塌縮晶片連接凸塊或球柵陣列凸塊,然而該些僅旨在為說明性的而並非旨在限制實施例。更確切而言,作為另一選擇可利用任何適合類型的外部接點,例如微凸塊、銅柱、銅層、鎳層、無鉛(lead free,LF)層、無電鍍鎳鈀浸金(electroless nickel electroless palladium immersion gold,ENEPIG)層、銅/無鉛層、錫/銀層、錫/鉛層、該些的組合等。可對外部連接件143利用任何適合的外部連接件及任何適合的形成外部連接件的製程,且所有此類外部連接件完全旨在包含於實施例的範圍內。
在一些實施例中,在導電接墊137上形成外部連接件143之後,剝離載體120。舉例而言,將形成有外部連接件143的圖6所示結構翻轉成上面朝下,且將外部連接件143貼合至膠帶(例如,切割膠帶,圖中未示出)。在一些實施例中,膠帶為柔軟的,且具有較外部連接件143的高度大的厚度。半導體裝置200因此可被按壓至膠帶上,以使得外部連接件143被嵌置於(例如,按壓至)所述膠帶中。此可防止半導體裝置200在隨後形成導電層119的處理步驟中電性短路。
接下來,藉由適合的方法(例如(舉例而言)化學濕式蝕刻、電漿乾式蝕刻、機械剝除(mechanical peel-off)、化學機械研磨、機械磨削(mechanical grinding)、熱烘烤、雷射掃描、或濕式剝膜)來剝離載體120。在一些實施例中,載體120為玻璃載體,且藉由在載體120上照射光而被剝離。舉例而言,由準分子雷射(excimer laser)發出的紫外(UV)光可穿過玻璃載體,且在玻璃/黏著劑介面附近被吸收。紫外光起始斷開黏著劑層121中的化學鍵的光化學製程。因此,可容易地移除玻璃載體120。
在其他實施例中,可在形成外部連接件143之前執行載體剝離,例如藉由將重佈線結構130貼合至膠帶並接著移除載體120來執行載體剝離。在載體120被剝離之後,自膠帶移除半導體裝置200並翻轉成上面朝下,且在導電接墊137之上形成外部連接件143。處理步驟的該些及其他變形完全旨在包含於本揭露的範圍內。在其中同時形成多個半導體裝置200的實施例中,執行單體化製程(圖中未示出)來形成多個單獨的半導體裝置200。
接下來,利用例如電鍍、濺鍍、噴塗或其他適合的形成方法在半導體裝置200之上形成導電層119,導電層119可包含銅或其他適合的用於電磁干擾防護的材料。導電層119的厚度可介於約3微米至約5微米範圍內,例如為3微米,但其他尺寸亦為可能的。
如圖8所示,在晶粒30/40的後側上(例如,在黏著劑層121之上)以及沿模塑材料123的側壁形成導電層119。由於導電層119(亦可被稱為金屬塗層119)不接觸晶粒30及40的基底,因此可無需擔憂導電層119的材料的擴散(例如,銅擴散),且因此可在形成導電層119時省略與障壁層157(參見圖3)相似的障壁層。因此,與具有下伏障壁層157及下伏介面層159的導電塗層109(參見圖3)不同,在一些實施例中,可在模塑材料123的側壁之上以及黏著劑層121之上形成導電層119而導電層119與晶粒30/40之間無障壁層。在一些實施例中,導電層119具有單層式結構,且由適合的材料(例如銅)形成,在所述情形中,導電層119(例如,銅)直接接觸例如模塑材料123、黏著劑層121、及所述一或多個介電層132。在一些實施例中,端視例如導電層119的材料而定,導電層119與例如模塑材料123、黏著劑層121及所述一或多個介電層132之間可存在介面層。
如圖8所示,在一些實施例中,導電層119藉由耦合至導電線131A而被接地,導電線131A在重佈線結構130的側壁處暴露出。圖8亦示出重佈線結構130的通孔133A,所述通孔133A耦合至位於晶粒30之上的導電塗層109(與圖7A及圖7B相似)。因此,導電層119及導電塗層109藉由耦合至一或多個接地接觸接墊101A而被電性接地,所述一或多個接地接觸接墊101A藉由例如連接至電性接地點的一或多個外部連接件143A而被接地。
圖9至圖12示出根據一些實施例的半導體裝置300在各種製作階段的剖視圖。圖9至圖12中的相似的編號表示與圖3至圖8中相似的部分,因此不再予以贅述。如圖9所示,經由黏著劑層121將半導體晶粒30及40分別貼合至載體120。應注意,在圖9所示實例中,晶粒30及40在貼合至載體120之前不被塗佈以導電塗層109。晶粒30與晶粒40可為相同的類型(例如,具有相同的功能性)或為不同的類型(例如,具有不同的功能性)。在晶粒30及40被貼合至載體120之後,在晶粒30、晶粒40及載體120之上共形地形成導電塗層109。
在圖9中,導電塗層109的在區150’中的部分(例如,導電塗層109中與晶粒30及40的半導體基底接觸的部分)可具有與圖3所示相同的結構。另外,導電塗層109的其他部分(例如,導電塗層109中位於介電材料107之上、位於黏著劑層121之上及位於載體120之上的部分)可具有與圖4所示相同的結構。
接下來,如圖10所示,在載體120之上以及晶粒30/40周圍形成模塑材料123。可執行固化製程,以對模塑材料123進行固化。接下來,例如藉由化學機械研磨製程對(經固化的)模塑材料123進行平面化,以暴露出晶粒30的導電柱105及晶粒40的導電柱115。平面化製程會移除導電塗層109中位於晶粒30及40的前側之上的部分。因此,在圖10的剖視圖中,在平面化之後,導電塗層109的剩餘部分在晶粒30與晶粒40之間具有U形狀,且鄰近晶粒30及40的外側壁(例如,鄰近半導體裝置300的邊緣的側壁)具有L形狀。
接下來,在圖11中,在晶粒30及40的前側之上形成重佈線結構130,且將重佈線結構130電性耦合至晶粒30及40。重佈線結構130包括導電線131及通孔133。在重佈線結構130的上表面之上形成可為球下金屬結構的導電接墊137。重佈線結構130的至少一條導電線131A在重佈線結構130的側壁處暴露出。
在圖11所示實例中,與圖7A及圖7B所示實施例相似,導電塗層109藉由連接至重佈線結構130(例如,藉由通孔133A)及連接至接地接觸接墊101A而被接地。導電塗層109亦可藉由重佈線結構130電性耦合至晶粒40的接地接觸接墊111A,如圖11所示。
接下來,如圖12所示,在導電接墊137之上形成外部連接件143,剝離載體120,且在晶粒30/40的後側之上(例如,在黏著劑層121之上)以及在模塑材料123的側壁之上形成導電層119。在一些實施例中,導電層119藉由耦合至被重佈線結構130的側壁暴露出的導電線131A而被接地。
在一些實施例中,導電層119共形地形成,且可具有與亦被共形地形成的導電塗層109的厚度相等的厚度。應注意,在區119D中,導電層119與導電塗層109合併而形成了相較於除了區119D以外的區中的導電層119或導電塗層109來的厚(例如,為約兩倍厚)的導電層(例如,銅)。舉例而言,晶粒30與晶粒40之間的(經合併的)導電層的厚度可為沿晶粒30及40的側壁的導電塗層109的厚度的兩倍。作為另一實例,晶粒30與晶粒40之間的(經合併的)導電層的厚度可為沿模塑材料123的側壁或位於黏著劑層121之上的導電層119的厚度的兩倍。在圖12的剖視圖中,導電層119及導電塗層109在晶粒30與晶粒40之間以及鄰近晶粒30及40的外側壁形成U形狀。在其他實施例中,導電層119與導電塗層109具有不同的厚度。
圖13、圖14、圖15、圖16、圖17A及圖17B示出根據一些實施例的半導體裝置400在各種製作階段的各種視圖。在圖13中,在載體120之上形成介電膜(例如感光性介電層)。使用微影及/或蝕刻製程對介電膜進行圖案化以形成結構151及153。在一些實施例中,由於所使用的微影製程,圖13的剖視圖中的結構151(或153)的寬度隨著結構151(或153)延伸遠離載體120而減小。舉例而言,結構151及153如圖13所示具有梯形橫截面。以下闡述結構151/153的更多詳細內容。
在圖14中,在圖13所示結構之上形成導電層155,例如銅或其他適合的能夠提供電磁干擾屏蔽及/或防護的材料。導電層155可包含金屬(例如,銅),且可藉由濺鍍、噴塗、電鍍或其他適合的方法來形成。在一些實施例中,導電層155的厚度處於約3微米與約5微米之間,但其他尺寸亦為可能的。
在一些實施例中,結構151為介電結構。暫時參考作為半導體裝置400沿圖17A所示橫截面E-E的剖視圖的圖17B,結構151可包括圍繞晶粒30及/或晶粒40的介電結構。在一些實施例中,結構151可為如圖17B所示包圍晶粒30及/或晶粒40的連續介電結構。在其他實施例中,結構151可包括包圍晶粒30及/或晶粒40的介電結構的多個分立的區段(例如,之間具有間隙的區段,圖中未示出)。儘管結構151由介電材料製成,然而在被塗佈以導電層155之後,經塗佈的結構151在半導體晶粒30/40周圍形成電磁屏蔽結構,以防止或減少電磁干擾(參見圖17A及圖17B)。
返回參考圖14,在一些實施例中,結構153為介電結構,且具有實質上柱體形狀或截頭錐形狀。在一些實施例中,在被塗佈以導電層155之後,每一經塗佈的結構153會形成導通孔。暫時參考圖17B,根據一些實施例,經塗佈的結構153包括實心介電芯體(例如,結構153),在介電芯體的外側壁上塗佈有導電層155。
現在參考圖15,藉由黏著劑層121將半導體晶粒30及40貼合至載體120。接下來,沈積模塑材料123,若需要則進行固化,且接著進行平面化以暴露出晶粒30/40的導電柱105/115。平面化製程亦移除導電層155的頂部部分(例如,導電層155的位於結構151/153的遠離載體120的上表面之上的部分),且暴露出結構151及153的介電材料,如圖15所示。
接下來,在圖16中,在晶粒30及40的前側之上形成重佈線結構130。重佈線結構130可包括導電線131及通孔133。在重佈線結構130之上形成導電接墊137且將導電接墊137電性耦合至重佈線結構130。如圖16所示,導電層155藉由經由例如通孔133A電性連接至重佈線結構130而被接地,所述重佈線結構130包括耦合至接地接觸接墊101A/111A的導電線及/或通孔,接地接觸接墊101A/111A繼而耦合至被電性接地的一或多個外部連接件143(參見圖17A)。在一些實施例中,重佈線結構130的導電線131A在重佈線結構130的側壁處暴露出。
接下來,在圖17A中,形成外部連接件143,剝離載體120,且藉由適合的磨削製程及/或蝕刻製程(例如化學機械研磨)來使載體剝離之後的半導體裝置400的被暴露表面(例如,鄰近晶粒30/40的後側的表面)凹陷。在一些實施例中,凹陷製程會移除導電層155中位於晶粒30及40的後側之上的部分。凹陷製程亦可移除黏著劑層121。因此,在一些實施例中,在凹陷製程之後,暴露出鄰近晶粒30及40的後側的結構151/153的介電材料。
接下來,在晶粒30及40的後側之上形成另一重佈線結構160,且可以是利用與重佈線結構130相同或相似的形成方法來形成。重佈線結構160包括導電線161及通孔163,導電線161及通孔163電性耦合至導電層155的剩餘部分,例如導電層155的位於結構151的側壁之上及位於結構153的側壁之上的部分。在一些實施例中,重佈線結構160的導電線161’包括接地平面。接地平面(例如,161’)與具有導電層155的結構151在晶粒30及40周圍以及晶粒30及40之上形成電磁干擾屏蔽。電磁干擾屏蔽會減少對晶粒30及40的電磁干擾。電磁干擾屏蔽亦可克制由晶粒30及40產生的電磁干擾,且因此會減少由晶粒30及40產生的電磁干擾。
如圖17A所示,在重佈線結構160中形成開口164。開口164可藉由雷射鑽孔、蝕刻或其他適合的方法來形成。在一些實施例中,開口164暴露出導電線161的部分,導電線161的所述部分電性耦合至位於結構153之上的導電層155以電性耦合重佈線結構130與重佈線結構160。導電線161的被暴露部分亦提供對晶粒30及40的後側處的電性連接的觸及。舉例而言,可將另一半導體裝置(圖中未示出)植放於半導體裝置40上方,且電性地及機械地耦合至導電線161的被暴露部分以形成疊層封裝。
圖17B為圖17A所示半導體裝置400沿橫截面E-E的剖視圖,且圖17A為圖17B所示半導體裝置400沿橫截面F-F的剖視圖。為清晰起見,模塑材料123未在圖17B中示出。如圖17B所示,結構151包括位於晶粒30及40周圍的連續結構,且在結構151的相對側壁上形成導電層155。圖17B亦示出可具有圓形橫截面的結構153以及在結構153的側壁之上形成的導電層155。
圖17B僅為結構151及結構153的非限制性實例,並且結構151及結構153的其他形狀及/或橫截面亦為可能的,且完全旨在包含於本揭露的範圍內。舉例而言,結構151可包括集體地圍繞晶粒30及40的介電區的多個分立的(例如,單獨的)區段。作為另一實例,結構153的橫截面可具有其他適合的形狀,例如橢圓形形狀、正方形形狀或矩形形狀。
圖18示出具有電磁干擾防護的電氣系統500。電氣系統500包括半導體裝置510,半導體裝置510相似於圖8所示半導體裝置200,但對於晶粒30及晶粒40二者而言具有金屬塗層509。金屬塗層509可相似於圖8所示金屬塗層109。半導體裝置510更具有導電層519,導電層519可相似於圖8所示導電層119。電氣系統500更包括基底520,基底520可為其中及/或其上形成有導電跡線(例如,521/523/525)及導電接墊(例如,527)的印刷電路板(printed circuit board,PCB)。圖18更示出機械地及電性地耦合至基底520的連接件530(例如,射頻連接件)。如圖18所示,連接件530具有訊號端子533及接地端子531。訊號端子531可為用於載送射頻訊號(例如,待經電氣系統500處理的射頻輸入訊號)的端子,接地端子531可被電性接地。在一些實施例中,接地端子531為位於訊號端子533周圍的金屬殼或金屬網格以提供良好的電磁干擾防護。
如圖18所示,半導體裝置510的兩個外部連接件541及545被電性接地,且分別連接至基底520的導電線521及525,所述導電線521及525耦合至連接件530的接地端子531。連接件530的訊號端子533連接至半導體裝置510的外部連接件543,所述外部連接件543用於與訊號(例如,來自連接件530的射頻輸入訊號)進行連接。在一些實施例中,導電線521及525為接地平面,且載送射頻訊號的導電線523設置於接地平面521與接地平面525之間。系統500具有優異的電磁干擾防護。舉例而言,存在對半導體裝置510的雙重電磁干擾屏蔽(例如,導電塗層509及導電層519)。另外,設置於導電線523上方及下方的接地平面521及525為載送射頻訊號的導電線523提供增強的電磁干擾隔離。該些特徵與對由接地端子531提供的訊號端子533的電磁干擾屏蔽相結合在電氣系統500的整個訊號鏈上提供良好的電磁干擾防護,因此提供優異的抵抗電磁干擾的穩健性。
對所揭露的實施例的變形亦為可能的,且完全旨在包含於本揭露的範圍內。舉例而言,例如在半導體裝置中使用兩個半導體晶粒(例如,30及40)。然而,可在所形成的半導體裝置中使用多於或少於兩個晶粒。作為另一實例,結構151(參見圖17B)的形狀可包括兩個單獨的環,其中所述環中的每一者圍繞晶粒30/40中的一者。另外,所述兩個單獨的環中的每一者可為連續環或由多個分立的區段形成的環。作為再一實例,在不背離本揭露的精神條件下,結構153的數目及位置可相對於圖17B所示的數目及位置而改變。
圖19示出根據一些實施例的一種用於形成半導體裝置的方法的流程圖。應理解,圖19所示的實施例方法僅為諸多可能的實施例方法的實例。此項技術中具有通常知識者將辨認出諸多變形、替代形式以及潤飾。舉例而言,可對如圖19所示的各個步驟進行添加、移除、替換、重新配置以及重覆。
參考圖19,在步驟1010中,將第一晶粒貼合至載體,其中位於所述第一晶粒的前側上的接觸接墊背對所述載體。在步驟1020中,在所述載體之上以及在所述第一晶粒周圍形成模塑材料。在步驟1030中,在所述模塑材料的遠離所述載體的第一側之上形成重佈線結構,其中所述重佈線結構包括導電線,所述導電線電性耦合至所述第一晶粒,其中所述重佈線結構的第一導電特徵在所述重佈線結構的側壁處暴露出。在步驟1040中,剝離所述載體。在步驟1050中,沿所述模塑材料的側壁以及所述模塑材料的與所述第一側相對的第二側形成第一導電塗層,其中所述第一導電塗層電性連接至所述重佈線結構的所述第一導電特徵。
所揭露的實施例具有諸多優點。位於半導體晶粒30/40之上的金屬塗層109及/或位於模塑材料123的外表面之上的金屬塗層119提供電磁干擾防護,且因此所形成的半導體裝置具有較佳的抵抗電磁干擾的效能。所揭露的電磁干擾防護結構可容易與現有的製造流程整合在一起,且需要很少的額外空間或不需要額外空間來容置電磁干擾防護結構,因此使得能夠達成具有小的尺寸及增強的電磁干擾防護的低成本封裝。用於連接至金屬塗層(例如,109)的特徵(例如細長通孔133A(參見圖7B))使得能夠達成微影製程的較大誤差裕度(margin),且為金屬塗層提供更可靠的接地。所揭露的電磁干擾防護/隔離結構亦會簡化對所形成的半導體裝置的電磁效能的分析,且因此用於分析半導體裝置的電磁效能的模擬時間會大大減少,此繼而會減小設計週期並減少產品推向市場的時間。分析顯示出接近完美的法拉第籠(Faraday cage)可藉由連接金屬塗層(例如,109)與重佈線結構的第一通孔層(例如,通孔133A)處的電性接地點來達成。雙重金屬塗層結構(例如,109及119)藉由使用外部金屬塗層(例如,119)來進一步減少到達半導體裝置的電磁干擾而達成電磁效能的提高。
在實施例中,一種半導體裝置包括:第一晶粒,嵌置於模塑材料中,其中所述第一晶粒的接觸接墊鄰近所述模塑材料的第一側;重佈線結構,位於所述模塑材料的所述第一側之上;第一金屬塗層,沿所述第一晶粒的側壁以及位於所述第一晶粒與所述模塑材料之間;以及第二金屬塗層,沿所述模塑材料的側壁以及位於所述模塑材料的與所述第一側相對的第二側上。在實施例中,所述第一金屬塗層及所述第二金屬塗層電性連接至接地接點。在實施例中,所述重佈線結構包括通孔,所述通孔電性耦合至所述第一金屬塗層。在實施例中,所述通孔具有沿第一方向的第一尺寸及沿與所述第一方向垂直的第二方向的第二尺寸,所述第二尺寸小於所述第一尺寸。在實施例中,所述第一晶粒具有多個導電柱,所述多個導電柱分別耦合至所述接觸接墊中的一者,其中所述多個導電柱中的至少一者電性耦合至所述第一金屬塗層。在實施例中,所述多個導電柱的遠離所述接觸接墊的上表面與所述模塑材料的所述第一側齊平。在實施例中,所述第二金屬塗層電性耦合至所述重佈線結構的導電線,其中所述導電線在所述重佈線結構的側壁處暴露出。在實施例中,所述半導體裝置更包括第二晶粒,所述第二晶粒嵌置於所述模塑材料中且在側向上與所述第一晶粒間隔開,其中所述第二晶粒的接觸接墊電性耦合至所述重佈線結構。在實施例中,所述第二晶粒的側壁不具有金屬塗層。在實施例中,所述第一晶粒與所述第二晶粒具有不同的功能性。在實施例中,所述第一金屬塗層自所述第一晶粒的所述側壁連續延伸至所述第二晶粒的側壁。
在實施例中,一種半導體裝置包括:第一晶粒,位於模塑層中;第一重佈線結構,位於所述模塑層的第一側上且包括導電線,所述導電線電性耦合至所述第一晶粒的接觸接墊;第二重佈線結構,位於所述模塑層的與所述第一側相對的第二側上;第一導電結構,位於所述模塑層中且在側向上與所述第一晶粒間隔開,其中所述第一導電結構包括:第一介電區,位於所述第一晶粒周圍;以及導電塗層,位於所述第一介電區的相對兩側上;以及通孔,位於所述模塑層中,其中所述通孔耦合至所述第一重佈線結構的第一導電線及所述第二重佈線結構的第二導電線。在實施例中,所述通孔包括第二介電區;以及第二導電塗層,位於所述第二介電區的側壁上。在實施例中,所述通孔位於所述第一晶粒與所述第一導電結構之間。在實施例中,所述第一導電結構電性耦合至所述第一重佈線結構的至少一條導電線及所述第二重佈線結構的至少一條導電線。在實施例中,所述第二重佈線結構包括接地平面,且所述第一導電結構電性耦合至所述接地平面。
在實施例中,一種形成半導體裝置的方法包括:將第一晶粒貼合至載體,其中位於所述第一晶粒的前側上的接觸接墊背對所述載體;在所述載體之上以及所述第一晶粒周圍形成模塑材料;在所述模塑材料的遠離所述載體的第一側之上形成重佈線結構,其中所述重佈線結構包括導電線,所述導電線電性耦合至所述第一晶粒,其中所述重佈線結構的第一導電特徵在所述重佈線結構的側壁處暴露出;剝離所述載體;以及沿所述模塑材料的側壁以及所述模塑材料的與所述第一側相對的第二側形成第一導電塗層,其中所述第一導電塗層電性連接至所述重佈線結構的所述第一導電特徵。在實施例中,所述方法更包括在將所述第一晶粒貼合至所述載體之前在所述第一晶粒的側壁及後側之上形成第二導電塗層。在實施例中,所述第一晶粒具有導電柱,所述導電柱位於所述第一晶粒的所述接觸接墊之上且電性耦合至所述第一晶粒的所述接觸接墊,其中所述導電柱中的第一導電柱延伸至所述第一晶粒的邊緣,其中所述導電柱中的所述第一導電柱經由所述重佈線結構的通孔電性耦合至所述第二導電塗層。在實施例中,所述重佈線結構的通孔電性耦合至所述第二導電塗層。在實施例中,所述通孔被形成為在俯視圖中具有橢圓形形狀。
在實施例中,一種形成半導體裝置的方法包括:在載體上形成第一介電結構;在所述第一介電結構之上形成導電層;將第一晶粒貼合至所述載體,其中所述第一晶粒在側向上與所述第一介電結構分隔開;將所述第一晶粒及所述第一介電結構包封於模塑層中;在所述模塑層的第一側上形成第一重佈線結構,所述第一重佈線結構包括導電線,所述導電線電性耦合至所述第一晶粒的接觸接墊並耦合至位於所述第一介電結構之上的所述導電層;剝離所述載體;以及在所述模塑層的與所述第一側相對的第二側上形成第二重佈線結構,所述第二重佈線結構包括導電線,所述導電線電性耦合至位於所述第一介電結構之上的所述導電層。在實施例中,所述方法更包括:在包封所述第一晶粒及所述第一介電結構之後且在形成所述第一重佈線結構之前,使所述模塑層自所述模塑層的所述第一側凹陷,其中所述凹陷暴露出所述第一晶粒的導電柱及所述第一介電結構的第一表面。在實施例中,所述方法更包括:在剝離所述載體之後,使所述模塑層自所述模塑層的所述第二側凹陷,其中所述凹陷暴露出所述第一介電結構的與所述第一介電結構的所述第一表面相對的第二表面。在實施例中,所述方法更包括:在所述載體上形成第二介電結構,其中所述第二介電結構是由與所述第一介電結構相同的介電材料製成,其中所述導電層形成於所述第二介電結構之上,且其中位於所述第二介電結構之上的所述導電層電性耦合於所述第一重佈線結構的所述導電線與所述第二重佈線結構的所述導電線之間。
在實施例中,一種半導體裝置包括:第一晶粒;第二晶粒,在側向上與所述第一晶粒間隔開;模塑材料,其中所述第一晶粒及所述第二晶粒被所述模塑材料圍繞;重佈線結構,位於所述模塑材料的第一側之上,其中所述重佈線結構的導電線在所述重佈線結構的側壁處暴露出;以及第一導電層,位於所述模塑材料的側壁上以及所述模塑材料的與所述第一側相對的第二側上,其中所述第一導電層電性連接至所述重佈線結構的所述導電線。在實施例中,所述半導體裝置更包括第二導電層,所述第二導電層沿所述第一晶粒的側壁。在實施例中,所述第二晶粒的側壁不具有所述第二導電層。
在實施例中,一種封裝體包括:基底;連接件,電性耦合至所述基底的第一導電接墊,所述連接件包括訊號端子及接地端子;以及半導體裝置,電性耦合至所述基底的第二導電接墊,其中所述半導體裝置包括第一晶粒,嵌置於模塑材料中,所述第一晶粒在所述第一晶粒的側壁上具有第一導電塗層;重佈線結構,位於所述模塑材料的第一側上,所述重佈線結構具有電性耦合至所述第一晶粒的導電線;第二導電塗層,沿所述模塑材料的側壁以及所述模塑材料的與所述第一側相對的第二側;以及外部連接件,貼合至所述重佈線結構,其中所述外部連接件包括訊號連接件、第一接地連接件及第二接地連接件,其中所述訊號連接件藉由所述基底的導電線耦合至所述訊號端子,其中所述第一接地連接件及所述第二接地連接件分別藉由所述基底的第一接地平面及第二接地平面耦合至所述接地端子,其中所述導電線位於所述第一接地平面與所述第二接地平面之間。在實施例中,所述連接件為射頻(RF)連接件。
以上概述了若干實施例的特徵,以使熟習此項技術者可更佳地理解本揭露的各個態樣。熟習此項技術者應理解,其可容易地使用本揭露作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或達成與本文中所介紹的實施例相同的優點。熟習此項技術者亦應認識到,此類等效構造並不背離本揭露的精神及範圍,而且他們可在不背離本揭露的精神及範圍條件下對其作出各種改變、代替及變更。
30‧‧‧半導體晶粒/晶粒
30’‧‧‧半導體晶圓/晶圓
31‧‧‧線
40‧‧‧第二晶粒/晶粒
101、111‧‧‧接觸接墊
101A、111A‧‧‧接地接觸接墊
101B‧‧‧接觸接墊
103、113‧‧‧鈍化膜
105‧‧‧晶粒連接件/導電柱
105’‧‧‧導電特徵
105A、115‧‧‧導電柱
107、117‧‧‧介電材料
108‧‧‧膠帶
109、509‧‧‧導電塗層/金屬塗層
119‧‧‧導電層/金屬塗層
119D、150’‧‧‧區
120‧‧‧載體/玻璃載體
121‧‧‧黏著劑層
123‧‧‧模塑材料
130、160‧‧‧重佈線結構
131、131A、161‧‧‧導電線
132‧‧‧介電層
133‧‧‧導通孔
133A、133B‧‧‧通孔
137、137A、527‧‧‧導電接墊
140、150‧‧‧區域
143、143A、541、545、543‧‧‧外部連接件
151、153‧‧‧結構
154、155、519‧‧‧導電層
157‧‧‧障壁層
159‧‧‧介面層
161’‧‧‧導電線
163‧‧‧通孔
164‧‧‧開口
200、300、400、510‧‧‧半導體裝置
500‧‧‧電氣系統
520‧‧‧基底
521、525‧‧‧導電跡線/導電線/接地平面
523‧‧‧導電跡線/導電線
530‧‧‧連接件
531‧‧‧接地端子
533‧‧‧訊號端子
1010、1020、1030、1040、1050‧‧‧步驟
A-A、B1-B1、E-E、F-F‧‧‧橫截面
B-B‧‧‧橫截面/方向
結合附圖閱讀以下詳細說明,會最佳地理解本揭露的各個態樣。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為論述清晰起見,可任意增大或減小各種特徵的尺寸。 圖1至圖2示出根據一些實施例的半導體晶粒在各種製作階段的剖視圖。 圖3及圖4示出根據一些實施例的圖2所示半導體晶粒的放大圖。 圖5、圖6、圖7A、圖7B、圖7C及圖8示出根據一些實施例的半導體裝置在各種製作階段的各種視圖。 圖9至圖12示出根據一些實施例的半導體裝置在各種製作階段的剖視圖。 圖13、圖14、圖15、圖16、圖17A及圖17B示出根據一些實施例的半導體裝置在各種製作階段的各種視圖。 圖18示出在一些實施例中的具有電磁屏蔽的電氣系統的剖視圖。 圖19示出在一些實施例中的一種用於形成半導體裝置的方法的流程圖。

Claims (20)

  1. 一種半導體裝置,包括: 第一晶粒,嵌置於模塑材料中,其中所述第一晶粒的接觸接墊鄰近所述模塑材料的第一側; 重佈線結構,位於所述模塑材料的所述第一側之上; 第一金屬塗層,沿所述第一晶粒的側壁以及位於所述第一晶粒與所述模塑材料之間;以及 第二金屬塗層,沿所述模塑材料的側壁以及位於所述模塑材料的與所述第一側相對的第二側上。
  2. 如申請專利範圍第1項所述的半導體裝置,其中所述第一金屬塗層及所述第二金屬塗層電性連接至接地接點。
  3. 如申請專利範圍第1項所述的半導體裝置,其中所述重佈線結構包括通孔,所述通孔電性耦合至所述第一金屬塗層。
  4. 如申請專利範圍第3項所述的半導體裝置,其中所述通孔具有沿第一方向的第一尺寸及沿與所述第一方向垂直的第二方向的第二尺寸,所述第二尺寸小於所述第一尺寸。
  5. 如申請專利範圍第1項所述的半導體裝置,其中所述第一晶粒具有多個導電柱,所述多個導電柱分別耦合至所述接觸接墊中的一者,其中所述多個導電柱中的至少一者電性耦合至所述第一金屬塗層。
  6. 如申請專利範圍第5項所述的半導體裝置,其中所述多個導電柱的遠離所述接觸接墊的上表面與所述模塑材料的所述第一側齊平。
  7. 如申請專利範圍第1項所述的半導體裝置,其中所述第二金屬塗層電性耦合至所述重佈線結構的導電線,其中所述導電線在所述重佈線結構的側壁處暴露出。
  8. 如申請專利範圍第1項所述的半導體裝置,更包括第二晶粒,所述第二晶粒嵌置於所述模塑材料中且在側向上與所述第一晶粒間隔開,其中所述第二晶粒的接觸接墊電性耦合至所述重佈線結構。
  9. 如申請專利範圍第8項所述的半導體裝置,其中所述第二晶粒的側壁不具有金屬塗層。
  10. 如申請專利範圍第9項所述的半導體裝置,其中所述第一晶粒與所述第二晶粒具有不同的功能性。
  11. 如申請專利範圍第8項所述的半導體裝置,其中所述第一金屬塗層自所述第一晶粒的所述側壁連續延伸至所述第二晶粒的側壁。
  12. 一種半導體裝置,包括: 第一晶粒,位於模塑層中; 第一重佈線結構,位於所述模塑層的第一側上且包括導電線,所述導電線電性耦合至所述第一晶粒的接觸接墊; 第二重佈線結構,位於所述模塑層的與所述第一側相對的第二側上; 第一導電結構,位於所述模塑層中且在側向上與所述第一晶粒間隔開,其中所述第一導電結構包括: 第一介電區,位於所述第一晶粒周圍;以及 導電塗層,位於所述第一介電區的相對兩側上;以及 通孔,位於所述模塑層中,其中所述通孔耦合至所述第一重佈線結構的第一導電線及所述第二重佈線結構的第二導電線。
  13. 如申請專利範圍第12項所述的半導體裝置,其中所述通孔包括: 第二介電區;以及 第二導電塗層,位於所述第二介電區的側壁上。
  14. 如申請專利範圍第12項所述的半導體裝置,其中所述通孔位於所述第一晶粒與所述第一導電結構之間。
  15. 如申請專利範圍第12項所述的半導體裝置,其中所述第一導電結構電性耦合至所述第一重佈線結構的至少一條導電線及所述第二重佈線結構的至少一條導電線。
  16. 如申請專利範圍第15項所述的半導體裝置,其中所述第二重佈線結構包括接地平面,且所述第一導電結構電性耦合至所述接地平面。
  17. 一種形成半導體裝置的方法,包括: 將第一晶粒貼合至載體,其中位於所述第一晶粒的前側上的接觸接墊背對所述載體; 在所述載體之上以及所述第一晶粒周圍形成模塑材料; 在所述模塑材料的遠離所述載體的第一側之上形成重佈線結構,其中所述重佈線結構包括導電線,所述導電線電性耦合至所述第一晶粒,其中所述重佈線結構的第一導電特徵在所述重佈線結構的側壁處暴露出; 剝離所述載體;以及 沿所述模塑材料的側壁以及所述模塑材料的與所述第一側相對的第二側形成第一導電塗層,其中所述第一導電塗層電性連接至所述重佈線結構的所述第一導電特徵。
  18. 如申請專利範圍第17項所述的方法,更包括在將所述第一晶粒貼合至所述載體之前在所述第一晶粒的側壁及後側之上形成第二導電塗層。
  19. 如申請專利範圍第18項所述的方法,其中所述第一晶粒具有導電柱,所述導電柱位於所述第一晶粒的所述接觸接墊之上且電性耦合至所述第一晶粒的所述接觸接墊,其中所述導電柱中的第一導電柱延伸至所述第一晶粒的邊緣,其中所述導電柱中的所述第一導電柱經由所述重佈線結構的通孔電性耦合至所述第二導電塗層。
  20. 如申請專利範圍第18項所述的方法,其中所述重佈線結構的通孔電性耦合至所述第二導電塗層。
TW106142891A 2017-06-30 2017-12-07 半導體裝置及其形成方法 TWI653719B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762527879P 2017-06-30 2017-06-30
US62/527,879 2017-06-30
US15/801,218 2017-11-01
US15/801,218 US10510679B2 (en) 2017-06-30 2017-11-01 Semiconductor device with shield for electromagnetic interference

Publications (2)

Publication Number Publication Date
TW201906096A true TW201906096A (zh) 2019-02-01
TWI653719B TWI653719B (zh) 2019-03-11

Family

ID=64738319

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106142891A TWI653719B (zh) 2017-06-30 2017-12-07 半導體裝置及其形成方法

Country Status (4)

Country Link
US (4) US10510679B2 (zh)
KR (2) KR102102733B1 (zh)
CN (1) CN109216323B (zh)
TW (1) TWI653719B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI759063B (zh) * 2020-01-10 2022-03-21 台灣積體電路製造股份有限公司 晶片封裝結構及其形成方法

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10707171B2 (en) * 2015-12-22 2020-07-07 Intel Corporation Ultra small molded module integrated with die by module-on-wafer assembly
US10950554B2 (en) * 2018-07-16 2021-03-16 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor packages with electromagnetic interference shielding layer and methods of forming the same
US20200098698A1 (en) * 2018-09-26 2020-03-26 Intel Corporation Novel wafer level chip scale package (wlcsp), flip-chip chip scale package (fccsp), and fan out shielding concepts
KR102513085B1 (ko) * 2018-11-20 2023-03-23 삼성전자주식회사 팬-아웃 반도체 패키지
JP7070373B2 (ja) * 2018-11-28 2022-05-18 三菱電機株式会社 半導体装置の製造方法、半導体装置、電力変換装置
US11069604B2 (en) * 2018-12-18 2021-07-20 Alpha And Omega Semiconductor (Cayman) Ltd. Grand Semiconductor package and method of making the same
CN113491007A (zh) * 2019-03-11 2021-10-08 Hrl实验室有限责任公司 在金属嵌入式芯片组件(meca)处理期间保护晶粒的方法
CN110098131A (zh) * 2019-04-18 2019-08-06 电子科技大学 一种功率mos型器件与集成电路晶圆级重构封装方法
US11121467B2 (en) * 2019-06-24 2021-09-14 Nxp Usa, Inc. Semiconductor package with compact antenna formed using three-dimensional additive manufacturing process
CN110517959B (zh) * 2019-07-25 2022-04-12 南通通富微电子有限公司 封装结构的形成方法
CN110534484B (zh) * 2019-07-25 2022-04-12 南通通富微电子有限公司 封装结构
CN110534483B (zh) * 2019-07-25 2022-04-12 南通通富微电子有限公司 封装结构
CN110534441B (zh) * 2019-07-25 2022-04-12 南通通富微电子有限公司 封装结构及其形成方法
CN110534440A (zh) * 2019-07-25 2019-12-03 南通通富微电子有限公司 封装结构及其形成方法
CN110473859B (zh) * 2019-07-26 2021-07-02 南通通富微电子有限公司 封装结构
CN110534502B (zh) * 2019-07-26 2021-12-10 南通通富微电子有限公司 封装结构
US20220285287A1 (en) * 2019-07-26 2022-09-08 Nantong Tongfu Microelectronics Co., Ltd Packaging structure and fabrication method thereof
CN110534445B (zh) * 2019-07-26 2021-08-27 南通通富微电子有限公司 封装结构的形成方法
CN110504226B (zh) * 2019-07-26 2021-08-31 南通通富微电子有限公司 封装结构
CN110504175B (zh) * 2019-07-26 2021-08-31 南通通富微电子有限公司 封装结构的形成方法
US11990408B2 (en) * 2020-03-27 2024-05-21 Intel Corporation WLCSP reliability improvement for package edges including package shielding
KR20220016689A (ko) * 2020-08-03 2022-02-10 삼성전자주식회사 반도체 패키지
TWI799916B (zh) * 2021-07-16 2023-04-21 大陸商春源科技(深圳)有限公司 使用cip封裝體架構的電子裝置及其cip封裝體架構

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2799883B1 (fr) 1999-10-15 2003-05-30 Thomson Csf Procede d'encapsulation de composants electroniques
JP4185499B2 (ja) * 2005-02-18 2008-11-26 富士通マイクロエレクトロニクス株式会社 半導体装置
JP4509972B2 (ja) 2005-09-01 2010-07-21 日本特殊陶業株式会社 配線基板、埋め込み用セラミックチップ
US8350367B2 (en) * 2008-02-05 2013-01-08 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US8138024B2 (en) * 2008-02-26 2012-03-20 Stats Chippac Ltd. Package system for shielding semiconductor dies from electromagnetic interference
US7981730B2 (en) * 2008-07-09 2011-07-19 Freescale Semiconductor, Inc. Integrated conformal shielding method and process using redistributed chip packaging
US8119454B2 (en) * 2008-12-08 2012-02-21 Stmicroelectronics Asia Pacific Pte Ltd. Manufacturing fan-out wafer level packaging
US7799602B2 (en) * 2008-12-10 2010-09-21 Stats Chippac, Ltd. Semiconductor device and method of forming a shielding layer over a semiconductor die after forming a build-up interconnect structure
US8432022B1 (en) * 2009-09-29 2013-04-30 Amkor Technology, Inc. Shielded embedded electronic component substrate fabrication method and structure
US8378466B2 (en) * 2009-11-19 2013-02-19 Advanced Semiconductor Engineering, Inc. Wafer-level semiconductor device packages with electromagnetic interference shielding
US8105872B2 (en) 2010-06-02 2012-01-31 Stats Chippac, Ltd. Semiconductor device and method of forming prefabricated EMI shielding frame with cavities containing penetrable material over semiconductor die
KR101070799B1 (ko) * 2010-06-03 2011-10-06 삼성전기주식회사 반도체패키지 및 그 제조방법
KR101070814B1 (ko) 2010-06-03 2011-10-06 삼성전기주식회사 반도체패키지 및 그 제조방법
US8183130B2 (en) * 2010-06-15 2012-05-22 Stats Chippac, Ltd. Semiconductor device and method of forming shielding layer around back surface and sides of semiconductor wafer containing IPD structure
US9398694B2 (en) 2011-01-18 2016-07-19 Sony Corporation Method of manufacturing a package for embedding one or more electronic components
TWM409527U (en) * 2011-02-23 2011-08-11 Azurewave Technologies Inc Forming integrated circuit module
KR101862370B1 (ko) 2011-05-30 2018-05-29 삼성전자주식회사 반도체 소자, 반도체 패키지 및 전자 장치
US8872312B2 (en) * 2011-09-30 2014-10-28 Taiwan Semiconductor Manufacturing Company, Ltd. EMI package and method for making same
JP6133549B2 (ja) * 2012-04-26 2017-05-24 新光電気工業株式会社 配線基板及び配線基板の製造方法
US8772946B2 (en) * 2012-06-08 2014-07-08 Invensas Corporation Reduced stress TSV and interposer structures
KR20140023112A (ko) * 2012-08-17 2014-02-26 삼성전자주식회사 반도체 패키지를 포함하는 전자 장치 및 그 제조 방법
US8890628B2 (en) * 2012-08-31 2014-11-18 Intel Corporation Ultra slim RF package for ultrabooks and smart phones
US9337073B2 (en) 2013-03-12 2016-05-10 Taiwan Semiconductor Manufacturing Company, Ltd. 3D shielding case and methods for forming the same
KR20140126107A (ko) 2013-04-22 2014-10-30 삼성전기주식회사 패키지 모듈
US9368455B2 (en) * 2014-03-28 2016-06-14 Intel Corporation Electromagnetic interference shield for semiconductor chip packages
US9496171B2 (en) * 2014-09-26 2016-11-15 Texas Instruments Incorporated Printed interconnects for semiconductor packages
JP2016076658A (ja) * 2014-10-08 2016-05-12 イビデン株式会社 電子部品内蔵配線板及びその製造方法
US9620463B2 (en) * 2015-02-27 2017-04-11 Qualcomm Incorporated Radio-frequency (RF) shielding in fan-out wafer level package (FOWLP)
US9659805B2 (en) 2015-04-17 2017-05-23 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out interconnect structure and methods forming the same
US20160329299A1 (en) * 2015-05-05 2016-11-10 Mediatek Inc. Fan-out package structure including antenna
US9806040B2 (en) 2015-07-29 2017-10-31 STATS ChipPAC Pte. Ltd. Antenna in embedded wafer-level ball-grid array package
KR20170019023A (ko) 2015-08-10 2017-02-21 에스케이하이닉스 주식회사 전자기 간섭 차폐부를 갖는 반도체 패키지 및 제조 방법
US9786618B2 (en) * 2015-11-16 2017-10-10 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
DE102015121044B4 (de) * 2015-12-03 2020-02-06 Infineon Technologies Ag Anschlussblock mit zwei Arten von Durchkontaktierungen und elektronische Vorrichtung, einen Anschlussblock umfassend
US10600759B2 (en) * 2016-01-12 2020-03-24 Advanced Semiconductor Engineering, Inc. Power and ground design for through-silicon via structure
US20170223839A1 (en) 2016-01-28 2017-08-03 Avago Technologies General Ip (Singapore) Pte. Ltd Printed circuit board with compartmental shields for electronic components and methods of fabricating the same
US10229887B2 (en) * 2016-03-31 2019-03-12 Intel Corporation Systems and methods for electromagnetic interference shielding
KR102052899B1 (ko) 2016-03-31 2019-12-06 삼성전자주식회사 전자부품 패키지
US9907179B2 (en) * 2016-04-25 2018-02-27 Tdk Corporation Electronic circuit package
US20180374717A1 (en) * 2017-06-23 2018-12-27 Powertech Technology Inc. Semiconductor package and method of forming the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI759063B (zh) * 2020-01-10 2022-03-21 台灣積體電路製造股份有限公司 晶片封裝結構及其形成方法

Also Published As

Publication number Publication date
US11527486B2 (en) 2022-12-13
KR20200042450A (ko) 2020-04-23
KR102249680B1 (ko) 2021-05-11
KR102102733B1 (ko) 2020-04-22
KR20190003293A (ko) 2019-01-09
CN109216323A (zh) 2019-01-15
US10510679B2 (en) 2019-12-17
US10510682B2 (en) 2019-12-17
US20200118938A1 (en) 2020-04-16
US10867936B2 (en) 2020-12-15
US20210134734A1 (en) 2021-05-06
US20190109096A1 (en) 2019-04-11
CN109216323B (zh) 2020-07-17
US20190006288A1 (en) 2019-01-03
TWI653719B (zh) 2019-03-11

Similar Documents

Publication Publication Date Title
TWI653719B (zh) 半導體裝置及其形成方法
TWI708363B (zh) 封裝、半導體封裝及封裝結構的形成方法
US11018088B2 (en) Dummy features in redistribution layers (RDLS) and methods of forming same
TWI669785B (zh) 半導體封裝體及其形成方法
TWI719189B (zh) 半導體封裝體、半導體元件及其形成方法
TWI683401B (zh) 半導體結構及其形成方法
US20190393195A1 (en) Device and Method for UBM/RDL Routing
TWI741538B (zh) 半導體元件及其形成方法
TW201926488A (zh) 封裝體及其形成方法
TW201907500A (zh) 半導體元件及其形成方法
US11848319B2 (en) Multi-chip semiconductor package
TW202105663A (zh) 積體電路封裝
TW201923921A (zh) 半導體封裝體及其形成方法
KR102424012B1 (ko) 반도체 패키지 및 방법
TWI821685B (zh) 半導體元件及其製造方法
TW202021085A (zh) 半導體封裝
KR102524244B1 (ko) 반도체 패키지들에서의 방열 및 그 형성 방법
TWI756907B (zh) 封裝結構及其製作方法
TWI824395B (zh) 封裝結構及其製造方法
US20230290747A1 (en) Heat dissipating features for laser drilling process
TW202401695A (zh) 半導體封裝及方法