TW201842558A - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TW201842558A
TW201842558A TW107106697A TW107106697A TW201842558A TW 201842558 A TW201842558 A TW 201842558A TW 107106697 A TW107106697 A TW 107106697A TW 107106697 A TW107106697 A TW 107106697A TW 201842558 A TW201842558 A TW 201842558A
Authority
TW
Taiwan
Prior art keywords
region
conductive connection
connection portion
insulating film
top surface
Prior art date
Application number
TW107106697A
Other languages
English (en)
Other versions
TWI742249B (zh
Inventor
關川宏昭
德光成太
小室明日翔
Original Assignee
日商瑞薩電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商瑞薩電子股份有限公司 filed Critical 日商瑞薩電子股份有限公司
Publication of TW201842558A publication Critical patent/TW201842558A/zh
Application granted granted Critical
Publication of TWI742249B publication Critical patent/TWI742249B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/764Air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/74Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
    • H01L21/743Making of internal connections, substrate contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明提供一種半導體裝置及其製造方法,其目的在於,將形成於較元件分離用的溝更深的溝內,使配線與半導體基板電性連接之基板接觸栓塞,形成於電路區中的情況,防止起因於基板接觸開口率之不足的基板接觸栓塞之電阻值增大。將配線M1與半導體基板SB連接,將未構成電路的基板接觸栓塞SP2,形成於半導體晶片區之邊緣部的密封環區1B。基板接觸栓塞SP2,嵌入至較元件分離用的溝D1更深的溝D2內。

Description

半導體裝置及其製造方法
本發明係關於一種半導體裝置及其製造方法,特別是關於有效應用在包含基板接觸栓塞之半導體裝置的技術。
作為相對於溝部寬度之溝部深度的比,即寬高比,已知一種半導體裝置,於半導體基板之主面,具備在具有較1更高的高寬高比之溝部內形成有絕緣膜的元件分離(Deep Trench Isolation;DTI,深溝槽隔離)構造。此外,已知一種基板接觸栓塞,形成於形成於半導體基板之主面的此等深溝內,在該溝之底面中與半導體基板相連接。
此外,作為用於防止下述情形的構造,已知一種由形成於半導體晶片之外周部的金屬構件等構成之密封環:由於為了切削半導體晶圓獲得複數片半導體晶片所施行的切割步驟,而使水分往半導體晶片之電路區侵入;以及由於該切割步驟,而使該電路區受到金屬汙染等。
於專利文獻1(日本特開第2011-66067號公報)及專利文獻2(日本特開第2011-151121號公報),記載利用深溝進行元件分離。
於專利文獻3(日本特開第2015-37099號公報),記載在深溝內形成栓塞,將該栓塞與半導體基板連接。
於專利文獻4(日本特開平第8-37289號公報),記載密封環之構造。 [習知技術文獻] [專利文獻]
專利文獻1:日本特開第2011-66067號公報 專利文獻2:日本特開第2011-151121號公報 專利文獻3:日本特開第2015-37099號公報 專利文獻4:日本特開平第8-37289號公報
[本發明所欲解決的問題]
電路區中,為了在較其他元件分離溝更深的溝內形成基板接觸栓塞,考慮藉由乾蝕刻將該溝從半導體基板上的層間絕緣膜之頂面形成至到達半導體基板之深層位置。此一情況,在該溝之底部形成具有絕緣性的變質層,因此而有造成基板接觸栓塞與半導體基板之間連接不良,半導體裝置變得無法正常運作的問題。
其他目的與新特徵,應可自本說明書之記述內容及附圖明瞭。 [解決問題之技術手段]
簡單地說明本申請案中揭露的實施形態中之代表性實施形態的概要,則如同下述內容。
一實施形態之半導體裝置,將配線與半導體基板連接,將未構成電路的基板接觸栓塞,形成於密封環區。 [本發明之效果]
依本申請案中揭露之一實施形態,則可改善半導體裝置的可靠度。尤其是,可防止電路區之基板接觸栓塞的連接不良發生。
以下實施形態中,雖為了方便,在必要時分割為複數個部分或實施形態予以說明,但除了特別指出的情況以外,其等並非彼此全無關聯,而係具有一方為另一方之一部分或全部的變形例、細節、補充說明等關係。此外,以下實施形態中,在提及要素的數目等(包括個數、數值、量、範圍等)的情況,除了特別指出的情況及原理上明顯限定為特定數目的情況等以外,並未限定於該提及的數目,可為提及的數目以上亦可為以下。進一步,以下實施形態中,其構成要素(亦包括要素程序等),除了特別指出的情況及原理上明顯被視為必要的情況等以外,自然可說是並非為必要。同樣地,以下實施形態中,在提及構成要素等之形狀、位置關係等時,除了特別指出的情況及原理上明顯被視為並非如此的情況等以外,包括實質上與該形狀等近似或類似者等。此一條件,對於上述數值及範圍亦相同。
以下,依據附圖詳細地說明實施形態。另,在用於說明實施形態的全部附圖中,對具有同一功能之構件給予同一符號,並省略其重複之說明。此外,以下實施形態,除了特別必要時以外,原則上不重複同一或同樣部分的說明。
本申請案的半導體裝置,主要係關於半導體晶片之密封環區的構造。以下實施形態中,雖如同圖1、圖2及圖4地,有使用顯示在施行切割之單片化前的半導體晶圓之構造的圖進行說明之情況,但本實施形態之半導體裝置不僅半導體晶圓,亦包含切割步驟後的半導體晶片(參考圖3)。
(實施形態1) <關於半導體裝置之構造> 以下,利用圖1~圖4,茲就本實施形態的半導體裝置之構造予以說明。圖1~圖3為,說明本發明之實施形態1的半導體裝置之俯視圖。圖4為,說明本實施形態的半導體裝置之剖面圖。圖4為,圖2的A-A線之剖面圖。圖4中,從左方起顯示電路區1A、密封環區1B、劃線區(刻劃線)1C、及密封環區1B。
於圖1,顯示包含本實施形態之半導體裝置的半導體晶圓WF之俯視圖、及將在半導體晶圓WF之主面陣列狀地排列的複數個晶片區CHR中之1個抽出的放大俯視圖。俯視時,各晶片區CHR具有矩形形狀,具備電路區1A及密封環區1B。半導體基板SB,係由單晶矽(Si)構成的p型基板,具備:主面,即電晶體等半導體元件形成側之第1面;及底面(背面),即主面的相反側之第2面。
另,本申請案所述之半導體晶圓WF,有意指單片化前之圓板狀基板的情況,亦有意指包含單片化前之圓板狀基板及形成於該基板上之半導體元件及配線層等的疊層構造的情況。相對地,本申請案所述之半導體基板SB(參考圖4),有意指構成半導體晶圓WF之基板的情況,亦有意指單片化的構成半導體晶片之基板的情況,任一情況,皆不包含基板(例如矽基板)上之半導體元件及配線層等。
如圖1所示,俯視時具有圓形形狀的半導體晶圓WF(半導體基板SB),在俯視時之端部的一部分具有缺口(凹口)NT。此外,於半導體晶圓WF之主面,存在行列狀地排列的複數個晶片區CHR。俯視時,各晶片區CHR具有矩形形狀,具備電路區1A及密封環區1B。電路區1A,為形成期望之類比、數位電路的區域,係形成構成電路之半導體元件、配線、接觸栓塞(導電性連接部)、基板接觸栓塞(基板連接部)、通孔(導電性連接部)等的區域。俯視時,各晶片區CHR的電路區1A,位於環狀的密封環區1B之內側。
密封環區1B,係為了防止以切割刀切削半導體晶圓WF時在密封環區1B之內側產生裂縫、水分往電路區1A侵入、及電路區1A受到金屬汙染等,而配置金屬配線及基板接觸栓塞等的區域。因而,密封環區1B在晶片區CHR之端部形成為環狀,保護晶片區CHR之中心的電路區1A。往一方向延伸的密封環區1B之短邊方向的寬度,例如為6μm程度。
在沿著半導體晶圓WF之頂面的第1方向及第2方向,排列配置複數個晶片區CHR。第1方向及第2方向互相垂直。於半導體晶圓WF之頂面排列的複數個晶片區CHR彼此之間,互相分開。相鄰的晶片區CHR彼此之間的區域為劃線區1C。換而言之,劃線區1C以密封環區1B為邊界,係位於電路區1A相反側的區域。亦即,各晶片區CHR,由劃線區1C包圍。
此外,劃線區1C,往第1方向或第2方向延伸。劃線區1C,其一部分為沿著劃線區1C之延伸方向切削的區域。亦即,劃線區1C,係為了將各晶片區CHR切離而去除一部分的區域。藉由該切削而單片化的各晶片區CHR,成為半導體晶片CHP(參考圖3)。
於圖2,將往第1方向延伸的劃線區1C及往第2方向延伸的劃線區1C之交叉處放大顯示。圖2為,將圖1之以虛線包圍之區域放大顯示的俯視圖。如圖2所示,劃線區1C,往第1方向或第2方向延伸,往第1方向延伸的劃線區1C與往第2方向延伸的劃線區1C,互相垂直。往一方向延伸的劃線區1C之短邊方向的寬度,例如為100μm程度。
於圖3顯示將上述半導體晶圓WF(參考圖1)施行切割步驟而單片化,結果獲得之複數片半導體晶片即半導體晶片CHP的1片。切割步驟中,使用切割刀,切削半導體晶圓的劃線區(刻劃線)1C,藉以將半導體晶圓分離為個別的半導體晶片。如圖3所示,半導體晶片CHP,主要包含晶片區CHR(參考圖1),於端部包含劃線區1C之一部分。
在上述切割步驟使用之切割刀的寬度,較劃線區1C之短邊方向的寬度更小。因此,即便在切割步驟施行切削,劃線區1C之一部分仍留在半導體晶片CHP的端部。此係因施行切削之範圍有所不均,必須避免切削到密封環區1B之故。
密封環區1B係為了保護半導體晶片CHP之中央的電路區1A而設置之區域,因而以俯視時包圍電路區1A之周圍的方式形成為環狀。換而言之,密封環區1B,沿著俯視時具有矩形形狀的半導體晶片CHP之外周即4邊,形成為矩形。亦即,俯視時密封環區1B形成為框狀,利用圖4,形成於後述密封環區1B的配線及通孔,亦沿著密封環區1B之延伸方向形成為環狀。此處,如圖3所示,形成於密封環區1B的基板接觸栓塞SP2,俯視時亦具有環狀的矩形形狀。亦即,基板接觸栓塞SP2具備4個延伸部,具備將此等延伸部在半導體晶片CHP的角部附近連結為直角之構造,以包圍電路區1A的方式連續地形成。
於圖4,顯示本實施形態之半導體裝置的剖面圖,其係未切削劃線區1C之情況的剖面圖。圖4為,沿著密封環區1B及劃線區1C之各自的短邊方向之剖面圖。於劃線區1C與電路區1A之間,存在密封環區1B。
如圖4所示,本實施形態之半導體裝置具備疊層基板,其係由半導體基板SB、及在半導體基板SB上藉由磊晶成長法形成之磊晶層(半導體層)所構成。以下,將包含半導體基板SB及半導體基板SB上之磊晶層的基板,稱作疊層基板。另,半導體基板SB及磊晶層由半導體構成,因而亦可將該疊層基板稱作半導體基板。該磊晶層,具備在半導體基板SB上依序形成之p型半導體區PR1、n型嵌入區NR、及p型半導體區PR2。
於電路區1A的p型半導體區PR2之上部,形成p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3。p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3,分別為將p型半導體區PR2之頂面,即疊層基板之頂面,作為通道區的MOSFET(Metal Oxide Semiconductor Field Effect Transistor,金氧半場效電晶體)。p型低耐壓電晶體Q1及n型低耐壓電晶體Q2,係以較n型高耐壓電晶體Q3更低的電壓驅動之MOS型電場效應電晶體。n型高耐壓電晶體Q3,例如為具有45V的耐壓之MOS型電場效應電晶體。圖4中,從左側起依序顯示p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3。
p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3,分別藉由元件分離區EI互相分離,元件分離區EI係由嵌入至形成於疊層基板之頂面的溝(分離溝)D1內之絕緣膜所構成。元件分離區EI,例如主要由氧化矽構成。元件分離區EI,於電路區1A、密封環區1B、及劃線區1C之任一區域皆有形成。劃線區1C中,並列形成複數個未使用在元件分離之用途的擬似元件分離區EI。
於p型半導體區PR2之頂面,相鄰形成深度較溝D1更深的n型井W1及p型井W2,將p型低耐壓電晶體Q1形成於n型井W1上,將n型低耐壓電晶體Q2形成於p型井W2上。元件分離區EI為較淺的元件分離部,例如具備STI(Shallow Trench Isolation,淺溝槽隔離)構造。
p型低耐壓電晶體Q1,具備隔著閘極絕緣膜形成於疊層基板上之閘極電極,以由絕緣膜構成的側壁,覆蓋閘極長方向中之閘極電極的兩側之側面。此外,p型低耐壓電晶體Q1,具備以包夾該閘極電極之正下方的n型井W1之頂面的方式形成之一對源極/汲極區SD1。源極/汲極區SD1為p型半導體區,以較元件分離區EI更淺的深度形成。一對該源極/汲極區SD1,分別由互相鄰接的延伸區及擴散區構成。該閘極絕緣膜例如由氧化矽膜、氮化矽膜、或其等的疊層構造構成,該閘極電極由多晶矽膜構成。
n型低耐壓電晶體Q2,具備隔著閘極絕緣膜形成於疊層基板上之閘極電極,以由絕緣膜構成的側壁,覆蓋閘極長方向中之閘極電極的兩側之側面。此外,n型低耐壓電晶體Q2,具備以包夾該閘極電極之正下方的p型井W2之頂面的方式形成之一對源極/汲極區SD2。源極/汲極區SD2為n型半導體區,以較元件分離區EI更淺的深度形成。一對該源極/汲極區SD2,分別由互相鄰接的延伸區及擴散區構成。該閘極絕緣膜例如由氧化矽膜、氮化矽膜、或其等的疊層構造構成,該閘極電極由多晶矽膜構成。
n型高耐壓電晶體Q3,具備隔著元件分離區EI及閘極絕緣膜而形成於疊層基板上之閘極電極,以由絕緣膜構成的側壁,覆蓋閘極長方向中之閘極電極的兩側之側面。n型高耐壓電晶體Q3之閘極電極的閘極長方向之長度,較p型低耐壓電晶體Q1及n型低耐壓電晶體Q2各自的閘極長方向之長度更大。此外,n型高耐壓電晶體Q3的閘極絕緣膜之厚度,與p型低耐壓電晶體Q1及n型低耐壓電晶體Q2各自的閘極絕緣膜之厚度同等,或較其更厚。該閘極絕緣膜例如由氧化矽膜、氮化矽膜、或其等的疊層構造構成,該閘極電極由多晶矽膜構成。
n型高耐壓電晶體Q3,具備以包夾該閘極電極之正下方的p型半導體區PR2之頂面的方式形成之源極區SR及汲極區DR。源極區SR及汲極區DR為n型半導體區,以較元件分離區EI更淺的深度形成。在汲極區DR與上述閘極電極之正下方的p型半導體區PR2之頂面間,設置嵌入至溝D1內的元件分離區EI;在與該溝D1之側面及底面鄰接的p型半導體區PR2之表面,形成n型偏置區OF。
此外,在p型半導體區PR2之頂面形成p型井W3,在p型井W3之頂面形成源極區SR;於p型井W3之頂面,形成與源極區SR鄰接的p型擴散區PD。n型偏置區OF與p型井W3,在上述閘極電極之正下方中互相分開。此外,於n型高耐壓電晶體Q3之正下方的n型嵌入區NR與p型半導體區PR2之間,形成p型嵌入區PR3。源極區SR,由互相鄰接的延伸區及擴散區構成。
構成源極/汲極區SD1、SD2及源極區SR的擴散區,雜質濃度分別較與該擴散區鄰接的延伸區更高。如此地,源極/汲極區SD1、SD2及源極區SR,分別具備包含雜質濃度高之擴散區、及雜質濃度低之延伸區的LDD(Lightly Doped Drain,淡摻雜汲極)構造。
將p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3各自的源極/汲極區之頂面的從各閘極電極及側壁露出之頂面,以矽化物層S1覆蓋。此外,以矽化物層S1,覆蓋各閘極電極之頂面。矽化物層S1,例如係使Co(鈷)或Ni(鎳)等金屬與Si(矽)反應而形成的導體層。劃線區1C中,在從元件分離區EI露出的p型半導體區PR2之頂面形成p型擴散區PD;以絕緣膜IF1,覆蓋劃線區1C的元件分離區EI及p型擴散區PD各自之頂面。絕緣膜IF1,例如由氧化矽膜或氮化矽膜構成,係為了防止矽化物層形成於p型擴散區PD之頂面而設置。
於疊層基板上,以覆蓋p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、n型高耐壓電晶體Q3、及絕緣膜IF1的方式,形成例如主要由氧化矽膜構成的層間絕緣膜(接觸層間膜)CL。將層間絕緣膜CL之頂面平坦化。電路區1A中,形成複數個接觸洞(連接孔)CH,其等從層間絕緣膜CL之頂面形成至底面,貫通層間絕緣膜CL;在疊層基板上,形成複數個由嵌入至此等接觸洞CH內之導體膜構成的接觸栓塞(導電性連接部)CP。接觸栓塞CP,主要以由W(鎢)膜形成之金屬膜(導體膜)所構成。
複數個接觸栓塞CP,例如分別與p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3各自連接。亦即,複數個接觸栓塞CP,分別隔著矽化物層S1,而與p型低耐壓電晶體Q1的閘極電極、n型低耐壓電晶體Q2的閘極電極、n型高耐壓電晶體Q3的閘極電極、源極/汲極區SD1與SD2、源極區SR或汲極區DR各自之頂面連接。矽化物層S1,具有將閘極電極、源極/汲極區SD1與SD2、源極區SR或汲極區DR,各自與接觸栓塞CP之間的連接電阻降低之作用。
接觸栓塞CP,例如具有圓柱狀之形狀,1個接觸栓塞CP之直徑,亦即,沿著半導體基板SB之主面的方向(橫方向、水平方向)之寬度的平均值,例如為0.1μm程度。另,圖4中,並未圖示與p型低耐壓電晶體Q1及n型低耐壓電晶體Q2各自的閘極電極連接之接觸栓塞CP。此外,於劃線區1C並未形成接觸栓塞CP,本實施形態中,於密封環區1B亦未形成接觸栓塞CP。將各接觸栓塞CP之頂面與層間絕緣膜CL之頂面,在略同一面中平坦化。
於層間絕緣膜CL上形成第1配線層,其包含複數配線M1、及覆蓋各配線M1之側面及頂面的層間絕緣膜IL1。此外,第1配線層,包含貫通層間絕緣膜IL1而與配線M1之頂面相連接的通孔V1。層間絕緣膜IL1例如由氧化矽膜構成,配線M1例如主要由Al(鋁)構成,通孔V1例如主要由W(鎢)構成。配線M1之底面的一部分,與接觸栓塞CP之頂面相連接。配線M1之橫方向的寬度,較接觸栓塞CP及通孔V1之各自之橫方向的寬度更大。將各通孔V1之頂面與層間絕緣膜IL1之頂面,在略同一面中平坦化。
於第1配線層上,依序疊層由與第1配線層相同之構造所構成的第2配線層及第3配線層。亦即,第2配線層,包含與通孔V1之頂面相連接的配線M2、覆蓋配線M2的層間絕緣膜IL2、以及貫通層間絕緣膜IL2而與配線M2之頂面相連接的通孔V2。此外,第3配線層,包含與通孔V2之頂面相連接的配線M3、覆蓋配線M3的層間絕緣膜IL3、以及貫通層間絕緣膜IL3而與配線M3之頂面相連接的通孔V3。於第3配線層上,形成複數條與通孔V3之頂面相連接的配線M4。配線M4,係主要由Al(鋁)構成的配線圖案。
以在層間絕緣膜IL3上依序形成的鈍化膜PF及聚醯亞胺膜PI,覆蓋配線M4之頂面及側面、與層間絕緣膜IL3之頂面。然則,劃線區1C的層間絕緣膜IL3之頂面,除了劃線區1C的端部以外,從鈍化膜PF露出。此外,於劃線區1C並未形成聚醯亞胺膜PI。另,接合墊部(未圖示)中,去除鈍化膜PF及聚醯亞胺膜PI,可將接合引線連接在配線M4之頂面等。
電路區1A的配線M1~M4、通孔V1~V3、及接觸栓塞CP,互相電性連接。亦即,配線M4,經由通孔V3、配線M3、通孔V2、配線M2、通孔V1、配線M1、接觸栓塞CP、及矽化物層S1,而與半導體元件電性連接,構成電路。
此處,於一部分的元件分離區EI之頂面,形成複數個從元件分離區EI之頂面到達至半導體基板SB之途中深度的溝D2。亦即,溝D2,貫通元件分離區EI、p型半導體區PR2、n型嵌入區NR、及p型半導體區PR1。溝D2,亦可說是形成於疊層基板之頂面。從疊層基板之最頂面至溝D2之底面為止的深度,較從疊層基板之最頂面至溝D1之底面為止的深度更深。亦即,溝D2的深度,較溝D1的深度更大。層間絕緣膜CL之一部分,嵌入各溝D2各自的內側之一部分。另,劃線區1C中,並未形成有形成溝D1的溝D2。
於複數溝D2中之作為元件分離部使用的溝D2之內側,形成層間絕緣膜CL所包圍的空隙(中空部)。亦即,以層間絕緣膜CL,覆蓋該溝D2之底面及側面。以下,有將作為元件分離部使用的溝D2稱作DTI(Deep Trench Isolation,深溝槽隔離)構造之情況。DTI構造,例如,係為了將由p型低耐壓電晶體Q1及n型低耐壓電晶體Q2構成的CMOS(Complementary Metal Oxide Semiconductor,互補式金氧半導體),與n型高耐壓電晶體Q3電性分離而形成。此外,DTI構造,例如,係為了防止半導體元件與下述基板接觸栓塞SP1,在橫方向中電性連接而形成。DTI構造,具備包含空隙的構造,故相較於以層間絕緣膜CL完全嵌入溝D2內之構造,具有高絕緣性。
此外,在複數條溝D2中之一部分的溝D2內,嵌入基板接觸栓塞(基板連接部)SP1或SP2。亦即,在一部分的溝D2內,嵌入層間絕緣膜CL之一部分;於該溝D2內,形成從層間絕緣膜CL之頂面通過溝D2內而到達溝D2之底面的接觸洞(基板接觸溝、連接孔),即溝D3;於溝D3內,嵌入與半導體基板SB之頂面連接的由導體膜構成之基板接觸栓塞SP1或SP2。亦即,溝(基板接觸溝、接觸洞、連接孔)D3,形成於俯視時與溝D2重疊的範圍內,從溝D2之側面分開而形成。於溝D3之側面與溝D2之側面間,形成層間絕緣膜CL的一部分。基板接觸栓塞SP1、SP2,分別以主要由W(鎢)膜形成之金屬膜(導體膜)所構成。
溝D3之一部分,由溝D2內的上述空隙構成。基板接觸栓塞SP1、SP2,從層間絕緣膜CL之頂面的高度,形成至溝D2之底面,藉由在溝D2內的上述空隙內充填導體膜而形成。基板接觸栓塞SP1、SP2,在溝D2之底面中與半導體基板SB電性連接。溝D3,從較溝D2更為上方,形成至較溝D2之底面更深的位置即半導體基板SB之途中深度。亦即,從疊層基板之最頂面至溝D3之底面為止的深度,較從疊層基板之最頂面至溝D2之底面為止的深度更深。亦即,溝D3的深度,較溝D2的深度更大。
於電路區1A,作為用於對半導體基板SB施加既定電壓的導電性連接部,設置複數個基板接觸栓塞SP1。基板接觸栓塞SP1之頂面,與配線M1之底面相連接。亦即,基板接觸栓塞SP1,與半導體基板SB及配線M1電性連接,構成電路。
此外,本實施形態之主要特徵的1個,係於密封環區1B,形成基板接觸栓塞SP2。基板接觸栓塞SP2,對於電路區1A的p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3等半導體元件,以及電路區1A的配線M1~M4等,並未電性連接。
此外,於密封環區1B,形成配線M1~M4及通孔V1~V3;其等的導體膜,和與配線M1之底面連接的基板接觸栓塞SP2電性連接。然則,密封環區1B的配線M1~M4及通孔V1~V3,對於電路區1A的p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、及n型高耐壓電晶體Q3等半導體元件,以及電路區1A的配線M1~M4等,並未電性連接。亦即,密封環區1B的基板接觸栓塞SP2、配線M1~M4、及通孔V1~V3,並未構成電路;基板接觸栓塞SP2,可稱作具有導電性的擬似基板連接部(虛設基板接觸栓塞)。
於密封環區1B及劃線區1C並未形成基板接觸栓塞SP1,於電路區1A及劃線區1C,並未形成基板接觸栓塞SP2。電路區1A及密封環區1B各自的溝D2,皆貫通層間絕緣膜CL及元件分離區EI,到達至半導體基板SB之途中深度。亦即,溝D2、D3,分別形成於俯視時與溝D1重疊的位置。
密封環區1B的溝D2、D3及基板接觸栓塞SP2,沿著圖3所示之密封環區1B的平面佈置而延伸,具有俯視時形成為環狀之連續圖案。亦即,溝D2、D3及基板接觸栓塞SP2,往圖4的進深方向延伸。同樣地,密封環區1B的基板接觸栓塞SP2、配線M1~M4、及通孔V1~V3,沿著圖3所示之密封環區1B的平面佈置延伸,具有俯視時形成為環狀之連續圖案。溝D2之短邊方向的寬度,例如為0.8μm;溝D3及基板接觸栓塞SP2之短邊方向的寬度,例如為0.5μm。亦即,溝D3及基板接觸栓塞SP2之短邊方向的寬度,較接觸栓塞CP的直徑更大。
雖認為基板接觸栓塞SP1,具有俯視時往既定方向延伸的佈置,但其亦可具有俯視時未延伸之圓柱狀的構造。基板接觸栓塞SP1係往沿著半導體基板SB之主面的方向延伸之圖案的情況,基板接觸栓塞SP1之短邊方向的寬度,例如與基板接觸栓塞SP2之短邊方向的寬度相同。此外,基板接觸栓塞SP1具有圓柱狀之構造的情況,基板接觸栓塞SP1的直徑之平均值,例如與基板接觸栓塞SP2之短邊方向的寬度大小相同。
本實施形態之半導體裝置中,將電路區1A的p型低耐壓電晶體Q1、n型低耐壓電晶體Q2、n型高耐壓電晶體Q3、及被動元件(未圖示),使用接觸栓塞CP、配線M1~M4及通孔V1~V3等互相電性連接,藉此,於電路區1A內構成期望的類比・數位電路。
另,此處作為基板接觸栓塞SP1、SP2之材料,雖例示W(鎢),但嵌入至溝D3內,構成基板接觸栓塞SP1、SP2之材料,例如亦可為Cu(銅)或多晶矽等。此外,在基板接觸栓塞SP2之正上方的配線M1之頂面可能產生段差,故密封環區1B的通孔V1,宜避開基板接觸栓塞SP2之正上方而配置。
本實施形態中,茲就在劃線區1C並未形成矽化物層S1,亦未形成配線等金屬膜的構造進行說明。然則,只要未對切割性造成不良影響,亦可於劃線區1C,形成以閘極電極或金屬配線等形成的虛設圖案、製作半導體裝置時所採用的對準用標記、或使用在各式各樣之特性評價的標記等。
<關於半導體裝置之製造方法> 以下,利用圖1、圖3及圖5~圖12,對本實施形態的半導體裝置之製造方法以予以說明。圖5~圖12為,本實施形態的半導體裝置之製程中的剖面圖。圖5~圖12之各圖中,從左方起依序顯示電路區1A、密封環區1B、劃線區(刻劃線)1C、及密封環區1B。劃線區1C為,在半導體裝置之製程將半導體晶圓單片化時切削的區域;密封環區1B為,位於在切割步驟獲得之成為半導體晶片的區域即半導體晶片區之邊緣部的區域;電路區1A為,形成構成電路之元件及配線等的區域。
半導體裝置之製程中,首先,如圖1及圖5所示,準備例如由單晶矽(Si)構成的p型半導體基板SB,即半導體晶圓WF。半導體基板SB,具備:主面,係在之後的步驟中形成光電二極體及電晶體等半導體元件側之第1面;以及底面(背面),係主面的相反側之第2面。於半導體基板SB上,形成p型雜質濃度較半導體基板SB更低的磊晶層。磊晶層,係以磊晶成長法形成的p型半導體層。半導體基板SB及磊晶層,構成疊層基板。
接著,例如以離子注入法將n型雜質植入磊晶層,藉而在磊晶層之途中深度形成n型嵌入區NR。較n型嵌入區NR更為下方的磊晶層,為p型半導體區PR1。接著,例如以離子注入法將p型雜質植入磊晶層,藉而在磊晶層內,將p型半導體區PR2從磊晶層之頂面形成至n型嵌入區NR之上部。藉此,於半導體基板SB上,依序形成p型半導體區PR1、n型嵌入區NR、及p型半導體區PR2。p型半導體區PR1、PR2各自的雜質濃度,較半導體基板SB的雜質濃度更低。
接著,如圖6所示,於p型半導體區PR2之頂面,藉由使用硬罩(未圖示)的乾蝕刻法,形成複數條溝D1。接著,形成由嵌入各溝D1內之絕緣膜所構成的元件分離區EI。元件分離區EI,例如由氧化矽膜構成,具備STI構造。此處,於電路區1A、密封環區1B、及劃線區1C,分別形成複數元件分離區EI。
接著,例如以離子注入法將n型雜質植入電路區1A的p型半導體區PR2之頂面,藉以在p型半導體區PR2之頂面形成n型井W1;例如以離子注入法將p型雜質植入電路區1A的p型半導體區PR2之頂面,藉以在p型半導體區PR2之頂面形成p型井W2。此外,例如以離子注入法將p型雜質及n型雜質植入電路區1A的p型半導體區PR2之頂面,藉以在p型半導體區PR2之頂面分別形成n型偏置區OF及p型井W3。此外,在形成有n型偏置區OF及p型井W3的區域,亦即高耐壓電晶體形成區域之n型嵌入區NR上,例如利用離子注入法植入p型雜質,藉此形成p型嵌入區PR3。在分別施行形成n型井W1、n型偏置區OF、p型井W2及W3的每一次離子注入步驟後,例如施行氮氣環境中的熱處理。
其後,在n型井W1上形成p型低耐壓電晶體Q1,在p型井W2上形成n型低耐壓電晶體Q2,在形成有n型偏置區OF及p型井W3的p型半導體區PR2上,形成n型高耐壓電晶體Q3。此等電晶體不具有本實施形態之主要特徵,故在以下內容簡單地說明電晶體之製程。
此等電晶體的形成步驟中,首先,將以氧化矽膜、或氮化矽膜、或其等的疊層膜構成之閘極絕緣膜,例如藉由熱氧化法等形成於疊層基板之頂面。接著,於閘極絕緣膜上,形成複數個閘極電極。閘極電極,例如係以CVD(Chemical Vapor Deposition,化學氣相沉積)法等沉積多晶矽膜後,以離子注入法等將該多晶矽膜分開製作為n型或p型。其後,利用光微影技術及乾蝕刻法,將該多晶矽膜及閘極絕緣膜加工為期望的圖案。藉此,形成由該多晶矽膜構成的各種閘極電極。
接著,在n型井W1之頂面,以離子注入法等植入p型雜質,藉而形成由p型半導體區構成的一對源極/汲極區SD1。此外,在p型井W2之頂面,以離子注入法等植入n型雜質,藉而形成由n型半導體區構成的一對源極/汲極區SD2。此外,在n型偏置區OF之頂面,以離子注入法等植入n型雜質,藉而形成由n型半導體區構成的汲極區DR;在p型井W3之頂面,以離子注入法等植入n型雜質,藉而形成由n型半導體區構成的源極區SR。此外,在與源極區SR鄰接的p型井W3之頂面,以離子注入法等植入p型雜質,藉而形成由p型半導體區構成的p型擴散區PD。
此外,於密封環區1B及劃線區1C中,在從元件分離區EI露出的p型半導體區PR2之頂面,亦形成由p型半導體區構成的p型擴散區PD。在各個為了形成源極/汲極區SD1與SD2、源極區SR、汲極區DR及p型擴散區PD而施行的每一次離子注入步驟後,施行氮氣環境中的熱處理。
此處,源極/汲極區SD1、SD2及源極區SR,分別以由2階段的植入步驟分開製作之延伸區及擴散區形成。延伸區相較於擴散區,雜質濃度低,位於構成電晶體之閘極電極側,具有淺的深度。藉由上述內容,可形成:p型低耐壓電晶體Q1,包含n型井W1之上部的源極/汲極區SD1及閘極電極;n型低耐壓電晶體Q2,包含p型井W2之上部的源極/汲極區SD2及閘極電極;以及n型高耐壓電晶體Q3,包含源極區SR、汲極區DR、及閘極電極。另,在形成上述延伸區後,形成上述擴散區前,形成覆蓋各閘極電極之側面的由絕緣膜構成之側壁。
接著,如圖7所示,藉由施行習知之自對準金屬矽化處理,而形成覆蓋露出的各擴散區及露出的各閘極電極各自之表面的矽化物層S1。亦即,首先,為了防止在劃線區1C形成矽化物層S1,而以絕緣膜IF1,覆蓋在劃線區1C中露出的p型擴散區PD之頂面、及劃線區1C的元件分離區EI之頂面。絕緣膜IF1例如係以CVD法形成,例如為由氧化矽膜或氮化矽膜構成的矽化物保護膜。
接著,於半導體基板SB上的全表面上,例如利用濺鍍法,形成由Co(鈷)或Ni(鎳)等構成的金屬膜。該金屬膜之膜厚,例如為數十nm程度。其後藉由將疊層基板加熱至500℃程度,而使矽與該金屬膜反應,藉此形成矽化物層S1。接著,藉由施行硫酸與過氧化氫溶液之混合液等進行的濕蝕刻法等,而將形成於絕緣膜IF1、元件分離區EI、及側壁上的矽化物層去除。其後,進一步施行800℃程度的熱處理,藉而將期望的矽化物層S1僅形成於各擴散區及各閘極電極各自之表面上。
接著,如圖8所示,例如以CVD法,形成以氮化矽膜、氧化矽膜、或其等的疊層膜等構成的層間絕緣膜(接觸層間膜)CL1。其後,例如施行CMP(Chemical Mechanical Polishing,化學機械研磨)法所進行的平坦化處理,將層間絕緣膜CL1之頂面平坦化。接著,藉由利用光微影技術及乾蝕刻法等的圖案化步驟,將層間絕緣膜CL1、元件分離區EI、磊晶層、及半導體基板SB加工,藉而形成溝D2。此處,不僅在之後形成DTI構造處,在基板接觸栓塞的形成處亦形成溝D2。亦即,複數條溝D2,包含DTI構造形成用的溝、及基板接觸栓塞形成用的溝。
溝D2,係貫通層間絕緣膜CL1、元件分離區EI、及磊晶層,到達至半導體基板SB之途中深度的深層凹部。此處,溝D2並未形成於劃線區1C,而係形成於電路區1A及密封環區1B。各溝D2之橫方向的寬度,例如為0.8nm。另,形成溝D2後,以改善分離耐壓等為目的,亦可藉由離子注入法等在溝D2之底部形成p型半導體區。
接著,如圖9所示,於層間絕緣膜CL1上,進一步以CVD法等形成(沉積)由氧化矽膜等構成的絕緣膜(層間絕緣膜)。藉此,形成由層間絕緣膜CL1、及其上方之該絕緣膜所構成的層間絕緣膜CL。此處,藉由形成該絕緣膜,而以該絕緣膜覆蓋各溝D2。其後,藉由CMP法等,將層間絕緣膜CL之頂面平坦化。圖9中,將層間絕緣膜CL1與其上方的絕緣膜一體化顯示,未圖示其等的邊界。
接著,藉由利用光微影技術及乾蝕刻法施行圖案化,而形成複數個貫通層間絕緣膜CL的接觸洞(連接孔)CH。上述絕緣膜之沉積步驟中,雖於溝D2之側面及底面沉積絕緣膜,但並未以絕緣膜完全嵌入溝D2內,其一部分成為中空。亦即,於溝D2內,隔著層間絕緣膜CL而形成空隙。使與在之後的步驟於內部形成基板接觸栓塞的溝D2不同的溝D2內之層間絕緣膜CL及空隙,構成作為元件分離使用之DTI構造。
複數個接觸洞CH,分別於其底部中,例如露出p型低耐壓電晶體Q1的閘極電極、n型低耐壓電晶體Q2的閘極電極、n型高耐壓電晶體Q3的閘極電極、源極/汲極區SD1與SD2、源極區SR或汲極區DR各自之頂面上的矽化物層S1。各接觸洞CH,為俯視時具有例如圓形形狀的孔部,其直徑的平均值例如為0.1μm。此處接觸洞CH並未形成於劃線區1C及密封環區1B,僅形成於電路區1A。
接著,如圖10所示,利用光微影技術及乾蝕刻法施行圖案化,藉而形成貫通層間絕緣膜CL的溝(基板接觸溝)D3。亦即,首先,在包含接觸洞CH內的層間絕緣膜CL上,形成光阻圖案即光阻膜PR。亦即,光阻膜PR,完全嵌入全部接觸洞CH之內部,覆蓋層間絕緣膜CL之頂面。此外,光阻膜PR,係將一部分的溝D2之正上方的層間絕緣膜CL之頂面露出的圖案。亦即,光阻膜PR僅將形成基板接觸栓塞處開口,在該開口之底部露出層間絕緣膜CL之頂面。
接著,將光阻膜PR作為蝕刻遮罩使用,藉由乾蝕刻法形成溝D3,溝D3貫通層間絕緣膜CL、元件分離區EI、磊晶層,到達較溝D2之底面更下方的半導體基板SB之途中深度。此處,首先藉由蝕刻將層間絕緣膜CL從頂面朝向下方緩緩去除,使溝D3到達溝D2內之空隙。藉此,溝D2內之空隙,成為溝D3之一部分。其後,藉由乾蝕刻法等,將溝D2之底部的層間絕緣膜CL、及留在該底部的氧化矽膜、氮化矽膜去除,藉而在溝D3之底部使半導體基板SB之頂面露出。藉此,形成從層間絕緣膜CL之頂面到達半導體基板SB的溝D3。另,亦可在將溝D3開口後,為了降低電阻而將p型雜質往溝D3之底部注入。
此處,溝D3並未形成於劃線區1C,而係形成於電路區1A及密封環區1B。溝D3,例如為往沿著半導體基板SB之主面的水平方向延伸之圖案,溝D3之短邊方向的寬度,例如為0.5μm。此外,密封環區1B的溝D2、D3,俯視時具有沿著矩形之晶片形成區域的4邊延伸之長型環狀圖案。因而,藉由不僅形成電路區1A的溝D3,亦在密封環區1B形成環狀圖案的溝D3,而使以利用圖11說明的加工步驟形成溝D3時之半導體晶圓全體的溝D3之開口率,相較於在密封環區1B並未形成溝D3的情況顯著變大。
接著,如圖11所示,去除光阻膜PR後,於接觸洞CH內形成接觸栓塞(導電性連接部)CP,於溝D3內形成基板接觸栓塞(基板連接部)SP1或SP2。亦即,在半導體基板SB之主面全表面上,例如以濺鍍法等,沉積由Ti(鈦)膜或TiN(氮化鈦)膜或其等的疊層膜等構成之阻障金屬膜。其後,以CVD法等,形成例如以W(鎢)為主成分的膜(主導體膜),藉而完全嵌入接觸洞CH內及溝D3內。接著,以CMP法,將層間絕緣膜CL上之多餘的金屬膜去除,藉而使層間絕緣膜CL之頂面露出。
藉此,於接觸洞CH內,形成由阻障金屬膜及主導體膜構成的接觸栓塞CP;於溝D3內,形成由阻障金屬膜及主導體膜構成的基板接觸栓塞SP1或SP2。基板接觸栓塞SP1為,在電路區1A的溝D3內形成之導體膜;基板接觸栓塞SP2為,在密封環區1B的溝D3內形成之導體膜。基板接觸栓塞SP1、SP2,底面皆與半導體基板SB相連接,頂面與層間絕緣膜CL之頂面在略同一面平坦化。另,於劃線區1C,並未形成接觸栓塞CP、基板接觸栓塞SP1及SP2。此外,於密封環區1B,並未形成接觸栓塞CP。
接著,如圖12所示,在層間絕緣膜CL、接觸栓塞CP、基板接觸栓塞SP1及SP2上,各自疊層例如以Ti(鈦)膜或TiN(氮化鈦)膜或其等的疊層膜等構成之阻障金屬膜、與由鋁膜構成之主導體膜。接著,利用光微影技術及蝕刻法,形成複數條由該阻障金屬膜及該主導體膜構成的配線M1。配線M1之底面的一部分,與接觸栓塞CP、基板接觸栓塞SP1或SP2各自之頂面連接。然則,形成於電路區1A的配線M1,並未與密封環區1B的基板接觸栓塞SP2連接。
接著,於層間絕緣膜CL上,以覆蓋配線M1的方式,形成以氧化矽膜或氮化矽膜或其等的疊層膜等構成之層間絕緣膜IL1。其後,例如利用CMP法,將層間絕緣膜IL1之頂面平坦化。
接著,利用光微影技術及乾蝕刻法形成貫通孔,其露出配線M1之頂面,貫通層間絕緣膜IL1。其後,例如以濺鍍法等,沉積由Ti(鈦)膜或TiN(氮化鈦)膜或其等之疊層膜等構成之阻障金屬膜,其後,以CVD法等形成以W(鎢)為主成分的膜(主導體膜),藉而嵌入貫通孔內。其後,以CMP法等將層間絕緣膜IL1上之多餘的阻障金屬膜及主導體膜去除,使層間絕緣膜IL1之頂面露出,藉而形成由貫通孔內之阻障金屬膜及主導體膜所構成的通孔V1。藉此,形成包含配線M1、層間絕緣膜IL1、及通孔V1的第1配線層。
接著,於第1配線層上,施行與第1配線層同樣的步驟,依序形成第2配線層、第3配線層。其後,於第3配線層上,藉由與配線M1之形成方法同樣的方法,形成配線M4。形成於電路區1A的配線M1~M4、通孔V1~V3、及接觸栓塞CP,與形成於疊層基板之上部的半導體元件電性連接。此外,形成於密封環區1B的配線M1~M4及通孔V1~V3,經由基板接觸栓塞SP2而與半導體基板SB電性連接。
然則,形成於電路區1A的配線M1~M4、通孔V1~V3、及接觸栓塞CP,對於形成於密封環區1B的配線M1~M4、通孔V1~V3、及基板接觸栓塞SP2,並未電性連接。亦即,形成於密封環區1B的配線M1~M4、通孔V1~V3、及基板接觸栓塞SP2,並未構成電路。
接著,依序形成覆蓋配線M4之鈍化膜PF及聚醯亞胺膜PI,其後,施行圖案化,藉而將劃線區1C之鈍化膜PF及聚醯亞胺膜PI去除。藉此,露出劃線區1C的層間絕緣膜IL3之頂面。藉此,大致完成本實施形態之半導體裝置。
其後,施行切割步驟而將半導體晶圓WF(參考圖1)單片化,藉此,可獲得複數個由晶片區CHR(參考圖1)構成的半導體晶片CHP(參考圖3)。切割步驟中,以切割刀切削劃線區1C。此時,由形成於密封環區1B之配線M1~M4、通孔V1~V3、及基板接觸栓塞SP2所構成的密封環,具有防止半導體晶圓破裂(剝落)之作用。此外,密封環,具有防止水分從藉由切割步驟獲得的半導體晶片CHP之側面側往電路區1A浸入、及電路區1A受到金屬汙染的作用。
因此,為了以密封環保護電路區1A,而使構成密封環的各配線、各通孔、及基板接觸栓塞SP2,沿著半導體晶片CHP之外周形成為環狀(參考圖3)。此外,為了以密封環保護電路區1A,而將密封環區1B的配線M1~M4、通孔V1~V3、及基板接觸栓塞SP2,盡可能形成為在對半導體基板SB之主面垂直的方向(上下方向)中重疊。另,在基板接觸栓塞SP2之正上方的配線M1之頂面形成有凹凸的情況,亦可將與該配線M1之頂面連接的通孔V1,形成於從基板接觸栓塞SP2之正上方往橫方向偏移的位置。
<本實施形態之效果> 以下,利用作為比較例顯示的圖31,對本實施形態之效果予以說明。圖31為,比較例的半導體裝置之剖面圖,於圖31與圖4對應而顯示電路區1A、密封環區1B、及劃線區1C。
比較例的半導體裝置,下述點與本實施形態不同:於密封環區1B並未形成基板接觸栓塞,而係將形成於密封環區1B之配線M1下的接觸栓塞CP,與磊晶層之頂面、矽化物層S1之頂面、或元件分離區EI之頂面等連接。圖31中,該接觸栓塞CP與形成於磊晶層之頂面上的矽化物層S1之頂面相連接,並未嵌入至刻入疊層基板之頂面的溝內。此外,比較例之該接觸栓塞CP,並非為將導電膜嵌入在基板接觸栓塞的形成步驟(參考圖10)形成之開口部而形成者,在此點,與將在利用圖10說明的加工步驟形成之開口部即溝D3內形成之基板連接部,形成於密封環區1B的本實施形態不同。
半導體裝置中,為了確保半導體晶圓的高良率,必須將構成半導體裝置之電晶體的特性、與電阻及電容等被動元件的特性,收束在一定的規格範圍內。另一方面,配置在半導體裝置的電路區內之基板接觸栓塞的數量,依各半導體裝置之需求、必要性而改變。因此,形成於單片晶片(半導體晶片)內之用於嵌入基板接觸栓塞的溝所占之面積、及表示相對於單片晶片的面積之該溝的俯視面積所占之比例之開口率,亦隨每個半導體裝置而改變。
此處,本案發明人等,在調查複數半導體裝置的基板接觸栓塞之電阻值後,發現該電阻值具有對於基板接觸栓塞用溝之上述開口率(以下,亦有稱作基板接觸開口率的情況)的相依性,在開口率變小的半導體晶圓之中央附近,該電阻值上升,發生超過規格上限的問題。吾人認為其原因在於,例如在將基板接觸栓塞用溝開口時的乾蝕刻步驟中,基板接觸開口率小的情況,於基板接觸栓塞用溝之底部,形成源自因乾蝕刻而產生的聚合物之變質層。
亦即,半導體裝置中形成之基板接觸栓塞的數量及面積少、基板接觸開口率小之情況,聚合物的形成狀況或去除性從開口率大之情況改變,具有絕緣性的變質層集中形成於一部分的基板接觸栓塞用溝之底部的疑慮變高。此一情況,夾設有形成於嵌入至該溝內的基板接觸栓塞與半導體基板之間的該變質層,故造成基板接觸栓塞之電阻值上升的問題。圖31所示之比較例中,基板接觸栓塞SP1僅形成於電路區1A,故形成溝D3時之基板接觸開口率小,因此,變質層AR形成於一部分的溝D3之底部,變質層AR妨礙基板接觸栓塞SP1與半導體基板SB之間的電性連接。
作為解決本問題的1種手法,考慮使每個半導體裝置之基板接觸開口率為一定以上的改善方案,但另一方面,每個半導體裝置所需之基板接觸栓塞的數量不同。因此,在幾乎不需要基板接觸栓塞的半導體裝置中,於電路區內追加配置基板接觸栓塞之虛設圖案等對策成為必要。然而,在追加配置虛設圖案的情況,必須確保用於配置之面積,且亦必須在基板接觸栓塞上配置配線,因而產生晶片面積過度擴大的問題、及金屬配線佈置之自由度降低的問題。
相對於此,本實施形態中,藉由如圖4所示地將基板接觸栓塞SP2形成於密封環區1B,而可提高形成嵌入基板接觸栓塞SP1、SP2的溝D3之乾蝕刻步驟(參考圖10)中的基板接觸開口率。因而,可改善上述變質層發生原因即聚合物的形成狀況或去除性等,藉此可防止變質層產生在電路區1A的溝D3之底部。此外,即便變質層產生在電路區1A的溝D3之底部,仍可降低形成之變質層的量,故可抑制基板接觸栓塞SP1之電阻值的增大。因而,可改善半導體裝置的可靠度。
此外,本實施形態中,由於在因防止剝落、防濕或防止金屬汙染等目的設置的密封環之下部形成基板接觸栓塞SP2,故半導體裝置之面積未增大。亦即,無須在電路區1A配置未構成電路的基板接觸栓塞SP1之虛設圖案,故可防止晶片面積的過度擴大、及金屬配線佈置的自由度降低。因此,可改善半導體裝置之性能。
此外,基板接觸栓塞SP2的數量較多者,基板接觸開口率變高,故可更為顯著地獲得上述效果。然則,密封環區1B係涵蓋半導體晶片之邊緣部而存在的面積較大之區域,故僅沿著密封環區1B將基板接觸栓塞SP2形成為1個環狀,即可獲得使高電阻缺陷大致不發生的基準之開口率。亦即,如圖3及圖4所示,即便形成於密封環區1B之基板接觸栓塞SP2僅為1個,仍可獲得上述效果。
<變形例1> 於圖13,顯示說明本實施形態1的半導體裝置之變形例1的半導體裝置之俯視圖。如圖13所示,密封環區1B俯視時的角部不必為直角,亦可具有將該角部倒角的形狀。亦即,基板接觸栓塞SP2與圖4所示之密封環區1B的配線M1~M4及通孔V1~V3,亦可具有俯視時例如呈多角形的環狀構造。
<變形例2> 於圖14,顯示說明本實施形態1的半導體裝置之變形例2的半導體裝置之剖面圖。如圖14所示,本實施形態之半導體裝置,亦可形成於SOI(Silicon On Insulator,絕緣體上覆矽)基板上。此處,於半導體基板SB上形成BOX(Buried Oxide,埋藏氧化物)層BX,於BOX層BX上形成半導體層(SOI層)SL,於半導體層SL上形成磊晶層。溝D2,例如到達BOX層BX之頂面,未到達半導體基板SB;溝D3,貫通BOX層BX,到達半導體基板SB之途中深度。在半導體層SL與基板接觸栓塞SP1、SP2之間,夾設層間絕緣膜CL;基板接觸栓塞SP1、SP2,與半導體基板SB相連接。
具備此等SOI構造的半導體裝置,亦可獲得上述本實施形態之效果。
<變形例3> 於圖15,顯示說明本實施形態1的半導體裝置之變形例3的半導體裝置之剖面圖。如圖15所示,本實施形態之半導體裝置的各配線,亦可藉由所謂的金屬鑲嵌法形成。
此處,第1配線層,係由層間絕緣膜CL上的層間絕緣膜IL1、及形成於貫通層間絕緣膜IL1之配線溝內的配線M1所構成。配線M1,可藉由所謂的單金屬鑲嵌法形成。亦即,在利用圖11說明的步驟之後,於層間絕緣膜CL上形成層間絕緣膜IL1,接著,將層間絕緣膜IL1加工而形成配線溝,在配線溝之底部中,使接觸栓塞CP、基板接觸栓塞SP1或SP2露出。接著,於配線溝內嵌入主要由Cu(銅)膜構成的配線M1後,藉由CMP法等將層間絕緣膜IL1之頂面平坦化,藉而可形成第1配線層。
接著,於第1配線層上,形成包含層間絕緣膜IL2、配線M2、及通孔V1的第2配線層。第2配線層,例如係利用所謂的雙重金屬鑲嵌法形成。亦即,於第1配線層上利用CVD法等形成層間絕緣膜IL2後,在層間絕緣膜IL2之頂面形成配線溝,形成從該配線溝之底面到達至配線M1之頂面的貫通孔。其後,以主要由銅膜構成的金屬膜,嵌入該配線溝內及貫通孔內,藉而形成配線溝內的配線M2、及貫通孔內的通孔V1。
其後,施行與第2配線層的形成步驟同樣之步驟,形成第2配線層上的第3配線層。接著,於第3配線層上,形成連接層。連接層,例如具備由氧化矽膜構成的層間絕緣膜IL4、及貫通層間絕緣膜IL4的通孔V3。通孔V3,係在將層間絕緣膜IL4加工而形成之貫通孔內,嵌入主要由銅膜構成的金屬膜藉以形成。通孔V3,與形成於連接層上的配線M4之底面相連接。
如此地利用金屬鑲嵌法形成配線等之半導體裝置,亦可獲得上述本實施形態之效果。此外,在藉由金屬鑲嵌法形成配線M1時,可藉由CMP法使配線M1之頂面平坦化。因此,亦可在基板接觸栓塞SP2之正上方形成通孔V1。藉此,亦可縮小密封環區1B的區域寬度。
(實施形態2) 以下,利用圖16~圖18,對本實施形態的半導體裝置之製造方法及構造予以說明。圖16~圖18為,說明本發明之實施形態2的半導體裝置之製程的剖面圖。圖16~圖18中,與圖4同樣地顯示電路區1A、密封環區1B、及劃線區1C。
本實施形態的半導體裝置之製程中,首先,施行利用圖6~圖8說明的步驟。然則,此處,形成覆蓋密封環區1B的磊晶層之頂面全表面的元件分離區EI,且並未在密封環區1B形成溝D2。
接著,如圖16所示,與利用圖9說明的步驟同樣地,形成層間絕緣膜CL、及包含溝D2內之空隙的DTI構造。然則,此處在密封環區1B不具有溝D2,故密封環區1B並未形成空隙。
接著,如圖17所示,與利用圖10說明的步驟同樣地,形成光阻膜PR及溝D3。本實施形態中在密封環區1B雖未形成溝D2及空隙,但此處於密封環區1B形成溝D3。密封環區1B的溝D3,貫通層間絕緣膜CL及元件分離區EI而形成,到達至元件分離區EI用的溝D1之底面。該溝D3之短邊方向的寬度,例如為0.5μm,較接觸洞CH之直徑更大。其後的步驟,與利用圖11及圖12說明的步驟同樣地施行,藉而如圖18所示,大致完成本實施形態之半導體裝置。
藉此,於密封環區1B的溝D3內,形成基板接觸栓塞SP3。基板接觸栓塞SP3,短邊方向的寬度例如為0.5μm,係在溝D1之底面中與p型半導體區PR2之頂面連接的基板連接部。另,本申請案中,形成於在圖10及圖17等所示之溝D3的形成步驟形成之溝D3內,具有較接觸栓塞CP的直徑更大之短邊方向的寬度之導電性連接部,即便未與半導體基板SB連接,仍將其稱作基板接觸栓塞(基板連接部)。
本實施形態中,基板接觸栓塞SP3,亦可不貫通p型半導體區PR2、PR1、及n型嵌入區NR,亦未與半導體基板SB連接。然則,藉由在利用圖16說明之溝D3的形成步驟中,於密封環區1B將溝D3開口,相較於圖31所示之比較例,可確保將基板接觸栓塞用溝之開口時的開口率,故可獲得與上述實施形態1同樣之效果。
<變形例1、變形例2> 於圖19,顯示說明本實施形態2的半導體裝置之變形例1的半導體裝置之剖面圖。如圖19所示,本實施形態的半導體裝置之密封環區1B的基板接觸栓塞SP3,亦可形成於較溝D1之底面更深的位置,亦即,到達該底面下方的p型半導體區PR2之途中深度。此外,於圖20,顯示說明本實施形態2的半導體裝置之變形例2的半導體裝置之剖面圖。如圖20所示,本實施形態的半導體裝置之密封環區1B的基板接觸栓塞SP3之底部,亦可終止於元件分離區EI的途中深度,而未到達疊層基板。
本變形例1、2的半導體裝置之製造方法,與利用圖16~圖18說明之方法相同。亦即,以利用圖16說明的步驟形成於密封環區1B的溝D3,係將溝D1之底面下挖而形成的情況,可獲得圖19所示之構造。此外,在該蝕刻量較小,因而溝D3未到達溝D1之底面的情況,可獲得圖20所示之構造。此等情況,亦藉由在利用圖16說明之溝D3的形成步驟中,於密封環區1B將溝D3開口,相較於圖31所示之比較例,可確保基板接觸栓塞用溝之開口時的開口率,故可獲得與上述實施形態1同樣之效果。
然則,作為用於防止往半導體晶片的電路區之水分侵入、及金屬汙染的構造,宜如圖19所示地使基板接觸栓塞SP3到達溝D1之底面。
<變形例3> 於圖21,顯示說明本實施形態2的半導體裝置之變形例3的半導體裝置之剖面圖。如圖21所示,於本實施形態的半導體裝置之密封環區1B的疊層基板之上部,亦可不形成元件分離區EI,而將基板接觸栓塞SP3與疊層基板之頂面的p型擴散區PD之頂面連接。
本變形例的半導體裝置之製造方法中,並未以利用圖6說明的步驟,在密封環區1B的疊層基板之上部形成溝D1及元件分離區EI,而係在疊層基板之頂面形成p型擴散區PD,並以利用圖7說明的步驟,以覆蓋密封環區1B的p型半導體區PR2之頂面的方式形成絕緣膜IF1。其他步驟,與利用圖16~圖18說明的上述半導體裝置之製造方法相同。
亦即,在利用圖16說明的步驟中,於密封環區1B形成溝D3時,貫通絕緣膜IF1而形成溝D3,溝D3之底部在p型擴散區PD之頂面終止。
此一結果,形成於密封環區1B之溝D3內的基板接觸栓塞SP3之底部,並未嵌入至疊層基板之頂面的凹部內。此等情況,亦藉由在利用圖16說明之溝D3的形成步驟中,於密封環區1B將溝D3開口,相較於圖31所示之比較例,可確保基板接觸栓塞用溝之開口時的開口率,故可獲得與上述實施形態1同樣之效果。
<變形例4> 於圖22,顯示說明本實施形態2的半導體裝置之變形例4的半導體裝置之剖面圖。如圖22所示,於本實施形態的半導體裝置之密封環區1B的疊層基板之上部,亦可不形成元件分離區EI,而將基板接觸栓塞SP3與疊層基板頂面之p型擴散區PD上的矽化物層S1之頂面連接。
本變形例的半導體裝置之製造方法中,並未以利用圖6說明的步驟,在密封環區1B的疊層基板之上部形成溝D1及元件分離區EI,而係在疊層基板之頂面形成p型擴散區PD,其他步驟,與利用圖16~圖18說明的上述半導體裝置之製造方法相同。亦即,在利用圖7說明之矽化物層S1的形成步驟中,於未以絕緣膜IF1覆蓋之密封環區1B的p型擴散區PD之頂面,亦形成矽化物層S1。其後,在利用圖16說明的步驟中,於密封環區1B形成溝D3時,矽化物層S1對於蝕刻之耐受性強,為加工困難的層,故作為蝕刻阻擋膜而作用。因而,溝D3之底部在矽化物層S1之頂面終止。
此一結果,形成於密封環區1B之溝D3內的基板接觸栓塞SP3之底面,與矽化物層S1之頂面相連接;基板接觸栓塞SP3的下端並未嵌入至疊層基板之頂面的凹部內。此等情況,亦藉由在利用圖16說明之溝D3的形成步驟中,於密封環區1B將溝D3開口,相較於圖31所示之比較例,可確保基板接觸栓塞用溝之開口時的開口率,故可獲得與上述實施形態1同樣之效果。
<變形例5> 於圖23,顯示說明本實施形態2的半導體裝置之變形例5的半導體裝置之剖面圖。如圖23所示,亦可將上述實施形態1之變形例2的SOI構造,應用在本實施形態。
本變形例的半導體裝置,與圖14所示之半導體裝置同樣地具備SOI基板,與圖18所示之半導體裝置同樣地,在密封環區1B中具備下端與溝D1之底面連接的基板接觸栓塞SP3。此等情況,亦藉由在利用圖16說明之溝D3的形成步驟中,於密封環區1B將溝D3開口,相較於圖31所示之比較例,可確保基板接觸栓塞用溝之開口時的開口率,故可獲得與上述實施形態1同樣之效果。
(實施形態3) 以下,利用圖24,對本實施形態3的半導體裝置予以說明。本實施形態,於密封環區形成複數個基板接觸栓塞。圖24為,說明本發明之實施形態3的半導體裝置之剖面圖。圖24為與圖4對應之電路區1A、密封環區1B、及劃線區1C的剖面圖。
如圖24所示,於分別沿著半導體晶片CHP(參考圖3)的4邊延伸之密封環區1B,形成於密封環區1B的短邊方向排列之基板接觸栓塞SP4、SP5及SP6。亦即,俯視時,從半導體晶片CHP之中央的電路區1A側朝向半導體晶片CHP的端部側,依序排列配置基板接觸栓塞SP4、SP5及SP6。此處,基板接觸栓塞SP4、SP5及SP6分別具備俯視時呈環狀的構造。
亦即,在俯視時包圍電路區1A之環狀的基板接觸栓塞SP4之外側,形成包圍基板接觸栓塞SP4之環狀的基板接觸栓塞SP5,進一步,形成包圍基板接觸栓塞SP5之環狀的基板接觸栓塞SP6。換而言之,於本實施形態之密封環區1B,形成三重基板接觸栓塞。亦即,於密封環區1B,排列配置複數列的基板接觸栓塞。
基板接觸栓塞SP4、SP5及SP6,分別與利用圖4說明的基板接觸栓塞SP2具備相同之構造。本實施形態中,由於在密封環區1B將溝D3開口,故可獲得與上述實施形態1同樣之效果。此外,藉由增加密封環區1B之基板接觸用的溝D3之數量,而可提高溝D3形成時的基板接觸開口率。亦即,可更為有效地防止利用圖31說明的源自變質層之產生的電路區1A之基板接觸栓塞SP1的電阻值增大。
此外,藉由增加溝D3及基板接觸栓塞之數量,亦可強化防止從半導體晶片之外部進入的水分及汙染金屬等之密封環的效果。
<變形例1> 於圖25,顯示說明本實施形態3的半導體裝置之變形例1的半導體裝置之剖面圖。如圖25所示,於密封環區1B形成2個基板接觸栓塞SP4、SP6,在各個基板接觸栓塞SP4、SP6之間形成接觸栓塞CP。該接觸栓塞CP,與形成於磊晶層頂面之p型擴散區PD上的矽化物層S1之頂面相連接。亦即,於密封環區1B,形成直徑(寬度)較小的接觸栓塞CP,以及短邊方向之寬度較接觸栓塞CP之該直徑更大的基板接觸栓塞SP4、SP6。
本變形例中,相較於上述實施形態1,追加形成密封環區1B之基板接觸用的溝D3,故可提高溝D3形成時的基板接觸開口率。因而,可更為有效地防止利用圖31說明之源自變質層的產生之電路區1A的基板接觸栓塞SP1之電阻值增大。
此外,藉由增加溝D3及基板接觸栓塞之數量、及在密封環區1B形成接觸栓塞CP,而亦可強化防止從半導體晶片之外部進入的水分及汙染金屬等之密封環的效果。
<變形例2> 於圖26,顯示說明本實施形態3的半導體裝置之變形例2的半導體裝置之俯視圖。
如圖26所示,於分別沿著半導體晶片CHP的4邊延伸之密封環區1B,形成於短邊方向排列的基板接觸栓塞SP4、SP5。亦即,俯視時,從半導體晶片CHP之中央的電路區1A側朝向半導體晶片CHP的端部側,依序排列配置基板接觸栓塞SP4、SP5。此處,俯視時,基板接觸栓塞SP5具備環狀的構造,但基板接觸栓塞SP4不具備環狀構造。
亦即,1個基板接觸栓塞SP4,僅由沿著半導體晶片CHP的端部即4邊之任一邊往一方向延伸的圖案構成,4個基板接觸栓塞SP4,分別沿著俯視時具有矩形形狀的電路區1A之端部的4邊而形成。基板接觸栓塞SP4,彼此在俯視時之半導體晶片CHP的角部附近並未互相連接。
如此地即便形成不連續的基板接觸栓塞SP4,在本變形例中,相較於上述實施形態1,追加形成密封環區1B之基板接觸用的溝D3(參考圖4),故可提高溝D3形成時的基板接觸開口率。因而,可更為有效地防止基板接觸栓塞SP1的電阻值增大。
此外,基板接觸栓塞SP5具備環狀構造,因而亦可確保防止從半導體晶片之外部進入的水分及汙染金屬等之密封環的效果。另,即便將基板接觸栓塞SP5,與圖25的密封環區1B所示之接觸栓塞CP同樣地,形成為直徑細的接觸栓塞CP,仍可確保上述密封環之效果。然則此一情況,形成於密封環區1B的溝D3,僅係為了嵌入基板接觸栓塞SP4而形成,故使基板接觸開口率增大而防止基板接觸栓塞SP1的電阻值增大之效果,與上述實施形態1同等。
此外,藉由改變基板接觸栓塞用的溝D3之平面佈置,而使接近期望的基板接觸開口率等變得簡單,改善設計之自由度。
<變形例3> 於圖27,顯示說明本實施形態3的半導體裝置之變形例3的半導體裝置之俯視圖。圖27所示之構造,與利用圖26說明之佈置不同,將基板接觸栓塞SP4更為細分化。亦即,將俯視時沿著半導體晶片CHP的1邊延伸之基板接觸栓塞SP4,以包圍電路區1A的方式等間隔地排列而形成複數個。亦即,複數基板接觸栓塞SP4,以包圍電路區1A的方式離散地排列配置。
此處,基板接觸栓塞SP5具備俯視時連續的環狀構造,相對於此,將基板接觸栓塞SP4離散地分別沿著半導體晶片CHP的4邊排列。如此地,即便虛線狀地形成基板接觸栓塞SP4,由於在密封環區1B中仍形成基板接觸用的溝D3,故相較於圖31所示之比較例,可提高溝D3形成時的基板接觸開口率。因而,可防止基板接觸栓塞SP1的電阻值增大。
此外,藉由增加溝D3及基板接觸栓塞之數量、及將環狀的基板接觸栓塞SP5形成於密封環區1B,而亦可強化防止從半導體晶片之外部進入的水分及汙染金屬等之密封環的效果。另,亦可與利用圖26說明之變形例2同樣地,將本變形例之基板接觸栓塞SP5,形成為直徑較基板接觸栓塞SP4之短邊方向的寬度更小之接觸栓塞CP(參考圖25)。此外,藉由改變基板接觸栓塞用的溝D3之平面佈置,而使接近期望的基板接觸開口率等變得簡單,改善設計之自由度。
<變形例4> 於圖28,顯示說明本實施形態3的半導體裝置之變形例4的半導體裝置之俯視圖。圖28所示之構造,與利用圖27說明之佈置不同,將基板接觸栓塞SP4形成為圓筒形的基板連接部。亦即,基板接觸栓塞用的溝D3(參考圖4),俯視時具有圓形的孔狀。此一情況,溝D3之直徑及基板接觸栓塞SP4之直徑,例如分別為0.5μm,較接觸栓塞CP(參考圖4)之直徑更大。
本變形例,亦可獲得與利用圖27說明之變形例3相同的效果。另,亦可與利用圖26說明之變形例2同樣地,將本變形例之基板接觸栓塞SP5,形成為直徑較基板接觸栓塞SP4之短邊方向的寬度更小之接觸栓塞CP。
<變形例5> 以下,利用圖29及圖30,對本實施形態3的半導體裝置之變形例5予以說明。本變形例,係在密封環區包含基板接觸栓塞或接觸栓塞而形成複數個導電性連接部的形態。圖29為,說明本發明的實施形態3之變形例5的半導體裝置之俯視圖;圖30為,說明本發明的實施形態3之變形例5的半導體裝置之剖面圖。圖29為與圖3對應的半導體晶片之俯視圖,圖30為與圖4對應的電路區1A、密封環區1B、及劃線區1C之剖面圖。
圖29中,顯示構成第1配線層的2個配線M1,為了容易觀看附圖,而對配線M1給予影線。圖29中,透過顯示配線M1之正下方的基板接觸栓塞SP4及接觸栓塞CP,對此等基板接觸栓塞SP4及接觸栓塞CP並未加上影線。
如圖29所示,於分別沿著半導體晶片CHP的4邊延伸之密封環區1B,形成於短邊方向排列的基板接觸栓塞SP4及接觸栓塞CP。亦即,俯視時,從半導體晶片CHP之中央的電路區1A側朝向半導體晶片CHP的端部側,依序排列配置基板接觸栓塞SP4及接觸栓塞CP。此處,接觸栓塞CP具備環狀的構造,但基板接觸栓塞SP4不具備環狀構造。基板接觸栓塞SP4的佈置,與圖26利用說明之基板接觸栓塞SP4的佈置相同。
如圖29及圖30所示,與基板接觸栓塞SP4之頂面連接的配線M1、及與密封環區1B的接觸栓塞CP之頂面連接的配線M1,互相分開。亦即,密封環區1B的基板接觸栓塞SP4與接觸栓塞CP,和個別的配線M1連接。
如圖30所示,基板接觸栓塞SP4與半導體基板SB相連接;接觸栓塞CP,與形成於密封環區1B的p型半導體區PR2頂面之p型擴散區PD上的矽化物層S1之頂面相連接。與接觸栓塞CP之頂面連接的配線M1,經由通孔V1~V3、配線M2及M3,而與配線M4相連接。亦即,密封環區1B的接觸栓塞CP,以及與該接觸栓塞CP電性連接的配線M1~M4及通孔V1~V3,具有作為從水分、汙染金屬或剝落等保護半導體晶片CHP(參考圖29)的密封環之作用。
密封環區1B中,與基板接觸栓塞SP4之頂面連接的配線M1、及與密封環區1B的接觸栓塞CP之頂面連接的配線M1,皆未構成電路。如同本變形例,在密封環區1B中,即便個別地形成與基板接觸栓塞SP4之頂面連接的配線M1、及與密封環區1B的接觸栓塞CP之頂面連接的配線M1,仍可獲得與利用圖26說明之變形例2中將基板接觸栓塞SP5替換為接觸栓塞CP之情況的半導體裝置同樣之效果。
此外,圖29及圖30所示之接觸栓塞CP,亦可為如圖22的密封環區1B所示之基板接觸栓塞SP3。
以上,依據實施形態具體地說明本案發明人所提出之發明,但本發明並未限定於上述實施形態,自然可在不脫離其要旨的範圍進行各種變更。
其他,如同下述地記載實施形態所記載的內容之一部分。
(1)一種半導體裝置之製造方法,包含如下步驟: (a)準備具備第1區域、及俯視時包圍該第1區域之第2區域的半導體基板; (b)形成嵌入至形成於該第1區域的該半導體基板之頂面的第1溝之元件分離部; (c)於該第1區域的該半導體基板之該頂面附近形成複數元件; (d)於該(c)步驟及該(b)步驟後,在該半導體基板上形成第1層間絕緣膜; (e)在該第1區域及該第2區域各自的該半導體基板之該頂面,貫通該第1層間絕緣膜,形成深度較該第1溝更深的第2溝; (f)於該半導體基板上,形成覆蓋該第2溝的第2層間絕緣膜,藉而形成由該第1層間絕緣膜及該第2層間絕緣膜構成的第3層間絕緣膜; (g)藉由施行乾蝕刻,而形成貫通該第1區域之該第3層間絕緣膜,通過該第2溝內的第3溝,以及貫通該第2區域之該第3層間絕緣膜的第4溝;以及 (h)形成嵌入至該第3溝,構成第1電路的第2導電性連接部,以及嵌入至該第4溝,未構成電路的第3導電性連接部; 該第3導電性連接部,俯視時並未與該第1溝及該第2溝重疊。
1A‧‧‧電路區
1B‧‧‧密封環區
1C‧‧‧劃線區
AR‧‧‧變質層
BX‧‧‧BOX(Buried Oxide,埋藏氧化物)層
CH‧‧‧接觸洞
CHP‧‧‧半導體晶片
CHR‧‧‧晶片區
CL、CL1‧‧‧層間絕緣膜
CP‧‧‧接觸栓塞
D1~D3‧‧‧溝
DR‧‧‧汲極區
EI‧‧‧元件分離區
IF1‧‧‧絕緣膜
IL1~IL4‧‧‧層間絕緣膜
M1~M4‧‧‧配線
NR‧‧‧n型嵌入區
NT‧‧‧缺口
OF‧‧‧n型偏置區
PD‧‧‧p型擴散區
PF‧‧‧鈍化膜
PI‧‧‧聚醯亞胺膜
PR‧‧‧光阻膜
PR1、PR2‧‧‧p型半導體區
PR3‧‧‧p型嵌入區
Q1‧‧‧p型低耐壓電晶體
Q2‧‧‧n型低耐壓電晶體
Q3‧‧‧n型高耐壓電晶體
S1‧‧‧矽化物層
SB‧‧‧半導體基板
SD1、SD2‧‧‧源極/汲極區
SL‧‧‧半導體層
SP1~SP6‧‧‧基板接觸栓塞
SR‧‧‧源極區
V1~V3‧‧‧通孔
W1‧‧‧n型井
W2、W3‧‧‧p型井
WF‧‧‧半導體晶圓
圖1係說明本發明之實施形態1的半導體裝置之俯視圖。 圖2係說明本發明之實施形態1的半導體裝置之俯視圖。 圖3係說明本發明之實施形態1的半導體裝置之俯視圖。 圖4係圖2的A-A線之剖面圖。 圖5係本發明之實施形態1的半導體裝置之製程中的剖面圖。 圖6係接續圖5的半導體裝置之製程中的剖面圖。 圖7係接續圖6的半導體裝置之製程中的剖面圖。 圖8係接續圖7的半導體裝置之製程中的剖面圖。 圖9係接續圖8的半導體裝置之製程中的剖面圖。 圖10係接續圖9的半導體裝置之製程中的剖面圖。 圖11係接續圖10的半導體裝置之製程中的剖面圖。 圖12係接續圖11的半導體裝置之製程中的剖面圖。 圖13係說明本發明的實施形態1之變形例1的半導體裝置之俯視圖。 圖14係說明本發明的實施形態1之變形例2的半導體裝置之剖面圖。 圖15係說明本發明的實施形態1之變形例3的半導體裝置之剖面圖。 圖16係說明本發明之實施形態2的半導體裝置之製程的剖面圖。 圖17係接續圖16的半導體裝置之製程中的剖面圖。 圖18係接續圖17的半導體裝置之製程中的剖面圖。 圖19係說明本發明的實施形態2之變形例1的半導體裝置之剖面圖。 圖20係說明本發明的實施形態2之變形例2的半導體裝置之剖面圖。 圖21係說明本發明的實施形態2之變形例3的半導體裝置之剖面圖。 圖22係說明本發明的實施形態2之變形例4的半導體裝置之剖面圖。 圖23係說明本發明的實施形態2之變形例5的半導體裝置之剖面圖。 圖24係說明本發明之實施形態3的半導體裝置之剖面圖。 圖25係說明本發明的實施形態3之變形例1的半導體裝置之剖面圖。 圖26係說明本發明的實施形態3之變形例2的半導體裝置之俯視圖。 圖27係說明本發明的實施形態3之變形例3的半導體裝置之俯視圖。 圖28係說明本發明的實施形態3之變形例4的半導體裝置之俯視圖。 圖29係說明本發明的實施形態3之變形例5的半導體裝置之俯視圖。 圖30係說明本發明的實施形態3之變形例5的半導體裝置之剖面圖。 圖31係說明比較例的半導體裝置之剖面圖。

Claims (15)

  1. 一種半導體裝置,包含: 半導體基板,具備第1區域、及俯視時包圍該第1區域的第2區域; 複數個元件,形成於該第1區域的半導體基板之頂面附近,構成第1電路; 元件分離部,嵌入至形成於該半導體基板之該頂面的第1溝內,將該複數個元件彼此互相分離; 第2溝,形成於該第1區域及該第2區域各自的該半導體基板之該頂面,深度較該第1溝更深; 第1配線,隔著層間絕緣膜形成於該第1區域的該半導體基板上,構成該第1電路; 第2配線,隔著該層間絕緣膜形成於該第2區域的該半導體基板上,未構成電路; 第1導電性連接部,貫通該層間絕緣膜,與該元件相連接; 第2導電性連接部,嵌入至該第1區域的該第2溝內,在該第2溝之底部與該半導體基板相連接;以及 第3導電性連接部,嵌入至該第2區域的該第2溝內,未構成電路; 該第2導電性連接部之頂面,與該第1配線相連接; 該第3導電性連接部之頂面,與該第2配線相連接。
  2. 如申請專利範圍第1項之半導體裝置,其中, 在沿著該半導體基板之該頂面的方向中,該第2導電性連接部及該第3導電性連接部各自的寬度,較該第1導電性連接部的寬度更大。
  3. 如申請專利範圍第1項之半導體裝置,其中, 該第3導電性連接部及該第2配線,以俯視時包圍該第1區域的方式形成為環狀。
  4. 如申請專利範圍第1項之半導體裝置,其中, 於該第2區域中,並列形成複數個該第3導電性連接部。
  5. 如申請專利範圍第1項之半導體裝置,其中, 該半導體基板,包含: 基板、以及 依序形成於該基板上之絕緣膜及半導體層; 該第2導電性連接部及該第3導電性連接部,貫通該絕緣膜。
  6. 如申請專利範圍第1項之半導體裝置,其中, 於該第2區域中,更包含第4導電性連接部,其形成於俯視時未與該第2溝重疊的位置,並貫通該層間絕緣膜; 該第4導電性連接部,未構成電路; 在沿著該半導體基板之該頂面的方向中,該第4導電性連接部的寬度,較該第1導電性連接部的寬度更大。
  7. 如申請專利範圍第4項之半導體裝置,其中, 複數個該第3導電性連接部之中,一部分之該第3導電性連接部,以俯視時包圍該第1區域的方式形成為環狀; 複數個該第3導電性連接部之中,另一部分之複數個該第3導電性連接部,以俯視時包圍該第1區域的方式離散地排列配置。
  8. 一種半導體裝置,包含: 半導體基板,具備第1區域、及俯視時包圍該第1區域之第2區域; 複數個元件,形成於該第1區域的半導體基板之頂面附近,構成第1電路; 元件分離部,嵌入至形成於該半導體基板之該頂面的第1溝內,將該複數個元件彼此互相分離; 第2溝,形成於該第1區域及該第2區域各自的該半導體基板之該頂面,深度較該第1溝更深; 第1配線,隔著層間絕緣膜形成於該第1區域的該半導體基板上,構成該第1電路; 第2配線,隔著該層間絕緣膜形成於該第2區域的該半導體基板上,未構成電路; 第1導電性連接部,貫通該層間絕緣膜,與該元件相連接; 第2導電性連接部,嵌入至該第1區域的該第2溝內,在該第2溝之底部與該半導體基板相連接;以及 第3導電性連接部,形成於俯視時未與該第2溝重疊的位置,於該第2區域中貫通該層間絕緣膜; 該第2導電性連接部之頂面,與該第1配線相連接; 該第3導電性連接部之頂面,與該第2配線相連接; 在沿著該半導體基板之該頂面的方向中,該第2導電性連接部及該第3導電性連接部各自的寬度,較該第1導電性連接部的寬度更大。
  9. 如申請專利範圍第8項之半導體裝置,其中, 該第3導電性連接部,貫通該元件分離部。
  10. 如申請專利範圍第8項之半導體裝置,其中, 該第3導電性連接部之底部,終止於該元件分離部的途中深度。
  11. 一種半導體裝置之製造方法,包含如下步驟: (a)準備具備第1區域、及俯視時包圍該第1區域之第2區域的半導體基板; (b)形成嵌入至形成於該第1區域的該半導體基板之頂面的第1溝之元件分離部; (c)於該第1區域的該半導體基板之該頂面附近形成複數個元件; (d)於該(c)步驟及該(b)步驟後,在該半導體基板上形成第1層間絕緣膜; (e)在該第1區域及該第2區域各自的該半導體基板之該頂面,貫通該第1層間絕緣膜,形成深度較該第1溝更深的第2溝; (f)於該半導體基板上,形成覆蓋該第2溝的第2層間絕緣膜,藉而形成由該第1層間絕緣膜及該第2層間絕緣膜構成的第3層間絕緣膜; (g)藉由施行乾蝕刻,而形成貫通該第1區域之該第3層間絕緣膜,通過該第2溝內的第3溝,以及貫通該第2區域之該第3層間絕緣膜的第4溝;以及 (h)形成嵌入至該第3溝並構成第1電路的第2導電性連接部,及嵌入至該第4溝而未構成電路的第3導電性連接部。
  12. 如申請專利範圍第11項的半導體裝置之製造方法,其中, 該第2導電性連接部及該第3導電性連接部,在該第2溝之底部,連接於該半導體基板。
  13. 如申請專利範圍第11項的半導體裝置之製造方法,其中, 於該(b)步驟中,在該第1區域及該第2區域分別形成該第1溝及該第1溝內之該元件分離部; 於該(h)步驟中,形成該第2導電性連接部、及貫通該元件分離部之該第3導電性連接部; 該第3導電性連接部,俯視時並未與該第2溝重疊。
  14. 如申請專利範圍第11項的半導體裝置之製造方法,其中, 於該(g)步驟中,形成該第3溝、及在該第2區域排列配置的複數個該第4溝; 於該(h)步驟中,形成該第2導電性連接部、及在該第2區域排列配置的複數個該第3導電性連接部。
  15. 如申請專利範圍第14項的半導體裝置之製造方法,其中, 複數個該第3導電性連接部之中,一部分之該第3導電性連接部,通過該第2溝內而與該半導體基板連接,另一部分之該第3導電性連接部,俯視時並未與該第2溝重疊。
TW107106697A 2017-03-09 2018-03-01 半導體裝置及其製造方法 TWI742249B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-044587 2017-03-09
JP2017044587A JP6936027B2 (ja) 2017-03-09 2017-03-09 半導体装置およびその製造方法

Publications (2)

Publication Number Publication Date
TW201842558A true TW201842558A (zh) 2018-12-01
TWI742249B TWI742249B (zh) 2021-10-11

Family

ID=63445081

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107106697A TWI742249B (zh) 2017-03-09 2018-03-01 半導體裝置及其製造方法

Country Status (4)

Country Link
US (1) US10546802B2 (zh)
JP (1) JP6936027B2 (zh)
CN (1) CN108573915B (zh)
TW (1) TWI742249B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI696227B (zh) * 2019-07-12 2020-06-11 華邦電子股份有限公司 半導體元件及其製造方法
US11004805B2 (en) 2019-08-16 2021-05-11 Winbond Electronics Corp. Semiconductor device and method of fabricating same including two seal rings

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180138081A1 (en) * 2016-11-15 2018-05-17 Vanguard International Semiconductor Corporation Semiconductor structures and method for fabricating the same
US20200135489A1 (en) * 2018-10-31 2020-04-30 Atomera Incorporated Method for making a semiconductor device including a superlattice having nitrogen diffused therein
US20210125910A1 (en) * 2019-10-25 2021-04-29 Nanya Technology Corporation Semiconductor structure
JP7459490B2 (ja) * 2019-11-28 2024-04-02 株式会社ソシオネクスト 半導体ウェハ及び半導体装置
US11502036B2 (en) * 2020-02-07 2022-11-15 Renesas Electronics Corporation Semiconductor device and method of manufacturing the same
CN113421869B (zh) * 2021-06-18 2022-08-02 武汉新芯集成电路制造有限公司 半导体器件及其制造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3027864B2 (ja) * 1991-04-02 2000-04-04 富士電機株式会社 半導体装置の製造方法
JP3534269B2 (ja) 1994-05-16 2004-06-07 松下電器産業株式会社 半導体装置及びその製造方法
US6521947B1 (en) * 1999-01-28 2003-02-18 International Business Machines Corporation Method of integrating substrate contact on SOI wafers with STI process
JP4502173B2 (ja) * 2003-02-03 2010-07-14 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
JP3962402B2 (ja) * 2003-11-10 2007-08-22 松下電器産業株式会社 半導体装置
JP2007184449A (ja) * 2006-01-10 2007-07-19 Renesas Technology Corp 半導体装置及びその製造方法
US8188578B2 (en) * 2008-05-29 2012-05-29 Mediatek Inc. Seal ring structure for integrated circuits
JP5729745B2 (ja) 2009-09-15 2015-06-03 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP5669251B2 (ja) 2010-01-20 2015-02-12 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP5627984B2 (ja) * 2010-10-15 2014-11-19 東京エレクトロン株式会社 成膜方法、成膜装置及び半導体装置の製造方法
JP2012204443A (ja) * 2011-03-24 2012-10-22 Sony Corp 半導体装置及びその製造方法
KR101615584B1 (ko) * 2011-11-21 2016-04-26 가부시키가이샤 히다치 고쿠사이 덴키 반도체 장치의 제조 장치, 반도체 장치의 제조 방법 및 기록 매체
CN103050424B (zh) * 2012-08-17 2016-01-20 上海华虹宏力半导体制造有限公司 半导体器件的保护环
JP6178118B2 (ja) * 2013-05-31 2017-08-09 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP6130755B2 (ja) 2013-08-12 2017-05-17 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP6174991B2 (ja) * 2013-12-20 2017-08-02 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
WO2016084202A1 (ja) * 2014-11-27 2016-06-02 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US10032766B2 (en) * 2016-09-16 2018-07-24 Globalfoundries Singapore Pte. Ltd. VDMOS transistors, BCD devices including VDMOS transistors, and methods for fabricating integrated circuits with such devices

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI696227B (zh) * 2019-07-12 2020-06-11 華邦電子股份有限公司 半導體元件及其製造方法
US11004805B2 (en) 2019-08-16 2021-05-11 Winbond Electronics Corp. Semiconductor device and method of fabricating same including two seal rings

Also Published As

Publication number Publication date
JP2018148152A (ja) 2018-09-20
CN108573915A (zh) 2018-09-25
JP6936027B2 (ja) 2021-09-15
CN108573915B (zh) 2023-09-19
TWI742249B (zh) 2021-10-11
US10546802B2 (en) 2020-01-28
US20180261530A1 (en) 2018-09-13

Similar Documents

Publication Publication Date Title
TWI742249B (zh) 半導體裝置及其製造方法
US10818549B2 (en) Semiconductor devices including contact plugs
JP7277248B2 (ja) 半導体装置及びその製造方法
US20190198453A1 (en) Semiconductor device and method of manufacturing the same
KR20160057089A (ko) 반도체 장치 및 그 제조 방법
US20170054010A1 (en) Semiconductor device and method of manufacturing same
KR102453022B1 (ko) 반도체 장치 및 그 제조 방법
KR20180111534A (ko) 반도체 장치 및 그 제조 방법
US9818853B2 (en) Semiconductor device and manufacturing method thereof
US9437556B2 (en) Semiconductor device
KR20190078034A (ko) 비아 플러그를 갖는 반도체 소자
JP4791015B2 (ja) 縦型mosfet
JP2012244071A (ja) 絶縁ゲート型半導体装置
US20140015035A1 (en) Semiconductor device having vertical transistor
WO2020017384A1 (ja) 半導体装置及びその製造方法
JP2007287813A (ja) 半導体装置およびその製造方法
KR100684906B1 (ko) 바이폴라 트랜지스터를 갖는 반도체 소자 및 그 형성 방법
US10784262B2 (en) Semiconductor device
TWI730189B (zh) 半導體裝置
TWI832333B (zh) 半導體結構與其形成方法
US12040324B2 (en) Semiconductor device with active pattern including a transition pattern and method for fabricating the same
US20230326792A1 (en) Semiconductor device and method for fabricating the same
US20220059530A1 (en) Semiconductor device and method for fabricating the same
WO2020017385A1 (ja) 半導体装置及びその製造方法
JP2007036299A (ja) 半導体装置及びその製造方法