TW201444255A - 電源供應控制電路、電源供應裝置、電子設備及電源供應控制方法 - Google Patents

電源供應控制電路、電源供應裝置、電子設備及電源供應控制方法 Download PDF

Info

Publication number
TW201444255A
TW201444255A TW103102501A TW103102501A TW201444255A TW 201444255 A TW201444255 A TW 201444255A TW 103102501 A TW103102501 A TW 103102501A TW 103102501 A TW103102501 A TW 103102501A TW 201444255 A TW201444255 A TW 201444255A
Authority
TW
Taiwan
Prior art keywords
circuit
voltage
load
signal
switching
Prior art date
Application number
TW103102501A
Other languages
English (en)
Other versions
TWI556560B (zh
Inventor
Morihito Hasegawa
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Publication of TW201444255A publication Critical patent/TW201444255A/zh
Application granted granted Critical
Publication of TWI556560B publication Critical patent/TWI556560B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W64/00Locating users or terminals or network equipment for network management purposes, e.g. mobility management
    • H04W64/006Locating users or terminals or network equipment for network management purposes, e.g. mobility management with additional information processing, e.g. for direction or speed determination
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1588Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • H04W48/02Access restriction performed under specific conditions
    • H04W48/04Access restriction performed under specific conditions based on user or terminal location or mobility data, e.g. moving direction, speed
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0274Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
    • H04W52/0277Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof according to available power supply, e.g. switching off when a low battery condition is detected
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0009Devices or circuits for detecting current in a converter
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0032Control circuits allowing low power mode operation, e.g. in standby mode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Abstract

一種控制電路包括被組配來偵測流入一負載之負載電流的偵測電路、以及被組配來依據該負載電流而設定在第一和第二開關電路上之切換操作的設定電路。該設定電路被組配成會在有一電源供應停止訊號被從外部輸入時,若該負載電流是在一第一範圍內,則致使第一開關電路和第二開關電路皆處於截止狀態,並且若該負載電流高於為該第一範圍之上限的第一參考值,則在致使該第二開關電路處於該截止狀態的同時致使該第一開關電路根據該輸出電壓而執行導通截止操作。

Description

電源供應控制電路、電源供應裝置、電子設備及電源供應控制方法 發明領域
本發明係有關於一種電源供應器的控制電路、一種電源供應裝置、一種電子設備、及一種電源供應控制方法。
發明背景
一種電子設備包括一供應一負載電力的切換電源供應器。該切換電源供應器是為,例如,一把一DC電壓轉換成另一DC電壓的DC-DC轉換器。一包括許多具有不同電壓值之電壓源的電子設備可以包括複數個供對應之電壓源用的DC-DC轉換器。很重要的是,當一電子設備被起動時以適當的順序啟動該複數個電壓源,以及當該電子設備被停止時以適當的順序停止該複數個電壓源。如果以該啟動次序啟動該等電壓源的順序是不適當或者以該停止次序停止該等電壓源的順序是不適當的話,該電子設備可能故障。例如,一順向偏壓(forward bias)被施加到一是為一電子設備之元件之半導體裝置之p-n接面的一種狀態會被維持,而不必要的電流會持續流動 (其是被稱為閉鎖現象(latch-up phenomenon)。
因此,一種在一DC-DC轉換器被停止之後快速地降低該DC-DC轉換器之輸出電壓的方法業已被建議(例如,日本專利早期公開第2006-109535號案、日本專利第4621448號案)。例如,一緩停(soft stop)技術業已被建議,該緩停技術提供一外部電容器與一放電電阻器,而且在一DC-DC轉換器被停止之後降低該輸出電壓。根據該緩停技術,在該DC-DC轉換器被停止之後,積蓄於該電容器內的電荷開始從該放電電阻器釋放,而該電容器的端電壓是輸入到一誤差放大器電路。據此,在該誤差放大器電路中,一要與該輸出電壓作比較的參考電壓逐漸地降低,藉此允許該DC-DC轉換器的輸出電壓逐漸地降低。再者,另一種技術被建議,根據該技術,在一同步整流DC-DC轉換器中,於該DC-DC轉換器被停止之後,在一主要側的電晶體被截止而在一同步側的電晶體被導通,藉此允許積蓄在一設置於一負載側之像是一輸出電容器般之電容元件內的電荷迅速被抽出,並且允許該輸出電壓快速地降低。
發明概要
不幸地,該緩停技術要求一個連接該外部電容器的專屬端子,及一個具有大容量的電容器作為前述的電容器。據此,增加整個DC-DC轉換器之電路面積的一個問題發生。根據利用在同步側之電晶體為放電用的技術,如果該負載是一重負載的話,積蓄於該輸出電容器內的電荷是快速地由該負載與在同步側的電晶體排放。據此,該DC-DC轉換器的輸出電壓快速 地降低。在輸出電壓上的突然變化會不利地影響該電子設備。
根據本發明之特徵,一種電源供應器的控制電路是藉由對一被打開俾在一電感元件內積蓄能量之第一開關電路與一被打開俾把積蓄於該電感元件內之能量釋放到一連接至一輸出端子之負載的第二開關電路執行開-關控制來從一輸入電壓產生一輸出電壓。該控制電路包括一受組配成可偵測一流至該負載內之負載電流的偵測電路;及一受組配成可依據該負載電流在該第一開關電路與該第二開關電路上設定切換操作的設定電路。該設定電路是受組配成可在一電源供應停止訊號從外部輸入時致使該第一開關電路與該第二開關電路皆處於一截止狀態,如果該負載電流是處於一第一範圍的話,及,當致使該第二開關電路處於該截止狀態時致使該第一開關電路依據該輸出電壓來執行一打開-截止操作,如果該負載電流是比一是為該第一範圍之上限之第一參考值高的話。
本發明之其他目的與優點將會部份地在後面的描述中陳述,而部份將會由於該描述而顯而易知,或者是可以藉著本發明的實施來獲悉。本發明之目的和優點將會藉著在後附之申請專利範圍中所特別指出的元件與組合來實現與達成。
應要了解的是,前面的大致描述與後面的詳細說明是為範例與說明而已,並非是本發明的限制。
1‧‧‧DC-DC轉換器
2‧‧‧負載
10‧‧‧轉換器
20‧‧‧控制電路
21‧‧‧回饋電壓產生電路
30‧‧‧控制器
31‧‧‧誤差放大器
32‧‧‧PWM比較器
33‧‧‧振盪器
34‧‧‧AND電路
35‧‧‧AND電路
36‧‧‧驅動器電路
37‧‧‧驅動器電路
40‧‧‧負載電流偵測電路
41‧‧‧運算放大器
42‧‧‧比較器
43‧‧‧比較器
45‧‧‧設定電路
46‧‧‧OR電路
47‧‧‧OR電路
48‧‧‧AND電路
50‧‧‧計數器電路
51‧‧‧T-FF電路
52‧‧‧T-FF電路
53‧‧‧T-FF電路
54‧‧‧T-FF電路
55‧‧‧A/D轉換器
56‧‧‧多工器
60‧‧‧電壓產生電路
61‧‧‧磁滯比較器
62‧‧‧反相器
63‧‧‧OR電路
64‧‧‧電流源
65‧‧‧電流源
66‧‧‧參考電壓產生電路
67‧‧‧偏壓電壓產生電路
100‧‧‧電子設備
110‧‧‧主本體
111‧‧‧CPU
112‧‧‧記憶體
113‧‧‧界面
114A‧‧‧鍵盤
114B‧‧‧指向裝置
115‧‧‧界面
116‧‧‧顯示器
117‧‧‧界面
118‧‧‧通信單元
119‧‧‧界面
120‧‧‧外部儲存裝置
121‧‧‧界面
122‧‧‧可移除記錄媒體存取裝置
130‧‧‧電源供應器
131‧‧‧AC轉接器
132‧‧‧電池
C1‧‧‧電容器
C2‧‧‧電容器
CK‧‧‧週期訊號
CKa‧‧‧分頻訊號
CKb‧‧‧分頻訊號
CKc‧‧‧分頻訊號
CKd‧‧‧分頻訊號
CNT‧‧‧計數訊號
CTL‧‧‧外部控制訊號
D1‧‧‧二極體
D10‧‧‧數位訊號
DH‧‧‧控制訊號
DL‧‧‧控制訊號
E1‧‧‧參考電源供應器
E2‧‧‧參考電源供應器
E3‧‧‧參考電源供應器
E4‧‧‧參考電源供應器
Io‧‧‧負載電流
Ib‧‧‧偏壓電流
Ib1‧‧‧電流
L1‧‧‧線圈
N1‧‧‧節點
N2‧‧‧節點
Q‧‧‧輸出端
R1‧‧‧電阻器
R2‧‧‧電阻器
R3‧‧‧電阻器
R4‧‧‧電阻器
Rs‧‧‧感測電阻器
S1‧‧‧誤差訊號
S2‧‧‧PWM訊號
S3‧‧‧輸出訊號
S4‧‧‧輸出訊號
S5‧‧‧輸出訊號
S6‧‧‧輸出訊號
S7‧‧‧輸出訊號
SG1‧‧‧控制訊號
SG2‧‧‧控制訊號
SH‧‧‧輸出訊號
SL‧‧‧輸出訊號
SW1‧‧‧開關
T1‧‧‧電晶體
T2‧‧‧電晶體
T3‧‧‧NPN電晶體
T4‧‧‧NPN電晶體
Tc‧‧‧控制端
Ti‧‧‧輸入端
To‧‧‧輸出端
Vamp‧‧‧放大電壓
VB‧‧‧偏壓電壓
VBa‧‧‧參考電壓
VCC‧‧‧高電位電源供應電壓
Vr‧‧‧參考電壓
Vref1‧‧‧參考電壓
Vref2‧‧‧參考電壓
Vr1‧‧‧參考電壓
Vr2‧‧‧參考電壓
Vi‧‧‧輸入電壓
Vo‧‧‧輸出電壓
VFB‧‧‧回饋電壓
圖1是為一描繪一實施例之DC-DC轉換器的方塊電路圖;圖2描繪在一負載電流與一放大電壓之間的關係; 圖3描繪在一負載之大小與放電控制之間的關係;圖4是為一計數器電路之範例的方塊電路圖;圖5是為一電壓產生電路之範例的方塊電路圖;圖6是為一用於說明一實施例之DC-DC轉換器之操作的波形圖;圖7是為一用於說明該實施例之DC-DC轉換器之操作的波形圖;圖8是為一用於說明該實施例之DC-DC轉換器之操作的波形圖;及圖9是為一描繪一電子裝置的示意圖。
較佳實施例之詳細說明
一實施例將會配合圖1至8來作描述。如在圖1中所示,一DC-DC轉換器1是為一同步整流DC-DC降壓型轉換器(buck converter),其依據輸入電壓Vi來產生一個比輸入至輸入端Ti之輸入電壓Vi低的輸出電壓Vo。該輸出電壓Vo是供應到一個連接至一輸出端To的負載2。該負載2的範例是為一行動電子裝置(個人電腦、行動電話、遊樂器裝置、數位相機等等)的內部電路、被包括在一筆記型個人電腦內之諸如鋰電池般之可充電電池等等。
該DC-DC轉換器1包括一依據該輸入電壓Vi來產生該輸出電壓Vo的轉換器10,及一依據該輸出電壓Vo來控制該轉換器10的控制電路20。
該轉換器10包括電晶體T1和T2,一線圈L1與一電容 器C1。在主要側的該電晶體T1與該線圈L1是彼此串聯地連接在該被供應有輸入電壓Vi的輸入端Ti與該輸出該輸出電壓Vo的輸出端To之間。在主要側的電晶體T1與在同步側的電晶體T2是彼此串聯地連接在該輸入端Ti與一具有一比該輸入電壓Vi較低之電位的電源供應線(在這裡是指地線)。
該等電晶體T1和T2是為n-通道MOS電晶體。該電晶體T1的第一端(例如,汲極)是連接到該輸入端Ti。該電晶體T1的第二端(例如,源極)是連接到該電晶體T2的第一端(例如,汲極)。該電晶體T2的第二端(例如,源極)是接地。該電晶體T1的閘極是被供應有一來自該控制電路20之控制器30的控制訊號DH。該電晶體T2的閘極是被供應有一來自該控制電路20的控制訊號DL。響應於該控制訊號DH,該電晶體T1是被導通或截止。響應於該控制訊號DL,該電晶體T2是被導通或截止。
一個在該等電晶體T1與T2之間的節點N1是連接到該線圈L1的第一端。該線圈L1的第二端是連接到該輸出端To。該輸出端To是連接到該控制電路20。該線圈L1的第二端是連接到一平滑電容器(smoothing capacitor)C1的第一端。該電容器C1的第二端是接地。該電容器C1被包括在一使該輸出電壓Vo平滑的平滑電路內。
在如此的轉換器10中,當在主要側的電晶體T1被導通而在同步例的電晶體T2被截止時,依據在輸入電壓Vi與輸出電壓Vo之間之差異的線圈電流流過該線圈L1俾在該線圈L1內充注能量。相對地,當在主要側的電晶體T1被截止而在同步側的電晶體T2被導通時,積蓄於線圈L1內的能量被釋放到負載2 而感應電流(induced current)流過該線圈L1。如此的操作產生被降低比該輸入電壓Vi低的輸出電壓Vo。該輸出電壓Vo是輸出到該連接至輸出端To的負載2。該負載2被供應有一負載電流Io。
在一正常操作期間於一處於邏輯H位準(H位準)之外部控制訊號CTL是被輸入至該DC-DC轉換器1之控制端Tc的一個時段中,該控制電路20根據輸出電壓Vo互補地對該等電晶體T1和T2執行導通截止控制以致於該輸出電壓Vo趨近一目標電壓。換句話說,在正常操作中該控制電路20依據輸出電壓Vo來調整該電晶體T1的導通時間以致於該負載2被供應有一希望的電力。例如,該控制電路20供應該等電晶體T1和T2對應之具有固定頻率(週期)與依據被供應到負載2之電力而變化之脈衝寬度的控制訊號DH和DL。同時,在處於邏輯L位準(L位準)之外部控制訊號CTL被輸入至控制端Tc之時段期間在一放電操作中,響應於該負載2的大小該控制電路20根據一切換操作來對該等電晶體T1和T2執行導通截止控制。
該控制電路20包括一依據該輸出電壓Vo來產生一回饋電壓VFB的回饋電壓產生電路21,及依據該回饋電壓VFB來對該等電晶體T1和T2執行導通截止的該控制器30。該控制電路20包括:一受組配成可偵測在負載2內流動之負載電流Io的負載電流偵測電路40;一受組配成可依據該負載2的大小來設定該等電晶體T1與T2之切換操作的設定電路45;及一受組配成可從在圖2中所示之高電位電源供應電壓VCC產生一偏壓電壓VB,及依據該負載之大小來產生一參考電壓Vr的電壓產生電路60。處於L位準的外部控制訊號CTL是為一個用於指示該 DC-DC轉換器1停止操作的訊號。
該回饋電壓產生電路21包括電阻器R1和R2。更特別地,該輸出端To是連接至該電阻器R1的第一端子。該電阻器R1的第二端子是連接到該電阻器R2的第一端子。該電阻器R2的第二端子是接地。在該等電阻器R1與R2之間的節點N2是連接到該控制器30和該電壓產生電路60。在這裡,該等電阻器R1和R2在節點N2依據對應的電阻值產生從輸出電壓Vo分割的回饋電壓VFB。該回饋電壓VFB的值對應於在該輸出電壓Vo與地線之間之電位差與該等電阻器R1和R2之電阻值的比率。據此,該等電阻器R1和R2產生按輸出電壓Vo比例產生該回饋電壓VFB。該回饋電壓VFB被供應到該控制器30與該電壓產生電路60。
該控制器30包括一誤差放大器電路31、一PWM比較器32、一振盪器33、AND電路34和35、和驅動器電路36和37。
該誤差放大器電路31的反相輸入端是被供應有該回饋電壓VFB。該誤差放大器電路31的非反相輸入端是被供應有來自該電壓產生電路60的參考電壓Vr。
該誤差放大器電路31把該回饋電壓VFB與該參考電壓Vr做比較,並且輸出一是為該兩電壓之放大差異電壓的誤差訊號S1到該PWM比較器32。該PWM比較器32被供應有一來自該振盪器33之具有一規定週期的週期訊號CK。該週期訊號CK是為,例如,一鋸齒波訊號(一個具有一鋸齒波形之依據一規定上升特性從一參考值增加,並藉著重置來迅速地減少到該參考值的訊號)或者一三角波訊號。該週期訊號CK也是被供應到 該設定電路45。
該PWM比較器32把該誤差訊號S1與該週期訊號CK作比較。例如,如果該週期訊號CK具有一個比該誤差訊號S1高的訊號位準的話,該PWM比較器32產生一L位準(例如,接地位準)的PWM訊號S2;如果該週期訊號CK具有一個比該誤差訊號S1低的訊號位準的話,這比較器32產生一H位準(例如,高電位電源供應電壓VCC位準或偏壓電壓VB位準)的PWM訊號S2。該PWM訊號S2是供應到該等AND電路34與35。
該AND電路34被供應有該PWM訊號S2、一從該設定電路45輸出的輸出訊號S5、與一從該電壓產生電路60輸出的控制訊號SG1。該AND電路34把一是為對該PWM訊號S2、該輸出訊號S5與該控制訊號SG1進行邏輯操作操作之結果的輸出訊號SH輸出到一驅動器電路36。
該AND電路35被供應有該PWM訊號S2、一從該設定電路45輸出的輸出訊號S6、與該從該電壓產生電路60輸出的控制訊號SG1。該AND電路35把一是為對該PWM訊號S2、該輸出訊號S6與該控制訊號SG1進行邏輯操作操作之結果的輸出訊號SL輸出到一驅動器電路37。
該驅動器電路36的輸出端是連接到位在主要側之電晶體T1的閘極。該驅動器電路36的高電位側電源供應端是連接到一二極體D1的陰極,和一電容器C2的第一端。該驅動器電路36的低電壓側電源供應端是連接到該電容器C2的第二端和該節點N1。該二極體D1的陽極是連接到一電源供應線,由該電壓產生電路60所產生的偏壓電壓VB是經由該電源供應線來 被供應。該電容器C2的第二端是連接到該節點N1。該電容器C2的充電電壓是供應到該驅動器電路36的高電位側電源供應端。
該電容器C2的功能是於此中作描述。為了導通該n-通道MOS電晶體T1,一個比該源極之電壓高的電壓是施加到該電晶體T1的閘極。當該電晶體T1被導通時,該電晶體T1的源極與汲極皆變成該輸入電壓Vi。據此,在位於主要側之被供應有輸入電壓Vi的電晶體T1是為一n-通道MOS電晶體的情況中,一個比該輸入電壓Vi高的閘極電壓被產生。
被供應有該偏壓電壓VB的電源供應線是經由該二極體D1來耦接到該電容器C2的第一端;該線圈L1的第一端(節點N1)是耦接到這電容器的第二端。在這裡,該偏壓電壓VB是比該輸入電壓Vi低,而該二極體D1的順向電壓降是為0.7V。如果該電晶體T1被截止且該節點N1的電位變成接地位準的話,該電容器C2是經由二極體D1被充電到VB-0.7V的電壓。接著,如果該電晶體T1被導通而該線圈L1之第一端(節點N1)的電壓增加到該輸入電壓Vi的話,該電容器C2之第二端的電位變成該輸入電壓Vi。據此,該電容器C2之第一端的電位增加到該Vi+VB-0.7V。因此,其之高電位側電源供應端是被供應有一個來自該電容器C2之第一端之電壓的驅動器電路36會是經常被供應有一個比電晶體T1之源極電壓高了VB-0.7V的電壓,縱使在該電晶體T2是處於導通狀態時且也在該電晶體T1是處於導通狀態時。據此,該驅動器電路36可以穩定地執行閘極驅動。因此,該電容器C2作用如一自舉電路(bootstrap circuit)。該二極體D1具有防止電流流入該被供應有來自電容器C2側之偏壓電壓VB之電源供應線的功能,當該電容器C2之第一端側的電位增加到Vi+VB-0.7V時。
該驅動器電路36響應於處於H位準(例如,高電位電源供應電壓VCC位準或偏壓電壓VB位準)的輸出訊號SH來把處於H位準(電容器C2的充電電壓位準)的控制訊號DH輸出到位在主要側的電晶體T1。該驅動器電路36響應於處於L位準(例如,地位準)的輸出訊號SH來把處於L位準(節點N1的電壓位準)的控制訊號DH輸出到該電晶體T1。該電晶體T1響應於處於H位準的控制訊號DH來被導通,而響應於處於L位準的控制訊號DH來被截止。
該驅動器電路37的輸出端被耦接至位在同步側之電晶體T2的閘極。該偏壓電壓VB被供應到該驅動器電路37的高電位側電源供應端。該驅動器電路37的低電壓側電源供應端被耦接至地線。該驅動器電路37響應於處於H位準(例如,高電位電源供應電壓VCC位準或偏壓電壓VB位準)的輸出訊號SL來把處於L位準(地位準)的控制訊號DL輸出到該電晶體T2。該驅動器電路37響應於處於L位準(例如,地位準)的輸出訊號SL來把處於H位準(偏壓電壓VB位準)的控制訊號DL輸出到該電晶體T2。該電晶體T2響應於處於H位準的控制訊號DL來被導通,而響應於處於L位準的控制訊號DL來被截止。
該控制器30因此產生用於對電晶體T1與T2執行互補導通截止控制的控制訊號DH和DL以致於在該正常操作中取決於輸出電壓Vo的回饋電壓VFB趨近該參考電壓Vr。據此,該 輸出電壓Vo是根據該參考電壓Vr與該等電阻器R1和R2的電阻值來被控制俾趨近該目標電壓。
該負載電流偵測電路40包括一感測電阻器Rs、一運算放大器41、比較器42和43、及參考電源供應器E1和E2。
該感測電阻器Rs是插入在輸出端To與負載2之間而且是耦合到該輸出端To和該負載2。即,該感測電阻器Rs的第一端是被耦合到該輸出端To,而該感測電阻器Rs的第二端是被耦合至該負載2。
該感測電阻器Rs的第一端是被耦合到該運算放大器41的反相輸入端。該感測電阻器Rs的第二端被耦合到該運算放大器41的非反相輸入端。該運算放大器41把在該感測電阻器Rs之兩端之間的電位差放大俾產生一放大電壓Vamp。即,該運算放大器41根據流入該負載2之負載電流Io的大小(即,該負載2的大小)來產生該放大電壓Vamp。該放大電壓Vamp被供應到該比較器42的非反相輸入端、該比較器43的反相輸入端、與在該設定電路45內的計數器電路50。
該比較器42的反相輸入端被供應有由一參考電源供應器E1所產生的參考電壓Vref1。該比較器42把該運算放大器41的放大電壓Vamp與該參考電壓Vref1作比較俾產生一處於一個依據該比較結果而定之位準的輸出訊號S3。例如,如果該放大電壓Vamp是比該參考電壓Vref1低的話,該比較器42產生一個處於L位準(例如,地位準)的輸出訊號S3。如果該放大電壓Vamp是比該參考電壓Vref1高的話,該比較器42產生一個處於H位準(例如,偏壓電壓VB位準)的輸出訊號S3。該輸出訊號S3 被供應到一OR電路46和一電壓產生電路60。
該比較器43的非反相輸入端被供應有一由該參考電源供應器E2所產生的參考電壓Vref2。該參考電壓Vref2是設定比該參考電壓Vref1低。該比較器43把該運算放大器41的放大電壓Vamp與該參考電壓Vref2作比較俾產生一處於一個依據該比較結果而定之位準的輸出訊號S4。例如,如果該放大電壓Vamp是比該參考電壓Vref2低的話,該比較器43產生一個處於H位準(例如,偏壓電壓VB位準)的輸出訊號S4。如果該放大電壓Vamp是比該參考電壓Vref2高的話,該比較器43產生一個處於L位準(例如,地位準)的輸出訊號S4。該輸出訊號S4被供應到一個在該設定電路45內的OR電路47和一AND電路48。
因此,該運算放大器41與該等比較器42和43偵測在該等感測電阻器Rs之兩端之間的電位差俾藉此偵測該負載電流Io,並且把該放大電壓Vamp與該等參考電壓Vref1和Vref2作比較俾藉此決定該負載電流Io的大小(即,該負載2的大小)。
更特別地,如在圖2中所示,該負載電流Io變得越高(即,該負載2變得越重),該放大電壓Vamp變得越高。據此,該負載2的大小可以依據該放大電壓Vamp的電壓值來被決定。即,如果該放大電壓Vamp是低的話(在這範例中,如果該放大電壓Vamp是比該參考電壓Vref2低的話),可以判定的是該負載電流Io是低且該負載2是一”輕負載(light load)”。如果該負載2是因此為該”輕負載”的話,該比較器42的輸出訊號S3是處於L位準,而該比較器43的輸出訊號S4是處於H位準,如在圖3中所示。相對地,如果該放大電壓Vamp是高的話(在這範例中,如 果該放大電壓Vamp是比該參考電壓Vref1高的話),可以判定的是該負載電流Io是高且該負載2是一”重負載(heavy load)”。如果該負載2是因此為該”重負載”的話,該比較器42的輸出訊號S3是處於H位準而該比較器43的輸出訊號S4是處於L位準。如果該放大電壓Vamp是在一個比該參考電壓Vref2高且比該參考電壓Vref1低的範圍(第一範圍)內的話,可以判定的是該負載2是為一個比該”輕負載”重但比該”重負載”輕的”標準負載(normal load)”。如果該負載2是因此為該”標準負載”的話,該比較器42的輸出訊號S3是處於L位準而該比較器43的輸出訊號S4是處於L位準。
換句話說,該參考電壓Vref1與該參考電壓Vref2是用於把該負載2的大小設定到三個等級,或者該”輕負載”、該”標準負載”與該”重負載”中之任一者。即,在判定該負載2是為該”重負載”的情況中該參考電壓Vref1是用於設定該放大電壓Vamp的下限,而在判定該負載2是為該”標準負載”的情況中該參考電壓Vref1是用於設定該放大電壓Vamp的上限。在判定該負載2是為該”輕負載”的情況中該參考電壓Vref2是用於設定該放大電壓Vamp的上限,而在判定該負載2是為該”標準負載”的情況中該參考電壓Vref2是用於設定該放大電壓Vamp的下限。該”輕負載”也涵蓋該負載2是為無負載的情況。
如果被定義的是,以電流值代表該負載電流Io,該”標準負載”的上限被表示為一第一參考值而下限被表示為一第二參考值的話,該參考電壓Vref1具有一個從該第一參考值之電流值轉換的電壓值,而該參考電壓Vref2具有一個從該第二參考 值之電流值轉換的電壓值。
如在圖1中所示,該設定電路45包括該等OR電路46和47、該AND電路48、與該計數器電路50。
該OR電路46被供應有該比較器42的輸出訊號S3、該AND電路48的輸出訊號S7、與該外部控制訊號CTL。該OR電路46把該是為對該輸出訊號S3、該輸出訊號S7與該外部控制訊號CTL進行邏輯加法運算之結果的輸出訊號S5輸出到該AND電路34。
該OR電路47被供應有該比較器43的輸出訊號S4與該外部控制訊號CTL。該OR電路47把該是為對該輸出訊號S4與該外部控制訊號CTL進行邏輯加法運算之結果的輸出訊號S6輸出到該AND電路35。
該計數器電路50被供應有該運算放大器41的放大電壓Vamp和由該振盪器33產生的週期訊號CK。該計數器電路50以據該放大電壓Vamp以一分割比率分頻該週期訊號CK俾產生一計數訊號CNT。例如,該放大電壓Vamp越低,該計數器50是以它來分頻該訊號CK俾產生該計數訊號CNT的該分率比率是越高。該計數訊號CNT被供應到該AND電路48。
該AND電路48被供應有該比較器43的輸出訊號S4與從計數器電路50輸出的計數訊號CNT。該AND電路48把該是為對該輸出訊號S4與該計數訊號CNT進行邏輯操作運算之結果的輸出訊號S7輸出到該OR電路46。即,如果該輸出訊號S4是處於H位準的話(即,如果該負載2是為該”輕負載”的話),該AND電路48輸出該具有一個相等於該計數訊號CNT之訊號位 準的訊號位準。如果該輸出訊號S4是處於L位準的話(即,如果該負載2是為該”標準負載”或者該”重負載”的話),不管該計數訊號CNT的訊號位準,該AND電路48輸出該L-位準-固定(L-level-fixed)輸出訊號S7。即,在該負載2是為該”標準負載”或者該”重負載”的情況中該AND電路48作用如一用於使該計數訊號CNT無效的電路。
接著,該計數器電路50之內部結構的範例是作描述。
如在圖4中所示,該計數器電路50包括複數個(在這裡,四個)串聯地連接的T-正反器電路(T-FF電路)51,52,53和54、一類比-轉-數位轉換器(A/D轉換器)55、及一多工器56。
該T-FF電路51的T端是被供應有該週期訊號CK。該T-FF電路51從一輸出端Q輸出一個藉由把該週期訊號CK頻率-減半來獲得的分頻訊號CKa。例如,每次在該週期訊號CK上升時該T-FF電路51使該分頻訊號CKa的訊號位準反轉。該分頻訊號CKa被供應到在下一級之該T-FF電路52的T端與該多工器56。
在第二級的該T-FF電路52把一個藉由把該分頻訊號CKa頻率-減半來獲得的分頻訊號CKb輸出到在下一級之T-FF電路53的T端與該多工器56。該分頻訊號CKb是因此為一個藉由把該週期訊號CK頻率-減為四分之一來獲得的訊號。
在第三級的T-FF電路53把一個藉由把該分頻訊號CKb頻率-減半來獲得的分頻訊號CKc輸出到在下一級之T-FF電路54的T端與該多工器56。該分頻訊號CKc是因此為一個藉由把該週期訊號CK分頻成八個部份來獲得的訊號。
在第四級(最後一級)的T-FF電路54把一個藉由把該分頻訊號CKc頻率-減半來獲得的分頻訊號CKd輸出到該多工器56。該分頻訊號CKd是因此為一個藉由把該週期訊號CK分頻成十六個部份來獲得的訊號。
該A/D轉換器55被供應有該放大電壓Vamp。該A/D轉換器55把該是為一類比訊號的放大電壓Vamp轉換成一個複數-位元(在這裡,四-位元)數位訊號D10,並且把該數位訊號D10輸出到該多工器56。
該多工器56被供應有來自該四個T-FF電路51至54之藉由以不同分割比率分頻該週期訊號CK來獲得之四個對應的分頻訊號CKa,CKb,CKc和CKd。即,該多工器56被供應有在”2”之分割比率下的分頻訊號CKa、在”4”之分割比率下的分頻訊號CKb、在”8”之分割比率下的分頻訊號CKc、與在”16”之分割比率下的分頻訊號CKd。該多工器56依據該四-位元數位訊號D10從該四個分頻訊號CKa至CKd當中選擇一個分頻訊號,並且把選擇的分頻訊號輸出作為該計數訊號CNT。例如,當該數位訊號D10(放大電壓Vamp)是較低時(即,該負載2是輕),該多工器56輸出在該四個分頻訊號CKa至CKd當中之在較高之分割比率下的分頻訊號作為該計數訊號CNT。
接著,該電壓產生電路60之內部結構的範例是作描述。
如在圖5中所示,該電壓產生電路60包括電阻器R3和R4、NPN電晶體T3和T4、磁滯比較器(hysteresis comparator)61、參考電源供應器E3和E4、一反相器62、一OR電路63、一 開關SW、電流源64和65、一參考電壓產生電路66、及一偏壓電壓產生電路67。
被供應有該外部控制訊號CTL的控制端Tc是被耦接至該電阻器R3的第一端、該NPN電晶體T3的基極端、該OR電路63、與在圖1中所示之OR電路46和47的輸入端。該電阻器R3的第二端是被耦接至地。
該電晶體T3的射極端被耦合至該電阻器R4的第一端。該電阻器R4的第二端被耦合至地。該電晶體T3的集極端被耦合至該電流源64的第一端。該電晶體T3響應於處於H位準的外部控制訊號CTL來被導通,並且響應於處於L位準的外部控制訊號CTL來被截止。
該磁滯比較器61的非反相輸入端是被供應有該回饋電壓VFB。該磁滯比較器61的反相輸入端是被供應有一個由該參考電源供應器E3所產生的參考電壓Vr1。該磁滯比較器61的輸出端被耦合至該NPN電晶體T4的基極端。該電晶體T4的射極端被耦合至該電阻器R4的第一端和該電晶體T3的射極端。該電晶體T4的集極端被耦合至該電流源64的第一端與該電晶體T3的集極端。即,該電晶體T3與該電晶體T4是並聯地耦接。
在該磁滯比較器61中,以該參考電壓Vr1為基礎的下限參考電壓V1(見圖6),與一個比該下限參考電壓V1低的上限參考電壓是被設定。該下限參考電壓V1是用於設定該電晶體T4的截止時序。
該磁滯比較器61把該回饋電壓VFB與該下限參考電壓V1和該上限參考電壓作比較,並且依據該比較結果把該控制 訊號SG1輸出到該NPN電晶體T4的基極端與在圖1中所示的AND電路34和35。例如,如果該回饋電壓VFB是比該下限參考電壓V1低的話,該磁滯比較器61輸出處於L位準(例如,地位準)的控制訊號SG1。如果該回饋電壓VFB是比該上限參考電壓高的話,該磁滯比較器61輸出處於H位準(例如,高電位電源供應電壓VCC位準)的控制訊號SG1。該電晶體T4是響應於處於H位準的控制訊號SG1來被導通,並且是響應於處於L位準的控制訊號SG1來被截止。
該開關SW的第一端被耦接到該參考電源供應器E3的正端(plus terminal)。該開關SW的第二端被耦接到該參考電源供應器E4的正端。據此,該開關SW的第一端是被供應有該參考電壓Vr1。該開關SW的第二端是被供應有一個由該參考電源供應器E4所產生的參考電壓Vr2。該開關SW的共用端被耦接到在圖1中所示之誤差放大器電路31的非反相輸入端。該開關SW響應於一個由該OR電路63所供應的控制訊號SG2來切換在該共用端與該第一端或該第二端之間的連接。例如,該開關SW響應於處於L位準(例如,地位準)的控制訊號SG2來把該共用端連接到該第一端並且輸出該參考電壓Vr1作為該參考電壓Vr。該開關SW響應於處於H位準(例如,高位準電源供應電壓VCC位準)的控制訊號SG2來把該共用端連接到該第二端並且輸出該參考電壓Vr2作為該參考電壓Vr。該參考電壓Vr2在該輸出電壓Vo到達該目標電壓(規格值)時與該回饋電壓VFB相匹配。
該反相器電路62被供應有來自在圖1中所示之比較器42的輸出訊號S3。該反相器電路62把一個藉由邏輯反轉該輸 出訊號S3來獲得的訊號輸出到該OR電路63。該OR電路63把該是為該反相器電路62之輸出訊號與該外部控制訊號CTL之邏輯加法操作之結果的控制訊號SG2輸出到該開關SW。更特別地,如果該外部控制訊號CTL是處於H位準的話,不管該輸出訊號S3的訊號位準,處於H位準的控制訊號SG2是從該OR電路63輸出,而該參考電壓Vr2是被輸出作為該參考電壓Vr。另一方面,如果該外部控制訊號CTL是處於L位準俾指示該DC-DC轉換器1停止操作且該輸出訊號S3是處於H位準的話,處於L位準的控制訊號SG2是從該OR電路63輸出且該參考電壓Vr1是被輸出作為該參考電壓Vr。即,如果該外部控制訊號CTL是處於L位準且該負載2是為該”重負載”的話,該參考電壓Vr1是被輸出作為該參考電壓Vr。
另一方面,該電流源64的第二端是被耦接到該被供應有該高電位電源供應電壓VCC的電源供應線。
該電流源65依據一個流入該電晶體T3的偏壓電流Ib來供應該參考電壓產生電路66一個電流Ib1。例如,該電流源65供應該參考電壓產生電路66該與偏壓電流Ib成比例的電流Ib1。該電流源65的第一端是被耦接到該參考電壓產生電路66。該電流源65的第二端是被供應有該高電位電源供應電壓VCC。作為該電流源65,例如,一電流鏡電路是可以被使用。
該參考電壓產生電路66依據該電流Ib1來產生一參考電壓VBa。例如,該參考電壓VBa是依據一帶隙參考電壓(band-gap reference voltage)來被產生。該參考電壓VBa是被供應到該偏壓電壓產生電路67。
該偏壓電壓產生電路67依據該參考電壓VBa來產生該具有一規定電壓值的偏壓電壓VB。該偏壓電壓VB被供應到在圖1中所示之該驅動器電路37的高電位側電源供應端、該二極體D1等等。
當該電晶體T3是響應於處於H位準的外部控制訊號CTL來被導通時,由該電晶體T3之射極電壓與該電阻器R4所定義的偏壓電流Ib在該電壓產生電路60中流動。同樣地當該電晶體T4是響應於處於H位準的控制訊號SG1來被導通時,由該電晶體T4之射極電壓與該電阻器R4所定義的偏壓電流Ib流動。當該偏壓電流Ib如此流動時,與該偏壓電流Ib成比例的電流Ib1是從該電流源65供應到該參考電壓產生電路66。據此,該參考電壓產生電路66產生該參考電壓VBa,而該偏壓電壓產生電路67產生該偏壓電壓VB。
相對地,當處於L位準的外部控制訊號CTL被輸入至該電壓產生電路60內時,該電晶體T3被截止。當處於L位準的控制訊號SG1是從該磁滯比較器61輸出時,該電晶體T4被截止。當該等電晶體T3和T4皆被截止時,該偏壓電流Ib不流動。因此,該電流Ib1不從該電流源65供應到該參考電壓產生電路66。據此,該參考電壓產生電路66停止產生該參考電壓VBa。因此,該偏壓電壓產生電路67同樣停止產生該偏壓電壓VB。
在這實施例中,該DC-DC轉換器1是為一電源供應器和一電源供應裝置的範例。該電晶體T1是為一第一開關電路的範例。該電晶體T2是為一第二開關電路的範例。該線圈L1是為一感應元件(induction element)的範例。處於邏輯L位準的外部 控制訊號CTL是為一停止訊號的範例。該運算放大器41是為一放大器電路的範例。該比較器42是為一第一比較器電路的範例。該比較器43是為一第二比較器的範例。該參考電壓Vref1是為一第一參考電壓的範例。該參考電壓Vref2是為一第二參考電壓的範例。該輸出訊號S3是為該第一比較器電路之輸出訊號的範例。該輸出訊號S4是為該第二比較器電路之輸出訊號的範例。該誤差放大器電路31、該PWM比較器32與該振盪器是為一切換控制器的範例。該驅動器電路36是為一第一驅動器電路的範例。該驅動器電路37是為一第二驅動器電路的範例。該AND電路34是為一第一無效化電路(first invalidation circuit)的範例。該AND電路35是為一第二無效化電路的範例。該PWM訊號S2是為一脈衝訊號的範例。該控制訊號DH是為一第一控制訊號的範例。該控制訊號DL是為一第二控制訊號的範例。該參考電壓Vr2是為一第三參考電壓的範例。該參考電壓Vr1是為一第五參考電壓的範例。該下限參考電壓V1是為一第四參考電壓的範例。
接著,該DC-DC轉換器1的操作是配合圖6至8來作描述。在圖6至8中,縱軸與橫軸為求簡化描述而是被適當地放大與縮小。
首先,在負載2是為該”輕負載”之情況中該DC-DC轉換器1的操作是作描述。
於圖6中所示的時間t1處,當處於H位準的外部控制訊號CTL被輸入至該DC-DC轉換器1內時,該偏壓電流Ib根據在圖5中所示之電晶體T3的導通-操作而流入該電晶體T3。據此, 該偏壓電壓產生電路67產生該偏壓電壓VB。該偏壓電壓VB被供應到該等驅動器電路36和37。因此,從該等驅動器電路36和37輸出之處於H位準或L位準的控制訊號DH和DL對該等對應的電晶體T1和T2執行導通截止控制。該OR電路63響應於處於H位準的外部控制訊號CTL來輸出處於L位準的控制訊號SG2。根據該控制訊號SG2,該參考電壓Vr2被供應到該誤差放大器電路31作為該參考電壓Vr。於時間t1處,該回饋電壓VFB是比該下限參考電壓V1高。據此,處於H位準的控制訊號SG1是從該磁滯比較器61供應到該電晶體T4的基極端與該等AND電路34和35。
在這時,於在圖中所示的負載電流偵測電路40與設定電路45中,響應於該運算放大器41的放大電壓Vamp,處於L位準的輸出訊號S3是從該比較器42輸出到該OR電路46,而處於H位準的輸出訊號S4是從該比較器43輸出到該OR電路47。在這範例中,假定,以代表該負載2是為該”輕負載”的放大電壓Vamp為基礎,藉由把該週期訊號CK頻率-減為四分之一來獲得的分頻訊號CKb是從該計數器電路50輸出作為該計數訊號CNT。該計數訊號CNT被供應到該AND電路48。該AND電路48響應於處於H位準的輸出訊號S4來把該計數訊號CNT輸出到該OR電路46作為輸出訊號S7。注意,由於處於H位準的外部控制訊號CTL是被輸入到該等OR電路46和47內,該等H-位準-固定輸出訊號S5和S6是從該等OR電路46和47供應到對應的AND電路34和35。據此,該AND電路34是響應於處於H位準的輸出訊號S5和處於H位準的控制訊號SG1來從該PWM比較器32輸出該 PWM訊號S2作為該輸出訊號SH。該AND電路35是響應於處於H位準的輸出訊號S6和處於H位準的控制訊號SG1來輸出該PWM訊號S2作為該輸出訊號SL。
如上所述,當該外部控制訊號CTL是處於H位準時,依據該輸出電壓Vo之目標電壓來設定的參考電壓Vr2是被供應到該誤差放大器電路31的非反相輸入端。該PWM訊號S2是從該等AND電路34和35輸出作為對應的輸出訊號SH和SL。據此,在這情況中,該轉換器10、該回饋電壓產生電路21與該控制器30對該等電晶體T1和T2執行導通截止控制以致於該輸出電壓Vo趨近該預定目標電壓(該回饋電壓VFB趨近該參考電壓Vr2)。即,一標準切換控制是被執行。即,在外部控制訊號CTL是處於H位準的一標準操作中,該等電晶體T1和T2是以在輸出電壓Vo與參考電壓Vr2之間的比較結果為基礎來被遭遇導通截止控制。換句話說,在該標準操作中,對該等電晶體T1和T2的切換操作不受該負載電流偵測電路40與該設定電路45的操作影響。
在該標準切換控制中,在一以該週期訊號CK為基礎的固定週期該電晶體T1被導通而該電晶體T2被截止。對該電晶體T1的導通-操作增升該輸出電壓Vo。在這時,如果該輸出電壓Vo是比該目標電壓高的話(即,該回饋電壓VFB是比該參考電壓Vr2高),該誤差訊號S1減少而,該電晶體T1的導通時間減少。相對地,如果該輸出電壓Vo是比該目標電壓低的話(即,該回饋電壓VFB是比該參考電壓Vr2低),該誤差訊號S1增加而,該電晶體T1的導通時間增加。如此的一操作以該參考電壓 Vr2和該等電阻器R1和R2為基礎把該輸出電壓Vo維持在一目標電壓(固定值)。
隨後,於時間t2處,用於指示該DC-DC轉換器1停止操作之處於L位準的外部控制訊號CTL被輸入到該DC-DC轉換器1,而在圖5中所示的電晶體T3被截止。這時,該回饋電壓VFB是比該下限參考電壓V1低。據此,處於H位準的控制訊號SG1是從該磁滯比較器61輸出,而,響應於該控制訊號SG1,該電晶體T4被導通。對該電晶體T4的導通-操作致使該偏壓電流Ib流入該電晶體T4。據此,該偏壓電壓產生電路67產生該偏壓電壓VB。即,縱使在該外部控制訊號CTL轉變成L位準之後,對該電晶體T4的導通-操作持續產生該偏壓電壓VB。該偏壓電壓VB被供應到該等驅動器電路36和37。因此,該等驅動器電路36和37被維持在能夠輸出處於H位準與L位準之控制訊號DH和DL的狀態。處於H位準的控制訊號SG1也被供應到該等AND電路34和35。
這時,在圖1中所示的負載電流偵測電路40中,該放大電壓Vamp,其是比該等參考電壓Vref1和Vref2低,是從該運算放大器41輸出。據此,如上所述,處於L位準的輸出訊號S3和處於H位準的輸出訊號S4是從對應的比較器42和43輸出。即,在該負載電流偵測電路40中,流到該負載2的負載電流在時間t2處是小,而該負載2是被判定為該”輕負載”。在該設定電路45中,具有一與計數訊號CNT(在這裡,藉由把該週期訊號CK頻率-減成四分之一來獲得的該分頻訊號)之訊號位準相等之訊號位準的輸出訊號S7是從該AND電路48輸出。響應於處於 L位準的外部控制訊號CTL與處於L位準的輸出訊號S3,具有一與該計數訊號CNT之訊號位準相等之訊號位準的輸出訊號S5是從該OR電路46輸出。響應於處於L位準的外部控制訊號CTL,處於H位準的輸出訊號S6是從該OR電路47輸出。
當該輸出訊號S5是處於H位準時,響應於處於H位準的控制訊號SG1,該AND電路34輸出該具有一與該來自PWM比較器32之PWM訊號S2相等之訊號位準的輸出訊號SH。相對地,當該輸出訊號S5是處於L位準時,不管該PWM訊號S2的訊號位準,該AND電路34輸出該L-位準-固定輸出訊號SH。在這裡,於這範例中,緊在時間t2之後,該輸出訊號S5處於L位準只有該週期訊號CK的四個週期。據此,緊在處於H位準的輸出訊號SH是在時間t2輸出之後,該AND電路35輸出該L-位準-固定輸出訊號SH只有該週期訊號CK的四個週期。因此,在該在它期間該L-位準-固定輸出訊號SH是被輸出的時段中,在主要側的電晶體T1是被供應有該L-位準-固定控制訊號DH。據此,該電晶體T1是被維持在該截止狀態。即,在該在它期間該計數訊號CNT是處於L位準的時段中,對該電晶體T1的切換控制是被停止。
另一方面,該AND電路35響應於處於H位準的輸出訊號S6和處於H位準的控制訊號SG1來輸出該具有一個與該PWM訊號S2之訊號位準相等之訊號位準的輸出訊號SL。據此,縱使在該外部控制訊號CTL轉變成L位準之後,對在同步側之電晶體T2之響應於該被切換成H位準與L位準之控制訊號DL的切換控制是持續。即,縱使在該外部控制訊號CTL轉變成 L位準之後,對在同步側之電晶體T2的標準切換控制是持續。
因此,該電晶體T1是被維持在該截止狀態而且僅該電晶體T2遭遇切換控制,藉此允許積蓄於電容器C1的電荷在該電晶體T2的導通時段中被釋放到地。再者,被耦接至該輸出端To的負載2釋放積蓄於電容器C1的電荷。據此,該輸出電壓Vo與該回饋電壓VFB逐漸地減少。
隨後,週期訊號CK的四個週期在時間t2之後過去(見時間t3),而該輸出訊號S5(計數訊號CNT)從L位準轉變成H位準。該PWM訊號S2被輸出作為該輸出訊號SH,而對電晶體T1的標準切換控制是被重新開始。據此,在該在它期間該計數訊號CNT是處於H位準的時段中,該等電晶體T1和T2是遭遇互補導通截止控制俾可控制該輸出電壓Vo趨近該參考電壓Vr(參考電壓Vr2)。據此,在該在它期間該計數訊號CNT是處於H位準的時段中,該輸出電壓Vo與該回饋電壓VFB的減少速度與該在它期間該計數訊號CNT是處於L位準的時段比較起來是被緩和。在這時段中,積蓄於電容器C1的電荷是由負載2釋放。
如上所述,當該外部控制訊號CTL變成L位準時,由該負載電流偵測電路40與該設定電路45所作用的放電控制是被開始。這時,在負載2是為該”輕負載”的情況中,對電晶體T1的切換控制是依據該計數訊號CNT的週期被間歇地執行而對電晶體T2的切換控制是被持續地執行。即,在負載2是為該”輕負載”的情況中,該電晶體T1是被致使執行包括導通截止操作之時段與處於截止狀態之時段的操作,而該電晶體T2是被致使執行導通截止操作。換句話說,在負載2是為該”輕負載”的 情況中,對電晶體T1之切換控制的數目(導通截止操作的數目)是被控制為比對電晶體T2之切換控制的數目(導通截止操作的數目)少。在該在它期間該電晶體T1之切換控制被停止的時段中該電晶體T2的切換允許該電晶體T2被導通而該負載2逐漸減低該輸出電壓Vo。因此,對電晶體T1的切換控制不被徹底停止。取而代之,對電晶體T1的切換控制是被間歇地執行,藉此促進輸出電壓Vo減少到一希望電壓值(例如,下限參考電壓V1)之時間的控制(即,放電時間)。
當逐漸減低的回饋電壓VFB變成比該下限參考電壓V1低時(見時間t4),處於L位準的控制訊號SG1是從該磁滯比較器61輸出。響應於處於L位準的控制訊號SG1,不管該PWM訊號S2與該等輸出訊號S5和S6的訊號位準,該等AND電路34和35輸出該等L-位準-固定輸出訊號SH和SL。即,處於L位準的控制訊號SG1使該PWM訊號S2與從設定電路45輸出的輸出訊號S5和S6無效。即,由該負載電流偵測電路40、該設定電路45等等所作用的放電控制是被停止。
響應於處於L位準的控制訊號SG1,電晶體T4被截止。由於該等電晶體T3和T4被截止,該偏壓電流Ib不流動。據此,在參考電壓產生電路66中之參考電壓VBa的產生與在該偏壓電壓產生電路67中之偏壓電壓VB的產生是被停止。響應於該偏壓電壓VB之產生的停止,該等驅動器電路36和37等等的操作是被停止,而且該負載電流偵測電路40與該設定電路45的操作是被停止。即,當該回饋電壓VFB變成比該下限參考電壓V1低時,該DC-DC轉換器1的整體操作是被停止。隨後,積蓄 在電容器C1的電荷是由負載2釋放,而該輸出電壓Vo和該回饋電壓VFB是逐漸減少到0V。
接著,在負載2是為該”標準負載”的情況中該DC-DC轉換器1的操作是作描述。
於在圖7中所示的時間t5處,該外部控制訊號CTL從H位準轉變成L位準。響應於處於L位準的外部控制訊號CTL,在圖5中所示的電晶體T3是被截止。這時,該回饋電壓VFB是比該下限參考電壓V1高。據此,處於H位準的控制訊號SG1是從該磁滯比較器61輸出。響應於處於H位準的控制訊號SG1,該電晶體T4被導通。該電晶體T4的導通-操作致使該偏壓電壓產生電路67產生該偏壓電壓VB。處於H位準的控制訊號SG1也被供應到該等AND電路34和35。
這時,在圖1中所示的負載電流偵測電路40中,比參考電壓Vref2高但比參考電壓Vref1低的放大電壓Vamp是從該運算放大器41輸出。據此,處於L位準的輸出訊號S3與處於L位準的輸出訊號S4是從對應的比較器42和43輸出。即,在該負載電流偵測電路40中,於時間t5處是判定負載2是為該”標準負載”。
響應於處於L位準的輸出訊號S4,不管該計數訊號CNT的訊號位準,該AND電路48輸出該L-位準-固定輸出訊號S7。即,如果該負載2被判定為該”標準負載”的話,該AND電路48使該計數訊號CNT無效。該OR電路46響應於處於L位準的輸出訊號S3和S7與處於L位準的外部控制訊號CTL來把處於L位準的輸出訊號S5輸出到該AND電路34。據此,不管該PWM 訊號S2的訊號位準,該AND電路34輸出該L-位準-固定輸出訊號SH。該OR電路47響應於處於L位準的輸出訊號S4和處於L位準的外部控制訊號CTL來把處於L位準的輸出訊號S6輸出到該AND電路35。據此,不管該PWM訊號S2的訊號位準,該AND電路35輸出該L-位準-固定輸出訊號SL。該等L-位準-固定輸出訊號SH和SL是因此被輸出,其供應該等L-位準-固定控制訊號DH和DL到對應的電晶體T1和T2。據此,該等電晶體T1和T2是被維持在該截止狀態。即,對電晶體T1和T2的切換控制是被停止。
如上所述,如果在負載2是為該”標準負載”的情況中該外部控制訊號CTL變成L位準的話,對該等電晶體T1和T2的切換控制是被停止。即,在負載2是為該”標準負載”的情況中,該等電晶體T1和T2皆被致使處於該截止狀態。在這情況中,積蓄在電容器C1的電荷是由該負載2釋放。據此,該輸出電壓Vo與該回饋電壓VFB逐漸地減少。隨後,當該回饋電壓VFB變成比該下限參考電壓V1低時(見時間t6),由該負載電流偵測電路40、該設定電路45等等所作用的放電控制是如上所述被停止,而該DC-DC轉換器1的整體操作是被停止。
接著,在負載2是為該”重負載”之情況中該DC-DC轉換器1的操作是作描述。
於圖8中所示的時間t7處,該外部控制訊號CTL從H位準轉變成L位準。響應於處於L位準的外部控制訊號CTL,在圖5中所示的電晶體T3是被截止。這時,該回饋電壓VFB是比該下限參考電壓V1高。據此,響應於從磁滯比較器61輸出之處 於H位準的控制訊號SG1,電晶體T4被導通。對電晶體T4的導通-操作致使該偏壓電壓產生電路67產生該偏壓電壓VB。處於H位準的控制訊號SG1也被供應到該等AND電路34和35。
這時,在圖1中所示的負載電流偵測電路40中,比參考電壓Vref2高且比參考電壓Vref1高的放大電壓Vamp是從該運算放大器41輸出。據此,處於H位準的輸出訊號S3與處於L位準的輸出訊號S4是從對應的比較器42和43輸出。即,在該負載電流偵測電路40中,在時間t7處是判定負載2是為該”重負載”。
該OR電路46響應於處於H位準的輸出訊號S3來把該H-位準-固定輸出訊號S5輸出到該AND電路34。據此,該AND電路34響應於處於H位準的輸出訊號S5和處於H位準的控制訊號來輸出該具有一與該PWM訊號S2之訊號位準相等之訊號位準的輸出訊號SH。據此,縱使在該外部控制訊號CTL轉變成L位準之後,對在主要側之電晶體T1之響應於切換到H位準和L位準之控制訊號DH的切換控制是持續。注意的是處於H位準的輸出訊號S3是被輸入到在圖5中所示的反相器電路62內,而且處於L位準的外部控制訊號CTL是被輸入到該OR電路63內。據此,處於L位準的控制訊號SG2是被供應到該開關SW。據此,比參考電壓Vr2低的參考電壓Vr1是被供應到在圖1中所示的誤差放大器電路31作為該參考電壓Vr。據此,以在固饋電壓VFB與參考電壓Vr(參考電壓Vr1)之間之比較結果為基礎,該PWM訊號S2被產生。響應於根據該PWM訊號S2來產生的控制訊號DH,在主要側的電晶體T1是遭遇切換控制。
另一方面,響應於處於L位準的輸出訊號S4和處於L位準的外部控制訊號CTL,該OR電路47把處於L位準的輸出訊號S6輸出到該AND電路35。據此,不管該PWM訊號S2的訊號位準,該AND電路35輸出該L-位準-固定輸出訊號SL。該L-位準-固定輸出訊號SL是如此被輸出,其供應該電晶體T2該L-位準-固定控制訊號DL。據此,該電晶體T2是被維持在該截止狀態。即,對電晶體T2的切換控制是被停止。
如上所述,當在負載2是為該”重負載”之情況中該外部控制訊號CTL變成L位準時,對電晶體T2的切換控制是被停止而該電晶體T2是被維持在該截止狀態,且對電晶體T1的切換控制是持續。即,在負載2是為該”重負載”的情況中,以該輸出電壓Vo為基礎,該電晶體T1是遭遇該導通截止操作而且該電晶體T2被設定到該截止狀態。該電晶體T1是遭遇該導通截止控制以致於該回饋電壓VFB趨近該參考電壓Vr1。該電晶體T1是因此在外部控制訊號CTL變成L位準之後於放電時段中被設定到該導通狀態,積蓄於電容器C1的電荷是被防止被快速地釋放。更明確地,在負載2是為該”重負載”的情況中,如果該電容器C1是僅藉由該負載2來放電的話,積蓄於電容器C1的電荷是不幸地被快速釋放。據此,該輸出電壓Vo是如上所述突然地改變。為了對付那樣,該在它期間在主要側之電晶體T1是被導通的時段是設置在該放電時段中,其抑制在該時段中的放電速率。據此,積蓄於電容器C1之電荷的快速釋放可以被抑制而,在輸出電壓Vo上的突然改變是可以被抑制(突然地減少)。即,如同在使用軟停止技術(soft stop technique)的情況下,該輸出 電壓Vo可以被逐步地縮減(見在圖8中所示的回饋電壓VFB)。在負載2是進一步重的情況中,即,在運算放大器41之放大電壓Vamp是進一步更高的情況中,在該放電時段中該輸出電壓Vo與該回饋電壓VFB的減少速度是進一步增升(見長短交替的虛線)。縱使在這情況中,電晶體T1被導通的時段是設置在該放電時段中,其可以抑制該輸出電壓Vo的突然減少,並且允許該輸出電壓Vo逐步地減少。
隨後,當該回饋電壓VFB變成比該下限參考電壓V1低時(見時間t8),由該負載電流偵測電路40、設定電路45等等所作用的放電控制是如上所述被停止,而該DC-DC轉換器1的整體操作是被停止。
前述的實施例可以發揮以下有利作用。
(1)在負載2是為該”重負載”的情況中,當該外部控制訊號CTL變成L位準時,該電晶體T2是被維持在該截止狀態而對該電晶體T1的切換控制是持續。再者,該電晶體T1是遭遇導通截止控制以致於該回饋電壓VFB趨近該參考電壓Vr1。據此,在該外部控制訊號CTL轉變成L位準之後,積蓄於電容器C1之電荷的快速釋放可以被抑制而在輸出電壓Vo上的突然改變(突然減少)是可以被抑制。即,如同在使用軟停止技術的情況下,該輸出電壓Vo是可以逐步地縮減。再者,相對於該軟停止技術的情況,無外部大電容器是必須被設置。也無用於連接該電容器的專屬電極是必須的。據此,在該DC-DC轉換器1的整體電路面積上的增加是可以被抑制。
(2)在負載2是為該”輕負載”的情況中,當該外部控制 訊號CTL變成L位準時,切換控制是間歇地對電晶體T1執行,而對電晶體T2的切換控制是持續。據此,在該在它期間對電晶體T1之切換控制是被停止而電晶體T1是被維持在該截止狀態的時段中,電晶體T2是被導通,其會允許該電晶體T2與該負載2被導通俾逐步地縮減該輸出電壓Vo。在該在它期間切換控制是對電晶體T1執行的時段中,該輸出電壓Vo的減少速度與該在它期間電晶體T1之切換控制是如上所述被停止的時段比較起來是被降低。因此,對電晶體T1的切換控制未被徹底停止,反而對電晶體T1的切換控制是被間歇地執行,藉此促進該在它期間輸出電壓Vo是減少到一希望電壓值(例如,下限參考電壓V1)之時間(即,放電時間)的控制。
(3)藉由依據負載2之大小按分割比率把該週期訊號CK分頻來獲得的分頻訊號是被產生作為該計數訊號CNT。響應於該計數訊號CNT,切換控制是間歇地對該電晶體T1執行。例如,在這範例中,當負載2是較輕時,藉由以一較高分割比率把該週期訊號CK分頻來獲得的分頻訊號是被產生作為該計數訊號CNT。在這裡,負載2越輕,起因於該負載2的放電速率越低。據此,放電時間是增加。負載2越重,起因於該負載2的放電速率越高。據此,放電時間是減少。因此,在對電晶體T1之切換控制之停止時段是被固定的情況中,該負載2越輕,該放電時間越長。據此,該放電時間是端視該負載2的大小而定。 相對地,在這範例中,該負載2越輕,該分割比率是被設定越高。據此,對電晶體T1之切換控制的停止時段(即,具有高放電速率的時段)是增加。據此,不是端視該負載2之大小而定的 放電時間是可以被輕易設定。
對於熟知此項技藝之人仕來說應很顯而易見的是在沒有離開本發明的精神或範圍之下本發明能夠以很多其他特定形式實施。特別地,應要了解的是本發明能夠以以下的形式實施。
在以上之實施例中的負載電流偵測電路40偵測在該感測電阻器Rs之兩端之間的電位差俾可偵測該負載電流Io的大小。該電路不被限定為那樣。只要該負載2的大小可以被偵測,偵測方法與偵測對象是不被限定。
在以上的實施例中,在該外部控制訊號CTL轉變成L位準之後的時段中,該負載電流Io的大小是被持續地偵測。在沒有限定為那樣之下,例如,該放大電壓Vamp可以在該外部控制訊號CTL變成L位準時的時間處被採樣-保持(sample-held),而放電控制是能夠以該採樣-保持放大電壓Vamp為基礎被執行。即,該放電控制能夠在當外部控制訊號CTL變成L位準時的時間處以該負載2的大小為基礎來被執行。
在以上之實施例中之計數器電路50的內部結構不被特別地限定。例如,一個到三個T-FF電路是可以被設置。至少五個T-FF電路是可以被設置。在這情況中,最好的是該數位訊號D10之位元的數目是遵從T-FF電路的數目來被增加或減少。該週期訊號CK是依據該負載2的大小來以分割比率被分頻。例如,該週期訊號CK能夠以一固定分割比率來被分頻。該週期訊號CK是因此以一規定的分割比率來被分頻。例如,取而代之的是該PWM訊號S2是能夠以一規定分割比率來被分頻。
在以上的實施例中,該n-通道MOS電晶體T1是被揭露作為該第一開關電路的範例。或者,一p-通道MOS電晶體是可以被使用作為該第一開關電路。一雙極性電晶體是可以被使用作為該第一開關電路。取而代之,一個包括複數個電晶體的開關電路是可以被使用作為該第一開關電路。
在以上的實施例中,該n-通道MOS電晶體T2是被揭露作為該第二開關電路的範例。或者,一p-通道MOS電晶體是可以被使用作為該第二開關電路。一雙極性電晶體是可以被使用作為該第二開關電路。或者,一個包括複數個電晶體的開關電路是可以被使用作為該第二開關電路。
在以上的實施例中,該控制器30的內部結構不會被特別地限定。例如,在以上的實施例中,該PWM控制DC-DC轉換器1是被特別地採用。一PFM(脈衝頻率調變)控制DC-DC轉換器或者一PSM(脈衝省略調變(pulse skipping modulation))控制DC-DC轉換器是可以被特別地採用。在以上的實施例中,該電壓控制模式DC-DC轉換器1是被特別地採用。或者,一電流控制模式DC-DC轉換器是可以被特別地採用。在以上的實施例中,該包括誤差放大器電路31的DC-DC轉換器1是被特別地採用。或者,像是使用一誤差比較器之一比較器系統的磁滯控制DC-DC轉換器是可以被特別地採用。
在以上之實施例中的電晶體T1和T2可以被包括在該控制電路20內。該轉換器10可以被包括在該控制電路20內。
在以上的實施例中,產生該藉由縮減該輸入電壓Vi來獲得之輸出電壓Vo的該DC-DC降壓轉換器是被特別地採 用。或者,產生一藉由增升該輸入電壓Vi來獲得之輸出電壓Vo的一DC-DC升壓轉換器(boost converter)是可以被特別地採用。
在以上之實施例中之每一者中,藉由以電阻器R1和R2分割輸出電壓Vo來獲得的一分割電壓是被採用作為該回饋電壓VFB。在沒有限定為那樣之下,例如,該輸出電壓Vo本身可以被採用作為該回饋電壓VFB。
在以上的實施例中該等參考電壓Vref1,Vref2,Vr1和Vr2是可以在該控制電路20之外被產生。
請參閱圖9所示,包括該DC-DC轉換器1之電子設備100的範例將會作討論。
該電子設備100包括一主本體110(內部電路),和一電源供應器130。該主本體110包括一個執行程式的CPU 111,和一個儲存由該CPU 111所執行之程式或者由該CPU 111所處理之資料的記憶體112。該主本體110包括經由一界面(I/F)113來耦接至該CPU 111的一鍵盤114A和一指向裝置114B。該指向裝置114B是為,例如,一平裝置等等,像是滑鼠、軌跡球、觸控板或靜電感應器般。
該主本體110包括一個經由一界面115來被耦接到該CPU 111的顯示器116。該顯示器116是為,例如,一液晶顯示器(LCD)、一EL(電致發光(electroluminescence))面板等等。
該主本體110更包括一個經由一界面117來被耦接到該CPU 111的通信單元118。該通信單元118是為,例如,一LAN(局部區域網路)板等等。
該主本體110包括一經由一界面119來被耦接到該 CPU 111的外部儲存裝置120。該外部儲存裝置120是為,例如,一硬碟。
該主本體110更包括一個經由一界面121來被耦接到該CPU 111的可移除記錄媒體存取裝置122。在這裡,該可移除記錄媒體可以是,例如,一CD(光碟)、一DVD(數位多功能光碟)、一快閃記憶卡等等。
該主本體110是被供應有來自電源供應器130的電力。該電源供應器130是經由一開關SW1來被耦接至該DC-DC轉換器1與一AC轉接器131。該主本體110是被供應有來自該DC-DC轉換器1與該AC轉接器131中之任一者的電力。在圖9中的範例中,該DC-DC轉換器1把,例如,來自一電池132的電壓(輸入電壓Vi)轉換成該輸出電壓Vo,並且把該輸出電壓Vo供應到該主本體110。
如此的電子設備可以是一筆記本型個人電腦、一像是行動電話般的通信設備、一像是個人數位助理(PDA)般的資料處理設備、一像是數位相機或攝影機般的影像設備、一像是電視機般的接收器。
於此中所述的所有例子和條件語言是傾向於為了幫助讀者了解本發明及由發明人所提供之促進工藝之概念的教育用途,並不是把本發明限制為該等特定例子和條件,且在說明書中之該等例子的組織也不是涉及本發明之優劣的展示。雖然本發明的實施例業已詳細地作描述,應要了解的是,在沒有離開本發明的精神與範疇之下,對於本發明之實施例之各式各樣的改變、替換、與變化是能夠完成。。
1‧‧‧DC-DC轉換器
2‧‧‧負載
10‧‧‧轉換器
20‧‧‧控制電路
21‧‧‧回饋電壓產生電路
30‧‧‧控制器
31‧‧‧誤差放大器
32‧‧‧PWM比較器
33‧‧‧振盪器
34‧‧‧AND電路
35‧‧‧AND電路
36‧‧‧驅動器電路
37‧‧‧驅動器電路
40‧‧‧負載電流偵測電路
R2‧‧‧電阻器
N2‧‧‧節點
VFB‧‧‧回饋電壓
C1‧‧‧電容器
L1‧‧‧線圈
N1‧‧‧節點
D1‧‧‧二極體
VB‧‧‧偏壓電壓
DH‧‧‧控制訊號
DL‧‧‧控制訊號
SH‧‧‧輸出訊號
SL‧‧‧輸出訊號
Vr‧‧‧參考電壓
SG1‧‧‧控制訊號
SG2‧‧‧控制訊號
41‧‧‧運算放大器
42‧‧‧比較器
43‧‧‧比較器
45‧‧‧設定電路
46‧‧‧OR電路
47‧‧‧OR電路
48‧‧‧AND電路
50‧‧‧計數器電路
60‧‧‧電壓產生電路
Io‧‧‧負載電流
Rs‧‧‧感測電阻器
To‧‧‧輸出端
Vo‧‧‧輸出電壓
R1‧‧‧電阻器
T1‧‧‧電晶體
T2‧‧‧電晶體
Ti‧‧‧輸入端
Vi‧‧‧輸入電壓
C2‧‧‧電容器
S1至S7‧‧‧訊號
CTL‧‧‧外部控制訊號
CNT‧‧‧計數訊號
E1‧‧‧參考電源供應器
E2‧‧‧參考電源供應器
Vamp‧‧‧放大電壓
Vref1‧‧‧參考電壓
Vref2‧‧‧參考電壓

Claims (14)

  1. 一種對藉由在被導通以在感應元件中積蓄能量的第一開關電路及被導通以將於該感應元件中所積蓄之能量釋放到耦接至輸出端的負載的第二開關電路上進行導通截止控制而從輸入電壓產生輸出電壓的電源供應器的控制電路,該控制電路包含:一偵測電路,其受組配成可偵測流入該負載之負載電流;以及一設定電路,其受組配成可依據該負載電流而設定對該第一開關電路和該第二開關電路的切換操作,其中,該設定電路受組配成可進行下列步驟:若該負載電流係在一第一範圍內,則致使該第一開關電路和該第二開關電路在有一電源供應停止訊號從外部輸入時處於截止狀態,及,若該負載電流高於為該第一範圍之上限的一第一參考值,則在致使該第二開關電路處於該截止狀態的同時,致使該第一開關電路根據該輸出電壓而進行一導通截止操作。
  2. 如請求項1之控制電路,其中,若在該電源供應停止訊號被輸入之時該負載電流低於為該第一範圍之下限的一第二參考值,則該設定電路間歇地在該第一開關電路上進行導通截止控制、並致使該第二開關電路根據該輸出電壓而進行一導通截止操作。
  3. 一種對藉由在被導通以在感應元件中積蓄能量的第一開關電路及被導通以將於該感應元件中所積蓄之能量釋放到耦接至輸出端的負載的第二開關電路上進行導通截止控制而從輸入電壓產生輸出電壓的電源供應器的控制電路,該控制電路包含:一偵測電路,其受組配成可偵測流入該負載之負載電流;以及一設定電路,其受組配成可依據該負載電流而設定對該第一開關電路和該第二開關電路的切換操作,其中,該設定電路受組配成可進行下列步驟:若在一電源供應停止訊號被從外部輸入之時該負載電流係在一第一範圍內,則致使該第一開關電路和該第二開關電路處於一截止狀態,及,若該負載電流低於為該第一範圍之下限的一第二參考值,則在致使該第二開關電路進行一導通截止操作的同時,致使該第一開關電路根據該輸出電壓而進行一操作,該操作包括用於一導通截止操作的一時段和用於設定一截止狀態的一時段。
  4. 如請求項2或3之控制電路,其中,該偵測電路包括一放大器電路,該放大器電路受組配成可產生藉由將一感測電阻器的兩端間之電位差放大而獲得的一放大電壓,該感測電阻器係安裝在該輸出端與該負載之間並且耦接至該輸出端和該負載。
  5. 如請求項4之控制電路,其中,該偵測電路包括: 一第一比較器電路,其受組配成可將一第一參考電壓與該放大電壓作比較,該第一參考電壓用於設定該第一範圍之上限,以及一第二比較器電路,其受組配成可將一第二參考電壓與該放大電壓作比較,該第二參考電壓用於設定該第一範圍之下限,其中,該設定電路依據該第一比較器電路的一輸出訊號和該第二比較器電路的一輸出訊號而設定在該第一開關電路和該第二開關電路上的切換操作。
  6. 如請求項2或3之控制電路,其中,該設定電路包括一計數器電路,該計數器電路受組配成可產生藉由依據該負載電流而以一分割比率將一週期訊號分頻而獲得的一計數訊號,該週期訊號具有與該第一開關電路之切換頻率相同的頻率,並且,該第一開關電路係被致使要依據該計數訊號而進行包括用於該導通截止操作的一時段和用於設定一截止狀態的一時段的一操作。
  7. 如請求項1或3之控制電路,其進一步包含:一切換控制器,其受組配成可根據在取決於該輸出電壓的一回饋電壓與依據該輸出電壓之一目標電壓而設定的一第三參考電壓之間的比較結果而產生一脈衝訊號;一第一驅動器電路,其受組配成可依據該脈衝訊號而產生用於在該第一開關電路上進行導通截止控制的一第一控制訊號; 一第二驅動器電路,其受組配成可依據該脈衝訊號而產生用於在該第二開關電路上進行導通截止控制的一第二控制訊號;以及一電壓產生電路,其受組配成可產生要被供應給該第一驅動器電路和該第二驅動器電路之電源供應端的一偏壓電壓,其中,若該回饋電壓在該電源供應停止訊號被輸入之後變得比一第四參考電壓低,則該電壓產生電路停止產生該偏壓電壓。
  8. 如請求項7之控制電路,其中,若該負載電流高於該第一範圍,則該切換控制器根據在該回饋電壓與一第五參考電壓之間的比較結果而產生該脈衝訊號,該第五參考電壓低於該第三參考電壓。
  9. 如請求項7之控制電路,其進一步包含:一第一無效化電路,其受組配成要被設置在該切換控制器與該第一驅動器電路之間,並受組配成可在當中該電源供應停止訊號被輸入並且對該偏壓電壓之產生於是被停止的一個時段中依據該負載電流而使該脈衝訊號無效;以及一第二無效化電路,其受組配成要被設置在該切換控制器與該第二驅動器電路之間,並受組配成可在當中該電源供應停止訊號被輸入並且對該偏壓電壓之產生於是被停止的一個時段中依據該負載電流而使該脈衝訊號無效。
  10. 一種電源供應裝置,其包含:一第一開關電路,其受組配成可被導通以在一感應元件中積蓄能量;一第二開關電路,其受組配成可被導通以將於該感應元件中所積蓄之能量釋放到一負載,該負載耦接至一輸出端;以及一控制電路,其受組配成可在該第一開關電路與該第二開關電路上進行導通截止控制,其中,該控制電路包括:一偵測電路,其受組配成可偵測流入該負載之負載電流;及一設定電路,其受組配成可依據該負載電流而設定在該第一開關電路和該第二開關電路上的切換操作,其中,當有一電源供應停止訊號被從外部輸入時,若該負載電流是在一第一範圍內,則該設定電路致使該第一開關電路和該第二開關電路皆處於一截止狀態,並且若該負載電流高於為該第一範圍之上限的一第一參考值,則該設定電路根據在該輸出端所產生的一輸出電壓而在該第一開關電路上進行一導通截止操作、並致使該第二開關電路處於該截止狀態。
  11. 一種電子設備,其包含:一電源供應器,其包括:一第一開關電路,其受組配成可被導通以在一 感應元件中積蓄能量,一第二開關電路,其受組配成可被導通以將於該感應元件中所積蓄之能量釋放到一負載,該負載耦接至一輸出端,及一控制電路,其受組配成可在該第一開關電路和該第二開關電路上進行導通截止控制;以及一內部電路,該電源供應器的一輸出電壓係被供應至該內部電路,其中,該控制電路包括:一偵測電路,其受組配成可偵測流入該負載之負載電流;及一設定電路,其受組配成可依據該負載電流而設定在該第一開關電路和該第二開關電路上的切換操作,其中,當有一電源供應停止訊號被從外部輸入時,若該負載電流是在一第一範圍內,則該設定電路致使該第一開關電路和該第二開關電路處於一截止狀態,並且若該負載電流高於為該第一範圍之上限的一第一參考值,則該設定電路根據該輸出電壓而在該第一開關電路上進行一導通截止操作、並致使該第二開關電路處於該截止狀態。
  12. 一種對藉由在被導通以在感應元件中積蓄能量的第一開關電路及被導通以將於該感應元件中所積蓄之能量釋放到耦接至輸出端的負載的第二開關電路上進行導通截止控制而從輸入電壓產生輸出電壓的電源供應器 的控制方法,該方法包含下列步驟:在有一電源供應停止訊號被從外部輸入時偵測流入該負載的一負載電流;若該負載電流是在一第一範圍內,則致使該第一開關電路和該第二開關電路皆處於一截止狀態;以及若該負載電流高於為該第一範圍之上限的一第一參考值,則根據該輸出電壓而在該第一開關電路上進行一導通截止操作,並致使該第二開關電路處於該截止狀態。
  13. 一種電源供應裝置,其包含:一第一開關電路,其受組配成可被導通以在一感應元件中積蓄能量;一第二開關電路,其受組配成可被導通以將於該感應元件中所積蓄之能量釋放到一負載,該負載連接至一輸出端;以及一控制電路,其受組配成可在該第一開關電路和該第二開關電路上進行導通截止控制,其中,該控制電路包括:一偵測電路,其受組配成可偵測流入該負載之負載電流;及一設定電路,其受組配成可依據該負載電流而設定在該第一開關電路和該第二開關電路上的切換操作,其中,當有一電源供應停止訊號被輸入時,若該負載電流是在一第一範圍內,則該設定電路致 使該第一開關電路和該第二開關電路皆處於一截止狀態,並且若該負載電流高於為該第一範圍之上限的一第一參考值,則該設定電路根據於該輸出端所產生的一輸出電壓而在該第一開關電路上進行一導通截止操作、並致使該第二開關電路處於該截止狀態。
  14. 如請求項13之電源供應裝置,其中,若該負載電流在該電源供應停止訊號被輸入時低於為該第一範圍之下限的一第二參考值,則該設定電路根據該輸出電壓而進行控制以使得該第一開關電路的導通截止操作之數目小於該第二開關電路的導通截止操作之數目。
TW103102501A 2013-01-28 2014-01-23 電源供應控制電路、電源供應裝置、電子設備及電源供應控制方法 TWI556560B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013013371A JP6007804B2 (ja) 2013-01-28 2013-01-28 電源の制御回路、電源装置、電子機器及び電源の制御方法

Publications (2)

Publication Number Publication Date
TW201444255A true TW201444255A (zh) 2014-11-16
TWI556560B TWI556560B (zh) 2016-11-01

Family

ID=51222202

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103102501A TWI556560B (zh) 2013-01-28 2014-01-23 電源供應控制電路、電源供應裝置、電子設備及電源供應控制方法

Country Status (4)

Country Link
US (2) US9301278B2 (zh)
JP (1) JP6007804B2 (zh)
CN (1) CN103973108B (zh)
TW (1) TWI556560B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110943503A (zh) * 2018-09-21 2020-03-31 三星电子株式会社 负载开关电路和使用负载开关电路控制电池电力的方法
TWI708468B (zh) * 2018-02-28 2020-10-21 德商伍爾特電子eiSos有限公司 單模準恒定頻率控制器裝置

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI459695B (zh) * 2012-02-15 2014-11-01 Richtek Technology Corp 電源供應電路、切換式電源供應器及其控制電路與控制方法
CN104135758A (zh) * 2014-08-01 2014-11-05 科立讯通信股份有限公司 Dmr终端降低电路功耗的方法及实现电路
US9590503B2 (en) * 2014-09-17 2017-03-07 Monolithic Power Systems, Inc. Switching converter and associated discharge method
US9685868B2 (en) * 2015-02-10 2017-06-20 Dialog Semiconductor (Uk) Limited Synchronous rectifier for buck converter without the need for a comparator
JP2016174453A (ja) * 2015-03-16 2016-09-29 株式会社東芝 Dc/dcコンバータ
US9966840B2 (en) 2015-05-01 2018-05-08 Champion Microelectronic Corporation Switching power supply and improvements thereof
JP6696511B2 (ja) * 2015-12-16 2020-05-20 ソニー株式会社 通信装置、通信方法、プログラム、および通信システム
US10069439B2 (en) * 2015-12-22 2018-09-04 Renesas Electronics Corporation Power conversion system, power module, and semiconductor device with diode coupling
CN106160419B (zh) * 2016-08-23 2018-09-14 黄继颇 低压差稳压电源电路结构
CN110036648B (zh) * 2016-12-05 2021-11-05 Kddi株式会社 飞行装置、控制装置、通信控制方法以及控制方法
JP6574159B2 (ja) * 2016-12-06 2019-09-11 パナソニック株式会社 無線端末及び無線基地局割当方法
JP6634004B2 (ja) * 2016-12-13 2020-01-22 パナソニック株式会社 無線端末及び基地局切替方法
JP7027720B2 (ja) * 2017-08-07 2022-03-02 富士電機株式会社 電力変換装置
US10797579B2 (en) * 2018-11-02 2020-10-06 Texas Instruments Incorporated Dual supply low-side gate driver
US10587262B1 (en) 2019-03-01 2020-03-10 Infineon Technologies Austria Ag DV/DT self-adjustment gate driver architecture
WO2020191733A1 (en) * 2019-03-28 2020-10-01 SZ DJI Technology Co., Ltd. Method, circuit, and device for managing power supply
US10790739B1 (en) * 2019-05-29 2020-09-29 Hamilton Sundstrand Corporation Redundant power supply having diverse dual controllers
US11347250B2 (en) * 2019-06-14 2022-05-31 Psemi Corporation Adaptive regulator control for variable load
CN112637991A (zh) * 2019-09-20 2021-04-09 台达电子工业股份有限公司 应用于发光二极管的电源供应器及其操作方法
US11522441B2 (en) * 2019-11-08 2022-12-06 Texas Instruments Incorporated Switching converter controller with soft stop
CN111224540B (zh) * 2019-12-20 2021-04-06 南京矽力微电子技术有限公司 开关电容变换器及其驱动电路
US11567551B2 (en) 2020-07-28 2023-01-31 Rohde & Schwarz Gmbh & Co. Kg Adaptive power supply
JP7455700B2 (ja) * 2020-08-17 2024-03-26 矢崎総業株式会社 スイッチング素子駆動装置
CN112702279B (zh) * 2020-12-23 2022-08-05 武汉长光科技有限公司 一种利用宽带普遍服务管理平台对bucpe进行限速的方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3405871B2 (ja) * 1995-11-28 2003-05-12 富士通株式会社 直流−直流変換制御回路および直流−直流変換装置
JP3842666B2 (ja) * 2002-02-20 2006-11-08 株式会社エヌ・ティ・ティ・ドコモ 基地局及び通信方法
JP3614156B2 (ja) * 2002-07-24 2005-01-26 セイコーエプソン株式会社 電源回路
DE60309155T2 (de) * 2003-08-01 2007-08-30 Infineon Technologies Ag Stromfühlerschaltung
US6936997B2 (en) * 2003-08-11 2005-08-30 Semiconductor Components Industries, Llc Method of forming a high efficiency power controller
US6998828B2 (en) 2004-03-29 2006-02-14 Semiconductor Components Industries, L.L.C. Low audible noise power supply controller and method therefor
JP4621448B2 (ja) 2004-07-15 2011-01-26 東芝マイクロエレクトロニクス株式会社 Dc/dcコンバータ及び半導体集積回路
JP4628056B2 (ja) 2004-09-30 2011-02-09 富士通セミコンダクター株式会社 Dc−dcコンバータの制御回路、およびその制御方法
JP2006262646A (ja) * 2005-03-17 2006-09-28 Ricoh Co Ltd 降圧型スイッチングレギュレータ
JP4421536B2 (ja) * 2005-09-09 2010-02-24 富士通マイクロエレクトロニクス株式会社 Dc−dcコンバータ、dc−dcコンバータの制御回路及びdc−dcコンバータの制御方法
JP4640984B2 (ja) * 2005-12-07 2011-03-02 富士通セミコンダクター株式会社 Dc−dcコンバータの制御回路および制御方法
JP4850540B2 (ja) * 2005-12-26 2012-01-11 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路
JP2008042451A (ja) * 2006-08-04 2008-02-21 Nec Corp 無線lanネットワークシステム、ポリシコントロール装置、アクセスポイント、および負荷制御方法
JP2008067454A (ja) 2006-09-06 2008-03-21 Rohm Co Ltd Dc/dcコンバータ
JP5034451B2 (ja) * 2006-11-10 2012-09-26 富士通セミコンダクター株式会社 電流モードdc−dcコンバータ制御回路および電流モードdc−dcコンバータの制御方法
JP5261919B2 (ja) * 2006-11-10 2013-08-14 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路
JP5076536B2 (ja) * 2007-02-16 2012-11-21 富士通セミコンダクター株式会社 直流−直流変換回路、直流−直流変換制御回路および直流−直流変換制御方法
JP5211523B2 (ja) 2007-03-27 2013-06-12 富士通セミコンダクター株式会社 Dc−dcコンバータ、電源供給方法および電源供給システム
JP5145763B2 (ja) 2007-05-11 2013-02-20 株式会社リコー 同期整流型スイッチングレギュレータ
US8729881B2 (en) * 2007-09-25 2014-05-20 Alpha & Omega Semiconductor Ltd Voltage/current control apparatus and method
US8301219B2 (en) * 2008-07-16 2012-10-30 The General Hospital Corporation Patient monitoring systems and methods
JP5287030B2 (ja) 2008-08-20 2013-09-11 株式会社リコー Dc−dcコンバータおよび制御方法
CN101742555A (zh) * 2008-11-17 2010-06-16 华为技术有限公司 一种位置更新时拥塞控制的方法、装置及系统
JP6000508B2 (ja) 2010-10-18 2016-09-28 サイプレス セミコンダクター コーポレーション スイッチングレギュレータ
JP5263380B2 (ja) 2011-12-26 2013-08-14 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI708468B (zh) * 2018-02-28 2020-10-21 德商伍爾特電子eiSos有限公司 單模準恒定頻率控制器裝置
CN110943503A (zh) * 2018-09-21 2020-03-31 三星电子株式会社 负载开关电路和使用负载开关电路控制电池电力的方法

Also Published As

Publication number Publication date
CN103973108B (zh) 2016-12-07
JP2014147182A (ja) 2014-08-14
CN103973108A (zh) 2014-08-06
US20140213251A1 (en) 2014-07-31
US9301278B2 (en) 2016-03-29
US20140210445A1 (en) 2014-07-31
TWI556560B (zh) 2016-11-01
JP6007804B2 (ja) 2016-10-12

Similar Documents

Publication Publication Date Title
TWI556560B (zh) 電源供應控制電路、電源供應裝置、電子設備及電源供應控制方法
JP5806481B2 (ja) 制御回路、電子機器及び電源の制御方法
JP5810896B2 (ja) Dc−dcコンバータ及びdc−dcコンバータの制御方法
US9531249B2 (en) Voltage converter and power management device including the same
TWI614599B (zh) 帶有電容管理之電力供應拓樸結構
JP5676961B2 (ja) 電源の制御回路、電子機器及び電源の制御方法
US11424678B2 (en) Frequency limit circuit and DC-DC converter including the same
JP2015053833A (ja) Dc/dcコンバータおよびその制御回路、ならびに電子機器
JP5839863B2 (ja) 降圧スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器
US9705401B2 (en) Buck-boost converters and power management integrated circuits including the same
JP2013150515A (ja) 降圧スイッチングレギュレータおよびその制御回路、制御方法、それを用いた電子機器
US9602093B2 (en) Zero-crossing voltage detection circuit and method thereof
JP2008178257A (ja) スイッチングレギュレータの制御回路およびそれを利用したスイッチングレギュレータならびに電子機器
JP2007151322A (ja) 電源回路およびdc−dcコンバータ
JP2014166092A (ja) 電源装置、電源の制御回路及び電源の制御方法
JP6184179B2 (ja) 電源の制御回路、電源装置及び電源の制御方法
JP6072585B2 (ja) 半導体装置
JP7031760B2 (ja) 集積回路、電源回路
US20230155507A1 (en) Charger integrated circuit including bidirectional switching converter, and electronic device including the charger integrated circuit
JP6198461B2 (ja) 電源装置、制御回路及び制御方法
TWI628904B (zh) 降升壓型電壓轉換裝置及其控制器與控制方法
JP5928184B2 (ja) 電源装置、制御回路、電子機器及び電源の制御方法
JP6155111B2 (ja) 制御回路、制御方法
JP2014075856A (ja) 電源の制御回路、電源装置、電子機器及び電源の制御方法