TW201133730A - Heat conduction for chip stacks and 3-D circuits - Google Patents

Heat conduction for chip stacks and 3-D circuits Download PDF

Info

Publication number
TW201133730A
TW201133730A TW099128068A TW99128068A TW201133730A TW 201133730 A TW201133730 A TW 201133730A TW 099128068 A TW099128068 A TW 099128068A TW 99128068 A TW99128068 A TW 99128068A TW 201133730 A TW201133730 A TW 201133730A
Authority
TW
Taiwan
Prior art keywords
layer
diamond
semiconductor
semiconductor layer
opening
Prior art date
Application number
TW099128068A
Other languages
English (en)
Inventor
Stephen Joseph Gaul
Francois Hebert
Original Assignee
Intersil Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intersil Inc filed Critical Intersil Inc
Publication of TW201133730A publication Critical patent/TW201133730A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3732Diamonds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0651Function
    • H01L2224/06515Bonding areas having different functions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1451Function
    • H01L2224/14515Bump connectors having different functions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13062Junction field-effect transistor [JFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

201133730 六、發明說明: 【發明所屬之技術領域】 本教不係關於熱傳導’尤其是關於用於晶片堆疊及3D 電路的熱傳導。 相關申請案交互參照 本申請案主張西元20〇9年12月10曰所提出之美國臨 時申請案第61/285,325號以及西元2〇1()年i月15日所提 出之美國臨時中請案第61/295,292號之權益,此二件申請 案係均為以|照方式而整體納入本文。 【先前技術】 下列的文件提供其相關於本發明的當前技術之相關資 訊: ' 美國專利第 5,682,062 號、第 5,618,752 號、第 5,646,067 號討論了堆4的晶粒’#中,提供給堆疊的中央晶粒有冷 郃通孔,其被設置跨越該等電氣性和光學性通孔。該等冷 1通孔具有攜載冷卻流體以移除熱的通道。熱從堆疊在一 冷部晶粒的對向表面上之晶粒而移除。對冷卻晶粒的熱傳 導糟由提供在兩側上的冷卻晶粒和電路晶粒之間的熱量傳 導材料而增加。 美國專利第5,6G8,264號和第5,8 14,889號討論了材料 的插入’例如鑽石,其可用來將熱傳導離開一晶粒,以及 冷卻劑材料,其可用來將熱傳導離開一基板。此外,由積 體電路所產生的熱被冷卻劑流體所吸收並帶走。 201133730 美國專利第5,561,3G3號討論了包含介電f絕緣島的積 體電路結構,該介電質絕緣島具有加強熱量傳導性的熱消 散路徑。大體上,該積體電路結構包括第一層的結晶質材 料以及形成在其上面的一層多結晶質鑽石。 西兀2008年i!月6日#腿研究和發展期刊第μ卷 第6期第541至第581頁討論了各種的晶粒技術,包含三 维(3D )晶片和熱移除。 【發明内容】 鑽石層是一種效率高的熱導體。在本揭示的一實施例 ’可:形成一鑽石層以提供熱傳導路徑來將熱傳遞離開 一堆疊杈組的内部及/或垂直地通過該堆疊模組。 可以不摻雜鑽石材料(舉例而言)藉以提供熱傳導性 性絕緣性的層。在其它運用中,該鑽石層可包含—摻 雜物濃度’藉以提供導電性連接,舉例而言,㈣Ρ+濃度 ^㈣致—導電性及熱傳導性鑽石層,其可有效地使^ ’減少基板雜訊和基板電阻’其可最小化裝置閉鎖。可以 在鑽石沉澱或成長於其& μ + , 、土板上的枯候,使用佈植或原處摻雜 來將摻雜物引入於鑽石材料之内。 【實施方式】 以下之參照將詳化却ΒΒ + “ — 、、說月本敎示的實施例(示範性實施 例)’其中的範例會伴隨、 著圖式來說明。無論任何可能性, 相同的元件符號將從頭到尾 — 毛用於圖式之中,精以參照相同 201133730 或同樣的。p件所併入且構成此說明書之一部分的圖式, 著以下的敘it #說明了本發明之實施例,用來解釋本 發明的原理。 圖1為本教示之—實施例之立體圖。圖丨描述一半導 體组件10’其可包含形成在一半導體層16的1 (電路) 側或表面14之上的互連層(電路系統)12。該半導體組件 可以疋功Sb f生半導體裝置、—部份的功能性半導體裝置、 或者在裝k過私中的半導體裝置。該半導體層可以包含(舉 例而5)-半導體晶圓、—單一半導體晶粒、一外延半導 體層、-包含半導體晶圓和外延層的半導體基板組件、複 數個非單-化的半導體晶片(例如半導體晶圓的一區段)。 …圖1進一步描述積體電路(1C)襯墊18,例如形成在 <半導體層16的刖方之上的結合襯墊或互連襯墊。圖工的 裝置進-步描述形成在該半㈣層16的電路側14之上的 熱傳導襯塾20,以及形成在該半導體層“的後(非電路) 側或表面24之上的鑽石層22。該鑽石層22可以至少部分 t通過該半導體層16而延伸,或者如圖2所描述般完全地 通過該半導體層16而延伸。 氧化體層可以包含_或更多的主動裝置,例如金屬 ^匕料導體(MOS)裝置、雙極性接面電晶體㈤τ)、 „ 苛寻具匕例如密封環、接 二=、金屬、副介電質、多曰曰“夕、等等的結構也 形成在該半導體層之上及/或在該半導體層之内。 圖2的剖面圖描述根據圖1之裝置沿著A-A方向、在 201133730 支控 i丹杨晶片連接(c〇ntr〇lled c〇iiapSe chip connections、 「CCCC」或「C4」連接)32、34形成之後的裝置30。熱 傳導和轉移可以部份由該鑽石層22來提供。此外,直通基 板通孔(through-substrate via、TSV) 36可以用來將熱傳遞 垂直通過該裝置30。形成在該鑽石層22的後表面37之C4 連接38可以和TSV 36連接,藉以傳遞熱至一相鄰基板。 因此’在一種使用中’熱轉移路徑39由連接到該C4連接 34的一表面提供到襯墊2〇、到TSV 36、到c4連接38、然 後到一接收基板,例如印刷電路板(pCB )、類似於裝置 30的另一裝置、或者另一接收基板◊熱轉移可以發生在介 於連接34和38之間的任一方向,或者離開鑽石層22且朝 向連接34和38兩者。 可形成該鑽石層22,以延伸自該半導體層16的後表面 24且通過該半導體層16 ^ Tsv %可接觸該鑽石層η和該 襯墊20 ’該襯墊20具有和該半導體層的—前(電路)側或 表面共平面的平坦表面。可以形成(例如所描述的)其它 金屬化結構。 八 <仗”…w ,且OJ用奇 熱傳送離開該鑽石層22到C4連接40所附接的一接收逢 (並未顯示)。在另—實施例中,C4連接Μ、Μ可從》 裝置接收熱,且將熱橫向地傳遞通過用於消散的鑽石層 、該鑽石層22也可提供將熱傳導離開自連接到該㈣ 襯塾20和C4連接32的主動電路系統。如圖2中所描述 二個金屬化層42用來傳送電子輸人/輪出(1/〇)信號相 201133730 地通過電路系統到其它裝置或裝置電路系統,及用來傳送 在裝置操作期間所產生的熱垂直地沿著一路徑43到該鑽石 層22’用於傳導離開該電路。形成在該半導體層16的前表 面之上的該等金屬化層42可包含一或更多的導體。此外, 可形成一或更多的介電層44和鈍化層46,用於電氣絕緣。 圖2中的裝置30可以使用一商業上可獲得的背面裝配 鑽石的晶圓來加以形成,例如一矽晶圓、或在背面的鑽石 層可以加以增長、附接、或者定位在晶圓的背面。選擇為 鑽石的一種蝕刻(即,用比蝕刻矽還要低的速率來蝕刻鑽 石)可以用來蝕刻穿過前矽表面,藉以透過溝槽、通孔、 或/、匕開口(本文中統稱「溝槽」或「開口」)而從晶圓 的則方曝露該鑽石。據此,矽從電路侧暴露出來且鑽石從 矽的前表面暴露出來。下一#,可以執行鑽石增長製程, 藉以在已暴露的平坦鑽石層上且透過切中的開口來增長 鑽石’例如使用鑽石再填充製程。提供鑽石結晶結構的後 侧鑽石層可以作為在鑽石透過開口而增長的期間當做鑽石 結晶核的功能。鑽石π #古 讚石/儿積方法可包含(舉例而言)甲烷在 溫度大約700°C的時候之熱絲極分解。 ^鑽^長而延伸通過該石夕層中的開口,鑽石可以 加以平坦化,例如化學機械研磨(chemical mechanical poHshing、CMP )製程或用以平坦化上表面的触刻。增長而 延伸通過該矽中的開口之镨 J <鑕石層可以加以平坦化,使得它 和該半導體層前表面大致 蚁上為共平面。據此,圖2的結構 包含一鑽石層22,|且右 八〃有一平坦的下部及垂直方向的鑽石 8 201133730 層部份’該鑽石層部份從該下平坦層延伸且穿過該半導體 層16’其可以和該半導體層16的前表面14共平面。 在使用該半導體裝置30的時候,圖2的裝置30之拓 樸可以使用經充填鑽石的溝槽區域和對於熱傳導襯墊2〇的 接點而加以運用’藉以將熱垂直地從該半導體層丨6傳遞到 該鑽石層22。描繪於圖2左側的C4連接32 (舉例而言, 球形陣列(ball grid array、BGA ))可因此用於將熱傳導 離開表面至C4連接所附接之處,透過金屬化層42而到鑽 石層22。熱可以接著透過^4連接傳導到一接收基板。熱也 可以橫向地透過鑽石層22而傳導。 士圖3描繪圖2中(包含C4連接32之圖2中兩個左側 -構)的熱傳導襯墊之部份的放大視圖。該鑽石基板層Μ 和鑽石溝槽再填充5 4可以在裝置後續的使用期間用來快速 地將熱傳導離開自該半導體層16。至該鑽石溝槽再填充54 頂部之熱傳導可以由使用於該金屬化層(圖2中的42)中 的金屬系統(金屬化物質)來提供。在這個特定的案例中, -層的金屬用來形成結構56_66,其可以使用金屬波紋製程 。、"電層44A_44C來加以形成。襯墊開口 50透過鈍化 可乂暴路頂部金屬66以如描述般地完成該熱傳導。 =的、。構可包含.-金屬Π Metal 1 )層以形成至鑽 ^充Μ和金屬互連層S8的接點%; 一金屬2(μ_ι2) =形成至金屬層58和金屬互連層62的通孔6Q;以及一 種使:(:et:3)層以形成通孔64和金屬互連層66。在這 ,该接點56不是用來傳遞電氣信號給鑽石溝槽再 201133730 填充54,反而是通孔60、64分別傳遞電氣信號介於層58 和62之間,以及介於層62和66之間。因此,這三個金屬 層包含至該鑽石再填充54的接點層56以及兩個通孔階 60、64。該C4互連32可以用來提供熱傳導從襯墊66的頂 部到另一個晶片組件’該晶片組件可以類似於圖2和圖3 的組件。該後侧C4連接40可以用來將後侧鑽石層52熱耦 合到一接收基板(未顯示)。因此,熱可以從矽層丨6傳遞 到鑽石層52、到C4連接40、到一接收基板。在另一種使 用中’熱可以從另一裝置的襯墊傳遞到C4連接40、到鑽石 層52、以及橫向地透過鑽石層52到用於消散的散熱器。於 一實施例中,導體4〇適於在裝置操作期間將熱傳導到該鑽 石層或離開該鑽石層,但並不適於在裝置操作期間傳導電 氣信號。 圖4描繪圖2中(圖2中的右側結構)的熱傳導襯墊 之部份的放大視圖。在此實施例中’圖2中的C4結構34 將不會形成在此裝置上,但是將會由類似於圖4之裝置的 另一裝置來提供eC4連接38將會形成以從金屬58_66和從 連接到金屬66的另一裝置透過TSV 36來接收熱。在形成 圖2的結合襯墊20之後,類似於另一裝置上38的C4結構 可以附接到該金屬66,使得熱可以透過通孔刊轉移到襯墊 68 ’以及轉移到C4連接38。這可以提供一種具有高於先前 堆疊裝置的經改良熱處理之堆疊裝置設計。 因此’圖4描繪從該矽-鑽石1C基板16、52、54的後 侧所處理的TSV 36,其可以用來將熱傳輸自另一裝置或將 201133730 熱傳輸至另一裝置。TS V形成製程可以包含透過該後侧鑽 石層52、透過矽1 6、以及透過介電層44C的一溝槽姓刻, 藉以從該矽-鑽石合成晶圓的後侧透過一或更多通孔開口來 暴露金屬1 ( Metal 1 ) 58。一後續導體層沉積(舉例而言, 使用鶴的金屬再填充)可以填充一或更多通孔,藉以提供 對金屬1 ( Metal 1 )結構58的電性接觸。接在例如製 程以形成C4連接38的一銲錫球製程之後的一圖案化導體 後側襯墊68可以用來完成對金屬1( Metal 1 )的Tsv接點。 可以使用其它的TSV形成製程,包含從晶圓的前側產生該 TSV的製程。在一實施例中’該TSV再填充材料被限制在 僅為不會與鑽石在化學上互相作用的材料。在另一實施例 中’ TSV概裡可以形成在鑽石側壁之上’例如從氮化物或 者矽氧化物。該等襯裡可以將導體從鑽石及/或到基板處電 性地絕緣。未摻雜的鑽石可以形成為一絕緣層,且無論如 何,與一廣泛範圍的TSV再填充材料和金屬是相容的。在 其它實施财,I體可以實際上接觸—#導性㈣的鑽石 層’藉以提供具有改良熱傳導的基板接觸。 產生類似於圖4之結構的製程可以包含絕緣鑽石「指 狀部」=的形成,該、絕緣鑽石「指狀部」“延伸通過該石夕 層16,藉以環繞該等Tsv %所通過而形成的矽層μ之中 。矽。卩刀。儘官圖4的剖面圖描述了兩個垂直的指狀部, 中心半導體區域70的任一側之其中一者、垂直鑽石結構可 以在TSV 36所延伸通過處形成—個完全環繞在中心石夕區域 70周圍的連續區域。因為在此實施例中的鑽石為絕緣體, 11 sr 201133730 該中心半導體部分70係從形成於該石夕層Μ 體或半導體結構處所電性絕緣。曰 之中的其它導 來將該等金屬TSV 36從該♦層 *要額外的絕緣 . m .處電性絕緣,因為來自 該半導體層的TSV金屬再填充 … TCW Μ ΑΛ # Μ * 、七緣疋透過使用圍繞在 TSV 36的s玄鑽石填充溝槽絕緣54來提供。 圖5描繪複數個堆疊的半導 #曰m 1 & 體、,且件,例如半導體晶圓、 半導體晶圓基板組件、或半導辦 〗牛導體晶圓區段(例如半導體晶 片)。堆疊的晶片或3D積體雷政可,、,& m 餿电路可以利用以鑽石為基礎的 基板、鑽石溝槽再填充、以及熱傳導襯塾來電性地和孰性 地打線接合。目5舉例說明本教㈣於堆疊三個積體電路 的一實施例。具有一戎—容TQA, 么丄人 /更夕TSV的結合襯墊可以用於I/C) 路由繞送,而熱傳導襯墊可以用於熱路由繞送。 圖5的堆疊半導體組件100可以包含第—1〇2、第二 104、以及第三1〇6堆疊半導體晶片。該堆疊組件可包含先 前利用類似方法所形成的實施例之各種結構。圖5進一步 描繪可以用來將該等半導體晶片1〇2_1〇6之各者機械性地 附接在一起的介電質108。 C4連接40可以提供熱傳導連接,藉以將熱傳導離開該 堆疊組件1 〇〇。C4連接40可以附接到在一接收基板1 07上 的襯墊1 05 ’例如使用〇4連接38、40的回流焊接。在一實 施例中’ C4連接38、40適於提供熱傳導離開鑽石層22。 從晶片1 02到晶片丨04的熱傳導路徑不但可以由插入在晶 片102和晶片1〇4之間的C4連接32和38來供應,也可以 由TSV 36來供應。從晶片1〇4到晶片1〇6的熱傳導路徑不 12 201133730 但可以由插入在晶片104和晶片1〇6之間的C4連接32和 38來供應,也可以由TSV 36來供應。金屬化層42可以提 供介於該等晶片之間的信號的電氣路由繞送以 w v #、,、 路由繞送。其它熱連接可以在鑽石層22的邊緣橫向地製 作,例如與熱散佈器109連接,例如散熱器,使得熱不但 透過鑽石層22水平地消散,也透過匚4連接3 8、40消散。 因此,堆疊的ic組件可以形成為一封裝或模組1〇〇。 該C4連接38、40可以附接到在一接收基板1〇7上的襯墊 105。由該1C所產生的熱可以有效率地傳導離開該一或更 多的半導體層至該接收基板107及/或至一熱散佈器1〇9, 此處熱可以消散’藉此從極度的熱位準下降低反面效應。 圖6描續根據本教示之另一實施例來加以形成並提供 的裝置11 〇。此實施例可包含一半導體層11 2,例如一半導 體晶圓或半導體區段。一鑽石層114可以形成於該半導體 層112的後部’或者一已完成的鑽石層可以附接到一半導 體晶圓。可以利用一鑽石溝槽再填充製程來透過在該半導 體層112之中的一開口來形成一鑽石溝槽再填充116。為了 形成該鑽石溝槽再填充116,可以從該半導體層U2的前(電 路)側1 1 8蝕刻一開口到該半導體層丨丨2之内,以從該半 導體層側來暴露後側鑽石層114 ’然後可以用該鑽石層u 4 當作一結晶核以透過該開口來增長鑽石溝槽再填充1 1 6。可 以利用一平面化步驟(舉例而言’利用CMP )來將延伸通 過半導體層112之刖表面118上的開口之任何鑽石溝槽再 填充部份加以平面化。 13 201133730 圖6進一步描繪一形成觀墊120的金屬i( Metal 1)層、 一可以形成通孔122和襯墊124的金屬2 ( Metal 2)層、以 及一可以形成通孔126和襯墊128的金屬3 ( Metal 3 )層。 接下來,穿過鑽石的通孔(through-diamond via、TDV ) 130可以藉由透過來自該鑽石層n4之已暴露側132的該鑽 石層114和該鑽石溝槽再填充丨丨6而非等向性地蝕刻來加 以形成’藉以形成一或更多的TDV開口。該蚀刻連續穿過 s亥鑽石層114和該鑽石溝槽再填充116,以暴露該金屬1 (Metal 1 )襯墊丨2〇的後側。舉例而言,可以形成使用鎢 再填充製程或化學氣相沉積(CVD )製程的一金屬層,以 隨著導體而填充該TDV開口。 接下來’可利用一襯墊金屬化製程來形成例如一結合 襯塾之一襯墊,且例如一 C4球' 球形閘極陣列(BGA )結 構、或者其他導體之一銲錫球136可以形成於襯墊134之 可加以形成’藉以完成圖6的結 上。一保護性鈍化層13 8 構。 圖6的結構可以用來透過該鑽石層114和該鑽石再填
部分係直接插入於半導體層U2的部份之間。 充11 6而一 ·' 130並未 1 1 6可以 等TDV名 必須。該 性絕緣。 130的一部 14 201133730 圖6的結構透過該等鑽石層丨丨4、丨丨6結合熱傳導和作 號傳導(I/O路由繞送)提供在晶粒區域中可觀的節省。該 結構可以具有各種的優點。舉例而言,該結構可以用很多 或全部的金屬系統來加以利用。此外,它可以提供—種利 用C4製程、内插器、以及銅對銅(Cu_Cu )晶圓及/或晶粒 結合等等的晶㈣晶粒附接。此外,肖結構可以包含利用 與鑽石冑充溝槽-起而穿過石夕及/或穿過基板的通孔技術。 可能需要習知穿過料通孔之各種電氣絕緣製程和結構在 本發明的實施例中並非必需的’舉例而言,因為該等mV 並未穿過碎。 某些半導體組件可包含一或更多包含用於熱傳導及/或 電性絕緣的鑽石層之半導體晶粒,以及一或更多不包含鑽 曰半導體粒。其它實施例可包含具有至少兩個開口 的半導體層,一彻田道遍&丄 · 個用導體填充而另一個用鑽石層填充。該 鑽石層可以异雷道脚 ' 疋電導體,例如透過使用P型摻雜或N型摻雜
(取決於該I#番e L 在Λ凌置疋PMOS或NMOS),或是電性絕緣體。 在另實施例中,該鑽石層可以導電性地摻雜,以提 供電傳導和熱傳導。 |i?~j "到圖13中描繪一種用於形成其包含穿過半導體層 ::如半導體晶圓)的鑽石層之半導體組件的方法。圖7 :曰半導體層200和一鑽石層2〇2,該鑽2 曰00之—側,例如後側。該鑽石層2〇2可以個別 地從該半遭+ 體層來加以形成,並利用氧化層附接到該半導 體層之後側。+ β A & 在其匕製程中,該鑽石層可以增長或積在 ΈΓ 15 201133730 該半導體層的後側之上。 在提供該鑽石層和該半導體層之後,在該半導體層· 之一側(例如前側)形成一圖案化遮罩2〇4(例如光阻層), 以具有暴露該半導體層之前側的開口 2〇6。 接下來,移除該半導體層200的第一部份(例如藉由 蝕刻),以形成在該半導體層2〇〇中的一或更多開口,藉 以如圖8中所描繪地從該半導體層的前側暴露該鑽石層曰 ⑽。在該半導體層2〇”的該一或更多開口從該半 的前側延伸到後側。 隨後’經暴露的鑽石層2〇2可以加以利用當作一社晶 二:藉以透過餘刻在該半導體層中的該等開口來增長鑽Γ 層部分208。該辦具制4s -Γ、,丄 曰、製私可以在該經增長的鑽石層部分208 =半導體層200的前端齊平的時候加以停止,或者該增 … 以持續直到該經增長的鑽石層部A 208延伸穿過 B亥等開口 ’如圖9所描繪的。該經增長的鑽石層部分208 延伸穿過該開口。 ㈤一自旋或沉積填充層21〇可在該半導體層2〇〇和該經 增長的鑽石層2G8的前端之上來形成,如圖9所描綠的, 然後該填充層和經增長的鑽石層2〇8可加以平面化,例如 MP以產生圖1 〇的結構。該填充層可在cMp期 保護該半導體層。 接下來’ 一圖案化遮罩22〇形成在該半導體層和 =經增長的鑽石層2G8之上,如圖u所騎的。該遮罩具 開口於其間,藉以透過該經增長的鑽石㉟和該半導 16 201133730 體層200來疋義TSV。圖i i的結構被韻刻以透過該經增長 的鑽石層208來形成第一群開口,透過該半導體層鳩來 形成第二群開口,且银刻穿過在該半導體層後側上的該鑽 石層202,藉以產生圖12的結構。隨後,該遮罩22〇可加 以移除,藉以產生圖13的結構。 猎由以導體(例如金屬)來填充圖13中的開口,可以 形成類似於先前圖示中TSV 36、⑽的咖。該等開口可 以與介電質(例如氧化物)排列,藉以提供從該半導體層 200、後側鑽石層2〇2、以及經增長的鑽石層則處所電^ 邑緣的TSV。在—替代性實施例中,該等Tsv可以利用第 一遮罩透過經增長的鑽石層來形成,且該等TSV可以 利用第二遮罩透過半導體層在不同的時間來形成。 將能理解的是,該等圖式可能省略各種的元件,例如 ★電互連層和半導體裝置擴散、導體、和介電質,用以更清 楚地說明熱傳導襯塾和熱能管理的特徵。此外,圖2到圖6 描繪晶片對晶片連接的C4方法。晶片對晶片連接的其它例 子’例如使用内插器、等等,在如果可以維持對於熱傳導 襯墊的連接中足夠的熱傳導性時則可加以利用。 儘管提出本發明寬廣範缚的數值範圍和參數為概略 值,在特定例子中所提出的數值儘可能精準地㈣。然而, 任何數值本質上包含在其各別測試量測中所發現的標準差 所導致的某些必然的誤差。此外要了解的是,本文所揭露 的:有靶圍包含了其中所包納的任何和所有子範圍。舉例 而言,「小於1〇」的範圍可以包含介於(以及包含)零的
S 17 201133730 最小值和10的最大值之間的任何和所有子範圍,也就是說 說任何和所有子範圍具有等於或大於零的最小值以及等於 或】、於1 〇的最大值,例如i到5。在特定的實例中,針對 參數所陳述的數值可以具有負的數值。在此實例中,如「小 於10」所陳述的範圍之範例值可以假定為負的數值,例如 1、-3、_1〇、-20、-30、等等。 僮管本發明已經說明了有關於一或更多的施行方式, 卉多變更及/或修改可以在不背離隨附的申請專利範圍的精 神和範疇下來達成所說明的範例。此外,儘管本發明的特 定特徵已經揭露了有關於數個施行方式的僅僅其中一者, 匕特徵可以和其它施行方式的一或更多其它特徵結合,就 夕象可犯對於任何給定或特定的功能是期望和有利的。此 =^為了延伸使用在實施方式和申請專利範圍之中的該等 2 π「包納」、「包含」、「具有」'「擁有」、「帶有」、 2 "菱異α司,忒等術語的意思是包含在類似於術語「包括」 .式術°。至少其中一者」是用來意指可以選擇所列 來的項目之一或更多纟。此外,在本文的討論和申 利範圍之φ,μ #「 号 術b 之上」係關於兩種材料來使用,在另 Ρ9者之上」的一者意指至少某一部份接觸於該等材料之 間,而「^ ··面」意指該等材料接近,但可能帶有—或 上夕額外介於之間的材料,使得接觸可能非為必要的。「之 ^在上面」.都不是隱含著如本文所使用的任何方 :眭術5吾「敷形」描述塗佈材料,其中在下面的材料之 度係藉由敷形材料所保存。術語「大約」表示所列出的 18 201133730 值可以有點改變’只要該改變不會導致所例示的實施例之 製程或結構上的不一致。最後’ 「示範性」表示該敘述是 用來當作範例,而不是隱含著其為理想狀態。本發明的且 它實施例料熟習此技藝者將從本文所揭露的發明之說明 書和實施的考量中變得顯而易見。其意指所考量的說明書 和範例僅為示範性,本發明確實的範_和精神係、由隨附的 申請專利範圍所表示。 使用在此申請案中相關位置的術語是基於平行於晶圓 或基板之傳統平面或工作表面的一平面來定義,不管該晶 圓録板的方向。使用在此申請案中的術語「水平的二 秘向的」疋以平行於晶圓或基板之傳統平面或工作表面 勺平面來疋義,不管該晶圓或基板的方向。該彳衧组「 直的」是指垂直於水平的方向。例如「之上」二/ 「(如「側壁」卜「較高」、「較低」、「在…上面」; 「頂部」以及「在...下面」係、相對於晶圓或基板之頂部表 面的傳統平面或工作表面來定義,不管該晶圓或基板的方 向。 【圖式簡單說明】 圖1為根據本教示之一實施例的半導體裝置之立體圖; 圖2到圖6為根據本教示之諸實施例而描述各種裝置 結構的剖面圖; ~ 圖7到圖13為可以在本教示之一流程實施例期間所形 成的中介結構之剖面圖,其藉以形成根據本教示之—實施 201133730 例的裝置。 應該要注意的是,某些圖式的細節已經加以簡化且是 以有助於了解本發明進步性實施例的方式來繪製,而不是 為了維持嚴謹的結構準確性、細節、以及比例。 【主要元件符號說明】 10 半導體組件 12 互連層(電路系統) 14 前表面、電路側 16 半導體層 18 積體電路(1C )襯墊 20 熱傳導襯墊 22 鑽石層 24 表面 30 半導體裝置 32 > 34 受控坍塌晶片連接(( 36 直通基板通孔(TSV) 37 後表面 38 C4連接 39 熱轉移路徑 40 C4連接/導體 42 金屬化層 43 熱轉移路徑 44 介電層 20 201133730 44A -c 介電層 46 鈍化層 50 襯墊開口 52 鑽石基板層 54 鑽石溝槽再填充/垂直指狀部 56 接點/接觸層 58 金屬互連層 60 ' 64 通孔/通孔層 62 金屬互連層 66 金屬互連層/頂部金屬 68 襯塾 70 中心矽部分/中心半導體區域 100 半導體組件 102-106 半導體晶粒/晶片 105 襯塾 107 接收基板 108 介電質 109 熱散佈器 110 裝置 1 12 半導體層 114 鑽石層 116 鑽石溝槽再填充 118 前(電路)側 120 襯墊 £ 21 201133730 122 124 126 128 130 132 134 136 138 200 202 204 206 208 210 220 通孔 襯墊 通孔 襯墊 穿過鑽石的通扎(TDV) 已暴露側 襯墊 鲜錫球 鈍化層 半導體層 鑽石層 圖案化遮罩 開口 鑽石層部分/經增長的鑽石層 填充層 圖案化遮罩 22.

Claims (1)

  1. 201133730 七、申請專利範圍: 1·一種半導體組件,其包括: 一半導體層,其包括一前側、—後側、及予以通過之 一開口,該開口從該後側延伸到該前側;以及 一鑽石層,其延伸通過該開口且包括一於該半導體層 之該前侧處的第—表面以及—於該半導體層之該後側處的 第二表面。 2. 如申請專利範圍第1項所述之半導體組件,其中: 該鑽石層提供一電性連接;或者 該鑽石層提供一非導電性散熱器。 3. 如申請專利範圍第1項所述之半導體組件,其中該鑽 石層包括: —第一部份,其延伸通過該開口;以及 一第二部份’其覆蓋該半導體層之該後側。 4. 如申請專利範圍第丨項所述之半導體組件,其中,該 半導體層為第一半導體層,且該半導體組件進一步包括: 一第二半導體層,其附接到該第一半導體層的該前 側,其中該第二半導體層包括: 一後側、一前側、以及從該第二半導體層之該後側延 伸到§亥第二半導體層之該前侧的一開口; 一鑽石層,其延伸通過在該第二半導體層中的該開口 且包括一於該第二半導體層之該前側處的第一經暴露表面 以及一於該第二半導體層之該後側處的第二表面; 一熱傳導連接,接至該鑽石層,其中該熱傳導連接適 23 201133730 於在該半導體組件的操作期間將熱傳導離開該第/半導體 層和該第二半導體層。 5 ‘如申s青專利範圍第1項所述之半導體組件,進/梦包 括: 該鑽石層為一電性絕緣體;以及 一導電通孔,其位於該鑽石層之内且接觸該鑽石層, 其中邊導電通孔係藉由該鑽石層而從該半導體層處電性絕 緣。 6 ·如申請專利範圍第5項所述之半導體組件,進一步包 括: 至乂 部份的該導電通孔是直接内插於該半導體層的 數個部份之間; 至^ 一部份的該鑽石層是直接内插於該半導體層的數 個部份之間。 7.如申請專利範圍第丨項所述之半導體組件,進一步包 括: 該鑽石層為—電導體且在其中包括一開口;以及 導电通孔其位於该錢石層之該開口内且接觸該鑽 ^八中"亥導電通孔透過該鑽石層電氣連接到該半導體 層。 8.如申請專利範圍帛丨項所述之半導體 ^ ^ 該鑽石層為-電導體且在其,包括一開口; "電貝襯裡,其排列該鑽石層中的開口;以及 24 201133730 一導電通孔,其位於該鑽石層之該開口内,其中該介 電質襯裡將該導電通孔從該鑽石層處電性絕緣。 1項所述之半導體組件,進一步包 9.如申請專利範圍第 括: 該鑽石層為一電性絕緣體; V電層,其附接到該鑽石層,其中該導電層適於將 熱傳導至或離開自該鑽石層’而不適於在該半導體組件的 操作期間傳導電氣信號。 、A如申請專利範圍第i項所述之半導體組件,其中延 伸通過該開口的該鑽石層是導電性的。 11·如申請專利範圍第丨項所述之半導體組件,其中延 伸通過該開口的該鑽石層是—電性絕緣體。 12. 如申請專利範圍第i項所述之半導體组件,其中該 開口為第一開口,且該半導體組件進一步包括: 該半導體層進_步包括υπ,予以通過該第二 開口而從該後側延伸到該前側;以及 -導電層’其填充在該半導體層中的該第二開口。 13. 如申請專利範圍第12項所述之半導體組件,其十該 鑽石層為一導電鑽石層。 14‘如申請專利範圍第12項所述之半導體組件,進—步 在處於足夠形成導電鑽石層的濃度下之該鑽石層内… Ρ型摻雜。 12項所述之半導體組件,其中該 1 5 .如申請專利範圍第 鑽石層為一電性絕緣體。
    25 201133730 16·—種半導體組件,其包括: 一半導體層,其具有一前側、一後側、以及予以通過 之一開口,該開口從該後側延伸到該前側; 一鑽石層的第一部份,其延伸通過該開口且包括一於 該半導體層之該前側處的第一表面以及一於該半導體層之 該後側處的第二表面; 一鑽石層的第二部份,其覆蓋該半導體層之該後側; 一開口’其延伸通過該鑽石層的第一部份和該鑽石層 的弟一部份;以及 導體,其填充所延伸通過該鑽石層的該第 -亥鑽石層的3亥第二部份之該開口,藉以提供—導電路徑, ,彳二延伸介於該半導體層之該前側和該半導體層之 該後側間。 Π ·如申請專利範 包括: 圍第16項所述之半導體組件, 進一步 ’其延伸介於該鑽 的該第二部份之一 填充該開口的導體提供一導電路徑 石層的該第一邮a & ^ 伤之一釗側和該鑽石岸 後側間。 包括 18.如申請專利範圍第17項所述之半導體組件,進 步 吞玄鑽石層 該填充份為—f性絕緣體;以及 °真充該開口的導體係藉由該鑽 該半導體層處電性絕緣。 層的該弟一部份私 19.種形成一 +導體組件之方法,其包括: 26 201133730 移除〆半導體層的第-部份,藉以形成予以通過的一 第-開口 ’該第-開口從該半導體層的一前側延伸到該半 導體層的一後側; 形成--鑽石層’其延伸通過該第一開口且包括在^半 導體層的該前側處的一第一表面和在該半導體層的該:側 處的一第二表面; 〃移除該半導體層的第二部份,藉以形成予以通過的一 第二開口’該第二開口從該半導體層的該前側延伸到該半 導體層的該後側;以及 形成-導電層,其延伸通過該第二開口且包括在 導體層u前側處的—第―表面和在該半導體層的該後侧 處的一弟二表面。 20·如申請專利範圍帛㈣所述之方法,進一步包括: 從該半導體層的該前側處㈣該半導體層,藉以暴露 -鑽石層’該鑽石層形成在該半導體層的該後側之上;以 及 利用形成在β亥半導體層的該後側之上的該鑽石層當作 -結晶核,以增長所延伸通過該第一開口的該鑽石層。 21.如申請專利範圍第2()項所述之方法,進—步包括: 平坦化在該半導體層的該前側處之該鑽石層的該第一 表面,藉以形成—平坦化的鑽石表面,該平坦化的鑽石表 面和該半導體層的該前側為共平面。 22·如申請專利範圍第21項所述之方法,其中,該半導 體層為第一半導體層’該平坦化的鑽石表面為第一平坦化 27 S 201133730 的鑽石表面,且該方法進一步包括: 連接該第一平坦化的鑽石表面和—笛_ τ 罘二平坦化的鑽石 表面,該第二平坦化的鑽石表面隨著— a 1寻導連接而通過 -第二半導體層的-開口來加以形成,其+,在該半導體 組件的操作期間,該熱傳導連接適於將熱傳導離開該第一 半導體層和該第二半導體層。 ' 2 3.如申請專利範圍第19項所述之方本 心万去,進一步包括: 触刻至少一開口,其通過該鑽石層; 形成一導電通孔,其位於通過該鑽石層的該至少一開 口之内,其中,在該半導體組件的摔 τ』保邗期間,該鑽石層將 該導電通孔從該半導體層處電性絕緣。 24_如申請專利範圍第23項所述之方法,進一步包括: 位於該至少一開口之内的該導電通孔之形成是直l接將 該導電通孔内插於該半導體層的第一和第二部份之間。 2 5. —種形成一半導體組件之方法,其包括: 移除-半導體層的厚度,藉以在該半導體層中形成一 開口,並暴露在該半導體層的一後側上之一第一鑽石層; 利用該第-鑽石層當作一結晶核,以增長所通過:該 半導體層中的該開口的一第二鑽石層; 蝕刻所通過該第一鑽石層和該第二鑽石層之至少一開 口,藉以提供至少一通孔開口,該 /王v 逍孔開口從該第 -鑽石層的後表面延伸到該第二鑽石層的前表面且延伸通 過該半導體層,·以及 以一導電層填充該至少一通孔開口,藉以提供至少一 28 201133730 ' 通孔,該至少一通孔從該第一鑽石層的該後表面延伸到該 " 第二鑽石層的該前表面且延伸通過該半導體層。 八、圖式· (如次頁) if 29
TW099128068A 2009-12-10 2010-08-23 Heat conduction for chip stacks and 3-D circuits TW201133730A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US28532509P 2009-12-10 2009-12-10
US29529210P 2010-01-15 2010-01-15

Publications (1)

Publication Number Publication Date
TW201133730A true TW201133730A (en) 2011-10-01

Family

ID=44130404

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099128068A TW201133730A (en) 2009-12-10 2010-08-23 Heat conduction for chip stacks and 3-D circuits

Country Status (4)

Country Link
US (2) US8232137B2 (zh)
KR (1) KR101193370B1 (zh)
CN (2) CN102593021A (zh)
TW (1) TW201133730A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI638437B (zh) * 2015-12-29 2018-10-11 台灣積體電路製造股份有限公司 三維積體電路晶粒與其形成方法

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9305859B2 (en) * 2006-05-02 2016-04-05 Advanced Analogic Technologies Incorporated Integrated circuit die with low thermal resistance
US8168529B2 (en) * 2009-01-26 2012-05-01 Taiwan Semiconductor Manufacturing Company, Ltd. Forming seal ring in an integrated circuit die
US8232137B2 (en) * 2009-12-10 2012-07-31 Intersil Americas Inc. Heat conduction for chip stacks and 3-D circuits
TWI413236B (zh) * 2010-06-11 2013-10-21 Ind Tech Res Inst 半導體裝置之堆疊製程的靜電放電保護方案
US9437561B2 (en) * 2010-09-09 2016-09-06 Advanced Micro Devices, Inc. Semiconductor chip with redundant thru-silicon-vias
US8549453B2 (en) 2012-01-31 2013-10-01 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device feature density gradient verification
JP2013183120A (ja) * 2012-03-05 2013-09-12 Elpida Memory Inc 半導体装置
US8890302B2 (en) * 2012-06-29 2014-11-18 Intel Corporation Hybrid package transmission line circuits
CN103794581B (zh) * 2012-10-29 2016-12-21 中芯国际集成电路制造(上海)有限公司 一种热电散热装置
CN102915986B (zh) 2012-11-08 2015-04-01 南通富士通微电子股份有限公司 芯片封装结构
US9548282B2 (en) * 2012-11-08 2017-01-17 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for semiconductor device
WO2014071813A1 (zh) 2012-11-08 2014-05-15 南通富士通微电子股份有限公司 半导体器件的封装件和封装方法
US9276030B2 (en) 2013-03-15 2016-03-01 Sensors Unlimited, Inc. Read out integrated circuit input/output routing on permanent carrier
US9000344B2 (en) 2013-03-15 2015-04-07 Sensors Unlimited, Inc. Focal plane array periphery through-vias for read out integrated circuit
EP2914071A1 (en) * 2014-02-28 2015-09-02 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Heat spreader in multilayer build ups
US9706668B2 (en) * 2014-10-24 2017-07-11 Samsung Electro-Mechanics Co., Ltd. Printed circuit board, electronic module and method of manufacturing the same
US10199358B2 (en) * 2015-01-13 2019-02-05 Dexerials Corporation Multilayer substrate
US10319694B2 (en) * 2016-08-10 2019-06-11 Qualcomm Incorporated Semiconductor assembly and method of making same
KR20180069636A (ko) * 2016-12-15 2018-06-25 삼성전자주식회사 반도체 메모리 소자 및 이를 구비하는 칩 적층 패키지
US10128229B1 (en) 2017-11-13 2018-11-13 Micron Technology, Inc. Semiconductor devices with package-level configurability
US10504873B1 (en) * 2018-06-25 2019-12-10 Taiwan Semiconductor Manufacturing Co., Ltd. 3DIC structure with protective structure and method of fabricating the same and package
US10483241B1 (en) * 2018-06-27 2019-11-19 Micron Technology, Inc. Semiconductor devices with through silicon vias and package-level configurability
US10854530B1 (en) * 2019-07-31 2020-12-01 Taiwan Semiconductor Manufacturing Co., Ltd. Heat dissipation structures
CN115588645A (zh) * 2021-07-05 2023-01-10 长鑫存储技术有限公司 半导体结构及其制备方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0416809A3 (en) * 1989-09-08 1991-08-07 American Telephone And Telegraph Company Reduced size etching method for integrated circuits
US5561303A (en) * 1991-11-07 1996-10-01 Harris Corporation Silicon on diamond circuit structure
US5388027A (en) * 1993-07-29 1995-02-07 Motorola, Inc. Electronic circuit assembly with improved heatsinking
US5682062A (en) * 1995-06-05 1997-10-28 Harris Corporation System for interconnecting stacked integrated circuits
US5646067A (en) * 1995-06-05 1997-07-08 Harris Corporation Method of bonding wafers having vias including conductive material
US5618752A (en) * 1995-06-05 1997-04-08 Harris Corporation Method of fabrication of surface mountable integrated circuits
US5608264A (en) * 1995-06-05 1997-03-04 Harris Corporation Surface mountable integrated circuit with conductive vias
US5814889A (en) * 1995-06-05 1998-09-29 Harris Corporation Intergrated circuit with coaxial isolation and method
US5998292A (en) * 1997-11-12 1999-12-07 International Business Machines Corporation Method for making three dimensional circuit integration
US6429527B1 (en) * 2001-01-17 2002-08-06 International Business Corporation Method and article for filling apertures in a high performance electronic substrate
US6649937B2 (en) 2002-03-26 2003-11-18 Intel Corporation Semiconductor device with components embedded in backside diamond layer
JP4803993B2 (ja) * 2004-11-09 2011-10-26 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2007157835A (ja) 2005-12-01 2007-06-21 Matsushita Electric Ind Co Ltd 実装基板
US7973413B2 (en) * 2007-08-24 2011-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. Through-substrate via for semiconductor device
JP5315688B2 (ja) * 2007-12-28 2013-10-16 株式会社ニコン 積層型半導体装置
JP2009166160A (ja) 2008-01-15 2009-07-30 Sumitomo Electric Ind Ltd 放熱基板の製造方法および放熱基板
US8502373B2 (en) * 2008-05-05 2013-08-06 Qualcomm Incorporated 3-D integrated circuit lateral heat dissipation
US8232137B2 (en) * 2009-12-10 2012-07-31 Intersil Americas Inc. Heat conduction for chip stacks and 3-D circuits

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI638437B (zh) * 2015-12-29 2018-10-11 台灣積體電路製造股份有限公司 三維積體電路晶粒與其形成方法

Also Published As

Publication number Publication date
US20120248627A1 (en) 2012-10-04
KR20110066075A (ko) 2011-06-16
CN102097399A (zh) 2011-06-15
US20110140126A1 (en) 2011-06-16
KR101193370B1 (ko) 2012-10-19
CN102593021A (zh) 2012-07-18
US8232137B2 (en) 2012-07-31

Similar Documents

Publication Publication Date Title
TW201133730A (en) Heat conduction for chip stacks and 3-D circuits
TWI359516B (en) Integrated thermoelectric cooling devices and meth
US8525343B2 (en) Device with through-silicon via (TSV) and method of forming the same
US7863189B2 (en) Methods for fabricating silicon carriers with conductive through-vias with low stress and low defect density
TW202333319A (zh) 用於晶粒封裝的熱電冷卻
US9219023B2 (en) 3D chip stack having encapsulated chip-in-chip
CN109427702A (zh) 散热器件和方法
TWI524492B (zh) 使用多層介層窗的3d積體電路
US8202801B1 (en) Method of fabricating a semiconductor device with through substrate via
CN109216208A (zh) 散热方法
US20070093066A1 (en) Stacked wafer or die packaging with enhanced thermal and device performance
EP2416357A2 (en) Methods of forming a thermal conduction region in a semiconductor structure and structures resulting therefrom
TW201243965A (en) Methods of forming bonded semiconductor structures, and semiconductor structures formed by such methods
KR20210038516A (ko) 반도체 소자 및 그 제조 방법
TWI830360B (zh) 半導體封裝及其製造方法與封裝裝置
US11990404B2 (en) Heat dissipation for semiconductor devices and methods of manufacture
US11967538B2 (en) Three dimensional IC package with thermal enhancement
CN118116973A (zh) 半导体器件及其制造方法
TW202336930A (zh) 具有混合積體電路晶粒的裝置及其形成方法
KR20120084698A (ko) 칩 스택 및 3차원 회로를 위한 열 전도
GB2472166A (en) Stackable wafer or die packaging with enhanced thermal and device performance