TW201007663A - Panel and drive control method - Google Patents

Panel and drive control method Download PDF

Info

Publication number
TW201007663A
TW201007663A TW098118420A TW98118420A TW201007663A TW 201007663 A TW201007663 A TW 201007663A TW 098118420 A TW098118420 A TW 098118420A TW 98118420 A TW98118420 A TW 98118420A TW 201007663 A TW201007663 A TW 201007663A
Authority
TW
Taiwan
Prior art keywords
potential
video signal
pixel
pixel circuits
transistor
Prior art date
Application number
TW098118420A
Other languages
English (en)
Other versions
TWI417838B (zh
Inventor
Tetsuro Yamamoto
Katsuhide Uchino
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW201007663A publication Critical patent/TW201007663A/zh
Application granted granted Critical
Publication of TWI417838B publication Critical patent/TWI417838B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Description

201007663 六、發明說明: 【發明所屬之技術領域】 更特定言 動控制方 本發明係關於一種面板和驅動控制方法,且 之,係關於-種用於提供減少成本之面板及驅 法。 【先前技術】 近年來已見到使用有機EL(電致發光)農置作為其發先元 件之自發光面板(EL面板)的積極發展。當膜用一電場施加 時’有機EL裝置依靠自一有機薄膜的發光。此等裝置: 10V或更少之-小施加電壓上操作,冑此等裝置功率消耗 低。此外’此等裝置係自發光且藉由其本身發光,消除面 板中之照明部件的需要及准許面板重量及厚度的容易減 少。此外,此等裝置提供極高回應速率或大約數微秒,因 此在移動影像之顯示期間不產生餘像。 在使用有機EL裝置之其他平面自發光面板中,具有整合 進入各像素中成為一驅動元件之一薄膜電晶體的主動矩陣 面板的發展係在一積極步調中進行。主動矩陣平面自發光 面板係揭示於(例如)日本專利特許公開第2〇〇3_255856、 2003-271095 、 2004-133240 、 2004-029791和 2004-093682 中〇 【發明内容】 然而’使用有機EL裝置之平面自發光面板被要求比具有 已發現廣泛用途的液晶顯不成本甚至更低。 本具體實施例已根據前文構成,且因此需要本具體實施 138303.doc 201007663 .. 例提供減少成本。 根據本發明之一具體實施例的—面板具有依一矩陣形式 配置之像素電路。該等像素電路之各者包括一發光元件\ 取樣電晶體、驅動電晶體及保持電容器。該發光元件根據 一驅動電流發光。該取樣電晶體取樣一視訊信號。該驅動 電晶體供應驅動電流至該發光元件。該保持電容器保持一 給定電位。該面板包括電源供應構件,其經調適以同時對 於兩列或兩列以上中之像素電路控制一供應至像素電路的 源極電壓。臨限值校正準備及第一臨限值校正係於藉由冑眷 源供應構件控制的像素電路之單元中之兩列或兩列以上中 之所有像素電路上同時地執行。接著,第二臨限值校正係 依-線循序方式-次-列地在該等像素電路上執行一次或 多次。 該面板進-步包括視訊信號供應構件,其經調適以供應 -與-視訊信號相關聯之信號電位至該等像素電路。該視 訊信號供應構件可在第:臨限值校正期間供應—比在第一 臨限值校正期間供應至該等像素電路之—參考電位更高# ❹ 電位。 該面板進—步包括視訊信號供應構件,其經調適以供應 -與-視訊信號相關聯之信號電位至該等像素電路。該視 訊信號供應構件可在該第-臨限值校正後供應-比在第- ^ 臨限值校正期間供應至該等像素電路之一參考電位更低的 電位,達一預定之時間週期。 〇 步包括掃描控制構件,其經調適以將該等像 138303.doc -4- 201007663 素 期 制 電路之取樣電晶體接通或斷開。該等發光元 可藉由將該等像素電路之取樣電週 吩心取傺蕙日日體接通或斷開來控 〇 見她例的驅動控制方法係—面 板的驅動控制方法,該面板具有依一矩睁形式配置之像 電路。該等像素電路之各者包括一發光元件、取樣電曰、 體、驅動電晶體及保持電容器。該發光元件根據—驅動;
流發光。該取樣電晶體取樣—視訊信號。該驅動電晶體供 應驅動電流至該發光元#。該保持電容器保持一給定電 位。該面板包括電源供應構件,其經調適以同時對於兩列 或兩列以上中之像素電路控制一供應至該等像素電路的源 極電壓。該驅動控制方法包括在兩列或兩列以上中之所有 像素電路上同時地執行臨限值校正準備及第一臨限值校正 步驟且接者依一線循序方式一次一列地在該等像素 電路上執行第二臨限值校正一次或多次。 根據本發明之一具體實施例,臨限值校正準備及第一臨 限值校正係在兩列或兩列以上中之像素電路上同時地執 行。接著,第二臨限值校正係依一線循序方式一次一列地 在該等像素電路上執行一次或多次。 本發明之一具體實施例提供EL面板的減少成本。 【實施方式】 以下將描述本發明之較佳具體實施例。在說明書或圖式 中揭不的本發明之構成元件及具體實施例間的對應係如 下。此描述係意欲確認支援本發明的具體實施例係在說明 138303.doc 201007663 書或圖式中揭示。因此,即使在說明書或圖式中揭示之任 何具體實施例未在本文中陳述為有關如藉由—隨附申請專 利範圍所界定的一構成元件,其不意味著該具體實施:與 該構成7G件無關。反之,即使一具體實施例在本文中係揭 不為有關如藉由一隨附申請專利範圍所界定的一構成元 件,其不意味著該具體實施例與其他構成元件無關。 一根據本發明之一具體實施例的面板(如圖16中的£L面 板2〇〇)具有依一矩陣形式配置之像素電路(如,圖5中的像 素101c卜該等像素電路之各者包括一發光元件(如,圖5 中之發光元件34)、取樣電晶體(如,圖5中的取樣電晶體 η)、驅動電晶體(如,圖5中之驅動電晶體32)及保持電容 器(如,圖5中之保持電容器33)。該發光元件根據一驅動電 ⑽發光該取樣電晶體取樣一視訊信號。該驅動電晶體供 應驅動電流至該發光元件。該保持電容器保持一給定電 位。該面板包括一電源供應區段(如圖財之電源供應區 段211),其係調適以同時對於兩列或兩列以上中之所有像 素電路控制-供應至像素電路的源極電壓。電源供應區段 經組態用以依係藉由電源供應區段控制的像素電路之單元 同時在兩列或兩列以上中之像素電路上執行臨限值校正準 備及第-臨限值校正。接著’該相同區段經組態用以係依 -線循序方式-次-列地在該等像素電路上執行第二臨限 值校正一次或多次。 該面板進一步包括一視訊信號供應區段(如,圖Μ中的 水平選擇器103),其經調適以供應一與一視訊信號相關聯 138303.doc • 6 - 201007663 之^號電位至像素電路。該視訊信號供應區段可在第二臨 限值权正期間供應一比在第一臨限值校正期間供應至像素 電路之一參考電位(如,圖18中之參考電位乂〇叫更高的電 位(如,圖18中之參考電位Vofs2)。 該面板進一步包括一視訊信號供應區段(如,圖16令之 寫入掃描器104),其經調適以供應一與一視訊信號相關聯 之k號電位至該等像素電路。該視訊信號供應區段可在第 一臨限值校正後供應一比在第一臨限值校正期間供應至像 素電路之參考電位(如,圖2〇中之參考電位v〇fs)更低的電 位(如’圖20中之第三參考電位vini)達一預定之時間週 期。 以下將參考附圖說明本發明之較佳具體實施例。 為了促進本發明之具體實施例的瞭解及澄清其背景,首 先將參考圖1至15給定使用有機EL裝置之面板(下文中稱為 EL面板)之基本組態及操作的一說明。 圖1係一說明EL面板之一基本組態範例的方塊圖。 圖1中所示之一 EL面板1 〇〇包括一像素陣列區段1 〇2及一 係調適以驅動像素陣列區段1 〇2之驅動區段(即,一水平選 擇器(HSEL)103)、寫入掃描器(WSCN)i〇4及電源掃描器 (DSCN) 105。像素陣列區段1〇2具有依一矩陣形式配置之n 乘刚固像素(像素電路)1〇1-(1,1)至101_(队]^)。 EL面板100亦包括Μ個掃描線WSL10-1至ι〇_Μ,M個電 源線DSL10-1至10-M及N個視訊信號線DTL10-1至i〇_n。 應注意的係,若在以下描述中無特別需要在掃描線 138303.doc 201007663 贾81^10-1至1〇-河、視訊信號線〇11^10-1至10-:^'像素1〇1_ (1,1)至1(Π-(Ν,Μ)或電源線DSLlO-1至10-M間區分,則此 等線或像素將簡單稱為掃描線WSL10、視訊信號線 DTL10、像素101或電源線DSL10。 在像素101-(1,1)至101-(N,M)中,第一列中之像素ι〇ι_ (1,1)至101-(N,1)係分別用掃描線WSL10-1及電源線DSL10- 1連接至寫入掃描器104及電源掃描器105。此外,在像素 1〇1-(1,1)至 101-(N,M)中,第 μ列中之像素 (N,M)係分別用掃描線WSL10-M及電源線DSL10-M連接至 寫入掃描器104及電源掃描器105。此對於在列方向中配置 之像素101-(1,1)至101-(N,M)中的所有其他像素1〇1皆適 用.。 又進一步言之,在像素忉丨…山至⑺卜…岣中,第一 仃中之像素1〇1-(1,1)至101_(1,]^)係用視訊信號線]〇丁乙1〇_1 連接至水平選擇器103β在像素101_(11^101(NM)中, 在第N行中之像素至101_(N,M)係用視訊信號線 DTLH)姆接至水平選擇器⑻。此對於在行方向中配置 之像素m-d’D至101_(N,M)中的所有其他像素ι〇ι皆適 :入掃描器104在一水平週期(1H)期間供應一循序控制 =至掃描線概ΠΜ至職,㈣—逐列之基礎執行像 的-祕彳轉料。電隸循序掃描 ^ = V第一電位(後來描述之VCC)或第二電位_ ss)供應-源極電廢至電源線dsl1(m至…m。水 I38303.doc 201007663 平選擇器103於水平週期(1H)期間在一用作為一視訊信號 之信號電位Vsig及參考電位v〇fs間切換及用線性循序掃描 在步驟中將該等電位之一者供應至酉己置在行中的視訊信號 線 OTL10-1 至 i〇_n。 - 一包括源極及閘極驅動器之驅動器1C(積體電路)係新增 至如圖1中所示組態的EL面板丨〇〇以組成一面板模組。此 外,電源電路、影像LSI(大型積體電路)及其他組件係新 . 增以組成一顯示裝置。一併入EL面板1 〇〇之顯示裝置係可 應用(例如)為一行動電話、數位靜態相機、數位攝錄影 機、電視機、印表機及其他設備之一顯示區段。 圖2係一說明藉由放大圖j中所示之E]L面板1〇〇申的^乘河 個像素101之一者所獲得的像素1〇1的一詳細組態之方塊 圖。 如係自圖1中瞭解,連接至圖2中之像素101的掃描線 WSL10、視讯信號線DTL10及電源線DSL 10分別係連接至 •像素 1〇1-(Ν’Μ)(Ν=1,2,·..,Ν,Μ=1,2,·..,Μ)之任一者的掃描 線WSL10-(N,M)、視訊信號線DTL1〇_(N,M)及電源線 DSL10-(N,M)之任一者。 , 圖2中所示之像素101的組態已在使用中。具有此組態之 -像素101將稱為一像素l〇la。 像素101a包括一取樣電晶體21、驅動電晶體22、保持電 谷器23及發光元件24,其係用作為一有機EL元件。此處, 取樣电晶體21係一 N通道電晶體。驅動電晶體22係一 p通道 電晶體。取樣電晶體21使其閘極連接至掃描線|队1〇,其 138303.doc •9· 201007663 汲極連接至視訊信號線DTL10及其源極連接至驅動電晶體 2 2之一閘極g。 驅動電晶體22使其源極s連接至電源線DSL丨〇且其汲極d 連接至發光元件24的陽極。保持電容器23係在驅動電晶體 22的源極s及閘極g間連接。此外,發光元件24使其陰極接 地。 有機EL元件係一電流發光元件。結果,彩色灰階可藉由 控制流經發光元件24之電流位準達到。圖2中之像素1〇u 藉由改變施加至驅動電晶體22的閘極之電壓來控制流經發 光元件24的電流位準。 更明確言之’驅動電晶體22係經設計以因為其源極8至 電源線DSL10之連接而隨時在飽和區中操作。結果,相同 電晶體22作用為一供應藉由以下所示方程式指示之一電 流位準Ids的恆定電流源。
1 W
Ids = -μ—Cox (Vgs-Vth)2 (1) 方程式1中’ μ代表移動率,w係閘極寬度,L係閘極長 度及Cox係每單位面積之閘極氧化物膜的電容。此外,vgs 代表在驅動電晶體22的閘極g及源極s間的電壓(閘極至源 極電壓),且Vth係相同電晶體22的臨限電壓。應注意的係 術語「飽和區」係指其中滿足該條件(Vgs_Vth<Vds; Vds 係驅動電晶體22之源極s及沒極d間的電壓)之狀態。 在圖2中所示之像素101&中,發光元件之ϊ_ν特性由於隨 著時間經過之退化而如圖3中所說明改變,其改變驅動電 138303.doc -10- 201007663 晶體22的没極電壓。然而,若驅動電晶體以的閑極至源極 電壓Vgs係維持怪定,則電流此之—怪定量流經發光元件 24。即’電流Ids係與發光元件的發光亮度成比例。結 發光元件本身之壳度保持丨亙定而不論隨著時間經過之 退化。 ' 然而,P通道電晶體無法用非晶矽形成,其允許電晶體 Λ低溫多晶石夕較價廉地製造。因此,若需要較價廉的像素 φ 電路,則此等電路較佳應係用Ν通道電晶體形成。 因此,一可能方法將係藉由如圖4中顯示之一像素⑺化 以一Ν通道驅動電晶體25替換ρ通道驅動電晶體^。 即,與圖3申顯示之像素1〇la不同,圖4中顯示的像素 1 〇 1 b包括一 N通道驅動電晶體25而非P通道驅動電晶體22。 在圖4中顯示之像素丨〇丨b的組態中,驅動電晶體μ之源 極s係連接至發光元件24。結果,驅動電晶體25的閘極至 源極電壓V g s隨著有機E L元件隨著時間經過之改變而改 • 變。此改變流經發光元件24的電流,因而改變發光亮度。 此外,驅動電晶體之臨限電壓Vth及移動率μ在不同像素 10lb間係不同。此導致根據圖4中所示方程式丨在電流Ids 中之一變動,因而改變在不同像素間之發光亮度。 -本申請人提出圖5中所示之一像素1〇lc的組態。像素 101C係用於後來描述應用本發明之一具體實施例的E L面 板。像素101c防止發光元件隨著時間經過之退化及驅動電 晶體的特性中之變動,且僅包括一小數目的元件。 圖5中顯不之像素1〇 lc包括一取樣電晶體31、驅動電晶 138303.doc •11- 201007663 趙32、保持電容器33及發光元件34。取樣電晶體31使其閘 極連接至掃描線WSL10,其汲極連接至視訊信號線DTL10 及其源極連接至驅動電晶體32之閘極g。 驅動電晶體3 2使其源極s及其汲極d之一者連接至發光元 件34的陽極。相同電晶體32使其源極3及汲極d之另一者連 接至電源線DSL10❶保持電容器33係在驅動電晶體之閘極 g及發光元件34的陽極間連接。此外,發光元件34使其陰 極連接至係設定在一預定電位Vcat處之一佈線35。
在如以上所述組態之像素1〇lc+,當取樣電晶體31回應 於自掃描線WSL1 〇供應之控制信號而接通(開始導電) 時,保持電容器33累加且保持經由視訊信號線DTL1〇自水 平選擇器103供應之電荷。驅動電晶體32係由處於第一 電位之電源線DSL10供應一電流,以將驅動電流Ids(其係 與藉由保持電容器33保持之㈣電位Vsig相稱)傳遞至發 光元件34。像素1Gle由於流經發光元件取預定驅動電流 Ids而發光。
像素1〇lc具有-臨限值校正功能。術肖「臨限值校正与 能」係指造成保持電容器33保持一等同於驅動電晶體似 臨限電壓驚的電壓之功能。此功能可取消驅動電晶體3. 之臨限電壓州的衝擊,否則該驅動電晶體將導致在ELtS 板100的不同像素間的一變動。 此外’像素HHC具有一移動率校正功能。術語「移動率 校正功能」係指當保持電容器33保持信號電位W時校正 用於驅動電晶體之移動率μ的信號電位之功能。 138303.doc -12- 201007663 ^此外’像素1〇lc具有-自舉(bootstrapping)功能。術 语「自舉功能」係指使驅動電晶體32之一閘極電位%隨著 相同電晶體32的一源極電位Vs中之改變而改變的功能。此 功能維持在驅動電晶體32之閘極g及源極㈣的電壓、怪 定。 •應注意的係,臨限值校正、移動率校正及自舉功能亦將 描述關於圖10、14及15於後。 〇 在以下給定之描述中’吾等假設即使將該像素簡單稱為 像素101亦具有圖5中顯示之像素1〇1(:的組態。 圖6係一描述像素ιοί之操作的時序圖。 圖6在相同時間轴(圖6中之水平)上說明掃描線wsli〇、 電源線DSL1〇及視訊信號線DTu〇i電位中的改變,及與 以上改變相關聯之驅動電晶體32的閘極電位取源極電;立 V s中的改變。 圖6中,到達時間tl之時間的週期係一發光週期乃,在其 藝期間係發生用於先前水平週期(丨H)的發光。 自當發光週期乃結束時之時間的時間週期係一臨 限值校正準備週期I。在相同週期處,驅動電晶體32之 ㈣電位Vg及源極電位…係初始化以準備用於該臨限電 壓校正。 在相同週期丁2的時間tl4 ’電源掃摇器1〇5將電源線 DSL10自高電位Vcc改變至低電位Vss。在時間。處,水平 選擇器1〇3將視訊信號線DTL1〇自信號電位…匕改變至參 考電位Vofs。其次在時間13處,寫入掃描器⑽㈣招線 138303.doc -13· 201007663 WSL10改變至一高電位,接通取樣電晶體31。此重設驅動 電晶體32之閘極電位Vg至參考電位v〇fs ,及亦重設相同電 晶體32的源極電位Vs至電源線DSL 10的低電位Vss。 自時間%至h之時間週期係一經調適以執行臨限值校正 的臨限值校正週期I ^在相同週期丁3的時間、處,電源掃 描器1 05將電源線DSL 1 0改變至高電位vcc。此將一等同於 臨限電壓vth之電壓寫入至在驅動電晶體32的閘極g及源極 s間連接的保持電容器33。 在一自時間至h的寫入及移動率校正準備週期丁4中, 掃描線WSL10係暫時地自高改變至低電位。同時,水平選 擇器1 03將視訊信號線DTL10自參考電位v〇fs改變至與在時 間ί:7前之時間t6處的灰階等量之信號電位ysig。 接著,在自時間至的一寫入及移動率校正週期L 中,一視訊信號被寫入及執行移動率校正。即掃描線 WSL10係自時間h至ts被上拉至高電位。此依待加至臨限 電壓Vth之此一方式將視訊信號電位…匕寫入至保持電容 器33。此亦自藉由保持電容器33保持的電壓中減去一移動 率校正電壓AV μ。 在當寫入及移動率校正週期Ts結束之時間處,掃描線 WSL10被下拉至低電位。自此時刻起,發光元件34依與信 號電壓Vsig相稱之亮度發光。信號電壓Vsig係藉由等同於 臨限電壓vth及一移動率校正電壓Λνμ的電壓調整。此使 得發光元件34之發光亮度對於驅動電晶體32之臨限電壓 Vth及移動率μ中之變動免疫。 138303.doc 14 201007663 應注意的係自舉發生在一發光週期Τό的開始處。此提升 驅動電晶體32之閘極電位Vg及源極電位Vs,其中相同電 晶體32之閘極至源極Vgs維持恆定在Vsig+Vth-Δνμ。 此外,在時間後之一預定時間量中的t?處,視訊信號 線DTL10係自信號電位Vsig下拉至參考電位v〇fs。圖6中, • 自時間h至h之時間週期對應至水平週期(1H)。 如以上描述,在具有像素1〇1(其具有像素101c之組態)的 E]L面板10〇中,發光元件34發光而不受驅動電晶體32之臨 限電壓Vth及移動率μ中的變動影響。 像素101(101 c)之操作將會參考圖7至15更詳細描述。 圖7說明在發光週期τ!中之像素1 〇丨的狀態。 根據發光週期T!,取樣電晶體32係斷開(掃描線WSL j 〇 在低電位處),且電源線1)儿10在高電位Vcc處。結果,驅 動電晶體32供應驅動電流ids至發光元件34。此時,因為 驅動電晶體32係設計以在飽和區中操作,流經發光元件34 • 之驅動電流1ds採取與藉由方程式(1)給定之閘極至源極電 壓Vgs相稱的值。 接著,在臨限值校正準備週期丁2開始的時間^處,電源 •掃描器105將電源線DSL10自高電位(第一電位)改變至低電 •位Vss(第二電位),如圖8中所說明。此時,若電源線 DSL10的電位Vss係小於發光元件34的一臨限電壓vthei及 陰極電位Vcat之和(Vss<Vthel+Vcat),則相同元件34將停 止發光。結果,連接至電源線〇几1〇之驅動電晶體32的終 端現用作為源極S。此外,發光元件34之陽極被充電至電 138303.doc 201007663 位 V s s。 其次,如圖9中所說明,水平選擇器1〇3在時間“處將視 訊信號線DTL10改變至參考電位v〇fs。接著,在時間卜 處,寫入掃描器104將掃描線買儿1〇改變至高電位,接通 取樣電晶體3 1。此將驅動電晶體32的閘極電位Vg拉至 V〇fs。結果,相同電晶體32的閘極至源極電壓Vgs採取 VofsVss之值。此處,因為臨限值校正將會在後來之臨限 值校正週期T3中執行,故驅動電晶體32的閘極至源極電壓 Vgs之值Vofs-Vss必須大於臨限電壓Vth(v〇fs_Vss>Vth)。 相反地,電位Vofs及Vss係設定以致滿足條件v〇fs_ Vss>Vth。 接著,在臨限值校正週期I開始之時間^處,電源掃描 器105如圖1〇中所說明將電源線〇几1〇自低電位Vss改變至 高電位Vcc。結果,連接至發光元件34之陽極的驅動電晶 體32的終端現用作為源極s。電流如藉由圖1〇中之一長虛 線短虛線說明地流動。 此處,發光元件34可藉著一由一二極體34A及寄生電容 Cel組成之保持電容器34B相等地代表。若發光元件34之茂 漏電流係明顯地小於流經驅動電晶體32的電流(滿足 VelSVCat+Vthel),則流經驅動電晶體32之電流係用來充電 保持電容器33及34B。發光元件34之一陽極電位Vei(驅動 電晶體32的源極電位Vs)隨著流經驅動電晶體32之電流令 的增加而增加’如圖財所說明。在一預定時間量中,驅 動電晶體32之閘極至源極電壓Vgs採取該值vth。另一方 138303.doc -16· 201007663 面’此時發光元件34的陽極電位Vel係Vofs-Vth。此處,發 光凡件34之陽極電位Vel係等同於或小於相同元件34之臨 限電壓Vthel及陰極電位Vcat的和(Vel=(v〇fs Vth)s (Vcat+Vthel))。 接著’在時間處’掃描線WSL10係自高改變至低電 位,如圖12中所說明。此斷開取樣電晶體3丨,完成臨限值 校正(臨限值校正週期τ3)。 在寫入及移動率校正準備週期τ4後之時間、處,水平選 擇器103將視訊信號線DTU〇自參考電位v〇fs改變至信號電 位Vsig,其係與灰階等量(圖12)。接著,寫入及移動率校 正週期I開始,且在時間卜處,掃描線贾儿1〇被上拉支高 電位。此接通取樣電晶體31 ’允許執行視訊信號寫入及移 動率校正。驅動電晶體32的閘極電位Vg因為取樣電晶體31 係接通而#同於vsig '然而’一電流自電源線dsli〇流入 至取樣電晶體31内。因此’相同電晶體32之源極電位域 隨著時間經過而上升。 驅動電晶體32之臨限值校正操作係已完成。此消除在方 程式(1)之右側上的臨限值校正項(即,(Vsig_v〇fs)2)之衝 擊。結果’藉由驅動電晶體32供應之電流⑷反映移動率 μ。更明確言之,如圖14中所說明,若移動率μ係大,藉由 驅動電晶體32供應之電流Ids係大,造成源極電位心上升 快速。另-方面,若移動率—小,#由驅動電晶體咖 應之電流Ids係小,造成源極電位%緩慢地上升。換句話 說,若移動率化-預定時間量中係大,則驅動電晶㈣ 138303.doc -17- 201007663 之源極電位Vs的一增量(電位校正值)係大。若移動率μ 係小,相同電晶體32之源極電位Vs的增量Δν〆電位校正 值)係小。此減少回應於移動率μ而在像素1〇1之各者中的 驅動電晶體32之閘極至源極電壓vgs中的變動。在一預定 時間量中,像素101之各者中的閘極至源極電壓Vgs係設定 至移動率μ中的變動係完全校正處之一位準。 在時間ts處’掃描線WSL10被下拉至低電位,斷開取樣 電晶體3 1。此終止寫入及移動率校正週期Ts及初始發光週 期 T6(圖 15)。 在發光週期Τό中’驅動電晶體32之閘極至源極電壓VgS 保持恆定。因此’相同電晶體32將恆定電流Ids供應至發 光元件34。結果,發光元件34之陽極電位Vel上升至在一 恆定電流Ids'流經發光元件34處之一電壓Vx,造成相同元 件34發光。當驅動電晶體32之源極電位Vs增加,因為保持 電容器3 3之自舉功能,相同電晶體3 2的閘極電位Vg亦將増 加。 在使用像素1 〇 1 c之像素101中,發光元件34之ΐ-v特性亦 在一長發光時間後改變。此亦隨著時間經過改變在圖1 5中 顯示的一點B處之電位。然而,驅動電晶體32的閘極至源 極電壓V g s係維持丨亙定。結果’流經發光元件3 4之電流保 持不變。因此,即使在發光元件34的I-V特性的一長期變 化之情況下’恆定電流Ids'持續流動。結果,相同元件34 之亮度保持不變。 如以上描述,圖5中所示併入像素l〇l(i〇ic)之el面板 138303.doc • 18 - 201007663 100可使用臨限值及移動率校正功能校正不同像素101間之 臨限電壓Vth及移動率μ中的差異。相同面板1〇〇亦可校正 發光元件34的長期改變(退化)。 對於使用圖5中所示的EL面板100之顯示裝置而言此使其 可提供一高品質影像。 然而,自EL面板100及一液晶顯示器(LCD)間之組態中 的比較,可說該EL面板100具有得更多控制線,因為LCD 沒有與電源線DSL10等效的控制線。 由於此原因,一EL面板200係在圖16中所說明為一具有 一較簡單組態的低成本EL面板。 即,圖16係一說明應用本發明之El面板的一具體實施例 之一組態範例的方塊圖。圖1 6中,如圖1中之相似組件係 藉由相似參考數字指示’且其描述在適當時將加以省略。 圖1中所示的EL面板100具有電源線DSL10-1至1〇_m,對 於像素101之各列係各一線。相反地,EL面板200具有一用 於所有像素101之共同電源線DSL212»在用作第一電位之 高電位Vcc或用作第二電位的低電位Vss處之源極電壓係依 一橫跨該板方式供應至所有像素101。即,電源供應區段 2 11依相同方式控制源極電壓用於像素陣列區段1 〇 2之所有 像素101。 除了電源供應區段211及電源線DSL212以外,EL面板 200係依如圖1中之EL面板1〇〇的相同方式組態。然而,應 注意的係,像素陣列區段102之像素ι01的各者具有像素 101c之組態。 138303.doc 201007663 其次將會參考圖17給定EL面板200之一基本驅動控制方 法(下文中稱為基本驅動控制方法)的一描述。圖17說明所 有像素101係用來自電源供應區段211經由電源線DSL212 之源極電壓供應處的時序。圖17亦說明在不同列中的像素 1 〇 1開始發光處之時序。 圖17中’自時間…至〜之時間的週期係用於顯示一單一 影像之單位時間(下文中稱為一圖場週期(1F))。以上週期 中,自時間…至^5之週期係其期間所有像素皆共同地控制 之週期(下文中稱為對於所有像素係共同的週期)。此外, 自時間y至w的週期係其期間所有像素依一線循序掃描方 式被掃描之線循序掃描週期。 首先’在對於所有像素係共同之週期中的時間h處,電 源供應區段211將電源線DSL2U自高電位Vcc改變至低電 位Vss。應注意的係’在時間匕處’掃描線胃让丨^丨至^· Μ及視訊信號線DT£ 1 〇_!至丨〇_N係分別設定至其低電位。 接著,在時間h處,寫入掃描器1〇4將掃描線WSL1(M 至10-M同時改變至高電位。此設定驅動電晶體“之閘極電 位vg等同於vofs,且相同電晶體s2之源極電位%等同於 Vss,如參考圖9所述。因此,閘極至源極電壓Vgs採取該 值Vofs-Vss(>Vth),其係大於驅動電晶體32之臨限電壓 Vth。結果’係執行臨限值校正前之臨限值校正準備。因 此’自時間h至h之時間的週期係臨限值校正準備週期。 在該準備對於臨限值校正係完成後之時間h處,電源供 應£ 4又211將電源線DSL211自低電位vss改變至高電位 138303.doc 20· 201007663
Vcc ’對於所有像素1〇1同時初始該臨限值校正。即,如參 考圖1〇所述,發光元件34之陽極電位Vel(驅動電晶體32的 源極電位)隨著流經驅動電晶體32之電流中的增加而增 加。在一預定時間量中,陽極電位Vel將等同於讣。 在日守間〜處’寫入掃描器104將掃描線WSL10-1至ίο-m — 致地改變至低電位,終止臨限值校正。 著線痛序掃彳田週期自時間t;2 5開始。此週期係設計以 φ 依一線循序方式將—視訊信號寫入至像素101。 即,在時間t25至〜之週期中,視訊信號線1)1^1〇1至1〇_ N之各者係設定至與灰階等量地之信號電位vsig。在此週 期期間’冑入掃描器1〇4將掃描線评⑴❶^至⑺·^連續地 改變至南電位(依一線循序方式)僅達時間丁3之一週期。該 列中之像素101的發光元件34(其已被改變至高電位達時間 Ts之一週期)會發光。 應注意的係,在一其中掃描線WSL10係設定至高電位之 • 時間的週期期間,驅動電晶體32之源極電位Vs將如參考圖 13所述增加。結果’移動率校正係與視訊信號寫入-起執 行。 田對於第Μ列中之掃描線WSUG_M的高電位之供應結束 時,視訊信號線dtuwmo-r各者係在時間t3〇處被改 變至參考電位Vofs。 接著,隨著供應至視訊信號線dtu〇_H〇_n之參考電 位Vofs,寫入掃描器1〇4自時間&將掃描線〜儿^至以 M連續地改變至高電位(依一線循序方式)僅達時間Ts之- 138303.doc -21 - 201007663 週期。在已改變至高電位達時間Ts之一週期的該列中之像 素101中,參考電位Vofs係供應至驅動電晶體32之間極ge 此使驅動電晶體32的閘極至源極電壓vgs下降至臨限電壓 Vth或更少,造成發光元件34停止發光。此處,為了使相 同元件34停止發光’供應至驅動電晶體32之閘極g的電位 無須為參考電位Vofs,而係其僅需要等同於或小於發光元 件34之陰極電位Vcat與臨限電壓vthel及驅動電晶體32的臨 限電壓Vth之和(Vcat+Vthel+Vth)。然而,若供應至閘極g 之電位係等同於臨限校正參考電位V〇fs,則控制可簡化。 基本控制方法接通取樣電晶體3 1(用供應至視訊信號線 DTL10之參考電位Vofs)以造成發光元件34停止發光,因而 控制各列的發光週期。因此,發光週期自當取樣電晶體3 i 用供應至視訊信號線DTL10之信號電位Vsig斷開時擴展至 當取樣電晶體31用供應至視訊信號線DTL1〇的參考電位 Vofs接通時。應注意的係發光週期在不同列間必須相同。 因此,視訊信號至最後第M列的寫入必須發生於一圖場 (field)週期之結束前的一發光週期。
如以上描述,可藉由提供由所有像素共用之電源線DSL 212且在對於所有像素係共同之週期期間在所有像素上同 時(一致)地執行臨限值校正準備及臨限值校正,而使££面 板200電路更簡單及電源控制更容易。整體而言此提供減 少面板的成本。 附帶地,在參考圖17描述之基本驅動控制方法中,自臨 限值校正週期之結束至當各列中之像素丨㈣始發光的時 138303.doc -22- 201007663 間之週期隨不同列而異。在自臨限值校正週期之結束至當 各列中之像素101開始發光的時間之週期期間,三個不同 洩漏電流存在,確切言之即驅動電晶體32、發光元件3 4及 取樣電晶體3 1的洩漏電流。結果,驅動電晶體32之閘極電 位Vg及源極電位Vs由於臨限值校正週期結束後的此等茂 漏電流而改變。更明確言之,驅動電晶體32之源極電位vs 因為相同電晶體32的洩漏電流而朝向電源線DSL212的電 位Vcc改變(增加),且因為發光元件34的洩漏電流而朝向 陰極電位Vcat改變(增加)。相同電晶體32的閘極電位Vg亦 隨著源極電位Vs的改變而改變(增加)。 此處’吾等假設驅動電晶體32之閘極電位vg及源極電位 Vs的增量係AV。吾等亦假設藉由取樣電晶體3 1之洩漏電 流造成的電位改變係AV2。接著,對於電位改變Δν之驅動 電晶體32的源極電位Vs之改變可表示為g A V2。因子g係藉 由保持電容器33之電容、驅動電晶體32的閘極至源極電容 及發光元件34的寄生電容所決定。 現假設電位改變AV及AV2兩者係正,則在緊接在視訊作 號寫入之前的驅動電晶體32的閘極電位Vg可表示為 Vofs+AV+AV2。源極電位 Vs 可表示為 Vofs_Vth+AV+gAV2。 此等電位改變Δν及AV2在不同像素1〇1間係不同,因為其 明顯地受到像素101之洩漏電流中的變動之影響。結果, 此等改變對於例如EL面板200之不均勻性及陰影的不良影 像品質係一貢獻者。 因此’ EL面板200可使用圖18中所示之驅動控制方法(下 138303.doc -23· 201007663 文中稱為第一驅動控制方法),以防止藉由洩漏電流造成 的電位改變。 在自圖18中之時間^至丨53的一圖場週期(iF)期間自時間 ί41至的操作係與圖17中自時間t21至t24之操作相同。即, 臨限值校正準備及臨限值校正係在自時間t4i至k之時間的 週期中於EL面板200之所有像素上同時執行。 接著’自時間k起,視訊信號線DTL10-1至10-N係上拉 至南於參考電位Vofs之第二參考電位v〇fs2,之後為依一線 循序方式執行之多步驟臨限值校正及在信號電位Vsig處的 信號電壓之寫入。 更明確言之,在時間to後之時間t45處,視訊信號線DTL 10-1至10-N係一致地改變至第二參考電位v〇fs2,之後為 多步驟臨限值校正及將視訊信號寫入至第一列中之像素 101。 即,隨著視訊信號線DTL10-1至10-N設定至第二參考電 位Vofs2 ’掃描線WSL10-1係對於各Tv時間之一週期改變 至南電位三次’即用於在自時間t46、自時間及自時間h 的Tv時間之一週期。其次,視訊信號線dtl 1〇_1至10-N係 β又疋至與灰階等量之信號電位Vsig。在此週期期間,掃描 線WSL10-1係改變至高電位達Ts2時間之一週期,造成在信 號電位Vsig處之視訊信號被寫入至第一列中的像素1〇ι。 像素101開始在依信號電位Vsig之視訊信號的寫入後發 光。 三步驟臨限值校正及視訊信號寫入亦係依相同時序連續 138303.doc • 24- 201007663 地在第—至第Μ列中之像素上執行。應注意的係在取樣電 s曰體31係接通用於二步驟臨限值校正處之時序係圖μ中的 陰影。 在寫入至第Μ列中之像素的視訊信號結束後的時間。 處,視訊信號線係改變成參考電位v〇fs。 自此時刻起,取樣電晶體31依與辱17中所示情況之相同方 . 式接通,以致發光週期在不同列間係相同。此造成發光元 件34停止發光。 為了使發光7L件34停止發光,供應至驅動電晶體32之閘 極g的電位無須一定為參考電位v〇fs,而係其僅需要等同 於或小於發光元件34之陰極電位Vcat與臨限電壓vthel及驅 動電晶體32的臨限電壓vth之和(Vcat+Vthel+Vth)。或者, 供應至驅動電晶體32之閘極g的電位可為一反映發光亮度 的反向偏壓電位。 一參考圖19之詳細描述將會給定像素1〇1_(N,M)之驅動 • 電晶體32的閘極電位Vg及源極電位Vs中之改變,其中焦 點在第Μ列及第N行中之像素像素1〇卜(N,M)上。 自時間to至t;43之時間週期係在其期間該臨限值校正準備 係在所有像素上一致地執行的臨限值校正準備週期。自時 間h至k的時間之週期係在其期間該臨限值校正在所有像 素上一致地執行之臨限值校正週期。 在臨限值校正準備週期中,取樣電晶體31接通,造成驅 動電晶體32之閘極電位Vg增加至係視訊信號線dtli〇_n之 電位的參考電位Vofp在臨限值校正週期中,電源線dsl 138303.doc -25· 201007663 改變至高電位,造成驅動電晶體32之源極電位\/^增加至相 同電晶體32之閘極至源極電壓Vgs變得等同於臨限電壓Vth 的此一程度。 在自當視訊信號線DTL10-N係改變至第二參考電位 Vofs2時之時間tc,至當多步驟臨限值校正係在關注之像 素101 -(N,M)上執行的時間tei之週期的期間,驅動電晶體 32的閘極電位Vg及源極電位Vs將會由於驅動電晶體32、 發光元件34及取樣電晶體3 1的洩漏電流而增加。驅動電晶 體32之閘極電位Vg的增量係如先前描述的av+aV2。應注 _ 意的係相同電晶體32之源極電位Vs係等同於或小於陰極電 位 Vcat。 寫入掃描器1 04自時間t0!接通取樣電晶體3 1達τν時間的 一週期。第二參考電位Vofs2係設定大於在增加 (Vofs+AV+AV2)後之驅動電晶體32的閘極電位Vg。此使得 相同電晶體32之閘極至源極電壓VgS大於臨限電壓,因 而初始該臨限值校正。換句話說,第二參考電位v〇fs2在 增加(VofS+AV+AV2)後必須大於驅動電晶體32的閘極電位 ⑩ vg,以開始臨限值校正。此外,如參考圖1〇所述,條件 veB(Vcat+vthel)必須滿足以便流經驅動電晶體32之電流 充電保持電容器33。 - 在自係於時間t61持續達以時間之一週期的第一多步驟臨 ' 限值校正週期之結束後,取樣電晶體31被斷開達到時間h 的一預定時間量。 在自時間t63至t67之時間的—週期期間,取樣電晶體Μ 138303.doc • 26. 201007663 依相同方式接通及斷開兩次,執行多步驟臨限值校正兩 次。在當第三多步驟臨限值校正結束之時間h處,驅動電 晶體32之閘極電位Vg、其源極電位Vs及閘極至源極電壓
Vgs分別係 Vofs2、Vofs-Vth及 Vth。 接著,在視訊信號線DTL10-N係改變至與灰階等量之俨 號電位Vsig後,寫入掃描器1〇4在一預定時間量中自時間 再次接通取樣電晶體31達1^2時間的一週期。此執行視 訊信號寫入及移動率校正。在時間h處,取樣電晶體31係 斷開,造成像素ΙΟΙ-(Ν,Μ)開始發光。 如以上描述,臨限值校正係緊接在視訊信號寫入之前執 行,確保自臨限值校正至視訊信號寫入之較短時間。此抑 制驅動電晶體32、發光元件34及取樣電晶體3丨的洩漏電 流,提供一均勻影像而無歸因於不同像素1〇1間之洩漏電 流中的變動造成的不均勻品質。 此外,可使得自臨限值校正至視訊信號寫入之時間在不 φ 同列間恆定,因而提供一均勻影像而無例如陰影之影像品 質退化。 即,參考圖18及19描述之第一驅動控制方法提供改良的 • 影像品質。 - 其次將參考圖20給定藉由EL面板200使用之一第二驅動 控制方法的一描述。 圖2 0中,如圖18中者之相似組件係藉由相似參考數字指 示,且在適當時其描述將省略。 圖20中,視訊信號線DTL10係在時間t43後自參考電位 138303.doc •27· 201007663
Vofs下拉至—第三參考電位Vini達—自時間〜七“之以時 間的一週期。 就減少驅動電晶體32、發光元件34及取樣電晶體31之浅 漏電流至可能的程度而言,流經驅動電晶體32的電流(洩 漏電流)可因為關係cv=it而藉由減少相同電晶體“的閘極 至源極電壓Vgs來減少,其中電容,V係電壓,i係電流 及t係時間。因此,在第二驅動控制方法中,第三參考電 位Vini係在第二參考電位v〇fs2被供應至相同電位%以前 供應至驅動電晶體32的閘極電位vg。 此允許驅動電晶體32之閘極至源極電壓Vgs的減少,因 而提供一較小的洩漏電流。因此,驅動電晶體32之閘極電 位Vg的增量(Δν+Δν2)係小於參考圖19所述之第一驅動控 制方法中的增量。結果,必須在增加(v〇fs+AV+AV2)後設 疋大於驅動電晶體32之閘極電位Vg的第二參考電位僅需要 設定成Vofs2’,其係小於第一驅動控制方法中之v〇fs2。換 句話說’第二參考電位Vo fs2,可藉由供應小於參考電位 Vo fs之第二參考電位vini,減少至如圖2〇中所說明之第二 參考電位Vofs2以下。 圖2 1 (與用於第一驅動控制方法之圖19相關聯)係一說明 根據第—驅動控制方法在像素1 〇 1 -(N,M)中之驅動電晶體 32的閘極及源極電位Vg及Vs中之改變的圖式。 如參考圖21可明瞭,到達當多步驟臨限值校正係一次一 列地執行的時間tei時之驅動電晶體32的閘極電位Vg之增量 (AV+AV2),在圖21所示第二驅動控制方法中係小於圖19 138303.doc -28 · 201007663 中顯示的第一驅動控制方法。此外,在時間t45處供應至視 訊信號線DTL10的第二參考電位係低於Vofs2之v〇fs2,,如 以上所述(基於比較之目的,第二參考電位乂〇&2係藉由一 長虛線短虛線顯示)。 如同第一驅動控制方法,第二驅動控制方法藉由在緊接 在視訊信號寫入之前執行臨限值校正來確保自臨限值校正 . 至視訊信號之較短時間。此抑制驅動電晶體32、發光元件 春 34及取樣電晶體31的洩漏電流,提供一均勻影像而無歸因 於在不同像素101間之洩漏電流中的變動的不均勻品質。 此外,可使得自臨限值校正至視訊信號寫入之時間在不 同列間恆定,因而提供一均勻影像而無例如陰影之影像品 質退化。 又進一步言之,第二驅動控制方法提供低於第一驅動控 制方法中之第二參考電位vofs2的第二參考電位vofs2,。 以上第一及第二驅動控制方法在執行逐列多步驟臨限值 • 校正之前,將視訊信號線DTL10自參考電位Vofs改變至第 二參考電位Vofs2或Vofs2i。然而,經調適以用維持在如圖 22中所說明之參考電位Vofs處的視訊信號線dtl丨〇執行逐 '列多步驟臨限值校正及信號寫入的方法(第三驅動控制方 法)亦防止不均勻影像品質用於改良的影像品質。第三驅 動控制方法類似於第一及第二驅動控制方法在於該方:藉 由在緊接在視訊信號寫入之前執行臨限值校正,而確保自 臨限值校正至視訊信號寫入的較短時間。箧= 木一乃法亦類似 於第-及第二方法在於自臨限值校正至視訊信號寫入的時 138303.doc -29- 201007663 間在不同列間係怪定。 給定一關於其中逐列多步驟臨限值校正係執行三次之第 至第二驅動控制方法之範例的描述。然而,臨限值校正 僅需執行至少一次。 此外,給定一其中第一臨限值校正係在像素陣列區段 102之所有像素(所有列)上執行的範例之描述。然而,或者 該臨限值校正一次可在兩列或兩列以上之像素上執行。在 此情況下’電源供應區段211及電源線DSL212係經組態用
以依列(在其上第一臨限值校正係一次執行)的數目之單位 控制像素。 本發明不受限於以上具體實施例,而係可依各種方法修 改而不脫離本發明之範疇。 本申請案含有關於在2〇〇8年6月18日向日本專利局申請 的曰本優先權專利申請案jP 2〇〇8_159364中所揭示者之標 的,其全部内容係以引用方式併入本文中。 【圖式簡單說明】
圖1係一說明一 EL面板之一基本組態範例的方塊圖; 圖2係一說明一現存像素之一組態範例的方塊圖; 圖3係—說明一有機£[裝置之I-V特性的圖式; 圖4係—說明-現存像素之-組態範例的方塊圖; 圖二係-說明用於應用本發明之—具體實施例的虹面 之像素的一組態範例之方塊圖; 圖6係—描述在圖5中所示之像素的操作之時序圖.
圖7係—詳細描述圖5中所示之像素的操作之圖式I 138303.doc •30- 201007663 圖8係一詳細描述圖5中所示之像素的操作之圖式; 圖9係一詳細描述圖5中所示之像素的操作之圖式; 圖10係一詳細描述圖5中所示之像素的操作之圖式; 圖11係一詳細描述圖5中所示之像素的操作之圖式; 圖12係一詳細描述圈5中所示之像素的操作之圖式; 圖13係一詳細描述圖5中所示之像素的操作之圖式; 圖14係一詳細描述圖5中所示之像素的操作之圖式; 圖15係一詳細描述囷5中所示之像素的操作之圖式; 圖16係一說明應用本發明之一具體實施例的EL面板之一 具體實施例的一組態範例之方塊圖; 圖17係一描述圖16中所示之el面板的一基本驅動控制之 時序圖; 圖18係一描述圖16中所示之EL面板的一第一驅動控制方 法之時序圖; 圖19係一描述根據第一驅動控制方法在一驅動電晶體之 閘極及源極電位中的改變之圖式; 圖20係一描述圖1 6中所示之EL面板的一第二驅動控制方 法之時序圖; 圖2 1係一描述根據第二驅動控制方法在驅動電晶體之閘 極及源極電位中的改變之圖式;及 圖22係一描述圖1 6中所示之EL面板的第三驅動控制方法 之時序圖。 【主要元件符號說明】 21 取樣電晶體 138303.doc -31 · 201007663 22 驅動電晶體 23 保持電容器 24 發光元件 25 N通道驅動電晶體 31 取樣電晶體 32 驅動電晶體 33 保持電容器 34 發光元件 34A 二極體 34B 保持電容器 35 佈線 100 EL面板 101 像素/像素電路 101a 像素 101b 像素 101c 像素/像素電路 102 像素陣列區段 103 水平選擇器(HSEL) 104 寫入掃描器(WSCN) 105 電源掃描器(DSCN) 200 EL面板 211 電源供應區段 Cel 寄生電容 DSL10 電源線 138303.doc •32- 201007663
DSL211 電源線 DSL212 電源線 DTL10 視訊信號線 d 汲極 g 閘極 s 源極 WSL10 掃描線 -33- 138303.doc

Claims (1)

  1. 201007663 七、申請專利範圍·· 1. 一種面板,其包括 矩陣形式配置,該等像素電路之 像素電路,其係依一 各者包括: 一發光元件, 一取樣電晶體 一驅動電晶體 發光元件;及 ,、經組態用以根據—驅動電流發光; ,其經組態用以取樣一視訊信號; ,其經組態用以供應該驅動電流至該
    保持電谷器,其經組態用以保持-給定電位’及 電源供應構件’其係用於„對於在兩列或兩列以上 之該等像素電路控制一供應至該等像素電路的源極電 壓,其中 臨限值校正準備及第—臨限值校正係於藉 ____,八 Fw » i/Ψ 43L· 應構件控制的該等像素電路之單元中之兩列或兩列以: 中之所有像素電路上同時執行,及 第二臨限值校正係依一線循序方式一次一列地在該等 像素電路上執行一次或多次。 2.如請求項1之面板’其進一步包括: 視訊信號供應構件,其係用於供應一與一視訊信號相 關聯之信號電位至該等像素電路,其中 該視訊信號供應構件可在該第二臨限值校正期間供應 一比在該第一臨限值校正期間供應至該等像素電路之一 參考電位更高的電位。 3.如請求項1之面板,其進一步包括: 138303.doc 201007663 視訊信號供應構件,其係用純應—與—視訊信號相 關聯之信號電位至該等像素電路,其中 該視訊信號供應構件可在該第一臨限值校正後供應一 比在該第一臨限值校正期間供應至該等像素電路之—參 考電位更低的電位達一預定時間週期。 4. 如請求項1之面板,其進一步包括: 掃描控制構件,其係用於將該等像素電路之取樣電晶 .體接通或斷開,其中 該等發光元件之該發光週期可藉由該掃描控制構件將 該等像素電路之該等取樣電晶體接通或斷開來控制。 5. 如請求項4之面板,其中 當該取樣電晶體係藉由該掃描控制構件接通以造成該 發光元件停止發光時,供應至該驅動電晶體之該閘極的 該電位係等同於或小於該發光元件之一陰極電位與臨限 電壓及該驅動電晶體之一臨限電壓的和。 6. 如請求項4之面板,其中 當該取樣電晶體係藉由該掃描控制構件接通以造成該 發光元件停止發光時,供應至該驅動電晶體之該閘極的 該電位係與用於臨限值校正之該參考電位相同。 7. —種一面板之驅動控制方法,該面板包括 像素電路,其係依一矩陣形式配置,該等像素電路之 各者包括: 一發光元件,其經組態用以根據一驅動電流發光; 一取樣電晶體,其經組態用以取樣一視訊信號; 138303.doc -2- 201007663 :驅動電晶體’其經組供應該驅動電流至該 發光元件;及 -保持電容器,其經組態用以保持一給定電位,該 面板進一步包括 電源供應構件,其係用於同時對於兩列或兩列以上中 之該等像素電路控制一供應至該等像素電㈣源極電 壓’該驅動控制方法包括以下步驟 在兩列或兩列以上中之所有該等像素電路上同時地執 行臨限值校正準備及第一臨限值校正,及 接著,在係依一線循序方式一次一列地在該等像素電 路上執行第二臨限值校正一次或多次。 138303.doc
TW098118420A 2008-06-18 2009-06-03 面板和驅動控制方法 TWI417838B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008159364A JP2010002498A (ja) 2008-06-18 2008-06-18 パネルおよび駆動制御方法

Publications (2)

Publication Number Publication Date
TW201007663A true TW201007663A (en) 2010-02-16
TWI417838B TWI417838B (zh) 2013-12-01

Family

ID=41430699

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098118420A TWI417838B (zh) 2008-06-18 2009-06-03 面板和驅動控制方法

Country Status (5)

Country Link
US (1) US8477087B2 (zh)
JP (1) JP2010002498A (zh)
KR (1) KR101564986B1 (zh)
CN (1) CN101609643B (zh)
TW (1) TWI417838B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4293262B2 (ja) * 2007-04-09 2009-07-08 ソニー株式会社 表示装置、表示装置の駆動方法および電子機器
JP2010002495A (ja) * 2008-06-18 2010-01-07 Sony Corp パネルおよび駆動制御方法
JP2011090241A (ja) * 2009-10-26 2011-05-06 Sony Corp 表示装置、及び、表示装置の駆動方法
JP2011142236A (ja) 2010-01-08 2011-07-21 Mitsuboshi Diamond Industrial Co Ltd 薄膜太陽電池用の溝加工ツール及びその角度規制構造
JP2011145531A (ja) * 2010-01-15 2011-07-28 Sony Corp 表示装置およびその駆動方法ならびに電子機器
WO2013084702A1 (ja) * 2011-12-09 2013-06-13 ソニー株式会社 表示装置、表示パネル、およびその駆動方法、ならびに電子機器
JP5891493B2 (ja) * 2012-03-16 2016-03-23 株式会社Joled 表示パネルおよびその駆動方法、表示装置ならびに電子機器
KR102008469B1 (ko) * 2013-02-27 2019-08-08 삼성디스플레이 주식회사 표시 장치의 검사 장치, 방법 및 컴퓨터 판독 가능한 기록 매체
JP2016177280A (ja) * 2015-03-18 2016-10-06 株式会社半導体エネルギー研究所 表示装置および電子機器、並びに表示装置の駆動方法
CN113075825B (zh) * 2021-03-16 2022-05-17 Tcl华星光电技术有限公司 阵列基板及显示面板
CN116798345B (zh) * 2023-06-30 2024-05-17 惠科股份有限公司 像素驱动电路、驱动方法和显示装置

Family Cites Families (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5261010A (en) * 1991-09-27 1993-11-09 Hughes Aircraft Comany Automatic mask threshold
JP4092857B2 (ja) * 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
EP1579266A4 (en) * 2001-06-20 2007-10-03 Citala Ltd LOW THICKNESS PLATFORM SWITCHES AND THEIR APPLICATIONS
US7054474B1 (en) * 2001-07-25 2006-05-30 3D Sharp, Inc. Image noise reduction
JP3956347B2 (ja) 2002-02-26 2007-08-08 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ装置
JP3613253B2 (ja) 2002-03-14 2005-01-26 日本電気株式会社 電流制御素子の駆動回路及び画像表示装置
JP4195337B2 (ja) 2002-06-11 2008-12-10 三星エスディアイ株式会社 発光表示装置及びその表示パネルと駆動方法
JP2004093682A (ja) 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
JP4144462B2 (ja) * 2002-08-30 2008-09-03 セイコーエプソン株式会社 電気光学装置及び電子機器
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
JP4571375B2 (ja) * 2003-02-19 2010-10-27 東北パイオニア株式会社 アクティブ駆動型発光表示装置およびその駆動制御方法
KR100560780B1 (ko) * 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
GB0328584D0 (en) * 2003-12-10 2004-01-14 Koninkl Philips Electronics Nv Video data signal correction
JP4945063B2 (ja) * 2004-03-15 2012-06-06 東芝モバイルディスプレイ株式会社 アクティブマトリクス型表示装置
JP4855652B2 (ja) * 2004-05-17 2012-01-18 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
US8378930B2 (en) * 2004-05-28 2013-02-19 Sony Corporation Pixel circuit and display device having symmetric pixel circuits and shared voltage lines
JP4103850B2 (ja) * 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
JP5017773B2 (ja) * 2004-09-17 2012-09-05 ソニー株式会社 画素回路及び表示装置とこれらの駆動方法
KR100592646B1 (ko) * 2004-11-08 2006-06-26 삼성에스디아이 주식회사 발광 표시장치 및 그의 구동방법
US7663615B2 (en) * 2004-12-13 2010-02-16 Casio Computer Co., Ltd. Light emission drive circuit and its drive control method and display unit and its display drive method
JP4752331B2 (ja) * 2005-05-25 2011-08-17 セイコーエプソン株式会社 発光装置、その駆動方法及び駆動回路、並びに電子機器
JP2007068020A (ja) * 2005-09-01 2007-03-15 Matsushita Electric Ind Co Ltd デジタル放送受信装置
JP5245195B2 (ja) * 2005-11-14 2013-07-24 ソニー株式会社 画素回路
CN1975842B (zh) * 2005-11-29 2012-07-04 株式会社日立显示器 有机el显示装置
JP5154755B2 (ja) * 2006-01-31 2013-02-27 エルジー ディスプレイ カンパニー リミテッド 画像表示装置およびその駆動方法
US7969428B2 (en) * 2006-05-08 2011-06-28 Global Oled Technology Llc Color display system with improved apparent resolution
JP4240059B2 (ja) * 2006-05-22 2009-03-18 ソニー株式会社 表示装置及びその駆動方法
JP4203770B2 (ja) * 2006-05-29 2009-01-07 ソニー株式会社 画像表示装置
JP5114889B2 (ja) * 2006-07-27 2013-01-09 ソニー株式会社 表示素子及び表示素子の駆動方法、並びに、表示装置及び表示装置の駆動方法
JP4203772B2 (ja) * 2006-08-01 2009-01-07 ソニー株式会社 表示装置およびその駆動方法
JP4935979B2 (ja) * 2006-08-10 2012-05-23 カシオ計算機株式会社 表示装置及びその駆動方法、並びに、表示駆動装置及びその駆動方法
JP5055963B2 (ja) * 2006-11-13 2012-10-24 ソニー株式会社 表示装置及び表示装置の駆動方法
JP5240538B2 (ja) * 2006-11-15 2013-07-17 カシオ計算機株式会社 表示駆動装置及びその駆動方法、並びに、表示装置及びその駆動方法
JP2008152156A (ja) * 2006-12-20 2008-07-03 Sony Corp 表示装置およびその製造方法
JP2008158378A (ja) * 2006-12-26 2008-07-10 Sony Corp 表示装置及びその駆動方法
JP2008164796A (ja) * 2006-12-27 2008-07-17 Sony Corp 画素回路および表示装置とその駆動方法
JP5566000B2 (ja) * 2007-03-12 2014-08-06 キヤノン株式会社 発光表示装置の駆動回路、その駆動方法並びにカメラ
JP2008233123A (ja) * 2007-03-16 2008-10-02 Sony Corp 表示装置
JP2008233129A (ja) * 2007-03-16 2008-10-02 Sony Corp 画素回路および表示装置とその駆動方法
JP2008233536A (ja) * 2007-03-20 2008-10-02 Sony Corp 表示装置
JP4306753B2 (ja) * 2007-03-22 2009-08-05 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP2008286953A (ja) * 2007-05-16 2008-11-27 Sony Corp 表示装置及びその駆動方法と電子機器
JP2008287141A (ja) * 2007-05-21 2008-11-27 Sony Corp 表示装置及びその駆動方法と電子機器
JP4470960B2 (ja) * 2007-05-21 2010-06-02 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP5309470B2 (ja) * 2007-05-21 2013-10-09 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP5287111B2 (ja) * 2007-11-14 2013-09-11 ソニー株式会社 表示装置及びその駆動方法と電子機器
KR101517110B1 (ko) * 2007-11-14 2015-05-04 소니 주식회사 표시장치 및 그 구동 방법과 전자기기
JP2009237041A (ja) * 2008-03-26 2009-10-15 Sony Corp 画像表示装置及び画像表示方法
JP2009244666A (ja) * 2008-03-31 2009-10-22 Sony Corp パネルおよび駆動制御方法
JP2009244665A (ja) * 2008-03-31 2009-10-22 Sony Corp パネルおよび駆動制御方法
JP4737221B2 (ja) * 2008-04-16 2011-07-27 ソニー株式会社 表示装置
JP5146090B2 (ja) * 2008-05-08 2013-02-20 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
JP2009276460A (ja) * 2008-05-13 2009-11-26 Sony Corp 表示装置
US7696773B2 (en) * 2008-05-29 2010-04-13 Global Oled Technology Llc Compensation scheme for multi-color electroluminescent display
JP2010250267A (ja) * 2009-03-25 2010-11-04 Sony Corp 表示装置および電子機器

Also Published As

Publication number Publication date
CN101609643B (zh) 2011-10-12
US8477087B2 (en) 2013-07-02
TWI417838B (zh) 2013-12-01
JP2010002498A (ja) 2010-01-07
US20090315812A1 (en) 2009-12-24
KR20090131639A (ko) 2009-12-29
CN101609643A (zh) 2009-12-23
KR101564986B1 (ko) 2015-11-02

Similar Documents

Publication Publication Date Title
TW201007663A (en) Panel and drive control method
TWI380262B (en) Display device, method of driving same, and electronic device
TWI428885B (zh) 面板及驅動控制方法
JP5217500B2 (ja) El表示パネルモジュール、el表示パネル、集積回路装置、電子機器及び駆動制御方法
TWI355641B (en) Active matrix display apparatus
US8432389B2 (en) Panel and driving controlling method
JP4967946B2 (ja) 表示装置及び表示装置の駆動方法
JPWO2007066550A1 (ja) アクティブマトリクス型表示装置及び駆動方法
TW201106318A (en) Display apparatus and electronic instrument
JP2009069322A (ja) 表示装置及び表示装置の駆動方法
JPWO2007010956A6 (ja) アクティブマトリクス型表示装置
JPWO2007010956A1 (ja) アクティブマトリクス型表示装置
JP2008051990A (ja) 表示装置
JP2018105917A (ja) 表示パネルおよび表示装置
JP2008158378A (ja) 表示装置及びその駆動方法
JP2004361518A (ja) 画素回路、表示装置、および画素回路の駆動方法
TW201106321A (en) Display apparatus and electronic instrument
KR101671520B1 (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR20170010223A (ko) 유기발광 표시장치에 구비된 구동 tft의 문턱전압 센싱방법
TWI479468B (zh) 畫素結構及顯示裝置
TW200926114A (en) Display apparatus, driving method for display apparatus and electronic apparatus
US10818242B2 (en) Pixel circuit including plurality of switching transistors and capacitors, and display unit
JP4665424B2 (ja) 表示装置及びその駆動方法
US20200027395A1 (en) Method of driving display panel, driving circuit, and display unit
KR20090104664A (ko) 패널 및 구동 제어 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees