TW200820852A - Manufacturing method and manufacturing apparatus of printed wiring board - Google Patents

Manufacturing method and manufacturing apparatus of printed wiring board Download PDF

Info

Publication number
TW200820852A
TW200820852A TW096132249A TW96132249A TW200820852A TW 200820852 A TW200820852 A TW 200820852A TW 096132249 A TW096132249 A TW 096132249A TW 96132249 A TW96132249 A TW 96132249A TW 200820852 A TW200820852 A TW 200820852A
Authority
TW
Taiwan
Prior art keywords
bump
solder
height
wiring board
printed wiring
Prior art date
Application number
TW096132249A
Other languages
English (en)
Other versions
TWI364248B (en
Inventor
Yoichiro Kawamura
Katsuhiko Tanno
Masanori Iriyama
Sho Akai
Original Assignee
Ibiden Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibiden Co Ltd filed Critical Ibiden Co Ltd
Publication of TW200820852A publication Critical patent/TW200820852A/zh
Application granted granted Critical
Publication of TWI364248B publication Critical patent/TWI364248B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3478Applying solder preforms; Transferring prefabricated solder patterns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15174Fan-out arrangement of the internal vias in different layers of the multilayer substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/041Solder preforms in the shape of solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/043Reflowing of solder coated conductors, not during connection of components, e.g. reflowing solder paste
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/225Correcting or repairing of printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Description

200820852 九、發明說明: 【發明所屬之技術領域】 發明領域 本發明係有關一種印刷配線板之製造方法及製造裝 5置,特別是有關於一種可適用於ic晶片安裝用之封裝基板 之印刷配線板之製造方法及製造裝置。 t身匕ιϋ才支2 發明背景 封裝基板與1C晶片之電性連接通常係藉焊料凸塊而達 10成。焊料凸塊則藉以下步驟而形成。 ⑴對封裝基板上形成於阻焊劑層之開口之連接塾印刷 焊料糊。 (2)進行迴焊以由焊料糊形成焊料凸塊。 於封裝基板上形成焊料凸塊後,再於焊料凸塊上載置 1C晶片’再藉迴焊連接焊料凸塊與IC晶片之焊墊(端扑而 將1C晶片安裝於封裝基板上。 别CPU用之封裝基板之桿料凸塊數量係以數千個 為標準。為配置大量之蟬料凸塊,焊料凸塊已小型化且降 ,高度’高度之誤差容許範_已_。因此,必須修正 20商度不符容許範圍之焊料凸塊。修正時,如㈣ 2003-309職、㈣平9摘幾卿,聽解高度較低之 焊料凸塊而加以去除,再搭載桿料以形成焊料凸塊。又, 特開2001-257225號中,目丨丨私、门,曰> 义 貝J於迴知之珂,檢測已搭載之焊球 有無異常,而於迴谭前更換已發生異常之焊球。 200820852 然而,如特開2〇〇3-309139號、特開平9補佩所示, -旦轉錄高度較低之焊料凸塊,聽易於去除焊料凸 塊時在導體塾表面產生損傷,而可能於再度形成凸塊時, 降低焊料凸塊與導體墊之連接可靠性。此外,特開 5雇-257225號則因於迴焊前更換焊球,故即便迴焊後焊料 凸塊之高度不足,亦無法對應之。 本發明之目的之-在提供可確保焊料凸塊與導體塾之 連接可靠性,並於所要求之誤差範圍内形成所需高度之印 刷配線板之製造方法及其製造裝置。 10 【發明内容】 發明概要 為達成上述目的,本發明中請專利範圍幻項之且有凸 塊之印刷配線板之製造方法具有凸塊,該製造方法則包含 至少以下⑷〜⑷步驊:⑷朝阻焊劑層之開π供給低溶點金 15屬,而進行迴焊以形成㈣;(b)測定已形成之凸塊高度, 以檢測高度較低之凸塊或未形成有凸塊之部位;⑷於已檢 測出之較低凸塊或未形成有凸塊之部位搭載用以調整高度 不足之低溶點金屬球;⑷加熱溶融低炼點金屬球以提高較 低凸塊之局度。 20 _請專利範圍第1項之印刷配線板之製造方法可對高 度較低之凸塊或未形成有凸塊之部位搭載低炫點金屬球, 並加熱溶融低溶點金屬球以提高較低凸塊之高度或形成 凸塊。因此,可將凸塊之高度維持在所要求之誤差範圍内。 在此,提高較低凸塊之高度時,並未加熱去除前述凸塊, 6 200820852 而採用追加低熔點金屬球之方法,故不致對導體墊造成損 傷,而可提昇凸塊與焊墊之連接可靠性,且,不致產生局 部熱歷程’而可提昇印刷配線板之凸塊之可靠性。 申凊專利範圍第2項之印刷配線板之製造方法可算出 5已檢測之較低凸塊之體積,而自複數種類直徑之低熔點金 屬球内選出對應已算出之體積之直徑之低熔點金屬球,並 加以搭載於前述較低凸塊上。因此,即便併存有高度極低 之凸塊與高度略低之凸塊,亦可使全部凸塊之高度維持於 所要求之誤差範圍内。 1〇 申請專利範圍第3項之印刷配線板之製造方法可由焊 料凸塊之半徑及焊料凸塊距離導體墊之高度而正確算出較 低凸塊之體積,而可將全部凸塊之高度維持在所要求之= 差範圍内。 申請專利範圍第4項之印刷配線板之製造方法可測量 15已檢測之較低凸塊之高度,並求出所需之低炫點金屬球^ 直控以使測得之高度為所要求之高度,而自複數種類直捏 之低炫點金屬球内選出所需直徑之低溶點金屬球,並加以 搭載於前述較低凸塊或未形成有凸塊之部位。因此,即便 併存有高度極低之凸塊與高度略低之凸塊,亦可使全部凸 20塊之高度維持於所要求之誤差範圍内。 申請專利範圍第5項之印刷配線板之製造方法並包含 步驟’而可預先製作顯示修正及修正後之凸塊高度與應 搭載之所需低炼點金屬球之直徑之關係之率定線,並據以 選出預定直徑之低炫點金屬球。因此,可即時選出可對各 7 200820852 種咼度之凸塊搭載之低熔點金屬球之直徑。 申請專利範圍第6項之印_通板之製造方法中,率定 線係對應不同之複數阻焊劑層之開口直徑而製作者,故可 即時選出可對各種開口直徑之凸塊搭載之低溶點金屬球之 5 直徑。 、申請專利範圍第7項之印刷配線板之製造方法係於前 述已檢測出之較低凸塊或未形成有凸塊之部位搭载低溶點 金屬球之步驟之前,先對前述較低凸塊塗布助焊劑,故可 藉助:彳疋位低溶點金屬球,並於適當位置上形成凸塊。 申明專利乾圍弟8項之印刷配線板之製造方法係於前 述已檢測出之較低凸塊或未形成有凸塊之部位搭載低熔點 金屬球之步驟之前,對前述較低凸塊塗布高黏度之助焊 劑’故可藉高黏度助焊劑定位低熔點金屬球,並於適當位 置上形成凸塊。 15 申凊專利範圍第9項之印刷配線板之製造方法係於較 低凸塊搭載低熔點金屬球之前,先局部加熱前述較低凸塊 以設置凹部,故無須使用助焊劑,即可於較低凸塊上搭載 低溶點金屬球,並於適當位置上形成凸塊。 申請專利範圍第10項之印刷配線板之製造方法係藉雷 20射進行低熔點金屬球之加熱熔融,故不致對印刷配線板整 體(高度正常之凸塊)加熱,而可滅少熱歷程之次數。 圖式簡單說明 第1圖係第1實施例之多層印刷配線板之截面圖。 第2圖係顯示第1圖所示之多層印刷配線板上載置有Ic 8 200820852 晶片之狀態之截面圖。 第3 (A)圖係顯示本發明之實施例之焊球搭載裝置之構 造之構造圖,第3(B)圖係顯示第3(A)圖之焊球搭載裝置之箭 號B方向視圖。 5 第4(A)〜4(C)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第5(A)〜5(C)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第6(A)〜6(C)圖係顯示第1實施例之多層印刷配線板之 10 製造方法之步驟圖。 第7(A)〜7(C)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第8 (A)〜8 (D)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 15 第9(A)〜9(D)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第10 (A)圖係助焊劑塗布前之焊料凸塊7 8 S及焊料凸塊 78之平面圖,第10(B)圖係顯示於焊料凸塊78S之周圍塗布 助焊劑82後之狀態之平面圖,第10(C)圖係焊球80搭載後之 20 平面圖。 第11圖係顯示第1實施例之焊球搭載裝置所實施之焊 料凸塊之修正處理之流程圖。 第12圖係用以說明焊料凸塊之體積計算方法之說明 200820852 第13(A)〜13(C)圖係顯示第2實施例之多層印刷配線板 之製造方法之步驟圖。 第14圖係顯示第2實施例之焊球搭載裝置所實施之焊 料凸塊之修正處理之流程圖。 5 第15(A)〜15(D)圖係顯示第3實施例之多層印刷配線板 之製造方法之步驟圖。 第16圖係顯示第3實施例之焊球搭載裝置所實施之太曰 料凸塊之修正處理之流程圖。 第17(A)〜17(D)圖係顯示第4實施例之多層印刷配線板 10 之製造方法之步驟圖。 第18(A)圖係顯示第5實施例之焊球搭載裝置之構造之 構造圖,第18(B)圖係顯示第6實施例之焊球搭載裝置之構 造之構造圖。 第19圖係顯示修正前之焊料凸塊高度與修正後之焊料 15 凸塊高度之關係之圖表。 第20圖係顯示修正前之焊料凸塊高度與修正後之焊料 凸塊高度之關係之圖表。 I:實施方式3 較佳實施例之詳細說明 20 [第1實施例] [焊球搭載裝置] 以下參照第3圖,說明可於多層印刷配線板之連接墊上 格載微小(直徑未滿200 // m)之焊球之纟干球搭載裝置。 第3(A)圖係顯示本發明第1實施例之焊球搭載農置之 200820852 構造之構造圖,第3(B)圖係第3(A)圖之焊球搭載裴置之箭號 B方向視圖。 丈十球搭載裝置1〇〇包含有:用以定位多層印刷配線板 並加以保持之ΧΥΘ吸引載台114;用以使χΥ0吸引載台114 5昇降之上下移動軸H2 ;用以誘導焊球之搭載筒12〇 ;用以 對搭載筒120施加負壓及加壓之吸引器124;經搭載筒12〇而 照射可使焊球溶融之雷射之照射器122 ;可朝X方向移送料 載同120之X方向移動軸13〇 ;可朝γ軸方向進行移送之γ方 向移動軸132 ;可朝上下方向(Z方向)昇降之z方向移動軸 10 236。且’又包含有:用以檢測多層印刷配線板10之焊料凸 塊高度之檢查用相機141 ;用以朝搭載筒12〇側供給焊球之 焊球供給裝置144;用以對焊料凸塊塗布助焊劑之助焊劑搬 送筒140 ;用以供給助焊劑之助焊劑供給板142。助焊劑搬 送筒140可藉未圖示之移動機構而朝X、γ、z軸搬送自如。 15焊球搭載裝置1〇〇則可由控制裝置126控制其整體。 其次,參照第1及第2圖,說明本發明第1實施例之多層 印刷配線板10之構造。第1圖係該多層印刷配線板1〇之截面 圖’第2圖則顯示對第1圖所示之多層印刷配線板1〇安裝IC 晶片90,並加以載置於子板94後之狀態。如第1圖所示,多 2〇層印刷配線板1〇中,於核心基板30之表面上形成有導體電 路34。核心基板3〇之表面與背面係經通孔36之接盤 (land)36a而相連接。核心基板30上配設有形成有通孔60及 導體電路58之層間樹脂絕緣層50,以及形成有通孔160及導 體電路158之層間樹脂絕緣層15〇。通孔160及導體電路158 11 200820852 之上層則形成有阻焊劑層70。上面側阻焊劑層7〇上形成有 Wl =直控約90# m之開口 71,其中設有焊料凸塊78。開口 71 上形成有鎳鑛膜72及黃金鍵膜74。焊料凸塊78之高度H1(由 阻焊劑層表面突出之高度)設定為約20〜3 〇 # m程度。多層印 5刷配線板之下面側則經阻焊劑層70之開口 71而形成有焊料 凸塊79。 如第2圖所示,多層印刷配線板1〇之上面側之焊料凸塊 78可與1C晶片90之電極墊92連接。另,下面側之焊料凸塊 79則可與子板94之接盤96連接。 10 接著,參照第1、第4圖〜第10圖,說明上述之多層印刷 配線板10之製造方法。 (1) 首先,對多層印刷配線板10之阻焊劑層7〇塗布助焊 劑73(黏度3〇〇〇〇Pa · s)(第4(A)圖)。 (2) 其次,藉具有對應阻焊劑層70之開口 71之開口部77a 15之光罩77,印刷由Sn/Pb焊料所組成之焊料糊78α(第4(B) 圖)。 (3) 進行迴焊,並熔融焊料糊78α而形成焊料凸塊78(第 4(C)圖)。第4(C)圖中之圓圈C所包圍之部分顯示於第5(八) 圖。在此,因焊料糊78 α之印刷量不均勻等事由,可形成 20規定高度(Η1 =約3〇//m)之焊料凸塊78、小於規定高度(諸如 高度H2=約5//m)之焊料凸塊78S。然後,參照第3圖而藉上 述之檢查用相機141檢測該等焊料凸塊78、焊料凸塊78s, 並進行修正。 以下,參照第11圖之流程圖,說明上述之修正處理。 12 200820852 首先,猎檢查用相機141檢查有無小於規定之焊料凸塊 (S12),若發現小於規定之焊料凸塊(或未形成有焊料凸 塊)(S14: YES.),則記憶該焊料凸塊78S之位置(S16)。其次, 如第5(B)圖所示’對該焊料凸塊78S塗布助焊劑82後(S20), 5再搭載焊球80(S22)。此時,焊球80係藉助焊劑82而假固定 於焊料凸塊78S上。然後,以照射器122(參照第3圖)朝焊球 80照射雷射而使其熔融(S24),再如第5(C)圖所示,形成規 定南度之焊料凸塊78。其次,在全部焊料凸塊之檢查結束 前(S26 : NO),返回S12而繼續進行焊料凸塊之檢查,待全 1〇部焊料凸塊之檢查結束(S26 : YES),即完成修正處理。 以下,參照第6〜10圖,以就助焊劑之塗布及焊球之搭 載更詳細加以說明。 如第3圖所示,將上述助焊劑搬送筒14〇移送至助焊劑 供給板142上(參照第6(A)圖)。助焊劑搬送筒140並不進行吸 15引等動作,而僅藉接觸進行助焊劑之附著、塗布。助焊劑 供給板142之表面上均勻塗布有黏度大於(黏度約為 60000Pa · s)第4(A)圖中均勻塗布之助焊劑73之黏度之低揮 發性之助焊劑82。實施例中雖使用黏度約為60000Pa · s之 助焊劑,但黏度宜介於60000±200〇〇pa · 8之範圍内。若為 20 該範圍内之黏度,則可抑制助焊劑中之溶劑揮發,而利於 對焊料凸塊78S假固定焊球80。助焊劑亦可使用水溶性者, 但宜使用松脂系。其次,朝助焊劑供給板142側下壓助焊劑 搬送筒140,使助焊劑82附著於助焊劑搬送筒14〇之前端(第 6(B)圖)。接著,自助焊劑供給板142上拉助燁劑搬送筒 13 200820852 140(第 6(C)圖)。 而後,將助焊劑搬送筒140移送至小於規定之焊料凸塊 78S上(第7(A)圖)。朝焊料凸塊78S側下壓助焊劑搬送筒 140,以使助焊劑82附著於焊料凸塊78S上(第7(B)圖)。其 5次,自焊料凸塊78S上拉助焊劑搬送筒140(第7(C)圖)。第 10(A)圖係助焊劑塗布前之焊料凸塊78S及焊料凸塊%之平 面圖,第10(B)圖係顯示於焊料凸塊78S周圍塗布助焊劑82 後之狀態之平面圖。如第10(B)圖所示,焊料凸塊78之周圍 塗布有助焊劑82。在此,焊球80之搭載時或加熱熔解時, 10若焊球80不為隣接之凸塊78所吸附,則亦可全面塗布助焊 劑0 另,將第3圖所示之搭載筒12〇移送至焊球供給裝置144 上,並經吸引器124而藉搭載筒12〇吸引空氣,並朝焊球供 給裝置144侧加以排出(第8(A)圖),再藉搭載筒120吸附焊球 15 80(第8(B)圖)。其後,將搭載筒120移送至小於規定之焊料 凸塊78S上(第8(C)圖),並停止搭載筒120之吸引作業(第8(d) 圖)。該狀態下,焊球80可藉搭載筒12〇與焊球80間所發生 之靜電而不致落下。 朝焊料凸塊78S側下壓搭載筒120,以使焊球80附著於 2〇 該焊料凸塊78S上之助焊劑82(第9(A)圖)。其次,自焊料凸 塊78S側上拉搭載筒120(第9(B)圖)。如第ι〇(Β)圖所示,由 於焊料凸塊78之周圍塗布有助焊劑82,故如第10(C)圖所 示,可於該助焊劑82上適當搭載焊球8〇。其次,藉自搭載 筒120排出空氣而進行搭載筒120之内部清洗後,可藉該搭 14 200820852 載筒120朝焊球80照射雷身十,而使焊球溶融(第9(D)圖)。如 此而形成凸塊後,若有必要亦可進行壓扁作業。 第1實施例之印刷配線板之製造方法可對高度較低之 凸塊78S搭載焊球80,並藉雷射加熱熔融焊球8〇,而提高較 5低凸塊之高度。因此,可將凸塊之高度維持在所要求之誤 差範圍内。在此,提高較低凸塊788之高度時,並未藉雷射 等加熱去除前述凸塊,故不致對導體塾產生熱歷程,而可 提昇印刷配線板之凸塊與導體墊之連接可靠性。 又,第1實施例之印刷配線板之製造方法可於較低凸塊 10 78S上搭載焊球80前,先對前述較低凸塊78s塗布高黏度之 助焊劑82,故可藉高黏度助焊劑82而定位焊球8〇,並於適 當位置上形成凸塊。 進而,第1實施例之印概線板之製造方法可藉雷射進 行焊球之加熱熔融,故不致對印刷配線板整體加熱,而可 15減少熱歷程之次數。又,亦不致影響正常之凸塊。 [第2實施例] 20 第1實施例中,對高度較低之焊料凸塊搭載焊料凸塊而 提昇了高度。相對於此’第2實施例則測量焊料&塊之高度 (焊料量),並蚊其_,再對高度極低之料凸塊搭載^ 對較大之焊球,並對高度略低之焊料凸塊78搭載相對較小 之焊球,以將焊料凸塊之高度_在有限的容許範圍内。
在說明第2實施例之前,先參照第12圖,就焊料凸塊之 體積計异方法之一例加以說明。 A 如第12圖所示,舉例言之,焊料凸塊服並非半圓形 15 200820852 而係千板狀延展時之體積V可由設焊料凸塊之半徑為r、距 離導體墊158P之高度為h之下式求出。 【數2】 V=4/3x π xrxrxhxl/2 5 第2實施例中,將選出對應所求出之焊料凸塊體積之直 徑之焊球而加以搭載。第2實施例之製造步驟則將參照第13 圖及顯示前述處理之第14圖之流程圖而進行說明。 首先,與已參照第4圖而說明之第1實施例相同,可藉 迴焊而形成焊料凸塊。在此,檢查之結果(S12)如第13(A) 1〇圖所示,檢測出高度極低之焊料凸塊78S時(S14 : YES),記 憶其位置(S16),選出對應前述焊料凸塊78S之相對較大之 焊球80L(S18) ’塗布助焊劑後(S20),於焊料凸塊78S上搭載 前述焊球80L(第13(B)圖)。同樣地,如第13(A)圖所示,檢 測出咼度略低之78M時(S14 : YES),記憶其位置(S16),選 15出對應前述焊料凸塊78M之相對較小之焊球80S(S18),塗布 助焊劑後(S20),於焊料凸塊78M上搭載前述焊球8〇§(第 13(B)圖)。後續處理則與第丨實施例相同,故省略其說明。 另,第2實施例中,並非就各焊球以雷射進行熔融,而係藉 迴焊而概括加以熔融。又,第2實施例中,雖使用2種直徑 2〇之焊球,但亦可使用3種以上直徑之焊球。進而,若併存有 複數直徑之阻焊劑層之開口 71,則亦可配合焊料凸塊之高 度與開口徑而選擇焊球。 第2實施例之印刷配線板之製造方法可測量已檢測之 較低凸塊之高度,而自複數種類直徑之焊球内選出對應所 16 200820852 測得之高度之直徑之焊球,並加以搭載於前述較低凸塊 上。因此,即便併存有高度極低與高度略低之凸塊’亦可 將全部凸塊之高度維持在所要求之誤差範圍内。若有必 要,亦可進行壓扁作業。 5 進而,第2實施例之印刷配線板之製造方法可藉迴焊進 行焊球之加熱熔融,故搭載大量焊球時,可一次進行熔融, 而簡化加工作業。另,亦可藉雷射照射而形成凸塊。 [第3實施例] 接著,說明本發明第3實施例之印刷配線板之製造方 1〇 法。 第2實施例中,係選擇對應由數1之式子決定之焊料凸 塊之體積之焊球。相對於此,第3實施例中,將藉實驗或模 擬而預先製作就預定阻焊劑層之各開口直徑顯示修正前之 凸塊而度與修正後之凸塊高度之關係之率定線,以於修正 15凸塊時,依據該率定線而選出適用之焊球。 20 第19及20圖係以橫軸代表修正前之焊料凸塊高度,並 以緩軸代表修正後之焊料凸塊高度之圖表。第B圖係顯示 相對於叫劑層之開口徑1Q5#m,使用直經叫㈤、75# 之焊球加以修正後之實驗結果者。㈣圖係顯示 於阻焊劑層之開口徑9〇//m,使用直徑8〇辣、7〇辣、 〇_之焊球加以修正後之實驗結果者。其中 因低於阻焊劑層表面時設為負向,較高二 °故。舉例言之,由第19圖即可知,對於開口捏ι〇5 17 200820852 二者’―使用直徑_m、75㈣、、如種焊球,即可 將修之正前凸塊自負向2°至正向1〇之範圍修正成高度20〜3。 ΓΓ1樣地,由第糊即可知,對於開口徑 :自:用直叫m、6。_之2種焊球,即可將修正前凸 ^負向15至正向10之範圍修正成高度2〇〜心爪之範 圍:在此’由修正結果求出之圖中之線即率定線。第3實施 例’由已參照第3圖而說明之焊球搭載裝置以率定線為依 據而加以保持,並使用該依據而求出已測得之焊料凸塊之 對應所需之焊球直徑。 10 —第3實施例之製造步驟將參照第15圖及顯示前述處理 之第16圖之流程圖而進行說明。 百先,與已參照第4圖而說明之第!實施例相同,藉迴 焊而形成焊料凸塊。在此,檢查之結果(S12)如第i5(A)圖所 示彳欢測出焉度極低之焊料凸塊78S時(S14 : YES),記憶其 15位置(S16),判斷該焊料凸塊78S係相對較大直徑開口内或 車乂小直徑開口内(圖中係較小直徑開口内:導體塾158§上), 依率疋線選出焊料凸塊78S之高度及導體墊直徑皆對應前 述焊料凸塊78S之焊球80M(S18)。其次,塗布助焊劑後 (S20),於焊料凸塊783上搭載前述焊球8〇M(第15(B)圖)。同 20樣地,如第i5(A)圖所示,檢測出高度略低之78M時(S14 : YES),記憶其位置(S16),與焊料凸塊78S同樣進行焊料凸 塊78M之高度測定,並選出對應之相對較小之焊球 8〇S(S18),塗布助焊劑後(S20),於焊料凸塊78M上搭載前 述焊球80S(第13(B)圖)。後續處理則與第1實施例相同,故 18 200820852 省略其說明。另,第3實施例中,宜藉對已修正高度之焊料 凸塊78壓設板材190,而進行壓扁作業。 第3實施例之印刷配線板之製造方法可測量已檢測之 較低凸塊之高度’而就該較低凸塊考量阻焊劑層之開口 71 5之直徑,並依據率定線選出可使測得之高度為所要求之高 度所需之焊球直徑而加以搭載,此,即便併存有高度極 低與高度略低之凸塊且開口徑各不相同,亦可將全部凸塊 之高度維持在所要求之誤差範圍内。 [第4實施例] 1〇 其次,說明本發明第4實施例之印刷配線板之製造方 法。 第1〜第3實施例中,係於焊料凸塊上再度塗布助焊劑而 搭載知球。相對於此,第4實施例中,將藉於焊料凸塊上設 置凹部而搭載焊球,但無須塗布助焊劑。 15 以下,苓照第17圖,說明第4實施例之印刷配線板之製 造步驟。 如第17(A)圖所示,-旦檢測出高度較低之焊料凸塊 78S ’則如第17⑻圖所示,照射雷射以於中央部形成凹部 8几。而後,於該焊料凸塊78s之凹部87h上搭載焊球8〇(第 2〇 17(C)圖),再藉雷射溶融焊球而進行焊料凸塊服之高度修 (第17(D)圖)。第4貫施例中,雖使用雷射,但亦可抵壓或 移近已加熱之鉛錘而形成凹部。第4實施例具有可將焊球搭 載於極正確位置上之優點。 [第5實施例] 19 200820852 以下,麥照第18(A)圖,說明第5實施例之焊球搭載裝 置100之構造。已參照第3圖而說明之第丨實施例之焊球搭載 裝置100設有搭載筒120與助焊劑搬送筒14〇各一。相對於 此,第5實施例中,則設有搭载筒12〇與助焊劑搬送筒14〇各 5複數個。第5實施例具有可短時間内完成修正作業之優點。 [第6實施例] 以下,參照第18(B)圖,說明第6實施例之焊球搭載裴 置100之構造。已參照第3圖而說明之第丨實施例之焊球搭載 裝置100係藉助焊劑搬送筒140而轉印助焊劑。相對於此, 10第6實施例中,則構成可自助焊劑搬送筒14〇J之前端噴射助 焊劑。第6實施例具有可短時間内完成修正作業之優點。 另,上述之實施例中雖使用Sn/Pb焊料作為焊球,但亦 可使用由Sn與Ag、Cu、In、Bi、Zn等集團中選出之無鉛焊 料。 15 【圖式簡單説明】 第1圖係弟1實施例之多層印刷配線板之截面圖。 第2圖係顯示第1圖所示之多層印刷配線板上載置有1C 晶片之狀態之截面圖。 第3 (A)圖係顯示本發明之實施例之焊球搭載事置之構 2〇造之構造圖,第3(B)圖係顯示第3(A)圖之焊球搭載装置之年 號B方向視圖 第4(A)〜4(C)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第5(A)〜5(C)圖係顯示第1實施例之多層印刷配線板之 20 200820852 製造方法之步驟圖。 第6(A)〜6(C)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第7(A)〜7(C)圖係顯示第1實施例之多層印刷配線板之 5 製造方法之步驟圖。 第8(A)〜8(D)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 第9(A)〜9(D)圖係顯示第1實施例之多層印刷配線板之 製造方法之步驟圖。 10 第10(A)圖係助焊劑塗布前之焊料凸塊78S及焊料凸塊 78之平面圖,第10(B)圖係顯示於焊料凸塊78S之周圍塗布 助焊劑82後之狀態之平面圖,第10(C)圖係焊球80搭載後之 平面圖。 第11圖係顯示第1實施例之焊球搭載裝置所實施之焊 15 料凸塊之修正處理之流程圖。 第12圖係用以說明焊料凸塊之體積計算方法之說明 圖。 第13(A)〜13(C)圖係顯示第2實施例之多層印刷配線板 之製造方法之步驟圖。 20 第14圖係顯示第2實施例之焊球搭載裝置所實施之焊 料凸塊之修正處理之流程圖。 第15(A)〜15(D)圖係顯示第3實施例之多層印刷配線板 之製造方法之步驟圖。 第16圖係顯示第3實施例之焊球搭載裝置所實施之焊 21 200820852 料凸塊之修正處理之流程圖。 第17(A)〜17(D)圖係顯示第4實施例之多層印刷配線板 之製造方法之步驟圖。 第18(A)圖係顯示第5實施例之焊球搭載裝置之構造之 5 構造圖,第18(B)圖係顯示第6實施例之焊球搭載裝置之構 造之構造圖。 第19圖係顯示修正前之焊料凸塊高度與修正後之焊料 凸塊高度之關係之圖表。 第20圖係顯示修正前之焊料凸塊高度與修正後之焊料 10 凸塊高度之關係之圖表。 【主要元件符號說明】 10…多層印刷配線板 77a…開口部 30…核心基板 78···焊料凸塊 36…通孔 78 α…焊料糊 36a…接盤 79···焊料凸塊 50…層間樹脂絕緣層 80…焊球 58…導體電路 82…助焊劑 60···通孔 87h···凹部 70…阻焊劑層 90…1C晶片 7卜·開口 92…電極墊 72…鎳鍍膜 94…子板 73…助焊劑 96…接盤 74…黃金鍍膜 100…焊球搭載裝置 77…光罩 112…上下移動軸 22 200820852 114" 120·· 122·· 124·· 126· 130· 132· 140· 141· •ΧΥ0吸引載台 •搭載筒 •照射器 •吸引器 •控制裝置 ••X方向移動轴 ••Y方向移動軸 ••助焊劑搬送筒 ••檢查用相機 142…助焊劑供給板 144…焊球供給裝置 150···層間樹脂絕緣層 158···導體電路 160···通孔 236···Ζ方向移動轴 Hl···高度 H2…高度 23

Claims (1)

  1. 200820852 十、申請專利範圍: 1. 一種印刷配線板之製造方法,該印刷配線板具有凸塊, 該製造方法則包含至少以下(a)〜(d)步驟: (a) 朝阻焊劑層之開口供給低熔點金屬,而進行迴焊 以形成凸塊; (b) 測定已形成之凸塊高度,以檢測高度較低之凸塊 或未形成有凸塊之部位; (c) 於已檢測出之較低凸塊或未形成有凸塊之部位 搭載用以調整高度不足之低熔點金屬球;及 (d) 加熱熔融低熔點金屬球以提高較低凸塊之高度。 2. 如申請專利範圍第1項之印刷配線板之製造方法,係於 前述(b)測定已形成之凸塊高度以檢測出較低凸塊之步 驟中,算出較低凸塊之體積, 且於前述(c)步驟中,由複數種類直徑之低熔點金屬 球内選出對應所算出之體積之直徑之低熔點金屬球,並 將之搭載於已檢測出之較低凸塊或未形成有凸塊之部 位。 3. 如申請專利範圍第2項之印刷配線板之製造方法,係令 焊料凸塊之半徑為r,焊料凸塊距導體墊之高度為h時, 由下式算出前述較低凸塊之體積V, 【數1】 V=4/3x 7Γ xrxrxhxl/2 〇 4. 如申請專利範圍第1項之印刷配線板之製造方法,係於 前述(b)測定已形成之凸塊之高度以檢測出較低凸塊之 24 200820852 步驟中,測量較低凸塊之高度, 且於前述(C)步驟中,求出可使測得之高度為所要求 之高度所需之低熔點金屬球之直徑,而在複數種類直徑 之低熔點金屬球内選出已求出之直徑的低熔點金屬 球,並將之搭載於已檢測出之較低凸塊或未形成有凸塊 之部位。 5. 如申請專利範圍第4項之印刷配線板之製造方法,更包 含預先製作顯示修正前及修正後之凸塊高度與應搭載 之所需低熔點金屬球直徑之關係之率定線,再據此選出 預定直徑之低熔點金屬球的步驟。 6. 如申請專利範圍第5項之印刷配線板之製造方法,其中 前述率定線係對應不同之複數阻焊劑層之開口直徑而 製作者。 7. 如申請專利範圍第1〜5項中任一項之印刷配線板之製造 方法,係於前述已檢測出之較低凸塊或未形成有凸塊之 部位搭載低熔點金屬球之步驟之前,先對前述較低凸塊 塗布助焊劑。 8. 如申請專利範圍第7項之印刷配線板之製造方法,係使 用黏度大於在對前述阻焊劑層之開口供給低熔點金屬 前塗布之助焊劑黏度的助焊劑,作為於前述較低凸塊或 未形成有凸塊之部位塗布之助焊劑。 9. 如申請專利範圍第1〜5項中任一項之印刷配線板之製造 方法,係於前述已檢測出之較低凸塊搭載低熔點金屬球 之步驟之前,先局部加熱前述較低凸塊,以設置凹部。 25 200820852 10. 如申請專利範圍第1〜6項中任一項之印刷配線板之製造 方法,係藉雷射進行前述低熔點金屬球之加熱熔融。 11. 一種印刷配線板之製造裝置,係使用於申請專利範圍第 1〜10項中任一項之印刷配線板之製造方法者。 26
TW096132249A 2006-09-28 2007-08-30 Manufacturing method and manufacturing apparatus of printed wiring board TWI364248B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/528,539 US7823762B2 (en) 2006-09-28 2006-09-28 Manufacturing method and manufacturing apparatus of printed wiring board

Publications (2)

Publication Number Publication Date
TW200820852A true TW200820852A (en) 2008-05-01
TWI364248B TWI364248B (en) 2012-05-11

Family

ID=39229921

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096132249A TWI364248B (en) 2006-09-28 2007-08-30 Manufacturing method and manufacturing apparatus of printed wiring board

Country Status (6)

Country Link
US (1) US7823762B2 (zh)
JP (1) JP5098648B2 (zh)
KR (1) KR100972766B1 (zh)
CN (1) CN101347056B (zh)
TW (1) TWI364248B (zh)
WO (1) WO2008038482A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101171895B (zh) * 2005-06-30 2010-06-23 揖斐电株式会社 印刷线路板
WO2007072876A1 (ja) 2005-12-20 2007-06-28 Ibiden Co., Ltd. プリント配線板の製造方法
CN101283631B (zh) * 2005-12-20 2010-06-09 揖斐电株式会社 印刷线路板的制造方法
JP4731574B2 (ja) * 2006-01-27 2011-07-27 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
TW200746964A (en) * 2006-01-27 2007-12-16 Ibiden Co Ltd Method of manufacturing printed wiring board
WO2010064467A1 (ja) 2008-12-05 2010-06-10 イビデン株式会社 多層プリント配線板、及び、多層プリント配線板の製造方法
JP5640892B2 (ja) * 2011-05-23 2014-12-17 三菱電機株式会社 半導体装置
CN102990183B (zh) * 2011-09-09 2014-10-01 中国航天科工集团第三研究院第八三五七研究所 一种bga器件返修过程中转移膏状助焊剂的方法
US8778738B1 (en) 2013-02-19 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Packaged semiconductor devices and packaging devices and methods
US9613933B2 (en) * 2014-03-05 2017-04-04 Intel Corporation Package structure to enhance yield of TMI interconnections
US10231338B2 (en) 2015-06-24 2019-03-12 Intel Corporation Methods of forming trenches in packages structures and structures formed thereby
JP7107601B1 (ja) 2021-01-27 2022-07-27 Aiメカテック株式会社 バンプ形成装置、バンプ形成方法、ハンダボールリペア装置、及び、ハンダボールリペア方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5282565A (en) * 1992-12-29 1994-02-01 Motorola, Inc. Solder bump interconnection formed using spaced solder deposit and consumable path
JP3090853B2 (ja) 1994-08-19 2000-09-25 新日本製鐵株式会社 バンプ付き半導体装置の製造方法
JP3271461B2 (ja) * 1995-02-07 2002-04-02 松下電器産業株式会社 半田ボールの搭載装置および搭載方法
JP3173338B2 (ja) 1995-08-18 2001-06-04 松下電器産業株式会社 不良バンプのリペア方法
JP3180041B2 (ja) 1996-10-09 2001-06-25 住友金属工業株式会社 接続端子及びその形成方法
JP3430910B2 (ja) 1998-03-20 2003-07-28 松下電器産業株式会社 半田バンプ形成用のクリーム半田印刷装置および半田バンプ形成方法
JP3552635B2 (ja) 2000-03-10 2004-08-11 セイコーエプソン株式会社 端子のリペア方法及びリペア装置
SE518640C2 (sv) * 2000-07-11 2002-11-05 Mydata Automation Ab Förfarande, anordning för applicering av ett visköst medium på ett substrat, anordning för applicering av ytterligare visköst medium samt användningen av screentryckning
JP3822834B2 (ja) 2002-04-12 2006-09-20 新日本製鐵株式会社 リペア方法及び装置
US20050274770A1 (en) * 2004-06-07 2005-12-15 Henderson Marvin A Sr Method for the precise and reliable placement of solid metallic and non-metallic particles
WO2006126361A1 (ja) * 2005-05-24 2006-11-30 Matsushita Electric Industrial Co., Ltd. ハンダバンプ形成方法および半導体素子の実装方法

Also Published As

Publication number Publication date
WO2008038482A1 (en) 2008-04-03
TWI364248B (en) 2012-05-11
CN101347056B (zh) 2012-02-01
JPWO2008038482A1 (ja) 2010-01-28
KR20080043298A (ko) 2008-05-16
JP5098648B2 (ja) 2012-12-12
US20080078810A1 (en) 2008-04-03
KR100972766B1 (ko) 2010-07-28
US7823762B2 (en) 2010-11-02
CN101347056A (zh) 2009-01-14

Similar Documents

Publication Publication Date Title
TW200820852A (en) Manufacturing method and manufacturing apparatus of printed wiring board
KR101260429B1 (ko) 전자 부품 실장 시스템, 전자 부품 탑재 장치 및 전자 부품실장 방법
JP4793187B2 (ja) 電子部品実装システムおよび電子部品実装方法
US7472473B2 (en) Solder ball loading apparatus
US6695200B2 (en) Method of producing electronic part with bumps and method of producing electronic part
US7833897B2 (en) Process for making interconnect solder Pb-free bumps free from organo-tin/tin deposits on the wafer surface
KR20120094850A (ko) 도전성 접합 재료 및 도체의 접합 방법
JP4929532B2 (ja) プリント配線板の検査方法及び検査装置
US20070111500A1 (en) Method and apparatus for attaching solder balls to substrate
KR100910217B1 (ko) 프로브 본딩장치 및 방법
TWI269683B (en) Vertical removal of excess solder from a circuit substrate
JP4592762B2 (ja) 半田ボール搭載方法及び半田ボール搭載装置
KR20090039740A (ko) 땜납 회로 기판의 제조 방법
JP2010177253A (ja) はんだボール搭載方法
JP3822834B2 (ja) リペア方法及び装置
TWI316835B (en) Method for attachment of solder powder to electronic circuit board and soldered electronic circuit board
JP4118286B2 (ja) 半田ボール搭載方法
JP2008227118A (ja) 搭載装置およびその制御方法
JP2004273541A (ja) 樹脂塗布装置、アンダーフィル材の充填方法、半導体チップの実装方法、半導体実装基板および電子機器
Hotchkiss et al. Tacky Dots/sup TM/transfer of solder spheres for flip chip and electronic package applications
JP2008130636A (ja) 超音波フリップチップ実装の製造方法
JP4743059B2 (ja) 電子部品実装システムおよび電子部品実装方法
JP3254459B2 (ja) 微小ハンダ供給方法及び微小ハンダ供給装置
JPH03241756A (ja) 半導体集積回路の実装装置および実装方法
JP2005064461A (ja) 導電性ボール搭載方法、バンプ形成方法及び導電性ボール搭載基板

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees