TW200425040A - Display device and projection type display device - Google Patents

Display device and projection type display device Download PDF

Info

Publication number
TW200425040A
TW200425040A TW093104943A TW93104943A TW200425040A TW 200425040 A TW200425040 A TW 200425040A TW 093104943 A TW093104943 A TW 093104943A TW 93104943 A TW93104943 A TW 93104943A TW 200425040 A TW200425040 A TW 200425040A
Authority
TW
Taiwan
Prior art keywords
shift
pulse
signal
switch
clock signal
Prior art date
Application number
TW093104943A
Other languages
English (en)
Other versions
TWI252459B (en
Inventor
Junichi Yamashita
Tamaki Harano
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2003054577A external-priority patent/JP3852417B2/ja
Priority claimed from JP2003054632A external-priority patent/JP3852418B2/ja
Priority claimed from JP2003054540A external-priority patent/JP3788435B2/ja
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200425040A publication Critical patent/TW200425040A/zh
Application granted granted Critical
Publication of TWI252459B publication Critical patent/TWI252459B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29DPRODUCING PARTICULAR ARTICLES FROM PLASTICS OR FROM SUBSTANCES IN A PLASTIC STATE
    • B29D11/00Producing optical elements, e.g. lenses or prisms
    • B29D11/00009Production of simple or compound lenses
    • B29D11/00432Auxiliary operations, e.g. machines for filling the moulds
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C45/17Component parts, details or accessories; Auxiliary operations
    • B29C45/1769Handling of moulded articles or runners, e.g. sorting, stacking, grinding of runners
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C45/17Component parts, details or accessories; Auxiliary operations
    • B29C45/38Cutting-off equipment for sprues or ingates
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C2045/0086Runner trees, i.e. several articles connected by a runner
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Ophthalmology & Optometry (AREA)
  • Health & Medical Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

200425040 玖、發明說明: 【發明所屬之技術領域】 本發明相關於一顯示器裝置及用以驅動該裝置的方法, 尤其相關於點序列驅動系統的主動矩陣型顯示器裝置及一 投影型顯示器裝置,點序列驅動系統係利用一水平驅動電 路(水平掃描器)所謂的時脈驅動方法。 【先前技術】 顯示器裝置(例如使用液晶單元用於該像素的顯示元件 (光電元件)的主動矩陣型液晶顯示器裝置)係利用該水平驅 動電路(水平掃描器部分)的點序列驅動系統。 圖1以電路圖說明利用一般點序列驅動系統的主動矩陣 型液晶顯示器裝置的配置(例如參照曰本專利申請案第 2001_109460號)。 如圖1所示’此液晶顯示器裝置(LCD面板)1〇具有一可用 像素部分(PXLP)ll、一垂直掃描器(VScn)12、一水平掃描 益(HSCN)13、一第一時脈產生電路(GEN1 :時序產生 器)14,及一第二時脈產生電路(GEN2)15,作為主要元件。 明/主忍,如圖2所示,該垂直掃描器有時不僅設置在該像素 部分11的一側部分,卻設置在兩侧部分,並具備有一信號 線預先充電電路(PRCG) 16。 像素部分11係由複數個像素PXL(設置於由η列及m行的 矩陣中)所構成,在此為使圖簡化,將示出由4列及4行組成 的像素陣列例子作為範例,配置在該矩陣中的像素各由一 像素電晶體所構成,該像素電晶體由一薄膜電晶體
O:\90\90I48.DOC 200425040 (TFT)l 1、一液晶單元LC(以一像素電極連接至此TFT\&汲 極)’及一儲存電容器Cs(以一電極連接至TFT 11的汲極)所 構成。相對於此等像素PXL,沿著各行的像素陣列方向各 舖設信號線SGNL1至SGNL4,並沿著各列的像素陣列方向 各舖設閘極線GTL1至GTL4。在像素PXL中,各將該TFT u 的源極(或汲極)連接至各對應信號線SGNL1至SGNL4,將 TFT 11的閘極連接至各閘極線gtli至GTL4。液晶單元lc 的計數電極及儲存電容器Cs的其他電極皆連接至鄰近像素 共用的一 Cs線CsL 1 ’提供此Cs線CsL 1 —預設DC電壓作為jt 用電壓Vcom。在此像素部分u中,閘極線町乙丨至GTL4的 第側末端例如連接至像素部分11在圖中左側所配置垂直 掃描器12的列輸出末端。 垂直掃描器12在每一場致週期的該垂直方向(列方向)中 執行掃描像素的處理,並在列單元中依序選取連接至閘極 線GTL1至GTL4的像素PXL,即,當一掃描脈衝spi從垂直 掃描器12提供至閘極線GTL1時,選取該第一列的行像素, 而當掃描脈衝SP2提供至閘極線GTL2時,選取第二列的行 像素。以下依相同方式將掃描脈衝sp3及sp4依序提供至閘 極線GTL3及GTL4。 例如像素部分11在圖中的上側具備有水平掃描器13,水 平知描器13執行每一 1H(H係一水平掃描週期)依序將輸入 視汛#號VDO加以取樣的處理,並將其寫入垂直掃描器以 在列單元所選取的像素PXL。水平掃描器13利用如圖丨所示 的時脈驅動系動,並具有一暫存器131、一時脈取樣切換群
O:\90\90148.DOC 200425040 i32、一相位調整電路(PAC)群133,及一取樣切換群134。 移位暫存器131具有四個移位階段(S/R階段)131-1至 131-4,其對應至像素部分丨丨的像素行(本範例中為四行), 當第一時脈產生電路14提供該水平開始脈衝HST時,移位 暫存器13 1並與互具有相反相位的水平時脈hck及HCKX同 步而執行移位操作。由於此緣故,移位暫存器13丨的移位階 段131-1至131-4依序輸出移位脈衝817丁1>1至81^1>4,其具有 與水平時脈HCK及HCKX的週期相同的脈衝。 時脈取樣切換群132具有四個切換132-1至132-4,對應至 像素部分11的像素行,此等切換132-1至132_4的第一侧末端 交替地連接至時脈線DKL1及DKXL1,用以傳送第二時脈產 生電路15的時脈DCKX及DCK。意即,切換132_1及132_3的 第一側末端連接至時脈線DXL,而切換132-2及132-4連接至 時脈線DKL1 ;從移位暫存器13 1的移位階段13 1 -1至13 1 -4 依序輸出的移位脈衝SFTP1至SFTP4提供至時脈取樣切換 群132的切換132-1至132-4。當移位暫存器131的移位階段 131-1至131-4提供移位脈衝SFTP1至SFTP4時,時脈取樣切 換群132的切換132-1至132-4回應此等移位脈衝SFTP1至 SFTP4,並依序進入ON(開啟)狀態,並藉此交替地將互具 有相反相位的第二時脈DCKX及DCK加以取樣。 相位調整電路群13 3具有四個相位調整電路13 3 -1至 13 3-4(對應至像素部分11的像素行),用以調整(在時脈取樣
切換群132的切換132_1至132-4所取樣的)第二時脈DCKX 及DCK的相位,然後再將其供應至取樣切換群〗34的對應取 O:\90\90148.DOC -9- 200425040 樣切換。 取樣切換群134具有四個取樣切換134_1至134-4,其對應 至像素部分11的像素行,此等取樣切換134-1至134-4的第一 侧末端連接至一視訊線VDL1,用以接收視訊信號VDO作為 輸入。由時脈取樣切換群132所取樣的時脈DCKX及DCK提 供至取樣切換134-1至134-4,並在相位調整電路群133調整 相位而作為取樣及保持脈衝SHP1至SHP4。當取樣及保持脈 衝SHP1至SHP4提供至取樣切換群134的取樣切換134-1至 134-4時,該等取樣切換回應取樣及保持脈衝SHP1至SHP4 而依序進入ON狀態,並藉此依序將經由視訊線VDL1輸入 的視訊信號VDO加以取樣,將其供應至像素部分11的信號 線 SGNL1 至 SGNL4。 此外,第一時脈產生電路14產生一垂直開始脈衝VST(用 以指示該垂直掃描的開始)、垂直時脈VCK及VCKX(互具有 相反相位,並作用為該垂直掃描的參照)、一水平開始脈衝 HST(用以指示該水平掃描的開始),及水平時脈HCK及 HCKX(互具有相反相位並作用為該水平掃描的參照);第一 時脈產生電路14將垂直開始脈衝VST及垂直時脈VCK及 VCKX供應至垂直掃描器12,並將水平開始脈衝HST及水平 時脈HCK及HCKX供應至水平掃描器13及第二時脈產生電 路15。 第二時脈產生電路1 5產生互具有相反相位的第二時脈 DCK及DCKX,其具有與第一時脈產生電路14所產生水平時 脈(第一時脈)HCK及HCKX相同的週期(T1=T2),並具有小 O:\90\90148.DOC -10- 200425040 負載比;第二時脈產生電路15並將第二時脈DCK及DCKX 供應至水平掃描器13。在此,負載比指該脈衝波形中一脈 衝寬t與一脈衝重複週期T之間的比例’例如’如圖3 A至3 D 所示,水平時脈HCK及HCKX的負載比(tl/Tl)為50%,而時 脈DCK及DCKX的負載比(t2/T2)較小,意即設定時脈DCK 及DCKX的脈衝寬t2較窄於水平時脈HCK及HCKX的脈衝寬 tl ° 在水平掃描器13中,依序從移位暫存器131輸出的移位脈 衝SFTP1至SFTP4未用作取樣及保持脈衝,與移位脈衝 SFTP1至SFTP4同步地將互具相反相位的時脈DCKX及DCK 交替地加以取樣。經由該相位調整電路,將此等時脈DCKX 及DCK用作取樣及保持脈衝SHP1至SHP4,藉此可壓抑取樣 及保持脈衝SHP1至SHP4的波動,結果,可排除取樣及保持 脈衝SHP1至SHP4的波動所導致的複影。 此外,在水平掃描器13中,未將作用為移位暫存器13的 移位操作參照的水平時脈HCKX及HCK加以取樣及用作該 等取樣及保持脈衝。與水平時脈HCKX及HCK具相同週期並 具小負載比的時脈DCKX及DCK係分開產生,將此等時脈 DCKX及DCK加以取樣並用作取樣及保持脈衝SHP1至 SHP4。因此,在水平驅動時間,可實現取樣脈衝間的完全 非重疊取樣,而可壓抑重疊取樣所導致的垂直條紋產生。 在此,例如將說明在關於圖5A至5D中毗鄰的第N個階段 及第N+1個階段的對應像素寫入視訊信號VDO時的操作(如 圖4所示),在此情形中,例如,當視訊信號VDO(第N個階 O:\90\90148.DOC -11- 200425040 段信號線SGNL_N)與第N+1個階段信號線SGNL_N+1具有如 圖5A至5C的時序關係時,理想情況是,一白色信號寫入第 第N個階段,而一黑色信號寫入第N+1個階段,藉此得到如 圖5D所示無複影的影像。 惟,在使用丁FT的LCD中,通常由於面板老化而發生電晶 體特性的改變,由於此特性改變,而在各電晶體發生脈衝 延遲,最終該取樣及保持脈衝SHP相對於其初始狀態而漂 移。由於此漂移,相對於一複影的最適取樣及保持位置結 束移位;因初始交貨時間設定的取樣及保持位置依舊,而 結束對毗鄰階段的視訊信號的取樣及保持,並產生複影。 明確地說,如圖6A至6C所示,自虛線所示初始狀態老化之 後,第N個階段信號線SGNL-N的驅動信號drvP-Ν及第N+1 個階段信號線SGNL-N+1的驅動脈衝drvp_N+1如實線所示 般地延遲,結果,如圖6D所示,在第N個階段寫入黑色信 號,並產生一複影GST。 為防止此漂移導致複影產生,一般實作提供監控電路(虛 擬掃描器),將其取樣切換的輸出輸出至該面板外側,由外 口 P 1C I控该輸出自初始狀態的相位變動,將該相位變動量 回饋至該面板輸入的時脈等措施(例如參照至日本未審查 專利公開案第11-119746號,及曰本未審查專利公開案第 2000一298459號)。 圖7以方塊圖說明具備監控電路17的習用液晶顯示器的 配置,圖8以電路圖說明圖7中監控電路17配置的具體範例 及周邊水平掃描器13的一部分。 90148.doc -12- 200425040 圖8的監控電路〗7係設置於毗鄰水平掃描器13的第一階 &,思即首先將該水平開始脈衝HST輸入該階段而開始該 和位操作,理想上以相同於水平掃描器丨3各階段配置的方 式以配置監控電路17,而使水平掃描器13的階段輸出脈衝 的延遲1 一致。圖8的監控電路17具有一移位階段(s/R階 段)171,用以接收水平開始脈衝HST作為輸入,及輸出一移 位脈衝SFTP17 ; —切換172,用以在移位階段171由移位脈 衝SFTP17將第一時脈DCKX加以取樣,·一相位調整電路 173,用以產生一取樣及保持脈衝SHpi7,其藉由調整切換 171所取樣的日守脈DCLX的相位而採取互補位準的兩信號所 組成,及一取樣切換174,其由相位調整電路173以取樣及 保持脈衝SHP17而控制於該第一端子與第二端子間的連接 中〇 監控電路17的取樣切換174在該第一端子接地,並在另一 末端連接至監控線MNTL1的一端,監控線MNTL1的另一端 連接至該LCD面板外侧的一回饋IC 18 ;在該面板外側將監 控線MNTL1上拉。外部的回饋IC 18監控當取樣切換173成 V電的日守機,相位從該初始狀態而有的變動,而監控線 MNTL1移位至接地位準,並將該相位變動量回饋至該面板 輸入的時脈。切/主意圖8範例如此配置,俾使外部回饋IC 1 $ 產生水平時脈HCKX、HCK等。 總結本發明的問題,上述利用點序列驅動系統的主動矩 陣型液晶顯示器裝置,例如用作投影型液晶顯示器裝置(液 晶投影機)的顯示面板,即一LCD面板。在彩色的情形中,
O:\90\90148.DOC -13- 200425040 設置三個LCD面板以對應至三個主色:R(紅)、G(綠)及 B(藍),在此情形中,由於該光學系統及該光學路徑的關 係’在一液晶顯示面板中,必須從其他液晶顯示面板轉換 過來,並在該水平掃描器執行一相反掃描。為此緣故,根 據本申請案,該LCD面板如此配置,以便不僅具有例如從 圖1中左側掃描的功能,亦有從圖中右侧掃描(即相反掃描) 的功能。 惟,具備有一習用監控電路(虛擬掃描器)的電路中,由於 設置在水平掃描器13中的移位暫存器數目通常為偶數,因 此由左/右轉換來轉換時脈相位的水平掃描器具有以下的 缺點。 如圖9A至9K所示,例如當從左至右執行掃描時(如圖9B 所示),將標示<;1>、<2>及<3>指定至水平時脈HCK的脈衝 時,在水平時脈HCK的第二時序<2>及第二時脈Dckx的時 序,大致上在相同時序產生水平掃描器13的第一階段的取 樣及保持脈衝SHP1,及監控電路17的取樣及保持脈衝 SHP 1 7 ’而影像顯示並無問題。 與此相反地,如圖10A至1〇κ所示,例如當從右至左執行 掃描時(如圖10Β所示),將標示〇、<2>及<3>指定至水平 時脈HCK的脈衝時,在水平時脈HCK的第一時序〈卜及第二 時脈DCKX的時序,產生監控電路17的取樣及保持脈衝 SHP17,而在時序<2>及第一時脈dck的時序產生sHpi,意 即,在此情形中,取樣及保持脈衝SHP17用於回饋的相位 由該左/右轉換變動—脈衝的量,並無法實施校正回饋。在
O:\90\90I48.DOC 200425040 一障形中,影像結束成偏離一半,而無法以高精確度顯 示影像。 【發明内容】 本發明目的在於提供一顯示器裝置及投影型顯示器裝 /、卩使在水平知描器中,在掃描方向轉換中轉換時 脈相位,不論掃描操作方向如何,無需輸出電位變動的相 位改變,亦可實現高精確度影像顯示。 為達成上述目的,根據本發明第一概念提供一顯示器裝 置,其包括一像素部分,其中複數個像素配置於一矩陣中, 並舖設數信號線用於每—像素行;一監控線,保持在一第 :電位;一控制電路,用以產生至少一時脈信號及一反相 =脈信號,其互具有相反相位並作用為一水平掃描的參 妝’用以監控該監控、線的電位變動,及用以根據該電位變 動的時序變動而校正至少該時脈信號及反相時脈信號的產 生,序;及一監控電路,其中該水平掃描器包括一移位暫 存态’其中串聯複數個移位階段,其能根據該切換信號, 而在依序從_第—階段移位至—最後階段的-第—掃描操 作,與依序從該最後階段移位至該第一階段的一第二掃描 才木作間作切換,並在該第一掃描操作時間或該第二掃描操 作時間,與該時脈信號及反相時脈信號同步地,從該移位 階段依序輸出移位脈衝,—第—切換群,用以交替地依序 將該時脈信號及反相時脈信號加以取樣,以回應從該移位 暫存器的對應移位階段輸出的移位脈衝,並將其輸^作 取樣及保持脈衝,及-第:切換群,用以依序將視訊作號
O:\90\90148.DOC -15- 200425040 加以取樣,以回應從該第一切換群的切換來的取樣及保持 脈衝,亚將其供應至該像素部分的對應信號線,而該監控 電路包括-選擇器部分,用以接收該切換信號,當該切換 信號指明該第-掃描操作時,在該時脈信號及反相時脈作 號中’將水平掃描器中與該移位暫存器的第一移位階段所 取樣信號不同之信號加以取樣,而當該切換信號指明該第 -知描操作時,在該時脈信號及反相時脈信號中,將水平 掃描器巾與該隸暫存㈣最後移㈣段所轉信號不同 ,信號加以取樣,並將其㈣作為取樣㈣持脈衝,及一 第刀換,用以在一第二電位設定該監控線的電位,以回 應從該選擇器部分來的取樣及保持脈衝。 根據本發明第二概念提供一投影型顯示器,其包括一監 控線,保持在一第-電位;-控制電路,用以產生至少一 及—反相時脈信號’其互具有相反相位並作用為 、水平知描的參照,用以監控該監控線的電位變動,並用 以根據该電位變動的昧床懲紅 勒扪呀序變動,而校正至少該時脈信號及 反相時脈信號的產生時序;一顯示面板,其包括一像素部 =其中複數個像素配置於一矩陣中,並舖設數信號線用於 -象素行)纟平掃描器’及一監控電路;一放射構件, 、放射光至㈣不面板;及—投影構件,用以將光通過 «示面板而投影在_榮幕上,其中顯示面板的水平掃描 抑包括-移位暫存器,其中串聯複數個移位階段,其能根 據=換L 5虎’而在依序從一第一階段移位至一最後階段 、第掃描紅作,與依序從該最後階段移位至該第一階
O:\90\90148.DOC -16- 200425040 奴的一第二掃描操作間作切換,並在該第一掃描操作時間 或該第一掃描操作時間,與該時脈信號及反相時脈信號同 步地,依序從該移位階段輸出移位脈衝,一第一切換群, 用以交替地依序將該時脈信號及反相時脈信號加以取樣, 以回應從該移位暫存器的對應移位階段輸出的移位脈衝, 並將其輸出作為取樣及保持脈衝;及—第二切換群,用以 依序將視訊信號加以取樣,以回應從該第—切換群的切換 來的取樣及保持脈衝,並將其供應至該像素部分的對應信 號線。而該顯示面板的監控電路包括一選擇器部分,用以 接收該切換信號,t該切換信號指明該第—掃描操作時, 在該時脈信號及反相時脈信號中,將與水平掃描器中該移 位暫存器的第_移位階段所取樣信號不同的信號加以取 樣,而當該切換信號指明該第二掃描操作時,在該時脈信 號及反相時脈信號中,將與水平掃描器中該移位暫存器的 最後私位階段所取樣信號不同的信號加以取樣,並將其輸 出作為取樣及保持脈衝;及一第三切換,用以在一第二電 位設定該監控線的電位,以回應從該選擇器部分來的取樣 及保持脈衝。 較佳地’該選擇器部分具有一第四切換,用以接收一選 取脈衝’將該時脈信號加以取樣,並將其作為取樣及保持 脈衝而輸出至該第三切換;—第五切換,用以接收一選取 脈衝,將該反相時脈信號加以取樣,並將其作為取樣及保 持脈衝而輸出至該第三切換;及一選擇器,用以接收該切 換U ’备3亥切換#號指明該第一掃播操作時,將該選取
O:\90\90148.DOC -17- 200425040 脈衝輸出至該第四切換,並在該切換信號指明該第二奸 操作日守’將該選取脈衝輸出至該第五切換。 車乂么地,藉由接⑯該水平開始脈衝而開始該第一掃插操 =及該第—掃描操作,該水平開始脈衝在該第—掃描操作 時間供應至該移位暫存器的初始移位階段及該監控電路, 而在該第一知描操作時間供應至該移位暫存器的最後移位 :“又及該&控電路’而該監控電路的選擇器根據該切換信 號,將該水平開始脈衝作為選取脈衝,而供應至該第四切 換或第五切換。 更佳地’該選擇器具有-第—轉移線,用以將該水平開 始脈衝作為選取脈衝而轉移至該第四切換;一第二轉移 線,用以將該水平開始脈衝作為選取脈衝而轉移至該第五 切換;-第-選取切換,當該切換信號指明該第一掃描操 作時,用以連接該第—轉移線與該水平開始脈衝的供應 線;-冑二選取切換,當該切換信號指日月該第二掃描操^ 時,用以連接該第二轉移線與該水平開始脈衝的供應線; 及-電位設定構件,用以在-電位(其能保持在第四切換或 該第五切換’以非導電狀態連接該第一轉移線或該第二轉 移線),將該第-轉移線或該第二轉移線與該水平開始脈衝 的供應線仍保持在非連接狀態。 較佳地,該水平掃描器的移位暫存器1,該移位階段的 數目為偶數。 較佳地’提供-時脈產生構件,用以根據在該控制電路 所產生的時脈信號及反相時脈信號,而產生一第二時脈信 O:\90\90148.DOC -18 - 200425040 號及一弟一反相時脈传f卢r且古漁—士 信號相同的週期,及且右备有與該時脈信號及反相時脈 a /、有小負載比),並將其供應至該水平 知描益及監控雷拉 ^. 姑h 電路該水平掃描㈣第-切換群的各切 =及該監控電路的第四切換或第五切換將來自該時脈產 生構件的該第二時脈信號或第二反相時脈信號加以取樣。 較佳地,該像素的顯示元件係一液晶單元。 =本發明,例如在該控制電路中,產生互具有相反相 立亚作用為水平掃描參照的時脈信號及反相時脈信號,並 將其t、應至該水平掃描器及該監控電路。此外,例如由該 切換信號指定該第-掃描操作或該第二掃描操作(其在盘 ㈣一掃描操作相反的方向中掃描),當衫該第-掃描操 乍才例如將該水平開始脈衝供應至該監控電路及該水平 ㈣位暫存器中的第—移位階段。此外,將該切換 唬輸入該[控電路’在此時,該切換信號指明該第一掃 田操作口此’在该選擇器部分中,將所供應的水平開始 脈衝作為選取脈衝,而輸出至該第四㈣。在該第四切換, 將與該水平掃描器的初始移位階段所取樣的時脈信號或反 相時脈七遽不同的信號加以取樣,並作為取樣及保持脈衝 立輸出至該第二切換。在該第三切換,回應來自該選擇器 β刀的第四切換的取樣及保持脈衝,而將該監控線的電位 攸8亥第一電位設定成該第二電位(例如接地電位)。在該水平 掃描器中,與該時脈信號及反相時脈信號同步地,將移位 脈衝,該移位段依序輸出至該第—切換群的對應切換。 在該第切換群中,將該時脈信號及反相時脈信號交替地
O:\90\90148.DOC 200425040 依序加以取樣’㈣應從該對應移位階段輸㈣移位脈 衝,然後將取樣的信號輸出至該第二切換群的對應切換, 以作為取樣及保持脈衝。在㈣三切換群巾,依序將該輸 入視訊信號加以取樣,以回應從㈣—切換群的切換來的 取樣及保持脈衝,並將其供應至該像素部分的對應信號 線。此外,在該控制電路中,監控該監控線的電位變動, 明確地說,在該控制電路中’監控該監控電路的輸出從該 初始狀態的相位變動,並校正該時脈信號及反相時脈信號 的產生時序,以便取消該相位的變動量,因此而校正;等° 取樣及保持脈衝由於電晶體的特性改變(面板老化等所導 致)而導致的漂移。 當指定該第二掃描操作時,例如將該水平開始脈衝供應 至監控電路,及該水平掃描器的移位暫存器中的最後移位 階段,此外,將該切換信號輸入該監控電路。在此時,該 切換信號指明該第二掃描操作,因此,在該選擇器部分中, 將所供應的水平開始脈衝作為選取脈衝,而輸出至該第五 切換。在該第五切換,將與該水平掃描器的最後移位階段 所取樣的時脈信號或反相時脈信號不同的信號加以取樣, 並作為取樣及保持脈衝而輸出至該第三切換。在該第三切 換,將該監控線的電位從該第一電位設定成該第二電位(例 如接地電位),以回應來自該選擇器部分的第五切換的取樣 及保持脈衝。在該水平掃描器中,與該時脈信號及反相時 脈信號同步地,將移位脈衝從該移位階段依序輸出至該第 一切換群的對應切換。在該第一切換群中,將該時脈信號
O:\90\90148.DOC -20- 200425040 及反相時脈信號交替地依序加以取樣,以回應從該對應移 位階段輸出的移位脈衝,然後將取樣的信號輸出至該第二 切換群的對應切換,以作為取樣及保持脈衝。在該第二切 換群中’依序將該輸入視訊信號加以取樣,以回應從該第 一切換群的切換來的取樣及保持脈衝,並將其供應至該像 素部分的對應信號線。此外,在該控制電路中,監控該監 控線的電位變動,明確地說,在該控制電路中,監控該監 控電路的輸出從該初始狀態的相位變動,並校正該時脈信 號及反相時脈信號的產生時序,以便取消該相位的變動 里因此而校正该等取樣及保持脈衝由於電晶體的特性改 t:(面板老化等所導致)而導致的漂移。依此,即使在掃描方 向轉換中轉換該時脈相位的水平掃描器中,不論掃描操作 方向如何’無需該輸出電位變動的相位改變,亦可實現高 精確度影像顯示。 根據本發明第三概念提供一顯示器,其包括一像素部 分二其中複數個像素配置於一矩陣中,並舖設數信號線用 於母像素行,一監控線,保持在一第一電位;一控制電 路,用以產生至少一第一時脈信號及一第一反相時脈信 號,其互具有相反相位並作用為一水平掃描的參照,用以 監控該監控線的電位變動,及用以根據該電位變動的時序 k動而校正至少該時脈信號及反相時脈信號的產生時序; 一時脈產生電路,用以根據在該控制電路所產生的第一時 :信號及第一反相時脈信號,而產生一第二時脈信號及一 第-反相時脈信號,其具有與該第—時脈信號及第一反相
O:\90\90148.DOC -21- 200425040 時脈信號相同的週期,並具有一小負裁tb; 一水平掃描器; 及-監控電路,其中該水平掃描器包括—移位暫存器盗其 中串聯複數個移位階段,其能根據該切換信號,而在料 從一第-p皆段移位至-最後階段的—第一掃描操作,鱼依 序從該最後階段移位至該第一階段的一第二掃描操作間作 切換’並在該第-掃描操作時間或該第二掃描操作時間, 與該時脈信號及反相時脈信號同步地,從該移位階段依序 輸出移位脈衝’ 一第一切換群,用以交替地依序將該時脈 ㈣及反相時脈信號加以取樣,以回應從該移位暫存器的 對應移位階段輸出的移位脈衝,並將其輸出作為取樣及保 持脈衝m換群’用以依序將視訊信號加以取樣, 以回應從該第-切換群的切換來的取樣及保持脈衝,並將 其供應至該像素部分的對應信號線,而該監控電路包括一 選擇器部分’用以接收該切換信號,當該切換信號指明該 第一掃描操作時,在該第一時脈信號及第一反相時脈信號 間,將水平掃描器中與該移位暫存器的第一移位階段所取 樣信號相位不同之信號加以取樣,而當該切換信號指明該 第二掃描操作時,在該第一時脈信號及第一反相時脈信號 間’將水平掃描器中與該移位暫存器的最後移位階段所取 ㈣號相位不同之信號加以取樣’並將其輸出作為取樣及 保持脈衝,及-第三切換,用以在-第二電位設定該監控 _電位’㈣應從該選擇器部分來的取樣及保持脈衝。 *根據本务明第四概念提供一投影型顯示器,其包括一監 控線’保持在一第一電位;一控制電路,用以產生至少一
O:\90\90148.DOC -22- 200425040 時脈信號及-反相時脈信號,其互具有相反相位並作用為 水平掃描的參照,用以監控該監控線的電位變動,並用 以根據該電位變動的時序變動,而校正至少該時脈信號及 反相時脈信號的產生時序;_時脈產生構件,用以根據在 該控制電路所產生的第—時脈信號及第—反相時脈信號, 而產生一第二時脈信號及一第二反相時脈信號,其具有與 該第一時脈信號及第一反相時脈信號相同的週期,並具有 一小負載比;一顯示面板,其包括至少一像素部分(其中複 數個像素配置於一矩陣中,並舖設數信號線用於每一像素 灯)、一水平掃描器,及一監控電路;一放射構件,用以放 射光至該顯示面板;及一投影構件,用以將光通過該顯示 面板而投衫在一螢幕上,其中該顯示面板的水平掃描器包 括一移位暫存器,其中串聯複數個移位階段,其能根據該 切換信號,而在依序從一第一階段移位至一最後階段的一 第一掃描操作,與依序從該最後階段移位至該第一階段的 一第二掃描操作間作切換,並在該第一掃描操作時間或該 第二掃描操作時間,與該時脈信號及反相時脈信號同步 地,依序從該移位階段輸出移位脈衝,一第一切換群,用 以交替地依序將該第二時脈信號及第二反相時脈信號加以 取樣,以回應從該移位暫存器的對應移位階段輸出的移位 脈衝,並將其輸出作為取樣及保持脈衝,及一第二切換群, 用以依序將視訊信號加以取樣,以回應從該第一切換群的 切換來的取樣及保持脈衝,並將其供應至該像素部分的對 應信號線,而該顯示面板的監控電路包括一選擇器部分, O:\90\90148.DOC -23- 200425040 =以接收該士刀換信冑,當肖切換信號指㈣第一掃描操作 時,在該第-時脈信號及第一反相時脈信號間,將水平掃 描器中與該移位暫存器的第—移位階段所取樣信號不同相 位士的信號加以取樣’而當該切換信號指明該第二掃描操作 時’在該第-時脈信號及第—反相時脈信號中,將水平掃 描器中與該移位暫存器的最後移位階段所取樣信號不同相 位的信號加以取樣’並將其輸出作為取樣及保持脈衝,及 第刀換用以在一第二電位設定該監控線的電位,以 回應從該選擇器部分來的取樣及保持脈衝。 較佳地,該選擇H部分具有—第四切換,用以接收—選 取脈衝’將該等時脈信號加以取樣,並將其作為取樣及保 持脈衝而輸出至該第三切換;一第五切換,用以接收一選 取脈衝,將該反相時脈㈣加㈣樣,絲其作為取樣及 保持脈衝而輸出至該第三切換;及一選擇器,用以接收該 切換信號’當該切換信號指明該第—掃描操作時,將該選 取脈衝輸出至該第四切換,並在該切換信號指明該第2掃 描操作時,將該選取脈衝輸出至該第五切換。 較佳地’藉由接收該水平開始脈衝而開始該第—掃描操 作及該第二掃描操作,該水平開始脈衝在該第—掃描操作 時間供應至該移位暫存器的初始移位階段及該監控電路, 而在該第二掃描操作時間供應至該移位暫存器的最後移位 P皆段及該監控電路’而該監控電路的選擇器根據該切換信 號,將該水平開始脈衝作為選取脈衝,而供應至四: 換或第五切換。
O:\90\90148.DOC -24- 200425040 更佳地,該選擇器具有一第一轉移線,用以將該水平開 始脈衝作為選取脈衝而轉移至該第四切換;一第二轉移 線,用以將該水平開始脈衝作為選取脈衝而轉移至該第五 切換;一第一選取切換,當該切換信號指明該第一掃描操 作時,用以連接該第一轉移線與該水平開始脈衝的供應 線;-帛二選取㈣,當該切換信號指日㈣第二掃描操作 時,用以連接該第二轉移線與該水平開始脈衝的供應線; 及-電位設定構件,用以在-電位(其能保持在第四切換或 該第五切換,以非導電狀態連接該第一轉移線或該第二轉 移線),將該第一轉移線或該第二轉移線與該水平開始脈衝 的供應線仍保持在非連接狀態。 較佳地,該水平掃描器的移位暫存器中,該移位階段的 數目為偶數。 車父佳地,該像素的顯示元件係一液晶單元。 根據本發明,例如在該控制電路中,產生互具有相反相 位並作用為水平掃描參照的時脈信號及反相時脈信號,並 將其供應至該水平掃描器及該監控電路。此外,例如由該 切換信號指定該第一掃描操作或該第二掃描操作(其在盥 該第-掃描操作相反的方向中掃描),#減該第—掃描操 作時,例如將該水平開始脈衝供應至該監控電路及該水平 掃描器的移位暫存器中的第—移位階段。此外,將該切換 :破輸入該監控電路,在此時,該切換信號指明該第一掃 描#作,因此,在該選擇器部分中,將所供應的水平開始 脈衝作為選取脈衝,而輸出至該第四㈣。在該第㈣^
O:\90\90148.DOC -25- 200425040 將,該水平掃描器的初始移位階段所取樣的第二時脈信號 或第二反相時脈信號不同相位的信號加以取樣,並作為取 樣及保持脈衝而輸出至該第三切換。在該第三切換,回應 來自該4擇益部分的第四切換的取樣及保持脈衝,而將該 監控線的電位從該第一電位設定成該第=電位(例如接地 1位)。在該水平掃描器中,與該第一時脈信號及第一反相 日守脈遽同步地’將移位脈衝從該移位階段依序輸出至該 第切換群的對應切換。在該第一切換群中,將該第二時 脈仏號及第二反相時脈信號交#地依序加以取樣,以回應 從該對應移位階段輸出的移位脈衝,然後將取樣的信號輸 出至該第二切換群的對應切換,以作為取樣及保持脈衝。 在該第二切換群中,依序將該輸入視訊信號加以取樣,以 回應從該第-切換群的切換來的取樣及保持脈衝,並將其 供應至該像素部分的對應信號線。此外,在該控制電路中, 監控該監控線的電位變動,明確地說,在該控制電路中, 監控該監控電路的輸出從該初始狀態的相位變動,並校正 該時脈信號及反相時脈信號的產生時序,以便取消該相位 的變動1,因此而校正該等取樣及保持脈衝由於電晶體的 特性改變(面板老化等所導致)而導致的漂移。 虽扣疋該第二掃描操作日寺,例如將該水平開始脈衝供應 至監控電路,及該水平掃描器的移位暫存器中的最後移位 階段,此外,將該切換信號輸入該監控電路。在此時,該 刀換L諕私明該第二掃描操作,因此,在該選擇器部分中, 將所供應的水平開始脈衝作為選取脈衝,而輸出至該第五
O:\90\90148.DOC -26- 200425040 切換。在該第五切換,將與該水平掃描器的最後移位階段 所取樣的時脈信號或反相時脈信號不同相位的信號加以取 樣,並作為取樣及保持脈衝而輸出至該第三切換。在該第 三切換,將該監控線的電位從該第一電位設定成該第二電 位(例如接地電位),以回應來自該選擇器部分的第五切換的 取樣及保持脈衝。在該水平掃描器中,與該時脈信號及反 相時脈信號同步地,將移位脈衝從該移位階段依序輸出至 該第一切換群的對應切換。在該第一切換群中,將該第二 時脈信號及第二反相時脈信號交替地依序加以取樣,以回 應從該對應移位階段輸出的移位脈衝,然後將取樣的信號 輸出至該第二切換群的對應切換,以作為取樣及保持脈 衝。在該第二切換群中,依序將該輸入視訊信號加以取樣, 以回應從該第一切換群的切換來的取樣及保持脈衝,並將 其供應至該像素部分的對應信號線。此外,在該控制電路 中,監控該監控線的電位變動,明確地說,在該控制電路 中,監控該監控電路的輸出從該初始狀態的相位變動,並 校正該第一時脈信號及第一反相時脈信號的產生時序,以 便取消該相位的變動量,因此而校正該等取樣及保持脈衝 由於電晶體的特性改變(面板老化等所導致)所導致的漂 移。依此,即使在掃描方向轉換中轉換該時脈相位的水平 掃描器中,不淪掃描操作方向如何,無需該輸出電位變動 的相位改變,亦可實現高精確度影像顯示。此外,可得到 一取樣及保持脈衝,其具有一邊緣以對抗隨老化而增加的 複影。 O:\90\90148.DOC 27- 200425040 根據本發明第五概念 八 * A > 顯不裔其包括一像辛邱 刀,,、中複數個像素配置於_ ”。 於每一像素行;數信號線用 路,用以產生υ、:Γ 第一電位;—控制電 乂 一時脈信號及一反相時脈信號,其互具 有相反相位並作用為一水平 /、 ^ 魄的雪m +知描的參照,用以監控該監控 ^動’及用以根據該電位變動的時序變動而校正 至少該:寺脈信號及反相時脈信號的產生時序;一水平掃描 器’ 一弟-監控電路;及一第二監控電路,其中該水平掃 描器包括—移㈣存器’其中串聯複數個移位階段,其能 根據該i刀換信號’而在依序從—第―階段移位至_最後階 段的一第一掃描操作,與依序從該最後階段移位至該第一 階段的一第二掃描操作間作切換,並在該第一掃描操作時 間或該第二掃描操作時間,與該時脈信號及反相時脈信號 同步地,從該移位階段依序輸出移位脈衝,一第一切換群, 用以交替地依序將該時脈信號及反相時脈信號加以取樣, 以回應自該移位暫存器的對應移位階段輸出的移位脈衝, 並將其輸出作為取樣及保持脈衝,及一第二切換群,用以 依序將視訊信號加以取樣,以回應從該第一切換群的切換 來的取樣及保持脈衝,並將其供應至該像素部分的對應信 號線,該第一監控電路包括一移位階段,其在該第一掃描 操作時間連接至該水平掃描器中移位暫存器的最後移位階 段’並在該最後移位階段執行該信號的移入時,與該時脈 信號及反相時脈信號同步地輸出該等移位脈衝,一第三切 換,用以在該時脈信號及反相時脈信號中,將與取樣自該 O:\90\90148.DOC -28- 200425040 最=位階段的信號不同的信號加以取樣,以回應從該移 位階段輪出的移位脈衝,並將其輸出作絲樣及保持脈 衝及一第四切換,用以在一第二電位設定該監控線的電 ::,以回應來自該第三切換的取樣及保持脈衝,而該第二 二電路包括一移位階段,其在該第二掃描操作時間連接 至„亥水平知描器中移位暫存器的初始移位階段,當該初始 移位階段執行該信號的移人時,與該時脈信號及反相時脈 信號同步地輸出該等移位脈衝,一第五切換,用以在該時 脈信號及反相時脈信號間,將與取樣自該初始移位階段的 ㈣不同的信號加以取樣’ w回應自該移位階段輸出的移 位脈衝,並將其輸出作為取樣及保持脈衝,及一第六切換, 用以在該第一電位設定該監控線的電位,以回應來自第五 切換取樣及保持脈衝。 根據本發明第六概念提供一投影型顯示器,其包括一監 控線,保持在一第一電位;一控制電路,用以產生至少一 時脈信號及一反相時脈信號’其互具有相反相位並作用為 -水平掃描的參照’用以監控該監控線的電位變動,並用 以根據該電位變動的時序變動,而校正至少該時脈信號及 反相時脈信號的產生時序;_顯示面板’其包括一像素部 分(其中複數個像素配置於—矩陣中,並舖設數信號線用於 每一像素行)、一水平掃描器,一第一監控電路,及一第二 監控電路;一放射構件’用卩放射光至該顯示面板;及一 投影構件,用以將光通過該顯示面板而投影在一螢幕上, 其中該顯示面板的水平掃描器包括一移位暫存器,其中串
O:\90\90148.DOC -29- 200425040 聯複數個移位階段,其能根據該切換信號,而在依序從一 第-P皆段移位至-最後階段的-第—掃描操作,與依序從 該最後階段移位至該第-階段的—第二掃描操作間作切 換,並在該第一掃描操作時間或該第二掃插操作時間,與 該時脈信號及反相時脈信號同线,依序從該移位階段輸 出移位脈衝,-第一切換群,用以交替地依序將該時脈信 號及反相時脈信號加以取樣,以回應從該移位暫存器的對 應移位階段輸出的移位脈衝,並將其輸出作 脈衝,及一第二切換群,用以依序將視訊信镜加二:持 以回應從該第一切換群的切換來的取樣及保持脈衝,並將 其供應至該像素部分的對應信號線,該顯示面板的第一監 控電路包括-移位階段,其在該第—掃描操作時間連接至 該水平掃描器中移位暫存器的最後移位階段,並在該最後 移位階段執行該信號的移入時,與該時脈信號及反相時脈 信號同步地輸出該等移位脈衝,一第三切換,用以在該時 脈信號及反相時脈信號中,將與取樣自該最後移位階段的 6唬不同的信號加以取樣,以回應從該移位階段輸出的移 位脈衝,並將其輸出作為取樣及保持脈衝,及一第四切換, 用以在第一電位设疋該監控線的電位,以回應來自該第 三切換的取樣及保持脈衝,而該顯示面板的第二監控電路 包括一移位階段,其在該第二掃描操作時間連接至該水平 掃描器巾移位暫存㈣初始隸階段,在該初始移位階段 執行該信號的移入時,與該時脈信號及反相時脈信號同步 地輸出該等移位脈衝…第五切換,用以在該時脈信號及
O:\90\90148.DOC -30- 200425040 反㈣脈信號間,將與取樣自該初始移位階段的信號不同 的信號加以取樣,卩回應自該移位階段輸出的移位脈衝, 並將其輸出作為取樣及保持脈衝,及_第六切換,用以在 該第二電位設定該監控線的電位,以回應來自第五切換取 樣及保持脈衝。 車乂仫地,藉由接收該水平開始脈衝而開始該第一掃描操 作及該第:掃描操作,該水平開始脈衝在該第—掃描操作 時間供應至該移位暫存H的初始移㈣段,而在該第二掃 描操作時間供應至該移位暫存”最後隸階段,並未供 應至該第一監控電路及該第二監控電路。 較佳地’該第—監控電路係設置於該水平掃描器的最後 移=配置位置附近,而該第二監控電路係設置於該水 平掃描器的初始移位階段配置位置附近。 該監控線由該第-監控電路與該第二監控電路共享,較 佳地’該監控線個別地形成連接至該第__監控電路的第一 監控線’及形成連接至該第二監控電路的第二監控線。 較佳地,在該水平掃描器的移位暫存器中,移位階段的 數目為偶數。 衩佳地’提供一時脈產生構件,用以根據在該控制電 所產生的時脈信號及反相時脈信號,而產生一第二時脈 號及-第二反相時脈信號(具有與該時脈信號及反相時j 信號相同的週期’及具有小負載比),並將其供應至該水 掃描器、第-監控電路及第二監控電路,該水平掃描器1 第一切換群的各切換,該第一監控電路的第三切換,及〗
O:\90\90148.DOC -31- 200425040 第一I控電路的第五切換,將來自該時脈產生構件的第二 時脈信號或第二反相時脈信號加以取樣。 此外,該像素的顯示元件係一液晶單元。 根據本發明’例如在該控制電路中,產生互具有相反相 位亚作用為水平掃描參照的時脈信號及反相時脈信號,並 將其供應至該水平掃描器及該第一監控電路(及/或第二監 控電路)。此外,例如由該切換信號指定該第一掃描操作或 該第二掃描操作(其在與該第一掃描操作相反的方向中掃 描)’當指定該第一掃描操作時,例如將該水平開始脈衝供 應至該水平掃描器的移位暫存器中的初始移位階段。此 外,在該水平掃描器中,與時脈信號或反相時脈信號同步 地,將該等移位脈衝從該移位階段輸出至該第一切換群的 對應切換。在该第一切換群中,交替地依序將該時脈信號 或反相時脈#號加以取樣,以回應自該對應移位階段輸出 的移位脈衝,此外,將所取樣的信號輸至該第二切換群的 對應切換作為取樣及保持脈衝。在該第二切換群中,依序 將該等輸入視訊信號加以取樣,以回應從該第一切換群的 切換來的取樣及保持脈衝,並將其供應至該像素部分的對 應信號線。當上述水平掃描器中的第一掃描操作實施到最 後移位階段時,在該第一監控電路的移位階段將該水平掃 4田器的最後移位階段的信號加以移位,因此,在該第一於 控電路的移位階段,與該日夺脈信號及反相日夺脈信號同$ 地,將該移位脈衝輸出至該第三切換。在該第三切換中^ 在該時脈信號及反相時脈信號間,將與該水平掃描器的最 O:\90\90148.DOC -32- 200425040 後移位階段所取樣信號不同的信號加以取樣,以回應自該 移位階段輸㈣移⑽衝’並將其作為取樣及保持脈衝而 輸出至該第四切換。在該第一監控電路的第四切換中,將 該監控線的電位從該第一電位設定成該第二電位(例如接 地電位),以回應來自該第三切換的取樣及保持脈衝。此 外,在該控制電路中,監控該監控線的電位變動,明確地 說,在該控制電路中,監控該第—監控電路的輸出從該初 始狀態的相位變動,並校正該時脈信號及反相時脈信號的 產生時序,以便取消該相位的變動量,因此而校正該等取 樣及保持脈衝由於電晶體的特性改變(面板老化等所導致) 而導致的漂移。 當指定該第二掃描操作時,例如將該水平開始脈衝供應 至該水平掃描器的移位暫存器中的最後移位階段,然後在 該水平掃描器中,依序將該等移位脈衝從同步於該時脈信 號及反相時脈信號的移位階段輸出至該第一切換群的對應 切換。在該第一切換群中,交替地依序將該時脈信號及反 相時脈信號加以取樣,以回應從該等對應移位階段輸出的 移位脈衝,然後將所取樣的信號輸出至該第二切換群的對 應切換,以作為取樣及保持脈衝。在該第二切換群中,依 序將該等輸入視訊信號加以取樣,以回應自該第一切換群 的切換來的取樣及保持脈衝,並將其供應至該像素部分的 對應信號線。當上述水平掃描器中的第一掃描操作實施至 初始移位階段時,在該第二監控電路的移位階段,將從該 水平掃描器的初始移位階段來的信號加以移位,因此而在 O:\90\90148.DOC -33- 200425040 該第二監控電路的移位階段,將該移位脈衝與該時脈信號 及該反相時脈信號同步地輸出至第五切換。在第五切換, 在該時脈信號及該反相時脈信號間,將與該水平掃描器的 初始移位階段所取樣信號不同的信號加以取樣,以回應從 該移位階段輸出的移位脈衝,並將其作為取樣及保持脈衝 而輸出至第六切換。在該第二監控電路的第六切換,將該 監控線的電位從該第一電位設定成該第二電位(例如接地 電位),以回應來自第五切換的取樣及保持脈衝。此外,在 該控制電路中,監控該監控線的電位變動,明確地說,在 該控制電路中,監控該第一監控電路的輸出從該初始狀態 的相位變動,並校正該時脈信號及反相時脈信號的產生時 序,以便取消該相位的變動,因此而校正該等取樣及保持 脈衝由於電晶體的特性改變(面板老化等所導致)而導致的 漂移。依此,即使在掃描方向轉換中轉換該時脈相位的水 平掃描器中,不論掃描操作方向如何,無需該輸出電位變 動相位’亦可實現高精確度影像顯示。 【實施方式】 以下將提供本發明實施例的詳細說明。 第一實施例 圖π根據本發明第一實施例(例如使用液晶單元作為該 像素的顯示元件(光電元件)),以電路圖說明點序列驅動系 統的主動矩陣型液晶顯示器裝置配置範例。 如圖11所示,此液晶顯示器裝置20具有一有效像素部分 (PXLP)21、一垂直掃描器(VSCN)22、一水平掃描器
O:\90\90148.DOC -34- 200425040 (HSCN)23、一監控電路(MNT)24、一時脈產生電路 (GEN)25,及一回饋控制電路(FDBCIC)26(其包括一時序產 生器作為其主要元件)。請注意,如圖12所示,該垂直掃描 器不僅設置在該像素部分21的一側部分(圖中的左側部 分),亦設置在兩側部分(圖中左侧部分及右側部分),並具 備有該等信號線的預先充電電路(PRCG)27。此外,有效像 素部分(PXLP)21、垂直掃描器(VSCN)22(22-1、22-2)、水 平掃描器(HSCN)23、監控電路24,及時脈產生電路 (GEN)25(及預先充電電路27)皆安裝在顯示面板(LCD面 板)28 〇 像素部分21由複數個配置在一矩陣中的像素PXL所構 成,該矩陣由η個列及m個行所組成,在此為簡化圖示,將 說明由4列及4行所組成的像素陣列作為範例。設置在該矩 陣中的像素PXL各由一像素電晶體所構成,該像素電晶體 由一薄膜電晶體(TFT)21、一液晶單元LC21(具有一像素電 極連接至此TFT 21的一汲極),及一儲存電容器Cs21(具有 一電極連接至TFT 21的一汲極)所構成。各相對於此等像素 PXL,沿著該像素陣列方向舖設信號線SGNL21至SGNL24 而用於每一行,並沿著該像素陣列方向舖設閘極線GTL21 至GTL24而用於每一列。在各像素PXL中,將TFT 21的源極 (或汲極)連接至各對應信號線SGNL21至SGNL24,TFT 21 的閘極連接至各閘極線GTL21至GTL24,液晶單元LC21的 計數電極及儲存電容器Cs21的其他電極,共同地連接至毗 鄰像素間的一 Cs線CsL21,此Cs線CsL21提供一預設DC電流 O:\90\90148.DOC -35- 200425040 作為共同電壓Vcom。在此像素部分21,閘極線GTL21至 GTL24的第一側末端例如連接至垂直掃描器22的列的輸出 末端,垂直掃描器22例如設置在圖中像素部分21的左側。 垂直掃描器22執行每一場效週期在垂直方向(列方向)掃 描像素的處理,並在列單元依序選取連接至閘極線GTL21 至GTL24的像素PXL,意即,將掃描脈衝SP21由垂直掃描器 22提供至閘極線GTL21時,則選取第一列的行像素PXL,而 將掃描脈衝SP22提供至閘極線GTL22時,則選取第二列的 行像素PXL。依此,以下依序將掃描脈衝SP23及SP24提供 至閘極線GTL23及GTL24。 例如圖中在像素部分21的上側具備有水平掃描器23及監 控電路(虛擬掃描器)24。 水平掃描器23執行每一 1H(H係該水平掃描週期)用以依 序將輸入視訊信號VDO加以取樣的處理,並由垂直掃描器 22在列單元中所選取的像素PXL將其寫入。水平掃描器23 利用如圖11所示的時脈驅動方法,並具有一移位暫存器 23卜一時脈取樣切換群232、一相位調整電路(PAC)群233, 及一取樣切換群234。 移位暫存器231具有四個移位階段(S/R階段)231-1至 231-4,以對應至像素部分21的像素行(本範例中為四行), 例如由外部回饋控制電路26將水平開始脈衝HST提供至第 一(初始階段)移位階段23 1-1或第四(最後)移位階段23 1-4 時,與互具有相反相位的水平時脈HCK及反相水平時脈 HCKX(以下將稱此兩者為”水平時脈”)同步地操作一第一移 O:\90\90148.DOC -36- 200425040 位操作(一般移位操作),或一第二移位操作(反相移位操 作)。因此移位暫存器231的移位階段231_1至231_4依序輸出 具相同脈衝寬的移位脈衝SFTP231至SFTP234,作為該等水 平時脈HCK及HCKX的週期。 在此,’’一般移位操作”指圖11中在從左至右方向中的掃 描’意即依序為初始階段的第一移位階段23 1 -1、第二移位 階段23 1 _2、第三移位階段23 1 -3及第四移位階段23 1-4。另 一方面,”反相移位操作”指圖U中在從右至左方向中的掃 描,意即依序為第四移位階段231-4、第三移位階段231_3、 第二移位階段23 1 _2及第一移位階段23 1 -1。 一般移位操作及反相移位操作係根據外界提供的移位方 向切換信號RGT而加以判定,例如,在高位準收到移位方 向切換信號RGT時,水平掃描器23的移位暫存器231即執行 一般移位操作,而在低位準收到時,則執行該反相移位操 作。 在移位暫存器23 1中,不論將移位脈衝SFTP在第一移位階 段231-1朝第四移位階段23丨_4的一般方向傳播,或從第四移 位階段231-4朝第一移位階段23 1-1的相反方向傳播,均在該 等移位階段中插入切換電路2311、23 12及2313,其接收水 平開始脈衝HST並切換。明確地說,在第一移位階段23 1-;1 與第二移位階段231-2間插入切換電路2311,在第二移位階 段23 1 -2與第三移位階段23丨_3間插入切換電路23丨2,而在第 三移位階段23 1-3與第四移位階段23 1-4間插入切換電路 2313。切換電路2311至2313接收移位方向切換信號RGT, O:\90\90148.DOC -37- 200425040 並將信號傳播方向切換至一般方向或相反方向。 圖13以電路圖說明在該移位暫存器的移位階段間所插入 切換電路2311(至2313)的配置範例,請注意,在圖13中將在 第一移位階段231-1與第二移位階段231-2間所插入的切換 電路2311示為範例,但其他切換電路2312及2313具有相同 的配置。 如圖13所示,切換電路2311具有轉移閘極TMG231-1及 TMG231-2,以及一反相器INV231,轉移閘極TMG231-1連
接一 P通道MOS(PMOS)電晶體PT231-1及一 η通道MOS (NMOS)電晶體ΝΤ231-1的源極及汲極,以配置一第一端子 Τ1及一第二端子T2。NM0S電晶體ΝΤ231-1的閘極連接至切 換信號RGT的供應線,而pm〇S電晶體ΡΤ231-1的閘極連接 至反相器INV23 1的輸出端,用以輸出信號rgTX,其藉由 反轉切換信號RGT的位準而得到。此外,第一端子T1連接 至第一移位階段(左側移位階段)23 U的輸出端〇1,而第二 端子T2連接至第二移位階段(右侧移位階段)23 1-2的輸入端 II。 轉移閘極TMG231-2連接PM0S電晶體PT231-2及NM0S 電晶體NT231-2的源極及汲極,以配置第一端子丁丨及第二端 子T2。PMOS電晶體PT231-2的閘極連接至切換信號RGT的 供應線,而NMOS電晶體NT231-2的閘極連接至反相器 INV23 1的輸出端,用以輸出一信號rgtX,其藉由反轉切 換信號RGT的位準而得到。此外,第一端子τ丨連接至第一 移位階段(左側移位階段)23 1-1的輸入端II,而第二端子T2
O:\90\90148.DOC -38- 200425040 連接至第二移位階段(右側移位階段)231-2的輸出端01。 在具有此一配置的切換電路23 11中,例如當在一高位準 供應切換信號RGT時,反相器INV231的輸出信號RGTX會成 為低位準’而轉移閘極TMG231-1的PMOS電晶體PT231-1 及NMOS電晶體NT231-1會成為導電。另一方面,轉移閘極 TMG231_2 的 PMOS 電晶體 PT231-2及 NMOS 電晶體 NT231-2 則保持在非導電狀態。因此,從第一移位階段23 1 _ 1的輸出 ^ 〇1輸出的信號(水平開始脈衝HST)經由轉移閘極 TMG231-1而傳播至第二移位階段231-2的輸入端^,即實施 一般移位操作。 與此相反地,在低位準供應切換信號RGT時,反相器 INV231的輸出信號RGTX成為高位準,而轉移閘極 TMG231-1 的 PMOS 電晶體 PT231_1及 NMOS 電晶體 NT231-1 保持在非導電狀態。另一方面,轉移閘極丁]^〇231_2的1>1^〇8 電晶體ΡΤ231-2及NMOS電晶體ΝΤ231-2成為導電狀態,因 此,從第二移位階段231-2的輸出端01輸出的信號(水平開 始脈衝HST)經由轉移閘極TMG23 1 _2而傳播至第一移位階 段231-1的輸入端η,即實施反相移位操作。 請注意,在圖13的配置中,作出該配置,俾便在各切換 電路设置反相器INV231,但亦可在切換信號尺〇丁的輸入階 段提供該反相器,並將其反相輸出信與切換信號 RGT—起供應至各切換電路。 時脈取樣切換群232具有四個切換,以對應 像素部分21的像素行,此等切換的第一側末端 O:\90\90148.DOC -39- 200425040 交替地連接至時脈線DKL21及DKXL21,用以從時脈產生電 路25傳送第二時脈DCK及第二反相時脈DCKX。意即,切換 232- 1及232-3的第一側末端(對應至像素部分21的像素行的 奇數行)連接至一時脈線DKXL21,而切換232-2及232-4的第 一側末端(對應至像素部分21的像素行的偶數行)連接至一 時脈線DKL21。將依序從移位階段23 1-1至23 1-4輸出的移位 脈衝SFTP231至SFTP234提供至時脈取樣切換群232的切換 232_1至232-4 ;從移位暫存器231的移位階段23 1-1至23 1-4 提供移位脈衝SFTP231至SFTP234時,時脈取樣切換群232 的切換232-1至232-4依序進入ON(導通)狀態,以回應此等 移位脈衝SFTP23 1至SFTP234,並藉此將互具相反相位的時 脈DCKX及DCK加以交替地取樣。 相位調整電路群233具有四個相位調整電路233-1至 233- 4(對應至像素部分21的像素行),在相位調整電路233-1 至233-4,調整時脈DCKX及DCK的相位(在時脈取樣切換群 232的切換232-1至232_4所取樣),然後將其供應至取樣切換 群234的對應取樣切換。 取樣切換群234具有四個取樣切換234-1至234-4(對應至 像素部分21的像素行),此等取樣切換234-1至234-4的第_ 側末端連接至視訊線VDL21,用以接收視訊信號VDO作為 輸入。由時脈取樣切換群232將時脈DCKX及DCK提供至取 樣切換234-1至234-4,並在相位調整電路群233調整相位而 作為取樣及保持脈衝SHP231至SHP234。當提供取樣及保持 脈衝SHP231至SHP234時,取樣切換群234的取樣切換234-1 O:\90\90148.DOC -40- 200425040 至234-4回應取樣及保持脈衝SHp23丨至SHp234,並依序進 入ON狀怨,並藉此將經由視訊線VDL21輸入的視訊信號 VDO加以取樣,並將其供應至像素部分2丨的信號線§〇肌2 ^ 至 SGNL24。 配置監控電路24以對應水平掃描器23的像素部分21的第 一像素行,意即毗鄰圖丨丨中左側的第一階段掃描部分,其 包括第一移位階段231-1(用以首先接收水平開始脈衝HST 作為輸出’並開始第一移位操作(一般移位操作乃、取樣切 換232-1、相位調整電路233_ι,及取樣切換234_i。在水平 掃描器23的各階段的掃描器部分,均以如包括取樣切換 232-1、相位調整電路233_ι,及取樣切換等配置的相 同方式以配置監控電路24,用以使水平掃描器23的階段輸 出脈衝的延遲量一致。 明確地說,監控電路24具有一選擇器部分241,用以接收 水平開始脈衝HST及切換信號rgt,並在切換信號RGT指明 該第一掃描操作時,藉由使用水平開始脈衝HST作為選取 脈衝,而在時脈DCK與DCKX之間,將與水平掃描器23中移 位暫存器231的初始移位階段2^4所取樣的時脈DCKXf 同的^號加以取樣,而當切換信號RGT指明該第二掃描操 作時’藉由使用水平開始脈衝HST作為選取脈衝,而在時 脈DCK與DCKX之間,將與水平掃描器23中移位暫存器23ι 的最後移位階段231-4所取樣的時脈DCK不同的信號加以 取樣。監控電路亦具有一相位調整電路242,用以產生一取 樣及保持脈衝SHP241,其係藉由調整在選擇器部分24 j所
O:\90\90148.DOC -41 - 200425040 取樣的時脈DCK或DCKX的相位而採互補位準的兩信號所 構成;及一取樣切換(第三切換)243,其中由來自相位調整 電路242的取樣及保持脈衝SHP241控制第一端子T1與第二 端子T2間的傳導。 監控電路24的取樣切換243由一類比切換加以配置,該類 比切換由連接一 PMOS電晶體及一 NMOS電晶體的源極及 沒極而得到,其中第一端子T1接地,而另一端子連接至監 控線MNTL21的一端。監控線MNTL21在該液晶顯示面板外 侧由一上拉暫存器R21往上拉,而另一末端侧經由一緩衝器 BF21連接至回饋控制電路26的輸入端。 監控電路的選擇器部分241具有一切換(第四切換)2411, 用以接收選取脈衝SLP241,將時脈DCK加以取樣,並將其 輸出至相位調整電路242; —切換(第五切換)2412,用以接 收SLP242,將時脈DCKX加以取樣,並將其輸出至相位調 整電路242 ;及一選擇器2413,用以接收水平開始脈衝HST 及切換信號RGT,並在切換信號RGT指明該第一掃描操作 時,將水平開始脈衝HST作為選取脈衝SLP241而輸出至切 換2411,而當切換信號RGT指明該第二掃描操作時,將水 平開始脈衝HST作為選取脈衝SLP242而輸出至切換2412。 圖14根據本發明,以電路圖說明該監控電路的選擇器部 分配置的具體範例。
如圖14所示,選擇器2413具有選擇切換SW241及 SW242、NMOS 電晶體 NT241 及 NT242、反相器 INV24i 至 INV246、水平開始脈衝HST的輸入端THST、切換信號RGT O:\90\90148.DOC -42- 200425040 的輸入端TRGT,及切換信號RGT的反相信號RGTX的輸入 端TRGTX。請注意,在圖14的配置中,作此配置,俾便從 外側輸入切換信號RGT及切換信號RGT的反相信號 RGTX,但亦可將其配置成,僅有切換信號從外侧輸入,而 切換信號RGT的反相信號RGTX經由該反相器而在選擇器 2413内側產生。 在選擇切換SW241中,藉由連接NMOS電晶體NT2411及 PMOS電晶體PT2411的源極及汲極,而配置第一端子T1及 第二端子T2 ;在選擇切換S W242中,藉由連接NMOS電晶體 NT2412及PMOS電晶體PT2412的源極及汲極,而配置第一 端子T1及第二端子T2。在以上相同方式中,在切換(第四切 換)2411中,藉由連接NMOS電晶體NT24111及PMOS電晶體 PT24111的源極及汲極,而配置第一端子T1及第二端子T2 ; 在切換(第五切換)2412中,藉由連接NMOS電晶體NT24121 及PMOS電晶體PT24121的源極及汲極,而配置第一端子T1 及第二端子T2。 在選擇切換SW241中,第一端子T1連接至水平開始脈衝 HST的輸入端THST,第二端子T2連接至反相器INV241的輸 入端,而NMOS電晶體NT241的源極及汲極分別在此等端子 的連接節點ND241與接地GND間連接。選取切換SW241的 NMOS電晶體NT2411的閘極連接至切換信號RGT的輸入端 TRGT,而PMOS電晶體PT2411的閘極及NMOS電晶體NT241 的閘極連接至切換信號RGT的反相信號RGTX的輸入端 TRGTX。反相器INV241至INV243相對於節點ND241而串 O:\90\90148.DOC -43- 200425040 聯,反相器INV242的輸出端連接至切換2411的NMOS電晶 體NT24111的閘極,而反相器INV243的輸出端連接至切換 2411的PMOS電晶體PT24111的閘極。此外,由一信號傳播 路由而配置一第一轉移線TML241,從選擇切換SW241(包括 節點ND241)的端子T2達到切換2411的NMOS電晶體 24111。此外,藉由NMOS電晶體NT241,配置一電位設定 構件,用以在可將切換2411穩定保持在非導電狀態的電位 (即本實施例的接地電位),在該第二掃描操作(反相掃描操 作)時間,將第一轉移線TML241的電位設定在非選取狀態 中〇 在選擇切換SW242中,第一端子T1連接至水平開始脈衝 HST的輸入端THST,第二端子T2連接至反相器INV244的輸 入端,而NMOS電晶體NT242的源極及汲極分別在此等端子 的連接節點ND242與接地GND間連接。選擇切換SW242的 PMOS電晶體PT2412的閘極及NMOS電晶體NT242的閘極連 接至切換信號RGT的輸入端TRGT,而NMOS電晶體NT2412 的閘極連接至切換信號RGT的反相信號RGTX的輸入端 TRGTX。反相器INV244至INV246相對於節點ND242而串 聯,反相器INV245的輸出端連接至NMOS電晶體NT24121 的閘極,而反相器INV246的輸出端連接至PMOS電晶體 PT24121的閘極。此外,由信號傳播路由配置第二信號轉移 線TML242,從選擇切換SW242(包括節點ND242)的端子 T2,達到切換2412的NMOS電晶體24121及NMOS電晶體 24121的閘極。此外,藉由NMOS電晶體NT242,配置該電 O:\90\90148.DOC -44- 200425040 位設定構件,用以在可將切換2412穩定保持在非導電狀態 的電位,在該第一掃描操作(一般掃描操作)時間,將第二轉 移線TML242的電位設定在非選取狀態中。 在具有此一配置的選擇器部分241中,在第一掃描操作時 間,在高位準輸入切換信號RGT,而在低位準輸入其反相 信號RGTX,結果,選擇切換SW241及NMOS電晶體NT242 成為導通狀態,而選擇切換SW242及NMOS電晶體NT241成 為非導通狀態。因此,在該連續週期中,通過選擇切換 SW241而從輸入端THST輸入的高位準水平開始脈衝HST, 由反相器INV242在高位準供應至切換2411的NMOS電晶體 NT24111,然後由反相器INV243在低位準供應至切換2411 的PMOS電晶體PT24111,因此而使切換2411成為連續週期 的導通狀態,並將時脈DCK加以取樣及輸出至相位調整電 路242。此外,在此時NMOS電晶體NT242係在導通狀態, 而使節點ND242的電位保持在接地位準,因此,由反相器 INV245在低位準將信號供應至切換2412的NMOS電晶體 NT24121,並由反相器INV246將高位準信號供應至切換 2412的PMOS電晶體PT24121,結果,將切換2412穩定保持 在非導通狀態。 另一方面,在第二掃描操作時間,在低位準輸入切換信 號RGT,並在高位準輸入其反相信號RGTX,結果,選擇切 換SW241及NMOS電晶體NT242成為非導通狀態,而選擇切 換SW242及NMOS電晶體NT241成為導通狀態。因此,從輸 入端THST通過選擇切換SW242所輸入的連續週期高位準 O:\90\90148.DOC -45- 200425040 水平開始脈衝HST,由反相器INV245在高位準供應至切換 2412的NMOS電晶體NT24121,然後由反相器INV246在低位 準供應至切換2412的PMOS電晶體PT24121。因此而使切換 2412在連續週期中成為導通狀態,而將時脈DCKX加以取 樣,並輸入相位調整電路242。此外,在此時,NMOS電晶 體NT241係在導通狀態,而使節點ND241的電位保持在接地 位準,因此,由反相器INV242在低位準將信號供應至切換 2411的NMOS電晶體NT24111,然後由反相器INV243將高位 準信號供應至切換2411的PMOS電晶體PT24111,結果,將 切換2411穩定保持在非導通狀態。 如上述,在本實施例中,在監控電路24中,在第一掃描 操作(一般掃描操作)時間及第二掃描操作(反相掃描操作) 時間,在取樣切換2411及2412所取樣的時脈DCK及DCKX 形成不同的時脈。在此,時脈DCK係在第一掃描操作時間 加以取樣,而時脈DCKX係在第二掃描操作時間加以取樣。 時脈產生電路25產生第二時脈DCK及DCKX,並將其經由 時脈線DKL21及DKXL21而供應至監控電路24及水平掃描 器23,第二時脈DCK及DCKX互具有相反相位,相對於產生 在回饋控制電路26的水平時脈(第一時脈)HCK及HCKX而 具有相同週期(T1=T2),並具有小負載比。在此,π負載比” 指在脈衝波形中脈衝寬L與脈衝重複週期Τ間的比例,例 如,如圖3Α至3D所示,水平時脈HCK及HCKX的負載比 (tl/Tl)為50%,而將時脈DCK及DCKX的負載比(t2/T2)設定 成小於此比例,意即將時脈DCK及DCKX的脈衝寬t2設定成 O:\90\9O148.DOC -46- 200425040 窄於水平時脈HCK及HCKX的脈衝寬tl。 回饋控制電路26產生一垂直開始脈衝VST(用以指示開始 垂直掃描)、垂直時脈VCK及VCKX(互具有相反相位並作用 為垂直掃描的參照)、水平開始脈衝HST(用以指示開始水平 掃描),及水平時脈HCK及HCKX(互具有相反相位並作用為 水平掃描的參照),將垂直開始脈衝VST及垂直時脈VCK及 VCKX供應至垂直掃描器22,而將水平時脈HCK及HCKX供 應至水平掃描器23、監控電路24及時脈產生電路25。此外, 回饋控制電路26產生水平開始脈衝HST,並將其供應至水 平掃描器的移位暫存器231的第一移位階段23 1-1及第二移 位階段23 1-2,及監控電路24的選擇器2413。此外,回饋控 制電路26從監控電路24的取樣切換243成為導通,及監控線 MNTL21在一般掃描操作時間或反相掃描操作時間移往接 地位準的時機,監控相位從初始狀態的變動,將相位的變 動量回饋至該面板輸入的水平時脈HCK及反相水平時脈 HCKX,並執行控制,以防止取樣及保持脈衝SHP從其初始 狀態漂移所導致的複影產生。 接下來,將相關於圖15A至15K及圖16A至16K的時序圖, 由以上配置而說明一般掃描操作及反相掃描操作。 首先將相關於圖15A至15K的時序圖,以說明一般掃描操 作。 在此情形中,掃描方向切換信號RGT設定在高位準,並 供應至水平掃描器23的移位暫存器231,及監控電路24的選 擇器2413(例如亦將反相信號RGTX供應至選擇器2413)。因 O:\90\90148.DOC -47- 200425040 此而形成路由,在水平掃描器23的移位暫存器231中的移位 階段中所插入的切換電路2311至2313,將信號經由此路由 而伙左至右傳播。思即,形成信號傳播路由,水平開始脈 衝HST經由此路由而依序從第一移位階段23 1移往第二移 位階段23 1-2,從第二移位階段23〗_2移往第三移位階段 23 1 -3 ’並從第二移位階段23 1 ·3移往第四移位階段23 1 -4。 在此狀態中,回饋控制電路26產生如圖15Α所示的水平開 始脈衝HST,並將其供應至水平掃描器23的移位暫存器23 J 的第一移位階段23 1 -1,及監控電路24的選擇器2413。此 外’回饋控制電路26產生如圖15A所示互具有相反相位的水 平時脈HCK及HCKX,並將其供應至水平掃描器23中移位暫 存器23 1的第一移位階段23 1 -1至第四移位階段23 1 -4,及供 應至時脈產生電路25。時脈產生電路25產生時脈DCK及 DCKX,並將其經由時脈線DKL21及DKXL21而供應至監控 電路24及水平掃描器23,時脈DCK及DCKX具有與產生在回 饋控制電路26的水平時脈DCK及DCKX相同的週期 (T1=T2),具有小負載比,並如圖i5D及15E所示互具有相反 相位。 回饋控制電路26產生垂直開始脈衝VST(用以指示開始垂 直掃描)、垂直時脈VCK及VCKX(互具有相反相位及作用為 垂直掃描的參照),並將其供應至垂直掃描器22。 此外,監控電路24接收水平開始脈衝HST,以及切換信 號RGT及其反相信號RGTX,由於切換信號RGT係在高位準 以指明第一掃描操作,而將水平開始脈衝HST作為選取脈 O:\90\90148.DOC -48- 200425040 衝SLP241輸出至切換2411(如圖15F所示),將與水平掃描器 23的第一移位階段23 1-1所取樣時脈DCKX不同的時脈DCK 加以取樣,並在相位調整電路242調整相位之後,將其作為 取樣及保持脈衝SHP241而供應至取樣切換243(如圖151所 示)。因此而使取樣切換243進入ON狀態,以回應取樣及保 持脈衝SHP241,將監控線MNTL21拉至接地位準(其已在液 晶顯示面板外側由上拉電阻器R21上拉),並經由緩衝器 BF21將其位準變動資訊輸入至回饋控制電路26。 此外,在水平掃描器23的移位暫存器23 1中,在第一移位 階段23 1-1(其由外部回饋控制電路供應水平開始脈衝 HST),與具相反相位的水平時脈HCK及HCKX同步地(如圖 15G所示),將移位脈衝SFTP231(其具有與水平時脈HCK及 HCKX的週期相同的脈衝寬)輸出至取樣切換232-1。此外, 移位位脈衝SFTP23 1從第一移位階段23 1 -1移至第二移位階 段23 1-2,對應至第一移位階段23 1-1的取樣切換232-1進入 ON狀態,以回應移位脈衝SFTP231,將如圖15E及15J所示 而輸出至時脈線DKXL21的時脈DCKX加以取樣,然後將其 作為取樣及保持脈衝SHP231而供應至取樣切換234-1。因此 而使取樣切換234-1進入ON狀態,以回應取樣及保持脈衝 SHP231,將經由視訊線VDL21輸入的視訊信號VDO加以取 樣,並將其供應至像素部分21的信號線SGNL21。 接下來,在第二移位階段231-2(其由第一移位階段23 1-1 移入移位脈衝SFTP23)中,與具相反相位的水平時脈HCK及 HCKX同步地(如圖15H所示),將移位脈衝SFTP232(其具有 O:\90\90148.DOC -49- 200425040 與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至取樣 切換232-2。此外,移位脈衝SFTP232從第二移位階段231-2 移至第三移位階段23卜3,對應至第二移位階段23 1 -2的取樣 切換232-2進入ON狀態,以回應移位脈衝SFTP232,將輸出 至時脈線DKL21的時脈DCK如圖15D及15K所示而加以取 樣,在相位調整電路233-2調整相位,然後將其作為取樣及 保持脈衝SHP232而供應至取樣切換234-2。因此而使取樣切 換234-2進入ON狀態,以回應取樣及保持脈衝SHP232,將 經由視訊線VDL21輸入的視訊信號VDO加以取樣,並將其 供應至像素部分21的信號線SGNL22。 接下來,在第三移位階段231-3(其由第二移位階段23 1-2 移入移位脈衝SFTP232)中,與具相反的水平時脈HCK及 HCKX同步地,將移位脈衝SFTP233(其具有與水平時脈HCK 及HCKX的週期相同的脈衝寬)輸出至取樣切換232-3。此 外,移位脈衝SFTP233從第三移位階段231-3移至第四移位 階段23卜4,對應至第三移位階段23 1-3的取樣切換232-3進 入ON狀態,以回應移位脈衝SFTP233,將輸出至時脈線 DKXL21的時脈DCKX加以取樣,在相位調整電路233-3調整 相位,然後再將其作為取樣及保持脈衝SHP233而供應至取 樣切換234-3。因此而使取樣切換234-3進入ON狀態,以回 應取樣及保持脈衝SHP233,將經由視訊線VDL21輸入的視 訊信號VDO加以取樣,並將其供應至像素部分21的信號線 SGNL23。 接下來,在第四移位階段231 _4(其由第三移位階段23 1-3 O:\90\90148.DOC -50- 200425040 移入移位脈衝SFTP233)中,與具相反的水平時脈HCK及 HCKX同步地,將移位脈衝SFTP234(其具有與水平時脈HCK 及HCKX的週期相同的脈衝寬)輸出至取樣切換232-4。對應 至第四移位階段231-4的取樣切換232-4進入ON狀態,以回 應移位脈衝SFTP234,將輸出至時脈線DKL21的時脈DCK 加以取樣,在相位調整電路233-4調整相位,然後再將其作 為取樣及保持脈衝SHP234而供應至取樣切換234-4。因此而 使取樣切換234-4進入ON狀態,以回應取樣及保持脈衝 SHP234,將經由視訊線VDL21輸入的視訊信號VDO加以取 樣,並將其供應至像素部分21的信號線SGNL24。 在回饋控制電路26中,從監控電路24的取樣切換243在一 般掃描操作時間成為導通,及監控線MNTL21移至接地位準 的時序,而監控相位從初始狀態的變動。在回饋控制電路 26中,將監控相位的變動量回饋至該面板輸入的時脈 HCK、HCKX等,並設定一合適時序。因此而防止取樣及保 持脈衝SHP從其初始狀態漂移所導致的複影產生。 如上述,在一般掃描操作時間,在監控電路24中,藉由 接收水平開始脈衝HST,以及切換信號RGT及其反相信號 RGTX,而在選擇器部分241將與水平掃描器23的第一移位 階段231-1所取樣時脈DCKX不同的時脈DCK加以取樣,在 相位調整電路242調整相位,然後將其作為取樣及保持脈衝 SHP241而供應至取樣切換243,然後取樣切換243進入ON 狀態。此外,在水平掃描器23中,在時脈取樣切換群232的 切換232-1至232-4,從移位暫存器231的移位階段231-1至 O:\90\90148.DOC -51 - 200425040 231-4提供移位脈衝SFTP231至SFTP234時,該等移位階段 依序進入ON狀態,以回應此等移位脈衝SFTP231至 SFTP234,而藉此將互具相反相位的時脈DCKX及DCK加以 取樣,並提供在相位調整電路群233調整相位的時脈DCKX 及DCK,作為取樣及保持脈衝SHP231至SHP234。此外,當 提供取樣及保持脈衝SHP231至SHP234時,取樣切換群234 的取樣切換234-1至234-4依序進入ON狀態,以回應此等取 樣及保持脈衝SHP231至SHP234,依序將經由視訊線VDL21 輸入的視訊信號VDO加以取樣,並將其供應至像素部分21 的信號線SGNL21至SGNL24。意即,大體上在與其他取樣 及保持脈衝SHP232至SHP234中的關係相同的時序,而產生 水平掃描器23的第一移位階段的取樣及保持脈衝 SHP231,及監控電路24的取樣及保持脈衝SHP241,顯示影 像並無問題。 接下來,將相關於圖16A至16K的時序圖,以說明反相掃 描操作。 在此情形中,掃描方向切換信號RGT設定在低位準,並 供應至水平掃描器23的移位暫存器231,及監控電路24的選 擇器2413(例如亦將反相信號RGTX供應至選擇器2413)。因 此而形成路由,在水平掃描器23的移位暫存器23 1中的移位 階段中所插入的切換電路2311至2313,經由此路由而將信 號從右至左地傳播,意即,形成信號傳播路由,經由此路 由,移位脈衝SFTP依序從第四移位階段23 1-4移至第三移位 階段231-3,從第三移位階段231-3移至第二移位階段 O:\90\90148.DOC -52- 200425040 231-2,並從第二移位階段231 _2移至第一移位階段231-1。 在此狀態中,如圖16A所示,回饋控制電路26產生水平開 始脈衝HST,並將其供應至水平掃描器23中移位暫存器231 的第四移位階段23 1-4,及監控電路24的選擇器2413。此 外,如圖16B及16C所示,回饋控制電路26產生互具相反相 位的水平時脈HCK及HCKX,並將其供應至水平掃描器23 中移位暫存器23 1的第一移位階段23 1-1至第四移位階段 231-4,並供應至時脈產生電路25。如圖16D及16E所示,時 脈產生電路25產生時脈DCK及DCKX,其與在回饋控制電路 26所產生水平時脈HCK及HCKX具有相同週期(T1=T2),具 有小負載比,並具有互為相反的相位,經由時脈線DKL21 及DKXL21將時脈DCK及DCKX供應至監控電路24及水平 掃描器23。 回饋控制電路26產生垂直開始脈衝VST(用以指示開始垂 直掃描)、垂直時脈VCK及VCKX(互具相反相位,並作用為 垂直掃描的參照),並將它們供應至垂直掃描器22。 此外,監控電路24接收水平開始脈衝HST,以及切換信 號RGT及其反相信號RGTX,如圖16F所示,由於切換信號 RGT係在低位準以指明第二掃描操作,因此將水平開始脈 衝HST作為選取脈衝SLP242而輸出至切換2412,將與水平 掃描器23的第四移位階段23 1-4所取樣時脈DCK不同的時 脈DCKX加以取樣,在相位調整電路242調整相位,然後如 圖161所示,作為取樣及保持脈衝SHP241而供應至取樣切換 243。因此而使取樣切換243進入ON狀態,以回應取樣及保 O:\90\90148.DOC -53- 200425040 持脈衝SHP241,將監控線MNTL21(其已在液晶顯示面板外 側由上拉電阻器R21往上拉)拉至接地位準,然後經由緩衝 器BF21將位準變動資訊輸入至回饋控制電路26。 此外,在水平掃描器23的移位暫存器23 1,在第四移位階 段23卜4(其由外部回饋控制電路26供應水平開始脈衝 HST),如圖16G所示,與具有相反相位的水平時脈HCK及 HCKX同步,將移位脈衝SFTP234(其具有與水平時脈HCK 及HCKX的週期相同的脈衝寬)輸出至取樣切換232-4。此 外,移位脈衝SFTP234從第四移位階段231-4移至第三移位 階段23 1-3,對應至第四移位階段23 1-4的取樣切換232-4進 入ON狀態,以回應移位脈衝SFTP234,並如圖16D及16J所 示,將輸出至時脈線DKL21的時脈DCK加以取樣,在相位 調整電路233-4調整相位,然後作為取樣及保持脈衝SHP234 而供應至取樣切換234-4。因此而使取樣切換234-4進入ON 狀態,以回應取樣及保持脈衝SHP234,將經由視訊線VDL21 輸入的視訊信號VDO加以取樣,並供應至像素部分21的信 號線 SGNL24。 接下來,在第三移位階段231-3(其由第四移位階段231-4 移入移位脈衝SFTP234),如圖16H所示,與具有相反相位 的水平時脈HCK及HCKX同步地,將移位脈衝SFTP233(其具 有與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至取 樣切換232-3。此外,移位脈衝SFTP233從第三移位階段 23 1-3移至第二移位階段231 _2,對應至第三移位階段23 1-3 的取樣切換232_3進入ON狀態,以回應移位脈衝SFTP233, O:\90\90148.DOC •54- 200425040 並如圖16E及16K所示,將輸出至時脈線DKLX21的時脈 DCKX加以取樣,在相位調整電路233-3調整相位,然後作 為取樣及保持脈衝SHP233而供應至取樣切換234-3。因此而 使取樣切換234-3進入ON狀態,以回應取樣及保持脈衝 SHP233,並將經由視訊線VDL21輸入的視訊信號VDO加以 取樣,及供應至像素部分21的信號線SGNL23。 接下來,在第二移位階段231-2(其由第三移位階段231-3 移入移位脈衝SFTP233),與具有相反相位的水平時脈HCK 及HCKX同步地,將移位脈衝SFTP232(其具有與水平時脈 HCK及HCKX的時期相同的脈衝寬)的輸出至取樣切換 232_2,此外,移位脈衝8?丁卩232從第二移位階段231-2移至 第一移位階段23 1-1,對應至第二移位階段231-2的取樣切換 232_2進入ON狀態,以回應移位脈衝SFTP232,並將輸出至 時脈線010^21的時脈0(:1^加以取樣,在相位調整電路233-2 調整相位,然後作為取樣及保持脈衝SHP232而供應至取樣 切換23 4_2。因此而使取樣切換23 4-2進入ON狀態,以回應 取樣及保持脈衝SHP232,將經由視訊線VDL21輸入的視訊 信號VDO加以取樣,並供應至像素部分21的信號線 SGNL22 〇
接下來,在第一移位階段231-1(其由第二移位階段231-2 移入移位脈衝SFTP232),與具有相反相位的水平時脈HCK 及HCKX同步地,將移位脈衝SFTP231(其具有與水平時脈 HCK及HCKX的週期相同的脈衝寬)的輸出至取樣切換 232-1。對應至第一移位階段23 1-1的取樣切換232-1進入ON O:\90\90148.DOC -55- 200425040 狀態,以回應移位脈衝SFTP231,將輸出至時脈線DKXL21 的時脈DCKX加以取樣,在相位調整電路233-1調整相位, 然後作為取樣及保持脈衝SHP23 1而供應至取樣切換 234-1。因此而使取樣切換234-1進入ON狀態,以回應取樣 及保持脈衝SHP231,並將經由視訊線VDL21輸入的視訊信 號VDO加以取樣,及供應至像素部分21的信號線SGNL21。 在回饋控制電路26,從監控電路24的取樣切換243在反相 掃描操作時間成為導電,及監控線MNTL21移至接地位準時 的時序,監控從該初始狀態的相位變動。在回饋控制電路 26,將所監控相位的變動量回饋至該面板輸入的時脈HCK 及HCKX,並設定合適的時序,因此而防止取樣及保持脈衝 SHP從其初始狀態漂移所導致的複影產生。 如上述,在反相掃描操作時間,在監控電路24,藉由接 收水平開始脈衝HST,以及切換信號RGT及其反相信號 RGTX,在選擇器部分241將時脈DCKX(其不同於水平掃描 器23的第四移位階段231-4所取樣的時脈DCK)加以取樣,在 相位調整電路242調整相位,然後作為取樣及保持脈衝 SHP241而供應至取樣切換243,取樣切換243並進入ON狀 態。此外,在水平掃描器23,在時脈取樣切換群232的切換 232-4至232-1,從移位暫存器231的移位階段231-4至231-1 提供移位脈衝SFTP234至SFTP231時,它們依序進入ON狀 態,以回應此等移位脈衝SFTP234至SFTP231,並藉此將互 具相反相位的時脈DCK及DCKX加以取樣,將提供在相位調 整電路群233調整過相位的時脈DCK及DCKX作為取樣及保 O:\90\90148.DOC -56- 200425040 持脈衝SHP234至SHP231。此外,在取樣切換群234的取樣 切換234-4至234-1,當提供取樣及保持脈衝SHP234至 SHP231時,該等取樣切換依序進入ON狀態,以回應此等取 樣及保持脈衝SHP234至SHP231,並將經由視訊線VDL21輸 入的視訊信號VDO依序加以取樣,及供應至像素部分21的 信號線SGNL24至SGNL21。意即,大體上在與其他取樣及 保持脈衝SHP231至SHP233的關係相同的時序,產生水平掃 描器23的第四移位階段的取樣及保持脈衝SHP234,及監控 電路24的取樣及保持脈衝SHP241,而顯示影像並無問題。 意即,即若時脈相位在掃描操作的左/右反相時間變動,亦 可得到具一致輸出相位的脈衝。 如上述,根據第一實施例,靠近水平掃描器23的一側部 分而設置監控電路24,在第一掃描操作(一般掃描操作)時 間,將水平開始脈衝HST供應至水平掃描器23的初始階段 的移位階段23 1-1,及監控電路24的選擇器2413。在監控電 路24,藉由接收水平開始脈衝HST,以及切換信號RGT及其 反相信號RGTX,選擇器部分24Γ將時脈DCK(其不同於水平 掃描器23的第一移位階段23 1-1所取樣的時脈DCKX)加以 取樣,並將其作為取樣及保持脈衝SHP241而輸出,取樣切 換243並設定監控線MNTL21(其已在接地電位上拉)的電 位,以回應該取樣及保持脈衝。在第二掃描操作(反相掃描 操作)時間,在監控電路24,藉由接收水平開始脈衝HST, 以及切換信號RGT及其反相信號RGTX,選擇器部分241將 時脈DCK(其不同於水平掃描器23的第四移位階段23 1-4所 O:\90\90148.DOC -57- 200425040 取樣的時脈DCKX)加以取樣,並將其作為取樣及保持脈衡 阳咖而輸出,取樣切換243並設定在接地電位上拉的監 =線MNTL21的電位,以回應該取樣及保持脈衝,因此,; 1到以下的效果。意即,即使在水平掃描器(偶數移位階 段),其中時脈相位在掃描方向反轉中反相,無論掃描操作 方向如何,無需該輸出電位變動的任何相位變動,無僅移 位-半而結束的影像,而可有具高精確度的監控,亦可實 現高精確度影像顯示。。 3 此外ϋ配置成在水平掃描器23的兩側冑分提供監控 電路’在此情形中,兩監控電路的輸出由_A1或其他= 加以連接。為防止該A1量的電阻差發生在兩監控電路的輸 出,必須將該A1互連的線寬設定在約100 μηι,結果所佔用 佈局面積成為較大,而此在未來框架較窄時將成為問題。 與此相反地,在該第一實施例中,僅藉由提供一監控電路 而以高精確度監控該水平掃描器的掃描操作,其中該時脈 相位在掃描方向反轉中反相,因此,不需要由一αι互連而 連接電路,可減小該佈區空間(其亦有利於該佈局),並可充 分配合未來較窄的構造。此外,藉由在該時脈取樣相同於 監控電路24中其他水平掃描器的時脈取樣後,才作出該電 路配置,而可得到具相同延遲的輸出脈衝。 此外,在水平掃描器23,未將依序從移位暫存器231輸出 勺移位脈衝SFTP23 1至SFTP234加以取樣及用作該等取樣 及保持脈衝,但與該等移位脈衝同步 地,將互具相反相位的時脈DCKX及DCK交替地取樣,並經
O:\90\90148.DOC -58 - 200425040 由該相位調整電路而將此等時脈DCKX及DCK用作取樣及 保持脈衝SHP231至SHP234。因此而可壓抑取樣及保持脈衝 SHP231至SHP234的波動,結果,可排除取樣及保持脈衝 SHP231至SHP234的波動所導致的複影。 此外,在水平掃描器23中,未將作用為移位暫存器23 1 的移位操作參照的水平時脈HCXK及HCK加以取樣,及用作 該等取樣及保持脈衝,但分別產生具有與水平時脈HCXK 及HCK相同週期,及具有小負載比的時脈DCKX及DCK,並 將此等時脈DCKX及DCK加以取樣及用作取樣及保持脈衝 SHP231至SHP234。因此,在水平驅動,可實現取樣脈衝間 的完全非重疊取樣,因此可壓抑重疊取樣所導致的垂直條 紋產生。 第二實施例 圖17根據本發明,例如使用液晶單元作為像素顯示元件 的第二實施例,以電路圖說明點序列驅動系統的主動矩陣 型液晶顯示器裝置的配置範例。 第二實施例的液晶顯示器裝置20A異於上述第一實施例 的液晶顯示器裝置20之處在於,在監控電路24A中,係回饋 控制電路26產生的水平時脈HCK及反相水平時脈HCXK,而 非在時脈產生電路(GEN)25產生的時脈DCK及DCKX,作出 在切換2411及2422待取樣的時脈。意即,在本實施例中, 在監控電路24A中,藉由接收水平開始脈衝HST,以及切換 信號RGT及其反相信號RGTX,選擇器部分241將第一時脈 HCK(其具有相位不同於水平掃描器23的第一移位階段 O:\90\90148.DOC -59- 200425040 231-1所取樣的第二時脈DCKX者)加以取樣,並將其輸出為 取樣及保持脈衝SHP241,取樣切換243並設定在接地電位 上拉的監控線MNTL21的電位,以回應該取樣及保持脈衝。 而在第二掃描操作(反相掃描操作)時間,在監控電路24,藉 由接收水平開始脈衝HST,以及切換信號RGT及其反相信號 RGTX,選擇器部分241將第二時脈HCKX(其具有相位不同 於水平掃描器23的第四移位階段23 1-4所取樣的第二時脈 DCK者)加以取樣,並將其輸出為取樣及保持脈衝SHP241, 取樣切換243並設定在接地電位上拉的監控線MNTL21的電 位,以回應該取樣及保持脈衝。 其餘配置與第一實施例者相同。 如上述,在第二實施例中,並非第二時脈DCK及DCKX(其 由水平掃描器23加以取樣,具有與在時脈產生電路25產生 的水平時脈HCK及HCKX相同的週期,具有小負載比,並互 具相反相位),而是第一時脈HCK及HCKX作出在監控電路 24A待取樣的時脈。以下將相關於附圖,提供非第二時脈 DCK及DCKX,而是第一時脈HCK及HCKX作出在監控電路 24A待取樣時脈的理由,而作出說明。 圖18以電路圖說明一普通漂移校正電路(包括圖8中用以 將第二時脈DCK及DCKX加以取樣的監控電路17)的輸出部 分,在圖18中,在監控電路24A中,移位階段R22表示該互 連電阻器,而C21表示該互連電容器。 與該面板的内部電阻比較,須將該上拉部分的電阻器R21 作成夠大,以便取樣切換(HSW) 174成為ON及輸出帶至接地 O:\90\90148.DOC -60 - 200425040 位準GND時,幾乎無滲透電流通過該上拉電源。為此緣故, 如圖19A及19B所示,在該上拉時間的瞬變變鬆,該下拉則 快速,但該上拉佔有一段長的時間。當該輸出的電位變動 未呈急劇時,由作為該外部1C的回饋控制電路監控該漂移 時,發生該上拉瞬變的波動所導致的電位差,因此無法測 量正確的漂移。為此緣故,在習用方法中,取樣切換 (HSW)174在ON時,該下拉至接地位準GND時的電位變動由 該外部回饋控制電路加以監控及校正。 圖20以電路圖說明時脈產生電路25中的DCK產生電路, 如圖20所示,藉由採用該輸入的第一時脈HCK與一時脈 (HCK+)的NAND而發現第二時脈DCK,其中藉由在一NAND 閘NA251將時脈HCK通過反相器INV251至INV254的數個 階段而延遲時脈HCK,藉由延遲時脈HCK而得到該HCK+。 意即,如圖21A至21C所示,根據該HCK+的上升邊緣而判 定該DCK的上升邊緣,在此,該漂移用於長時間時係該等 電晶體延遲的和,因此,在該DCK產生電路中,認定該DCK 的上升邊緣較該尾部邊緣有大的延遲,而其脈衝寬由於該 漂移而變短。如上述,在取樣切換(HSW) 174成為ON及下拉 發生時(意即在該DCK的上升邊緣,為防止該監控時間的浮 動),必須監控該漂移的延遲。另一方面,在該DCK的尾部 邊緣時序實施該面板内部的取樣及保持操作,意即,在該 面板内部產生該DCK的電路中,在其電路配置中,該DCK 取樣輸出脈衝的上升邊緣漂移大於該取樣及保持脈衝的漂 移,而無法監控正確的漂移。 O:\90\90148.DOC -61- 200425040 為此,將相關於圖22A至22C的時序圖而詳細說明,在圖 22A至22C中,平行地示出將視訊信號VDO加以取樣時,初 始狀態(圖22A)、老化漂移後(圖22B),及漂移校正後(圖22C) 的波形。 如上述取樣時及使用該DCK脈衝作為該監控輸出時,該 上升邊緣的延遲相對於時脈DCK的尾部邊緣而變大,例 如,假設延遲該上升邊緣30 ns,而延遲該尾部邊緣15 ns, 在此時,如圖22B的(1)至(6)所示,在較靠近方向產生一複 影GST。在此,相對於時脈DCK而校正該漂移,因此,在 此情形中,早3 0 ns作出該輸入脈衝,此外,得到圖22C所 示的脈衝時序,在此,該取樣及保持脈衝在該漂移校正後 的尾部邊緣時序比該初始狀態早1 5 ns。因此而使在第N+1 階段信號線所寫入的黑色信號未完全回到該灰階,仍有△ V 的電位,並在此位置產生一複影GST,意即所關注的乃是, 該漂移越大,該背面複影的邊際越小,因此失去該漂移校 正電路的意義。 與此相反地,在本實施例中,為處理上述現象,將第一 時脈HCK及HCKX加以取樣,取代第二時脈DCK及DCKX, 而作為監控電路24A的取樣及保持脈衝。 圖23A至23C以時序圖說明本實施例中將第一時脈HCK 及HCKX加以取樣及校正該漂移的情形,在圖23A至23C 中,平行示出將視訊信號VDO取樣後,初始狀態(圖23A)、 老化漂移後(圖23B)及漂移校正後(圖23C)的波形。 第一時脈HCK的路線的電晶體數大體上等於第二時脈 O:\90\90148.DOC -62- 200425040 DCK的尾部邊緣路線的電晶體數,而第一hck的上升邊緣 及尾部邊緣的延遲幾乎是未從該DCK的尾部邊緣的延遲改 變的值。意即,在第一時脈HCK的上升邊緣執行的漂移校 正,與在第二時脈!)。]^的尾部邊緣的時序執行的漂移校正 具有相同的意義,並可正確地校正該取樣及保持脈衝的延 遲。 例如,如圖23A及23C所示,假設第二時脈DCK的上升邊 緣延遲30 ns,而該尾部邊緣延遲丨5 ns,在此相對於第一時 脈HCK的上升邊緣而权正該漂移,因此在此情形中使該輸 入脈衝早15 ns此外,得到圖23C所示的脈衝時序。在此, 與該初始狀態相較,該取樣及保持脈衝的尾部邊緣時序並 未變動,因此而使相對於背面複影的邊際未從該初始狀態 變動。此外,與該初始狀態相較,該取樣及保持脈衝的上 升邊緣延遲15 ns,因此其驅動脈衝DRVP亦變短,在此,當 該驅動脈衝較短時,該複影邊際則增加。因此,藉由本實 施例中使第一時脈HCK在監控電路24A作為取樣及保持脈 衝,不僅正確校正該漂移,亦增加對抗複影的邊際。 接下來,將相關於圖24A至24K及圖25A至25K的時序圖, 由上述配置說明一般掃描操作及反相掃描操作。 首先將相關於圖24A至24K的時序圖,以說明一般掃描操 作。 在此情形中,掃描方向切換信號RGT設定在高位準,並 供應至水平掃描器23的移位暫存器231,及監控電路24A的 選擇器2413(例如亦將反相信號RGTX供應至選擇器 O:\90\90148.DOC -63- 200425040 2413)。因此而形成路由,在水平掃描器23的移位暫存器23ι 中的移位階段中所插入的切換電路23 11至23 13,將信號經 由此路由而從左至右傳播。意即,形成信號傳播路由,水 平開始脈衝HST經由此路由而依序從第一移位階段:^一移 往第二移位階段23 1-2,從第二移位階段23丨_2移往第三移位 階段23 1 -3 ’並從第三移位階段23 1 ·3移往第四移位階段 231-4 。 在此狀態中,在回饋控制電路26中,產生如圖24Α所示的 水平開始脈衝HST,並將其供應至水平掃描器23的移位暫 存器23 1的第一移位階段23 1-1,及監控電路24Α的選擇器 2413。此外,在回饋控制電路26中,如圖24Β及24C所示, 產生互具有相反相位的水平時脈HCK及HCKX,並將其供應 至水平掃描器23中移位暫存器23 1的第一移位階段23 1 -1至 第四移位階段23 1-4,並供應至監控電路24Α及時脈產生電 路25。在時脈產生電路25中,如圖24D及24Ε所示,產生時 脈DCK及DCKX並經由時脈線DKL21及DKXL21而供應至水 平掃描器23,該時脈DCK及DCKX與在回饋控制電路26所產 生的水平時脈HCK及HCKX具有相同週期(Τ1=Τ2),具有小 負載比,並互具有相反相位。 在回饋控制電路26中,產生垂直開始脈衝VST(用以指示 開始垂直掃描)、垂直時脈VCK及VCKX(互具有相反相位並 作用為垂直掃描的參照),並將其供應至垂直掃描器22。
此外,在監控電路24Α中,藉由接收水平開始脈衝HST, 以及切換信號RGT及其反相信號RGTX,由於切換信號RGT O:\90\90148.DOC -64- 200425040 係在高位準以指示第一掃描操作(如圖24F所示),因此將水 平開始脈衝HST作為選取脈衝SLP241輸出至切換2411,將 時脈DCK(其具有相位不同於水平掃描器23的第一移位階 段23 1 -1所取樣的第二時脈DCKX)加以取樣,在相位調整電 路242調整相位,然後如圖241所示,將其作為取樣及保持 脈衝SHP241而供應至取樣切換243。因此而使取樣切換243 進入ON狀態,以回應取樣及保持脈衝SHP241,將上拉電阻 器R21在液晶顯示面板外側所上拉的監控線MNTL21拉至 接地位準,並將其位準變動資訊經由緩衝器BF21輸入至回 饋控制電路26。 此外,在水平掃描器23的移位暫存器23 1中,在第一移位 階段23 1 -1 (其由外部回饋控制電路26供應水平開始脈衝 HST),與具相反相位的水平時脈HCK及HCKX同步地(如圖 24G所示),將移位脈衝SFTP231(其具有與水平時脈HCK及 HCKX的週期相同的脈衝寬)輸出至取樣切換232-1。此外, 移位位脈衝SFTP231從第一移位階段23 1-1移至第二移位階 段23 1-2,對應至第一移位階段23 1-1的取樣切換232-1進入 ON狀態,以回應移位脈衝SFTP231,並如圖15E及15J所示’ 將輸出至時脈線DKXL21的第二時脈DCKX加以取樣’在相 位調整電路233-1調整相位,然後將其作為取樣及保持脈衝 SHP23 1而供應至取樣切換234-1。因此而使取樣切換234-1 進入ON狀態,以回應取樣及保持脈衝SHP231,將經由視訊 線VDL21輸入的視訊信號VDO加以取樣,並將其供應至像 素部分21的信號線SGNL21。
O:\90\90148.DOC -65- 200425040 接下來,在第二移位階段23 1-2(其由第一移位階段23 1-1 移入移位脈衝SFTP23)中,與具相反相位的水平時脈hck及 HCKX同步地(如圖24G所示),將移位脈衝SFTP232(其具有 與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至取樣 切換232-2。此外,移位脈衝SFTP232從第二移位階段231-2 移至第三移位階段231-3,對應至第二移位階段23 1-2的取樣 切換232_2進入ON狀態,以回應移位脈衝SFTP232(如圖24D 及24K所示),將輸出至時脈線DKL21的第二時脈DCK加以 取樣,在相位調整電路233-2調整相位,然後將其作為取樣 及保持脈衝SHP232而供應至取樣切換234-2。因此而使取樣 切換234_2進入ON狀態,以回應取樣及保持脈衝SHP232, 並將經由視訊線VDL21輸入的視訊信號VDO加以取樣,及 供應至像素部分21的信號線SGNL22。 接下來,在第三移位階段231-3(其由第二移位階段23 1-2 移入移位脈衝SFTP232)中,與具相反相位的水平時脈HCK 及HCKX同步地,將移位脈衝SFTP233(其具有與水平時脈 HCK及HCKX的週期相同的脈衝寬)輸出至取樣切換 23 2-3。此外,移位脈衝SFTP233從第三移位階段231-3移至 第四移位階段23 1 -4,對應至第三移位階段23 1 -3的取樣切換 232- 3進入ON狀態,以回應移位脈衝SFTP233,將輸出至時 脈線DKXL21的第二時脈DCKX加以取樣,在相位調整電路 233- 3調整相位,然後再將其作為取樣及保持脈衝SHP233 而供應至取樣切換234-3。因此而使取樣切換234-3進入ON 狀態,以回應取樣及保持脈衝SHP233,並將經由視訊線 O:\90\90148.DOC -66- 200425040 VDL21輸入的視訊信號VDO加以取樣,並供應至像素部分 21的信號線SGNL23。 接下來,在第四移位階段231-4(其由第三移位階段23 1-3 移入移位脈衝SFTP233)中,與具相反相位的水平時脉HCK 及HCKX同步地,將移位脈衝SFTP234(其具有與水个時脈 HCK及HCKX的週期相同的脈衝寬)輸出至取檬切換 232-4。對應至第四移位階段23 1-4的取樣切換232-4進入0N 狀態,以回應移位脈衝SFTP234,並將輸出至時脈線pKL21 的第二時脈DCK加以取樣,在相位調整電路233-4調整相 位,然後再作為取樣及保持脈衝SHP234而供應至取樣切換 234-4。因此而使取樣切換234-4進入ON狀態,以回應取樣 及保持脈衝SHP234,並將經由視訊線VDL21輸入的視訊信 號VDO加以取樣,及供應至像素部分21的信號線SGNL24。 在回饋控制電路26中,從監控電路24A的取樣切換243在 一般掃描操作時間成為導電,及監控線MNTL21移至接地位 準時的時序,而監控相位從初始狀態的變動。在回饋控制 電路26中,將監控相位的變動量回饋至該面板輸入的時脈 HCK、HCKX等,並設定一合適時序。因此而防止取樣及保 持脈衝SHP從其初始狀態漂移所導致的複影產生。 如上述,在一般掃描操作時間,在監控電路24A中,藉由 接收水平開始脈衝HST,以及切換信號RGT及其反相信號 RGTX,選擇器部分241將第一時脈HCK(其具有不同於水平 掃描器23的第一移位階段231-1所取樣的第二時脈DCKX的 相位)加以取樣,在相位調整電路242調整相位,然後作為 O:\90\90148.DOC -67- 200425040 取樣及保持脈衝SHP241而供應至取樣切換243,取樣切換 243並藉此進入ON狀態。此外,在水平掃描器23,從移位 暫存器231的移位階段231·1至231-4提供移位脈衝8卩丁卩231 至SFTP234時,時脈取樣切換群232的切換232-1至232-4依 序進入ON狀態,以回應此等移位脈衝SFTP231至 SFTP234,藉此將互具相反相位的第二時脈DCKX及DCK交 替取樣,並將在相位調整電路群233調整相位的時脈DCKX 及DCK提供為取樣及保持脈衝SHP231至SHP234。此外,在 取樣切換群234的取樣切換234-1至234-4,當提供取樣及保 持脈衝SHP231至SHP234時,此等切換依序進入ON狀態, 以回應此等取樣及保持脈衝SHP231至SHP234,並依序將經 由視訊線VDL21輸入的視訊信號VDO加以取樣,及供應至 像素部分21的信號線SGNL21至SGNL24。意即,在大體上 如同其他取樣及保持脈衝SHP232至SHP234關係的時序,產 生水平掃描器23的第一移位階段的取樣及保持脈衝 SHP23卜及監控電路24的取樣及保持脈衝SHP241,顯示影 像並無問題。 接下來,將相關於圖25 A至25K的時序圖,以說明反相掃 描操作。 在此情形中,掃描方向切換信號RGT設定在低位準’並 供應至水平掃描器23的移位暫存器231,及監控電路24的選 擇器2413(例如亦將反相信號RGTX供應至選擇器2413)。因 此而形成路由,在水平掃描器23的移位暫存器23 1中的移位 階段中所插入的切換電路23 11至2313,經由此路由而將信 O:\90\90148.DOC -68- 200425040 號從右至左地傳播,意即,形成信號傳播路由,經由此路 由,移位脈衝SFTP依序從第四移位階段23 1-4移至第三移位 階段23 1-3,從第三移位階段231-3移至第二移位階段 23 1 -2 ’並從第二移位階段23 1 -2移盖第一移位階段23 1 -1。 在此狀態中,如圖16 A所示,在回饋控制電路26中,產生 水平開始脈衝HST,並供應至水平掃描器23中移位暫存器 231的第四移位階段231-4,及監控電路24的選擇器2413。 此外,在回饋控制電路26中(如圖25B及25C所示),產生互 具相反相位的水平時脈HCK及HCKX,並供應至水平掃描器 23中移位暫存器23 1的第一移位階段23 1-1至第四移位階段 231-4’及時脈產生電路25。在時脈產生電路25中(如圖25D 及25E所示),產生時脈DCK及DCKX(其與在回饋控制電路 26所產生水平時脈HCK及HCKX具有相同週期(τΐ=Τ2),具 有小負載比,並具有互為相反的相位),並經由時脈線 DKL21及DKXL21供應至水平掃描器23。 在回饋控制電路26中,產生垂直開始脈衝VST(用以指示 開始垂直掃描)、垂直時脈VCK及VCKX(互具相反相位,並 作用為垂直掃描的參照),並供應至垂直掃描器22。 此外’在監控電路24A中,藉由接收水平開始脈衝HST, 以及切換信號RGT及其反相信號RGTX,由於切換信號RGT 係在低位準以指示第二掃描操作(如圖25F所示),因此將水 平開始脈衝HST作為選取脈衝SLP242而輸出至切換2412, 將弟日^脈HCKX(其具有與水平掃描器23的第四移位階段 231-4所取樣第二時脈dCk不同的相位)加以取樣,在相位調
O:\90\90148.DOC -69- 200425040 整電路242调整相位,然後如圖251所示,作為取樣及保持 脈衝SHP241而供應至取樣切換243。因此而使取樣切換243 進入ON狀態,以回應取樣及保持脈衝SHP241,將上拉電阻 器R21在液晶顯示面板外側上拉的監控線MNTL21拉至接 地位準,並將其位準變動資訊經由緩衝器BF21而輸入回饋 控制電路26。 此外,在水平掃描器23的移位暫存器23 1中,在第四移位 階段231-4(其由外部回饋控制電路26供應水平開始脈衝 HST),與具有相反相位的水平時脈HCK及HCKX同步地(如 圖16G所示),將移位脈衝SFTP234(其具有與水平時脈HCK 及HCKX的週期相同的脈衝寬)輸出至取樣切換232-4。此 外,移位脈衝SFTP234從第四移位階段23 1-4移至第三移位 階段23 1-3,對應至第四移位階段23 1-4的取樣切換232-4進 入ON狀態,以回應移位脈衝SFTP234,並如圖25E及25J所 示,將輸出至時脈線DKL21的第二時脈DCK加以取樣,在 相位調整電路233-4調整相位,然後作為取樣及保持脈衝 SHP234而供應至取樣切換234-4。因此而使取樣切換234-4 進入ON狀態,以回應取樣及保持脈衝SHP234,並將經由視 訊線VDL21輸入的視訊信號VDO加以取樣,及供應至像素 部分21的信號線SGNL24。 接下來,在第三移位階段231-3(其由第四移位階段231-4 移入移位脈衝SFTP234),與具有相反相位的水平時脈HCK 及HCKX同步地(如圖25G所示),將移位脈衝SFTP233(其具 有與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至取
O:\90\90148.DOC -70- 200425040 樣切換232-3。此外,移位脈衝SFTP233從第三移位階段 231- 3移至第二移位階段231 _2,對應至第三移位階段23 1-3 的取樣切換232-3進入ON狀態,以回應移位脈衝SFTP233, 並如圖25D及25K所示,將輸出至時脈線DKLX21的第二時 脈DCKX加以取樣,在相位調整電路233-3調整相位,然後 作為取樣及保持脈衝SHP233而供應至取樣切換234-3。因此 而使取樣切換234·3進入ON狀態,以回應取樣及保持脈衝 SHP233,並將經由視訊線VDL21輸入的視訊信號VDO加以 取樣,及供應至像素部分21的信號線SGNL23。 接下來,在第二移位階段231-2(其由第三移位階段231-3 移入移位脈衝SFTP23 3),與具有相反相位的水平時脈HCK 及HCKX同步地,將移位脈衝SFTP232(其具有與水平時脈 HCK及HCKX的時期相同的脈衝寬)輸出至取樣切換 232- 2。此外,移位脈衝SFTP232從第二移位階段231-2移至 第一移位階段231-1,對應至第二移位階段231-2的取樣切換 23 2-2進入ON狀態,以回應移位脈衝SFTP232,並將輸出至 時脈線DKL21的第二時脈DCK加以取樣,在相位調整電路 23 3-2調整相位,然後作為取樣及保持脈衝SHP232而供應至 取樣切換234-2。因此而使取樣切換234-2進入ON狀態,以 回應取樣及保持脈衝SHP232,並將經由視訊線VDL21輸入 的視訊信號VDO加以取樣,及供應至像素部分21的信號線 SGNL22。
接下來,在第一移位階段231-1(其由第二移位階段23 1-2 移入移位脈衝SFTP232),與具有相反相位的水平時脈HCK O:\90\90148.DOC -71 - 200425040 及HCKX同步地,將移位脈衝SFTP231(其具有與水平時脈 HCK及HCKX的週期相同的脈衝寬)輸出至取樣切換 232-:1。對應至第一移位階段23 1-1的取樣切換232-1進入ON 狀態,以回應移位脈衝SFTP23 1,並將輸出至時脈線 DKXL21的第二時脈DCKX加以取樣,在相位調整電路233-1 調整相位,然後作為取樣及保持脈衝SHP231而供應至取樣 切換234-1。因此而使取樣切換234-1進入ON狀態,以回應 取樣及保持脈衝SHP231,並將經由視訊線VDL21輸入的視 訊信號VDO加以取樣,及供應至像素部分21的信號線 SGNL21。 在回饋控制電路26,從監控電路24A的取樣切換243在一 般掃描操作時間成為導電,及監控線MNTL21移至接地位準 時的時序,而監控從該初始狀態的相位變動。在回饋控制 電路26,將所監控相位的變動量回饋至該面板輸入的時脈 HCK及HCKX等,並設定合適的時序,因此而防止取樣及保 持脈衝SHP從其初始狀態漂移而導致複影產生。 如上述,在反相掃描操作時間,在監控電路24 A中,藉由 接收水平開始脈衝HST,以及切換信號RGT及其反相信號 RGTX,選擇器部分241將第一時脈DCKX(其具有不同於水 平掃描器23的第四移位階段231-4所取樣第二時脈DCK的 相位)加以取樣,在相位調整電路242調整相位,然後將其 作為取樣及保持脈衝SHP241而供應至取樣切換243,藉此 取樣切換243進入ON狀態。此外,在水平掃描器23,從移 位暫存器231的移位階段231-4至231-1提供移位脈衝 O:\90\90148.DOC -72- 200425040 SFTP234至SFTP231時,時脈取樣切換群232的切換232-4至 232-1依序進入ON狀態,以回應此等移位脈衝SFTP234至 SFTP23卜藉此將互具相反相位的第二時脈DCK及DCKX交 替取樣,並提供在相位調整電路233調整過相位的時脈DCK 及DCKX作為取樣及保持脈衝SHP234至SHP231。此外,在 取樣切換群234的取樣切換234-4至234-1,當提供取樣及保 持脈衝SHP234至SHP231時,此等取樣切換依序進入ON狀 態,以回應此等取樣及保持脈衝SHP234至SHP231,並將經 由視訊線VDL21輸入的視訊信號VDO依序取樣,及供應至 像素部分21的信號線SGNL24至SGNL21。意即,大體上在 與其他取樣及保持脈衝SHP231至SHP233的關係相同的時 序,產生水平掃描器23的第四移位階段的取樣及保持脈衝 SHP234,及監控電路24的取樣及保持脈衝SHP241,顯示影 像並無問題。意即,即若時脈相位在掃描操作的左/右反相 時間變動,亦可得到具一致輸出相位的脈衝。 如上述,根據第二實施例,靠近水平掃描器23的一侧部 分設置監控電路24A,在第一掃描操作(一般掃描操作)時 間,將水平開始脈衝HST供應至水平掃描器23的初始階段 的移位階段23 1-1,及監控電路24A的選擇器2413。在監控 電路24A中,藉由接收水平開始脈衝HST,以及切換信號 RGT及其反相信號RGTX,選擇器部分241將時脈DCK(其具 有不同於水平掃描器23的第一移位階段23 1-1所取樣的第 二時脈DCKX的相位)加以取樣,並將其輸出為取樣及保持 脈衝SHP241,取樣切換243並設定在接地電位上拉的監控 O:\90\90148.DOC -73- 200425040 線MNTL21的電位,以回應該取樣及保持脈衝。在第二掃描 操作(反相掃描操作)時間,在監控電路24A中,藉由接收水 平開始脈衝HST,以及切換信號rgT及其反相信號RGTX, 選擇器部分241將時脈DCK(其具有不同於水平掃描器23的 第四移位階段23 1-4所取樣第二時脈DCKX的相位)加以取 樣,並將其輸出為取樣及保持脈衝SHP241,取樣切換243 並設定在接地電位上拉的監控線MNTL21的電位,以回應該 取樣及保持脈衝,因此,可得到以下的效果。意即,該取 樣及保持脈衝由面板老化等而使電晶體的特性變動所導致 的漂移可正確地加以校正,依此,即使在水平掃描器(偶數 移位階段)中,在掃描方向反轉中將時脈相位反相,無論掃 描操作方向如何,無需該輸出電位變動的任何相位變動, 亦可實現咼精確度影象顯示,此外,亦可得到具有增加邊 際的取樣及保持脈衝,以對抗老化所導致的複影。 此外,亦可配置成在水平掃描㈣的兩側部分提供監控 電路,在此情形中,兩監控電路的輸出由—竭其他互^ 加以連接。為防止該A1互連的量的電阻差發生在兩監控電 路的輸出,必須使此A1互連的線寬約__,結果佔用的 佈局面積變大,此在未來框架變窄時將成為問題。盘此相 Ϊ二在該第二實施例中,僅藉由提供-監控電路而可以 度監控水平掃描器的掃描操作,其中該時脈相位在 知描方向反轉中反相。因此, ^ 个而要由一 A1互連而連接電 路,可減小該佈區空間(其亦有利於 未來”的構造。此外,藉由^、0#局),並可充分配合
^寺脈取樣與監控電路24A
O:\90\90148.DOC 200425040 中其他水平掃描器者相後後再作出該電路配置,而可得到 具相同延遲的輸出脈衝。 此外,亦在第二實施例中,在水平掃描器23,未將依序 從移位暫存器231輸出的移位脈衝SFTP231至SFTP234用作 該等取樣及保持脈衝,但與該等移位脈衝SFTP23 1至 SFTP234同步地,將互具相反相位的時脈DCKX及DCK交替 地取樣,並經由該相位調整電路而將此等時脈DCKX及DCK 用作取樣及保持脈衝SHP231至SHP234。因此而可壓抑取樣 及保持脈衝SHP231至SHP234的波動,結果,可排除取樣及 保持脈衝SHP231至SHP234的波動所導致的複影。 此外,在水平掃描器23中,未將水平時脈HCXK及HCK(其 作用為移位暫存器231的移位操作的參照’及用作該等取樣 及保持脈衝)加以取樣’但分別產生時脈DCKX及DCK(其相 對於水平時脈HCXK及HCK具有相同週期’及具有小負載 比),並將此等時脈DCKX及DCK加以取樣’及用作取樣及 保持脈衝SHP231至SHP234。因此’在水平驅動’可實現取 樣脈衝間完全非重疊的取樣’因此可壓抑重疊取樣所導致 的垂直條紋產生。 第三實施例 圖26根據本發明第三實施例,例如使用液晶單元作為像 素的顯示元件(光電元件),以電路圖說明點序列驅動系統的 主動矩陣型液晶顯示器裝置的配置範例。 如圖26所示,此液晶顯示器裝置30具有一有效像素部分 (PXLP)31、一垂直掃描器(VSCN)32、一水平掃描器
O:\90\90148.DOC -75- 200425040 (HSCN)23、一第一監控電路(MNT1)34、一第二監控電路 (MNT2)35、一時脈產生電路(GEN)36,及一回饋控制電路 (FDBCIC)37(其包括一時序產生器作為其主要元件)。請注 意,如圖27所示,該垂直掃描器有時不僅設置在該像素部 分3 1的一側部分(圖中的左側部分),亦設置在兩側部分(圖 中左側部分及右側部分),並具備有該等信號線的預先充電 電路(PRCG)38。此外,有效像素部分(PXLP)31、垂直掃描 器(VSCN)32(32_1、32-2)、水平掃描器(HSCN)33、第一監 控電路34、第二監控電路35,及時脈產生電路(GEN)36(及 預先充電電路38)皆安裝在顯示面板(液晶顯示面板)40。 像素部分31由複數個配置在一矩陣中的像素PXL所構 成,該矩陣由η個列及m個行所組成,在此為簡化圖示,將 說明由4列及4行所組成的像素陣列作為範例。設置在該矩 陣中的像素PXL各由一像素電晶體所構成,該像素電晶體 由一薄膜電晶體(TFT)31、一液晶單元LC31(具有一像素電 極連接至此TFT 31的汲極),及一儲存電容器Cs31(具有一 電極連接至TFT 21的汲極)所構成。相對於此等像素PXL的 各一,沿著該像素陣列方向舖設信號線SGNL21至SGNL24 而用於每一行,並沿著該像素陣列方向舖設閘極線GTL21 至GTL24而用於每一列。在各像素PXL中,將TFT 3 1的源極 (或汲極)連接至各對應信號線SGNL31至SGNL34,TFT 31 的閘極連接至各閘極線GTL31至GTL34,液晶單元LC31的 計數電極及儲存電容器Cs31的其他電極,共同連接至各毗 鄰像素間的一 Cs線CsL31,此Cs線CsL31提供一預設DC電流 O:\90\90148.DOC -76- 200425040 作為共同電壓Vcom。在此像素部分31,閘極線61^31至 GTL34的第一侧末端例如連接至垂直掃描器(例如設置於 圖中像素部分3 1的左側)的列的輸出末端。 垂直掃描器32執行每一場效週期在垂直方向(列方向)中 的掃描像素處理,並在列單元中依序選取連接至閘極線 GTL31至GTL34的像素PXL,意即,當掃描脈衝sp3i從垂直 掃描器32提供至閘極線GTL3 1時,選取第一列的行的像素 PXL ’而將掃描脈衝SP32提供至閘極線GTL32時,選取第二 列的行的像素PXL。依此,以下將掃描脈衝sp33&sp34依 序提供至閘極線GTL33及GTL34。 例如在圖中像素部分3 1的上侧具備有水平掃描器33、第 一監控電路(第一虛擬掃描器)34,及第二監控電路(第二虛 擬掃描器)35。 水平掃描器33執行每一 ih(H係該水平掃描週期)依序將 輸入視訊信號VD0加以取樣的處理,並由垂直掃描器32在 列單元中所選取的像素PXL將其寫入。 水平掃描器33利用如圖26所示時脈驅動方法,並具有一 移位暫存器331、一時脈取樣切換群332、一相位調整電路 (PAC)群333,及一取樣切換群334。 和位暫存器33 1具有四個移位階段(S/R階段)33丨_ 1至 331-4,對應至像素部分31的像素行(本範例中為四行),例 如由外部回饋控制電路37將水平開始脈衝提供至第一 (初始)移位階段33^或第四(最後)移位階段331_4時,與互 具有相反相位的水平時脈HCK及反相水平時脈hckx同步
O:\90\90148.DOC -77- 200425040 也才木作。亥第移位操作(一般移位操作),或該第二移位操作 (反相移位知作)。因此而從移位暫存器331的移位階段 至331-4依序輸出移位脈衝81?11>331至§17丁1)334,其具有與 水平時脈HCK及HCKX的週期相同的脈衝寬。 一 在此,"一般移位操作"指圖26中從左至右方向中的掃 描,意即依序為初始階段的第一移位階段^卜丨、第二移位 P白#又33 1 -2、第二移位階段33丨_3、第四移位階段1 ,再 第一監控電路34。另一方面,”反相移位操作,,指圖%中從 右至左方向中的掃描,意即依序為第四移位階段231-4、第 三移位階段23 1_3、第二移位階段23卜2、第一移位階段 231-1,再第二監控電路35。 該一般移位操作及反相移位操作係根據外界提供的移位 方向切換信號RGT而加以判定,例如,在高位準收到移位 方向切換信號RGT時,水平掃描器33的移位暫存器33ι執行 該一般移位操作,而在低位準收到時,則執行該反相移位 操作。 在移位暫存器331中,不論將移位脈衝SFTp在第一移位階 段331_1朝第四移位階段331_4的一般方向傳播,或從第四移 位階段331-4朝第一移位階段33 1-1的相反方向傳播,均在該 等移位階段中插入切換電路3311、33 12及3313,其接收水 平開始脈衝HST並切換。明確地說,在第一移位階段331< 與第二移位階段331_2間插入切換電路3311,在第二移位階 段331_2與第三移位階段331-3間插入切換電路3312,而在第 三移位階段33 1-3與第四移位階段33 1_4間插入切換電路
O:\90\90148.DOC -78- 200425040 3313。此外,在移位暫存器331中,第四移位階段331-4與 第一監控電路34稍後述及的移位階段341連接,並將切換電 路3314插入其連接路由中,依此,第一移位階段33 1-1與第 ^一監控電路3 5稍後述及的移位階段3 5 1連接,並將切換電路 3315插入其連接路由中。切換電路3311至331 5接收移位方 向切換信號RGT,並將信號傳播方向切換至一般方向或相 反方向。 請注意,並非總必要提供第四移位階段3 3 1 -1與第一監控 電路34稍後述及的移位階段341間的切換電路3314,及第一 移位階段33 1-1與第二監控電路35稍後述及的移位階段35 i 間的切換電路3315。 圖28以電路圖說明在該移位暫存器的移位階段間所插入 的切換電路3311(至33 15)的配置範例,請注意,在圖28中將 第一移位階段33 1·1與第二移位階段33丨_2間所插入的切換 電路3311示為範例,但其他切換電路3312及3315具有相同 的配置。 如圖28所示,切換電路3311具有轉移閘極TMG331-i及 TMG331-2,以及一反相器INV331,轉移閘極TMG331-1連 接一 p通道MOS(PMOS)電晶體P丁331]及一 η通道 MOS(NMOS)電晶體ΝΤ331-1的源極及汲極,以配置一第一 端子T1及一第二端子T2。NMOS電晶體NT331-1的閘極連接 至切換化號RGT的供應線,而pm〇s電晶體ρτ33 1-1的閘極 連接至反相器INV331的輸出端,用以輸出信號11(3丁又(其藉 由反轉切換信號RGT的位準而得到)。此外,第一端子以連 O:\90\90148.DOC -79- 200425040 接至第一移位階段(左側移位階段)33 1-1的輸出端01,而第 二端子T2連接至第二移位階段(右側移位階段)33 1-2的輪入 端II。 轉移閘極TMG331-2連接PMOS電晶體PT331-2及NM〇s 電晶體NT33 1-2的源極及汲極,以配置第一端子T1及第二端 子T2。PMOS電晶體PT331-2的閘極連接至切換信號RGT的 供應線,而NMOS電晶體NT331-2的閘極連接至反相器 INV331的輸出端,用以輸出一信號RGTX(其藉由反轉切換 信號RGT的位準而得到)。此外,第一端子T1連接至第一移 位階段(左側移位階段)331-1的輸入端II,而第二端子T2連 接至第二移位階段(右側移位階段)33 1-2的輸出端ΟΙ。 在具有此一配置的切換電路33 11中,例如當在高位準供 應切換信號RGT時,反相器INV3 3 1的輸出信號RGTX成為該 低位準,而轉移閘極TMG331-1的PMOS電晶體PT33M及 NMOS電晶體NT331-1成為導電。另一方面,轉移閘極 TMG3 31-2 的 PMOS 電晶體 PT331-2及 NMOS 電晶體 NT331-2 則保持在非導電狀態,因此,從第一移位階段33 1-1的輸出 端01輸出的信號(水平開始脈衝HST)經由轉移閘極 TMG331-1,而傳播至第二移位階段331-2的輸入端II,意即 實施該一般移位操作。
與此相反地,在該低位準供應切換信號RGT時,反相器 INV33 1的輸出信號RGTX成為該高位準,而轉移閘極 TMG331-1 的 PMOS 電晶體 PT331-1 及 NM0S 電晶體 NT331-1 保持在非導電狀態。另一方面,轉移閘極TMG33 1-2的PMOS O:\90\90148.DOC -80- 200425040 電晶體PT331-2及NMOS電晶體NT331_2成為導電,因此, 從第一移位階段33 1-2的輪出端〇丨輸出的信號(水平開始脈 衝HST)經由轉移閘極TMG331-2而傳播至第一移位階段 33 1-1的輸入端n,意即實施該反相移位操作。 請注意,在圖28的配置中,作出該配置,俾在各切換電 路设置反相器INV331,但亦可在切換信號11(}1:的輸入階段 提供該反相器,並將其反相輸出信號RGTX與切換信號RGT 一起供應至各切換電路。 日守脈取樣切換群332具有四個切換332-1至332-4,對應至 像素部分31的像素行,此等切換332-1至332_4的第一側末端 交替地連接至時脈線DKL3及DKXL31,用以從時脈產生電 路36傳送第二時脈DCK及第二反相時脈〇〇:&又。意即,切換 332_1及332-3(其對應至像素部分31的像素行的奇數行)的 第一側末端連接至一時脈線DKXL31,而切換332_2及 332-4(其對應至像素部分31的像素行的偶數行)的第一側末 女而連接至一時脈線DKL3 1。將依序從移位階段33 1 -1至33 1 -4 輸出的移位脈衝SFTP33 1至SFTP334提供至時脈取樣切換 群332的切換332-1至332-4 ;從移位暫存器331的移位階段 331-1至331-4提供移位脈衝SFTP33^SFtP334時,時脈取 樣切換群332的切換依序進入〇N狀態,以回應 此等移位脈衝SFTP331至SFTP334,並藉此將互具相反相位 的時脈DCKX及DCK交替取樣。 相位调整電路群333具有四個相位調整電路333-1至 33 3-4(對應至像素部分3丨的像素行),在時脈取樣切換群332 90148.doc -81- 200425040 的切換332-1至332-4所取樣的時脈DCKX及DCK,在相位調 整電路333-1至333-4調整相位,然後並將其供應至取樣切換 群334的對應取樣切換。 取樣切換群334具有四個取樣切換334-1至334-4,對應至 像素部分31的像素行,此等取樣切換334-1至334-4的第一側 末端連接至視訊線VDL3 1,用以接收視訊信號VDO作為輸 入。將時脈取樣切換群332的切換332-1至332-4所取樣的時 脈DCKX及DCK,提供至取樣切換334-1至334-4,並在相位 調整電路群333調整相位而作為取樣及保持脈衝SHP331至 SHP334。提供取樣及保持脈衝SHP331至SHP334時,取樣 切換群334的取樣切換334-1至334-4回應取樣及保持脈衝 SHP331至SHP334,並依序進入ON狀態,而藉此將經由視 訊線VDL31輸入的視訊信號VDO加以取樣,並將其供應至 像素部分3 1的信號線SGNL3 1至SGNL34。 第一監控電路34係對應至水平掃描器33的像素部分31的 第四像素行而配置,意即毗鄰圖26中右側的第四階段掃描 部分,其包括第四移位階段33 1-4(用以首先接收水平開始脈 衝HST作為輸入,並開始第二移位操作(反相移位操作))、 取樣切換332-4、相位調整電路333-4,及取樣切換334-4。 依水平掃描器33的各階段掃描器部分配置的相同方式而配 置第一監控電路34,使水平掃描器33的階段的輸出脈衝延 遲一致。 明確地說,第一監控電路34具有一移位階段(S/R階 段)341(水平開始脈衝並未輸入),其連接至水平掃描器33 O:\90\90148.DOC -82- 200425040 的移位暫存器33 1的第四移位階段33 1 -4,在一般移位操作 時間,接收從此第四移位階段33 1-4移入的移位脈衝 SFTP334,並與水平時脈HCK及HCKX同步地輸出移位脈衝 SFTP341 ; —切換(第三切換)342,用以在移位階段341由移 位脈衝SFTP341將時脈DCKX加以取樣;一相位調整電路 343,用以產生取樣及保持脈衝SHP341,其係藉由調整在 切換342所取樣時脈DCKX的相位而採互補位準的兩信號所 構成;及一取樣切換(第四切換)344,其中由來自相位調整 電路343的取樣及保持脈衝SHP341控制第一端子T1與第二 端子T2間的傳導。 苐 1控電路3 4的取樣切換3 4 4由一類比切換加以配 置’該類比切換由連接PMOS電晶體及NMOS電晶體的源極 及没極而得到,取樣切換344具有一接地的第一端子τ 1,並 具有另一端子連接至監控線MNTL3 1的一端。監控線 MNTL3 1由鋁(A1)或其他低電阻互連所形成,監控線 MNTL3 1在δ亥液晶顯示面板外側由一上拉電阻R3 1往上 拉,而另一末端側經由一緩衝器BF31連接至回饋控制電路 37的輸入端。 第二監控電路3 5係對應至水平掃描器3 3的像素部分3 i的 第一像素行(初始階段像素行)而配置,意即,毗鄰圖26中左 側的第四階段掃描部分,其包括第一移位階段331_1(當首先 輸入水平開始脈衝HST時用以開始第一掃描操作(一般掃描 刼作))、取樣切換332-1、相位調整電路3334,及取樣切換 334-卜為使水平掃描器33的階段的輸出脈衝延遲一致,因
O:\90\90148.DOC -83- 200425040 此依水平掃描器33的各掃描器部分配置的相同方式,而配 置第二監控電路35。 明確地說,第二監控電路35具有一移位階段(S/R階 段)351(水平開始脈衝並未輸入),其連接至水平掃描器33 的移位暫存器331的第一移位階段33 1-1,在反相移位操作 時間,接收從此第一移位階段33 ^移入的移位脈衝 SFTP33卜並與水平時脈HCK及HCKX同步地輸出移位脈衝 SFTP351 ; —切換(第五切換)352,用以在移位階段351由移 位脈衝SFTP351將時脈DCK加以取樣;一相位調整電路 353,用以產生取樣及保持脈衝SHP351,其係藉由調整在 切換352所取樣時脈DCK的相位而採互補位準的兩信號所 構成;及一取樣切換(第六切換)354,其中由來自相位調整 電路353的取樣及保持脈衝SHP35 1控制第一端子τι與第二 端子T2間的傳導。 第二監控電路35的取樣切換354由一類比切換加以配 置’該類比切換係藉由連接該PMOS電晶體及該NMOS電晶 體的源極及汲極而得,取樣切換354具有接地的第一端子 τι ’並具有另一端連接至監控線MNTL31的一端,監控線 MNTL31由第一監控電路34所共享。 如上述,在本實例中,在第一監控電路34及第二監控電 路35中,取樣切換342及352所取樣的時脈形成不同時脈, 在此’時脈DCKX係在第一監控電路34取樣,而時脈DCK 係在第二監控電路35取樣。 此外,第一監控電路34及第二監控電路35未接收水平開 O:\90\90148.DOC -84 - 200425040 始脈衝HST作為輸入,因此,僅從該掃描端的監控電路得 到該外部輸出脈衝,意即,在一般掃描操作(從左至右方向 的掃描)的右端從第一監控電路34得到該輸出脈衝,並在反 相掃描操作(從右至左方向的掃描)的左端從第二監控電路 35得到該輸出脈衝。 時脈產生電路36產生互具相反相位的第二時脈DCK及 DCKX,其具有與回饋控制電路37(T1=T2)產生的水平時脈 (第一時脈)HCK及HCKX相同的週期,且具有小負載比,並 將其經由時脈線DKL3 1及DKXL3 1而供應至第一監控電路 34、水平掃描器33,及第二監控電路35。在此,’’負載比’’ 指在脈衝波形中脈衝寬t與脈衝重複週期Τ之間的比例,例 如,如圖3A至3D所示,水平時脈HCK及HCKX的負載比 (tl/Tl)為50%,而將時脈DCK及DCKX的負載比(t2/T2)設定 成小於此比例,意即將時脈DCK及DCKX的脈衝寬t2設定成 窄於水平時脈HCK及HCKX的脈衝寬tl。 回饋控制電路37產生一垂直開始脈衝VST(用以指示開始 垂直掃描)、垂直時脈VCK及VCKX(互具有相反相位並作用 為垂直掃描的參照)、水平開始脈衝HST(用以指示開始水平 掃描),及水平時脈HCK及HCKX(互具有相反相位並作用為 水平掃描的參照),將垂直開始脈衝VST及垂直時脈VCK及 VCKX供應至垂直掃描器32,而將水平時脈HCK及HCKX供 應至水平掃描器33、第一監控電路34、第二監控電路35, 及時脈產生電路36。此外,回饋控制電路37產生水平開始 脈衝HST,並將其僅供應至水平掃描器33的移位暫存器331 90148.doc -85 - 200425040 的第一移位階段331-1及第四移位階段33卜4,而未供應至第 一監控電路34的移位階段341及第二監控電路35的移位階 段351。此外,回饋控制電路37從第一監控電路34的取樣切 換344在一般掃描操作時間成為導電,及監控線MNTL31移 至接地位準時的時序,或從第二監控電路35的取樣切換354 在反相掃描操作時間成為導電,及監控線MNTL31移至接地 位準時的時序,執行監控從初始狀態的相位變動,將該相 位變動量回饋至該面板輸入的水平時脈HCK及反相水平時 脈H C K X,及防止取樣及保持脈衝s H p從其初始狀態的漂移 導致複影產生的控制。 接下來’將相關於圖29A至29M及圖30A至30M的時序 圖,由以上配置而說明一般掃描操作及反相掃描操作。 首先將相關於圖29A至29M的時序圖,說明一般掃描操 作。 在此情形中,將掃描方向切換信號RGT設定在高位準, 並供應至水平掃描器33的移位暫存器331,因此而形成路 由,在該等移位階段中所插入的切換電路33 ^至^丨々,將 信號經由此路由而從左至右傳播。意即,形成信號傳播路 由’水平開始脈衝HST經由此路由而依序從第一移位階段 331-1移往第二移位階段331_2,從第二移位階段331_2移往 第三移位階段33 1-3,並從第三移位階段33丨_3移往第四移位 階段33 1-4,再移至第一監控電路34的移位階段34ι。 在此狀態中,回饋控制電路37產生如圖29A所示的水平開 始脈衝HST,並將其供應至水平掃描器33的移位暫存器331 O:\90\90148.DOC -86- 200425040 的第一移位階段33 1-1,此水平開始脈衝HST並未供應至第 一監控電路34的移位階段341。此外,回饋控制電路37產生 如圖29B及29C所示互具有相反相位的水平時脈HCK及 HCKX,並將其供應至水平掃描器33中移位暫存器331的第 一移位階段33 1-1至第四移位階段331-4,第一監控電路34 的移位階段341,及時脈產生電路36。時脈產生電路36產生 時脈DCK及DCKX(其具有與產生在回饋控制電路37的水平 時脈HCK及HCKX相同的週期(T1=T2),具有小負載比,並 如圖29D及29Ε所示互具有相反相位),並將其經由時脈線 DKL31及DKXL31而供應至第一監控電路34及水平掃描器 33(及第二監控電路35)。 回饋控制電路37產生垂直開始脈衝VST(用以指示開始垂 直掃描),及垂直時脈VCK及VCKX(互具有相反相位及作用 為垂直掃描的參照),並將其供應至垂直掃描器32。 此外,在水平掃描器33的移位暫存器33 1中,在第一移位 階段331-1(其由外部回饋控制電路37供應水平開始脈衝 HST),與具相反相位的水平時脈HCK及HCKX同步地(如圖 29F所示),將移位脈衝SFTP231(其具有與水平時脈HCK及 HCKX的週期相同的脈衝寬)輸出至取樣切換332-1。此外, 移位位脈衝SFTP331從第一移位階段33 1-1移至第二移位階 段33 1-2,對應至第一移位階段331-1的取樣切換332-1進入 ON狀態,以回應移位脈衝SFTP331,將如圖29E及29J所示 輸出至時脈線DKXL31的時脈DCKX加以取樣,在相位調整 電路333-1調整其相位,然後將其作為取樣及保持脈衝 O:\90\90148.DOC -87- 200425040 SHP331而供應至取樣切換334_1。因此而使取樣切換334-1 進入ON狀態,以回應取樣及保持脈衝SHP331,將經由視訊 線VDL3 1輸入的視訊信號VDO加以取樣,並將其供應至像 素部分3 1的信號線SGNL3 1。 接下來,第二移位階段331-2(其由第一移位階段331-1移 入移位脈衝SFTP33)中,與具相反相位的水平時脈HCK及 HCKX同步地(如圖29G所示),將移位脈衝SFTP232(其具有 與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至取樣 切換332-2。此外,移位脈衝SFTP332從第二移位階段331-2 移至第三移位階段331-3,對應至第二移位階段331-2的取樣 切換332-2進入ON狀態,以回應移位脈衝SFTP332,將輸出 至時脈線DKL31的時脈DCK(如圖29D及29K所示)加以取 樣,在相位調整電路333-2調整其相位,然後將其作為取樣 及保持脈衝SHP332而供應至取樣切換334-2。因此而使取樣 切換334-2進入ON狀態,以回應取樣及保持脈衝SHP332, 將經由視訊線VDL3 1輸入的視訊信號VDO加以取樣,並將 其供應至像素部分3 1的信號線SGNL32。 接下來,在第三移位階段331-3(其由第二移位階段33 1-2 移入移位脈衝SFTP332)中,與具相反相位的水平時脈HCK 及HCKX同步地,將移位脈衝SFTP333(其具有與水平時脈 HCK及HCKX的週期相同的脈衝寬)輸出至取樣切換 3 3 2-3。此外,移位脈衝SFTP3 33從第三移位階段331-3移至 第四移位階段331-4,對應至第三移位階段331-3的取樣切換 3 32-3進入ON狀態,以回應移位脈衝SFTP3 33,將輸出至時 90148.doc -88- 200425040 脈線DKXL31的時脈DCKX加以取樣,在相位調整電路333-3 調整其相位,然後再將其作為取樣及保持脈衝SHP333而供 應至取樣切換334-3。因此而使取樣切換334-3進入ON狀 態,以回應取樣及保持脈衝SHP333,將經由視訊線VDL31 輸入的視訊信號VDO加以取樣,並將其供應至像素部分3 1 的信號線SGNL33。 接下來,在第四移位階段331-4(其由第三移位階段33 1_3 移入移位脈衝SFTP233)中,與具相反相位的水平時脈HCK 及HCKX同步地,將移位脈衝SFTP334(其具有與水平時脈 HCK及HCKX的週期相同的脈衝寬)輸出至取樣切換 3 32-4(如圖2911所示)。此外,移位脈衝8卩丁?33 4從第四移位 階段331-4移至第一監控電路34的移位階段341,對應至第 四移位階段331-4的取樣切換332-4進入ON狀態,以回應移 位脈衝SFTP3 34,將輸出至時脈線DKL31的時脈DCK加以取 樣(如圖29D及29L所示),在相位調整電路333-4調整其相 位,然後將其作為取樣及保持脈衝SHP334而供應至取樣切 換334-4。因此而使取樣切換334-4進入ON狀態,以回應取 樣及保持脈衝SHP334,將經由視訊線VDL31輸入的視訊# 號VDO加以取樣,並將其供應至像素部分3 1的信號線 SGNL34。 接下來,在第一監控電路34的移位階段341 (其由第四移 位階段331-4移入移位脈衝8?丁?334),與具相反相位的的水 平時脈HCK及HCKX(如圖291所示)同步地,將移位脈衝 SFTP341(其具有與水平時脈HCK及HCKX的週期相同的脈 90148.doc -89- 200425040 衝寬)輸出至取樣切換342。對應至移位階段341的取樣切換 342進入ON狀態,以回應移位脈衝SFTP341,並如圖29E及 29M所示,將輸出至時脈線DKXL31的時脈DCKX加以取 樣,在相位調整電路343調整其相位,然後將其作為取樣及 保持脈衝SHP341而供應至取樣切換344。因此而使取樣切 換344進入ON狀態,以回應取樣及保持脈衝SHP341,將上 拉電阻R3 1在该液晶顯示面板外侧所上拉的監控線 MNTL3 1拉至接地位準,並將該位準變動資訊經由緩衝器 BF31而輸入回饋控制電路37。 在回饋控制電路37中,從第一監控電路34的取樣切換344 在一般掃描操作時間成為導電,及監控線MNTL3 1移至接地 位準時的時序’監控從初始狀態的相位變動。在回饋控制 電路3 7,將所監控相位的變動量回饋至該面板輸入的時脈 HCK、HCKX等,並設定一合適時序。因此而防止取樣及保 持脈衝SHP從其初始狀態漂移而導致複影產生。 如上述,在一般掃描操作時間,在水平掃描器33,從移 位暫存器331的移位階段331-1至33 1-4提供移位脈衝 SFTP331至SFTP334時,時脈取樣切換群332的切換332-1至 332-4依序進入ON狀態,以回應此等移位脈衝SFTP331至 SFTP334,藉此將互具相反相位的時脈DCKX及DCK交替取 樣,並提供在相位調整電路群333調整相位的時脈DCKX及 DCK,作為取樣及保持脈衝SHP33 1至SHP334。此外,在取 樣切換群334的取樣切換334-1至334-4,當提供取樣及保持 脈衝SHP33 1至SHP3 34時,該等取樣切換依序進入on狀 O:\90\90148.DOC -90- 200425040 態’以回應此等取樣及保持脈衝SHP331至SHP334,依序將 經由視訊線VDL31輸入的視訊信號VDO加以取樣,並將其 供應至像素部分3 1的信號線SGNL3 1至SGNL34。此外,作 為在位於最後階段的第一監控電路34的連續操作,將不同 於第四移位階段者的時脈DCKX加以取樣,在相位調整電路 353調整相位,然後作為取樣及保持脈衝shp341而供應至 取樣切換344,取樣切換344並進入ON狀態。意即,大體上 在與其他取樣及保持脈衝SHP331至SHP333中的關係相同 的時序’產生水平掃描器33的第四移位階段的取樣及保持 脈衝SHP334,及第一監控電路34的取樣及保持脈衝 SHP341,顯示影像並無問題。 接下來’將相關於圖30A至30M的時序圖,說明反相掃描 操作。 在此情形中,掃描方向切換信號RGT設定在該低位準, 並供應至水平掃描器33的移位暫存器33 1,因此而形成路 由’在移位階段中所插入的切換電路3311至3313及3315, 經由此路由而將信號從右至左地傳播,意即,形成信號傳 播路由’經由此路由,水平開始脈衝HST依序從第四移位 階段331-4移至第三移位階段331-3,從第三移位階段331_3 移至第二移位階段331-2,並從第二移位階段33 1-2移至第一 移位階段33 1-1,並再移至第二監控電路35的移位階段351。 在此狀態中,回饋控制電路37產生水平開始脈衝HST(如 圖3 0A所不),並將其供應至水平掃描器33中移位暫存器331 的第四移位階段33 1-4,此水平開始脈衝HST未供應至第二
O:\90\90148.DOC -91 _ 200425040 監控電路35的移位階段35卜此外回饋控制電路37產生互具 相反相位的水平時脈HCK及HCKX(如圖30B及30C所示),並 將其供應至水平掃描器33中移位暫存器33 1的第一移位階 段33 1-1至第四移位階段33 1-4,第二監控電路35的移位階段 351,及時脈產生電路36。時脈產生電路3 6產生時脈DCK及 DCKX(其相對於產生在回饋控制電路37的水平時脈HCK及 HCKX,具有相同週期(Τ1=Τ2),具有小負載比,並如圖30D 及30Ε所示具有互為相反的相位),並將其經由時脈線 DKL31及DKXL31而(第一監控電路34)水平掃描器33,及第 二監控電路3 5。 回饋控制電路37產生垂直開始脈衝VST(用以指示開始垂 直掃描)及垂直時脈VCK及VCKX(互具相反相位,並作用為 垂直掃描的參照),並將其供應至垂直掃描器32。 此外,在水平掃描器33的移位暫存器33 1,在第四移位階 段331-4(其由外部回饋控制電路37供應水平開始脈衝 HST),與具有相反相位的水平時脈HCK及HCKX(如圖30F 所示)同步,將移位脈衝SFTP334(其具有與水平時脈HCK及 HCKX的週期相同的脈衝寬)輸出至取樣切換332-4。此外, 移位脈衝SFTP334從第四移位階段33 1-4移至第三移位階段 331-3,對應至第四移位階段33 1-4的取樣切換33 2-4進入ON 狀態,以回應移位脈衝SFTP334,並如圖30D及30J所示, 將輸出至時脈線DKL31的時脈DCK加以取樣,在相位調整 電路333-4調整相位,然後作為取樣及保持脈衝SHP3 34而供 應至取樣切換334-4。因此而使取樣切換334-4進入ON狀 O:\90\90148.DOC -92- 200425040 態,以回應取樣及保持脈衝SHP334,將經由視訊線VDL31 輸入的視訊信號VDO加以取樣,並供應至像素部分3 1的信 號線 SGNL34。 接下來,在第三移位階段331-3(其由第四移位階段231-4 移入移位脈衝SFTP234)中,與具有相反相位的水平時脈 HCK及HCKX(如圖30H所示)同步,將移位脈衝SFTP333(其 具有與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至 取樣切換332-3。此外,移位脈衝SFTP333從第三移位階段 331- 3移至第二移位階段331-2,對應至第三移位階段33 1-3 的取樣切換332-3進入ON狀態,以回應移位脈衝SFTP333, 並如圖30E及30K所示,將輸出至時脈線DKLX31的時脈 DCKX加以取樣,在相位調整電路333-3調整相位,然後作 為取樣及保持脈衝SHP333而供應至取樣切換334-3。因此而 使取樣切換334-3進入ON狀態,以回應取樣及保持脈衝 SHP333,並將經由視訊線VDL31輸入的視訊信號VDO加以 取樣,及供應至像素部分31的信號線SGNL33。 接下來,在第二移位階段331-2(其由第三移位階段331-3 移入移位脈衝SFTP333)中,與具有相反相位的水平時脈 HCK及HCKX同步,將移位脈衝SFTP332(其具有與水平時脈 HCK及HCKX的時期相同的脈衝寬)輸出至取樣切換 3 3 2-2,此外,移位脈衝SFTP 3 3 2從第二移位階段33 1-2移至 第一移位階段33 1_1,對應至第二移位階段33 1-2的取樣切換 332- 2進入ON狀態,以回應移位脈衝SFTP332,並將輸出至 時脈線010>31的時脈0€{^加以取樣,在相位調整電路333-2 O:\90\90148.DOC -93- 200425040 調整相位,然後作為取樣及保持脈衝SHP332而供應至取樣 切換334-2。因此而使取樣切換334-2進入ON狀態,以回應 取樣及保持脈衝SHP332,將經由視訊線VDL31輸入的視訊 信號VDO加以取樣,並供應至像素部分3 1的信號線 SGNL32。 接下來,在第一移位階段331-1(其由第二移位階段33 1-2 移入移位脈衝SFTP332),與具有相反相位的水平時脈HCK 及HCKX(如圖30H所示)同步,將移位脈衝SFTP331(其具有 與水平時脈HCK及HCKX的週期相同的脈衝寬)輸出至取樣 切換332-1。對應至第一移位階段33 1-1的取樣切換332-1進 入ON狀態,以回應移位脈衝SFTP331,並如圖30E及30L所 示,將輸出至時脈線DKXL3 1的時脈DCKX加以取樣,在相 位調整電路333-1調整相位,然後作為取樣及保持脈衝 SHP331而供應至取樣切換334-1。因此而使取樣切換334-1 進入ON狀態,以回應取樣及保持脈衝SHP331,並將經由視 訊線VDL3 1輸入的視訊信號VDO加以取樣,及供應至像素 部分31的信號線SGNL31。 接下來,在第二監控電路35的移位階段351 (其由第一移 位階段33 1 -1移入移位脈衝SFTP33 1),與具有相反相位的水 平時脈HCK及HCKX(如圖301所示)同步,將移位脈衝 SFTP3 51(其具有與水平時脈HCK及HCKX的週期相同的脈 衝寬)輸出至取樣切換352。對應至移位階段351的取樣切換 352進入ON狀態,以回應移位脈衝SFTP351,並如圖30D及 3 0M所示,將輸出至時脈線DKL31的時脈DCK加以取樣,在 O:\90\90148.DOC 94- 200425040 相位調整電路3 5 3調整相位,然後作為取樣及保持脈衝 SHP35 1而供應至取樣切換354。因此而使取樣切換354進入 ON狀態,以回應取樣及保持脈衝SHP351,將上拉電阻器R31 在該液晶顯示面板外測上拉的監控線MNTL3 1拉至接地位 準,並將該位準變動資訊經緩衝器BF31輸入至回饋控制電 路37。 回饋控制電路37,從第二監控電路35的取樣切換354在反 相掃描操作時間成為導電,及監控線MNTL3 1移至接地位準 時的時序,監控從該初始狀態的相位變動。在回饋控制電 路37,將所監控相位的變動量回饋至該面板輸入的時脈 HCK及HCKX等,並設定合適的時序,因此而防止取樣及保 持脈衝SHP從其初始狀態漂移而導致複影產生。 如上述,在反相掃描操作時間,在水平掃描器33,在時 脈取樣切換群332的切換332-4至332-1,從移位暫存器331 的移位階段331-4至331-1提供移位脈衝8卩丁?334至8卩丁?331 時,此等切換依序進入ON狀態,以回應此等移位脈衝 SFTP334至SFTP33卜並藉此將互具相反相位的時脈DCK及 DCKX交替取樣,提供在相位調整電路群333調整過相位的 時脈DCK及DCKX作為取樣及保持脈衝SHP334至SHP331。 此外,在取樣切換群334的取樣切換334-4至334-1,當提供 取樣及保持脈衝SHP3 34至SHP331時,此等取樣切換依序進 入ON狀態,以回應此等取樣及保持脈衝SHP334至 SHP331,並將經由視訊線VDL31輸入的視訊信號VDO依序 加以取樣,及供應至像素部分3 1的信號線SGNL34至 O:\90\90148.DOC -95- 200425040 SGNL31。此外,將不同於第一移位階段的時脈dck加以取 樣,作為在位於最後階段的第二監控電路的連續操作,在 相位調整電路353調節相位,然後作為取樣及保持脈衝 SHP351而供應至取樣切換354,取樣切換354並進入〇1^狀 態。意即,大體上在與其他取樣及保持脈衝SHp334至 SHP332的關係相同的時序,產生水平掃描器33的第一移位 階段的取樣及保持脈衝SHP331,及第二監控電路35的取樣 及保持脈衝SHP351,顯示影像並無問題。意即,即若時脈 相位在掃描操作的左/右反相時間變動,亦可得到具一致輸 出相位的脈衝。 如上述,根據第三實施例,靠近水平掃描器33的兩侧部 分而設置第一監控電路34及第二監控電路35,在第一掃描 操作(一般掃描操作)時間,將水平開始脈衝HST供應至水平 掃描器的初始階段的移位階段331-1,而實施從初始階段至 最後階段的掃描操作,而當信號從水平掃描器的最後移位 階段33 1-4移入時,與第一監控電路34中的水平時脈信號 HCK及反相時脈信號HCKX同步地輸出移位脈衝 SFTP341。切換342在時脈信號〇(:^與反相時脈信號dckx 間將信號DCKX(其不同於最後移位階段33 i_4所取樣的信 號DCK)加以取樣,以回應該移位脈衝,並將其輸出作為取 樣及保持脈衝SHP341。取樣切換344並將上拉監控線 MNTL3 1的電位設定至接地電位,以回應該取樣及保持脈 衝。在第二掃描操作(反相掃描操作)時間,將水平開始脈衝 HST供應至水平掃描器的最後階段的移位階段%〗_4,在實
O:\90\90148.DOC -96- 200425040 施從最後階段至初始階段的掃描操作時,由水平掃描器的 初始移位階段331-1移入信號,在第二監控電路35與水平時 脈信號HCK同步地輸出移位脈衝SFTP351,在切換352將信 號DCK(其不同於初始移位階段331-1在時脈信號DCK與反 相時脈信號DCKX間所取樣的信號DCKX)加以取樣,以回應 該移位脈衝並輸出作為取樣及保持脈衝SHP351,取樣切換 354並將上拉監控線MNTL31的電位設定至接地電位,以回 應該取樣及保持脈衝。因此,可得到以下的效果,意即, 即使在水平掃描器(偶數移位階段)中,其中時脈相位在掃描 方向反轉中反相,亦可以高精確度監控,無論掃描操作方 向如何,無需該輸出電位變動的任何相位變動,無移位一 半而結束的影像,而可實現高精確度影像顯示。 此外,在水平掃描器33,未將依序從移位暫存器331輸出 的移位脈衝SFTP331至SFTP334用作該等取樣及保持脈 衝,但與該等移位脈衝SFTP331至SFTP334同步地,將互具 相反相位的時脈DCKX及DCK交替取樣,並經由該相位調整 電路而將此等時脈DCKX及DCK用作取樣及保持脈衝 SHP331至SHP334。因此而可壓抑取樣及保持脈衝SHP331 至SHP334的波動,結果,可排除取樣及保持脈衝SHP331 至SHP334的波動所導致的複影。 此外,在水平掃描器33,未將作用為移位暫存器33 1的移 位操作參照的水平時脈HCXK及HCK加以取樣,及用作該等 取樣及保持脈衝,但分別產生具有與水平時脈HCXK及HCK 相同週期,及具有小負載比的時脈DCKX及DCK,並將此等 O:\90\90148.DOC -97- 200425040 時脈DCKX及DCK加以取樣’及用作取樣及保持脈衝 SHP331至SHP334。因此,在水平驅動,可實現取樣脈衝間 完全非重疊的取樣,因此可壓抑重疊取樣所導致的垂直條 紋產生。 請注意,在本實施例中,所提供的說明中,將本發明應 用於安裝有類比介面驅動電路的液晶顯示器裝置,用以接 收類比視訊信號作為輸入,將其加以取樣,並由該點序點 驅動該像素,·但本發明同樣可應用於安裝有數位介面驅動 電路的液晶顯示器裝置,用以接收數位視訊信號作為輸 入,將其閂鎖並轉換成類比視訊信號,將此等類比視訊信 號加以取樣,並由該點序列驅動該像素。此外,在本實施 例中,採用為範例的說明中,將本發明應用於主動矩陣型 液曰曰i J#置’其使用液晶單元作為該像素的顯示元件 (光電元件),但未將該應用侷限於液晶顯示器裝置。本發明 亦可應用於點序列驅動系統的所有主動矩陣型液晶顯示器 裝置’、利用水平驅動電路的時脈驅動方法,諸如使用冷 光()疋件作為4像素的顯示元件的主動矩陣型顯示器 裝置等。 在該點序列驅動系綠士 . 動糸統中,除了習知的1H反相驅動系統及 點反相驅動系統外,尚右田 内有所明的"點線反相驅動系統,,,用 以在批鄰像素行間由奇數列分開的兩列像素(例如上下 J) 5 ^寫人互具相反極性的視訊信號,俾使該等像素的 極性在φ比鄰的左右像素 成為相同,並在寫入該等視訊信 號後,在像素陣列中,卜 上下像素間成為相反極性。
O:\90\90148.DOC -98- 200425040 第四實施例 /圖31根據本發明第四實施例,以電路圖說明點序列驅動 系統的主動矩陣型液晶顯示器裝置的配置範例。 第四實施例與第三實施例的不同處在於,將第一監控電 路34及第二監控電路35的輸出脈衝傳播至回饋控制電路^ 的監控線,並非共享,而是互連個別的第一監控線MNTLH 及第二監控線MNTL32。 在此情形中,第-監控電路34的輸出連接至第—監控線 MNTL31,而第二監控電路35的輸出連接至第二監控線 MNTL32。此外,弟一監控線MntL31由上拉電阻们1往上 拉,而其另一末端側經由緩衝器BR31而連接至回饋控制電 路37的第一輸入端。依此,第二監控線熥1^1^32由上拉電阻 R32往上拉,而其另一末端側經由緩衝器BR32而連接至回 饋控制電路37的第二輸入端。 根據第四實施例,除了第三實施例的效果外,尚有優勢 為可形成大體上與該等互連相同長度的第一監控線 MNTL3 1及第二監控線MNTL32,可防止傳播延遲差異等所 導致的監控錯誤等,並可實現高精確度的監控。 第五實施例 在第五實施例中,將說明一投影型液晶顯示器裝置(液晶 投影機)的配置範例,該裝置可使用圖丨丨、圖丨7、圖26或圖 3 1的點序列驅動系統的主動矩陣型液晶顯示器裝置作為顯 示面板(LCD)。 根據第一至第四實施例的點序列驅動系統的主動矩陣型 O:\90\90148.DOC -99- 200425040 液晶顯示器裝置可用作該投影型液晶顯示器裝置(液晶投 影機)的顯示面板,意即,液晶顯示(LCD)面板。 圖32以方塊圖說明一投影型液晶顯示器裝置的系統配 置,該裝置可使用根據本發明的點序列驅動系統的主動矩 陣型液晶顯不恭裝置作為顯不面板(液晶顯示器)。 根據本範例的投影型液晶顯示器裝置5 〇具有一視訊信號 源(VSRC)51、一 系統板(SYSBRD)52,及一 LCD 面板 (PNL)53,在此系統配置中,在系統板52,相對於視訊信號 源5 1所輸出的視訊信號而實施諸如上述調整取樣及保持位 置的信號處理。在系統板52上,安裝一回饋控制電路(包括 其時序產生器),此外,使用根據以上實施例的點序列驅動 系統的主動矩陣型液晶顯示器裝置作為液晶顯示面板53。 此外,若為彩色者’則對應至R(紅)、G(綠)及B(藍)而提供 LCD面板53。 圖33以示意配置圖說明一投影型彩色液晶顯示器裝置的 光學系統範例。
在圖33的投影型彩色液晶顯示器裝置的光學系統5〇〇 中,僅在一特定顏色成分(例如具有較短波長的B(藍)光成分) 中,在一第一射束分割器502通過發射自一光源501的白色 光,反射其餘顏色的光成分,將通過第一射束分割器的B 光成分在鏡子503的光學路徑中加以改變,並經由一透鏡 5 04撞擊B的LCD面板505B。用於在第一射束分割器5〇2反射 的光成分,一第二射束分割器5〇6反射例如G(綠)的光成 分,而通過R(紅)的光成分。在第二射束分割器5〇6反射的G
O:\90\90148.DOC -100- 200425040 光成分經由一透鏡507放射至G的LCD面板,在鏡子508及 509的光學路徑中改變通過第二射束分割器506的R光成 分,並經由一透鏡510撞擊R的LCD面板505R。LCD面板 505R、505G及505B各具有一第一基板形成,俾便在一矩陣 中設設複數個像素;一第二基板以預設間隔設置成面對第 一基板;一液晶層保持在此等基板間;及一濾波層,對應 至各顏色。將通過此等液晶顯示面板505R、505G及505B的 R、G及B光以光學合併在一十字稜柱5 11,此外,發射自此 十字稜柱5 11的合併光由一投影稜柱5 12投射至一螢幕5 13。 在具有上述配置的投影型液晶顯示器裝置中,使用根據 上述實施例的主動矩陣型液晶顯示器裝置作為液晶顯示面 板505R、505G及505B。掃描方向切換信號RGT在高位準供 應至液晶顯示面板505R及505B,並在低位準供應至液晶顯 示面板505G,俾便(例如)液晶顯示面板505R及505B執行第 一掃描操作(一般掃描操作),而液晶顯示面板505G執行第 二掃描操作(反相掃描操作)。因此緣故,即若在掃描操作的 左/右反相時間,時脈的相位變動,亦可從任何液晶顯示面 板505R、505G及505B的監控電路得到具一致輸出相位的脈 衝。意即,即使在掃描方向反轉中使時脈相位反相的水平 掃描器(偶數移位階段)中,無論掃描操作方向如何,無需該 輸出電位變動的任何相位變動,無移位一半而結束的影 像,而可有具高精確度的監控,亦可實現高精確度影像顯 不。此外’根據本貫施例的液晶顯不中,在水平驅動糸 統中可實現完全非重疊的取樣,因此可壓抑重疊取樣而導 O:\90\90148.DOC -101 - 200425040 致垂直條紋產生,並在同時可提高對抗複影的邊際,因此 實現較高階影像顯示。 請注意,投影型液晶顯示器包括背面型及前面型,通常, 使用背面式投影型液晶顯示器裝置作投影電視用於動晝影 像,而使用前面式投影型液晶顯示器裝置作為資料投影 機,但根據上述實施例的點序列驅動系統的主動矩陣型液 晶顯示器裝置可應用於此兩類型。此外,在此所作說明係 以應用本發明在彩色投影型液晶顯示器裝置為範例的情 形,但亦可在相同方式中將本發明應用於黑白投影型液晶 顯示器裝置。 雖然用於闡述目的,本發明參照至選定的特定實施例而 加以說明,但熟諳此藝者應明白,不用背離本發明的基本 概念及範圍,其可作出許多修改。 【圖式簡單說明】 以上配合附圖所提供的較佳實施例已使本發明此等及其 他特徵更清楚,其中: 圖1以電路圖說明利用一般點序列驅動系統的主動矩陣 型液晶顯示器裝置的配置; 圖2以方塊圖說明一主動矩陣型液晶顯示器裝置的顯示 面板的配置範例; 圖3A至3D以時序圖說明水平時脈HCK及HCKX與時脈 DCK及DCKX間的關係; 圖4以圖示說明重點擺在圖1水平掃描器的操作; 圖5A至5D以波形圖說明重點擺在水平掃描器的操作; O:\90\90148.DOC -102- 200425040 圖6A至6D以圖示說明圖丨水平掃描器的問題; 圖7以方塊圖說明具備有一龄批蕾 WL電路的習用液晶顯示器 裝置的配置範例; 圖8以電路圖說明圖7監控電路及部分周邊水平掃描器的 具體配置範例; 圖9A至9K以時序圖說明圖8的電路在一般方向(圖8中從 左至右的方向)執行掃描時的操作; 圖10A至10K以時序圖說明圖8的電路在相反方向(圖容中 k右至左的方向)執行掃描時的操作; 圖11根據本發明第一實施例,說明點序列驅動系統的主 動矩陣型液晶顯示器裝置的配置範例; 圖12以方塊圖說明圖U主動矩陣型液晶顯示器裝置的顯 示面板的配置範例; 圖13以電路圖說明一切換電路的配置範例,該切換電路 係插入在一移位暫存器的移位階段間; 圖14以電路圖說明根據本實施例的監控電路中,其中一 選擇器部分的具體配置範例; 圖15A至15K以時序圖說明圖丨丨電路的一般掃描操作; 圖16A至16K以時序圖說明圖11電路的反相掃描操作; 圖17根據本發明第二實施例,說明點序列驅動系統的主 動矩陣型液晶顯示器裝置的配置範例; 圖18以圖示說明將圖2第二時脈dck及DCKX加以取樣並 校正漂移的情形; 圖19A及19B以圖示說明將第二時脈DCK及DCKX加以取
〇\9〇\9〇148.D〇C -103- 200425040 樣並校正漂移的情形· 圖20以圖不說日月 例; 第二時脈DCK的產生電路的配置範
取樣並权正漂移的情形; 二時脈DCK的產生電路; 弟一時脈DCK及DCKX加以 圖23A至23C以時序圖說明將第一時脈hck及加以 取樣並权正漂移的情形(如本發明第二實施例); 圖24A至24K以時序圖說明圖17電路的一般掃描操作; 圖25A至25K以時序圖說明圖17電路的反相掃描操作; 圖26根據本發明第三實施例,說明點序列驅動系統的主 動矩陣型液晶顯示器裝置的配置範例; 圖27以方塊圖說明圖26主動矩陣型液晶顯示器裝置的顯 示面板的配置範例; 圖28以電路圖說明一切換電路的配置範例,該切換電路 係插入在該移位暫存器的移位階段間; 圖29A至29M以時序圖說明圖26電路的一般掃描操作; 圖30A至30M以時序圖說明圖26電路的反相掃描操作; 圖3 1根據本發明第四實施例,說明點序列驅動系統的主 動矩陣型液晶顯示器裝置的配置範例; 圖32以方塊圖說明一投影型液晶顯示器裝置的系統配 置,該裝置可使用根據本發明的點序列驅動系統的主動矩 陣型液晶顯示器裝置作為顯示面板(LCD);及 圖33以示意圖說明一彩色投影液晶顯示器裝置的光學系 O:\90\90148.DOC -104- 200425040 統範例的配置,該裝置可使用根據本發明的點序列驅動系 統的主動矩陣型液晶顯示器裝置作為顯示面板(LCD)。 【圖式代表符號說明】 10, 20, 30 11,21,31 12, 22, 32 13, 23, 33 131,231,331 液晶顯示器裝置(LCD面板) 有效像素部分(PXLP) 垂直掃描器(VSCN) 水平掃描器(HSCN) 移位暫存器 132, 232, 332 時脈取樣切換群 133, 233, 333 相位調整電路(PAC)群 134, 234, 334 取樣切換群 14, 15, 25, 36 時脈產生電路(GEN) 16, 27, 38 預先充電電路 17, 24, 24A 監控電路 173, 242, 343 相位調整電路 174, 243, 344, 354 取樣切換 18 外部回饋1C 2311-2313, 3311-3315 切換電路 24, 34, 35 監控電路(MNT) 241 選擇器部分 2413 選擇器 26, 37 回饋控制電路(FDBCIC) 28, 53, 505R,505G,505B 顯示面板(LCD面板) 40 顯示面板 O:\90\90148.DOC - 105 - 200425040 50 投影型液晶顯示器裝置 51 視訊信號源 52 系統板 500 光學系統 501 光源 502, 506 射束分割器 503, 508, 509 鏡子 504, 507, 510 透鏡 511 十字稜柱 512 投影稜柱 513 螢幕 BF 緩衝器 Cs 儲存電容器 CsL Cs線 DCK,DCKX 時脈 DKL,DKXL 時脈線 DRVP 驅動脈衝 GND 接地 GTL 閘極線 HCK,HCKX 水平時脈 HST 水平開始脈衝 I 輸入端 INV 反相器 LC 液晶早元 O:\90\90148.DOC - 106 - 200425040
MNTL ND 監控線 連接節點
NT η通道MOS電晶體 0 輸出端 PT p通道MOS電晶體 R 電阻器 RGT,RGTX 切換信號 SFTP 移位脈衝 SGNL 信號線 SHP 取樣及保持脈衝 SLP 選取脈衝 SP 掃描脈衝 SW 選擇切換 Tl,T2 端子 TMG 轉移閘極 TML 轉移線 VDL 視訊線 VDO 視訊信號 O:\90\90148.DOC 107-

Claims (1)

  1. 200425040 拾、申請專利範園: 1 · 一種顯示器裝置,包括·· 一像素部分,其中複數個像素配置於—㈣中,舖設 數仏遽線用於每一像素行· 一監控線,保持在一第一電位; 控制電路,用以產生至少一時脈 彳°唬及一反相時脈 :唬、、互具有相反相位並作用為一水平掃描之參照, &控該監控線之電位變動,及根據該電位變動之時序變 =而&正a至少-時脈信號及反相時脈信號之產生時 序; 一水平掃描器;及 一監控電路,其中 該水平掃描器包括: -移位暫存器,其中㈣複數個移位階段,其能根 據該切換信號,在—依序從—第—階段移位至一最後 階段之第-掃描操作’與—依序從該最後階段移位至 該第-階段之第二掃描操作間作切換,並在該第一掃 作時間或該第二掃描操作時間,依序從與該時脈 l戒及反相時脈信號同步之移位階段輸出移位脈衝; -第-切換群’用以交替地依序將該時脈信號及反 相時脈信號加以取樣,以回應從該移位暫存器之對應 移位|^又所輸出之移位脈衝,並輸出該等脈衝作為取 樣及保持脈衝;及 —第二切換群’用以依序將視訊信號加以取樣,以 O:\90\90I48.DOC 200425040 回應來自該弟一切拖链+ 从 刀換群之切換之取樣及保持脈衝,並 將該等脈衝供應至_彳务& 化主^像素部分之對應信號線;及 该監控電路包括: 、、擇邛刀,用以接收該切換信號,當該切換 化號指明該第-掃描操作時,在該時脈信號及反相 時脈信號中’將與該水平掃描ϋ之移位暫存器之第 移位階段所取樣信號不同之信號加以取樣,而當 該切換信號指明該第二掃描操作時,在該時脈信號 及反相時脈k號中,將與該水平掃描器之移位暫存 益之最後移位階段所取樣信號不同之信號加以取 樣’並將其輸出作為取樣及保持脈衝;及 一第二切換,用以在一第二電位設定該監控線之 電位’以回應來自該選擇器部分之取樣及保持脈 衝。 1如申請專利範圍第1項之顯示器裝置,其中該選擇器部 分包括: 一第四切換,用以接收一選取脈衝,並將該時脈信號 加以取樣’以及將其作為取樣及保持脈衝而輸出至該第 三切換; 一第五切換,用以接收該選取脈衝,並將該反相時脈 信號加以取樣,以及將其作為取樣及保持脈衝而輸出至 該第三切換,及 遙擇器’用以接收該切換信號,當該切換信號指明 "亥第一掃描操作時,將該選取脈衝輸出至該第四切換, O:\90\90148.DOC -2 - 200425040 並在該切換信號指明該第 輪出至該第五切換。 二掃描操作時,將該選取脈衝 3.如申請專利範圍第2項之顯示器裝置,其中·· 藉由接收該水平開始脈衝而開始該第一掃描操作及 该弟二掃描操作,將該水平開始脈衝在該[掃描操作 時間’供應至該移位暫存器及該監控電路之初始移位階 段,並在該第二掃描操作時間,供應至該移位暫存器及 该監控電路之最後移位階段;及 該監控電路之選擇器係根據該切換信號,將該水平開 始脈衝當作該選取脈衝㈣應至該第四切換或第五切 換0 其中該選擇器包 4_如申請專利範圍第3項之顯示器裝置 括: 一第一轉移線,用以將該水平開始脈衝當作該選取脈 衝而轉移至該第四切換; 第一轉移線,用以將該水平開始脈衝當作該選取脈 衝而轉移至該第五切換; 一第二選擇切換,當該切換信號指明該第二掃描操作 呀,用以連接該第二轉移線與該水平開始脈衝之供應 線;及 電位设定構件,用以在一能保持該第四切換或該第 五切換之電位,將該第一轉移線或該第二轉移線與該水 平開始脈衝保持於非連接狀態中,該第一轉移線或該第 二轉移線至該第四切換或該第五切換係在非導電狀態 O:\90\90148.DOC 200425040 中連接。 5. 如申請專利範圍第丨項 器之移位暫存w:敦置,其中該水平掃描 子益中之移位階段數為偶數。 6. 如申請專利範圍第2項之顯示器裝置,尚包括: N·脈產生構件,用崎據在馳制電路所產生之時 則言號及⑽時脈㈣,而產生—第4脈信號及一第 反相寺紅就,其具有與該時脈信號及反相時脈信號 相同之週期,及且右|鱼番 /、有j負載比,並將其供應至該水平掃 描器及監控電路,及其中 $水平掃描器之第—切換群之各切換,或該監控電路 之第四切換或第五切換,將該第二時脈信號或第二反相 時脈信號從該時脈產生構件加以取樣。 7. 如申晴專利範圍第旧之顯示器裝置,其中該像素之顯 示元件係一液晶單元。 8_ 一種顯示器裝置,包括·· 一像素部分,其中複數個像素配置於一矩陣中,並舖 設數信號線用於每一像素行; Μ控線,保持在一第一電位; 一控制電路,用以產生至少一時脈信號及一反相時脈 4號’其互具有相反相位並作用為一水平掃描之參照, 監控該監控線之電位變動,及根據該電位變動之時序變 動而校正至少該時脈信號及反相時脈信號之產生時序; 一時脈產生電路,用以產生一第二時脈信號及一第二 反相時脈信號,其具有與該第一時脈信號及第一反相時 O:\90\90148.DOC -4 - 脈信號相同之週期,及根據在該控制電路產生之第一時 脈信號及第—反相時脈信號而具有-小負載比; 一水平掃描器,·及 一監控電路,其中 該水平掃描器包括: 暫存斋,其中串聯複數個移位階段 ·八 六月b低 據該切換信號,而在-依序從—第—階段移位至一最 後階段之第-掃描操作,與—依序從該最後階段移位 t該第—階段之第二掃描操作間仙換,並在該第- 知㈣作¥間或該第二掃描操作時間,依序從與該時 脈信號及反相時脈信號同步之移位階段輸出移位脈 衝; 第一切換群,用以交替地依序將該時脈信號及反 相時脈信號加以取樣,以⑽從該移位暫存器之對應 移位階段所輸出之移位脈衝,並輸出該等脈衝作為取 樣及保持脈衝;及 一第二切換群,用以依序將視訊信號加以取樣,以 來自Θ第-切換群之切換之取樣及保持脈衝,並 將該等信號供應至該像素部分之對應信號線;及 該監控電路包括·· ^垃擇器部分,用以接收該切換信號,當該切換 ^虎ϋ㈣-掃描操作時,在該時脈信號及反相 丁脈,將具有相位與該水平掃描器中移位暫 存器之第一移位階段所取樣之信號相位不同之信 5 _ O:\90\90I48.DOC 200425040 號加以取樣,而當該切換信號指明該第二掃描操作 時,在該時脈信號及反相時脈信號間,將具有相位 與該水平掃描器中移位暫存器之最後移位階段所 取樣之信號相位不同之信號加以取樣,並將其輸出 作為該取樣及保持脈衝;及 一第三切換,用以在一第二電位設定該監控線之 電位’以回應來自該選擇器部分之取樣及保持脈 衝。 9 ·如申請專利範圍第8項之顯示器裝置,其中該選擇器部 分包括: 一第四切換,用以接收一選取脈衝,並將該時脈信號 加以取樣’以及將其作為取樣及保持脈衝而輸出至該第 三切換; 一第五切換,用以接收該選取脈衝,並將該反相時脈 仏號加以取樣,以及將其作為取樣及保持脈衝而輸出至 該第三切換,及 一選擇器,用以接收該切換信號,當該切換信號指明 該第一掃描操作時,將該選取脈衝輸出至該第四切換, 並在該切換^號指明該第二掃描操作時,將該選取脈衝 輸出至該第五切換。 10·如申請專利範圍第9項之顯示器裝置,其中: 藉由接收該水平開始脈衝而開始該第一掃描操作及 該第二掃描操作,該水平開始脈衝在該第一掃描操作時 間i'應至該移位暫存器之初始移位階段及該監控電 O:\90\90148.DOC 200425040 至該移位暫存器之最 路,並在該第二掃描操作時間供應 後移位階段及該監控電路;及 11. 該監控電路之選擇器根據該切換信號,而將該水平開 D脈衝作為該選取脈衝供應至該第四切換或第五切換。 如申請專利範圍第10項之顯示器裝置,其中該選擇器具 備有· I第轉移線,用以將該水平開始脈衝作為該選取脈 衝而轉移至該第四切換; ^二轉移線,用以將該水平開始脈衝作為該選取脈 衝而轉移至該第五切換; -第-選取切換’當該切換信號指明該第一掃描操作 時’用以連接該第-轉移線與該水平開始脈衝之供應 -第二選取切換,當㈣換信號指明該第:掃描操作 時,用以連接該第二轉移線與該水平開始脈衝之供應 線;及 ^… 一電位設定構件,用以在一能保持該第四切換或該第 五切換之電位,將該第一轉移線或該第二轉移線與該水 平開始脈衝之供應線保持於非連接狀態中,該第—轉移 線或該第二轉移線至該第四切換或該第五切換係在非 導電狀態中連接。 12.如申請專利範圍第8項之顯示器裝置,其中該水平掃描 器之移位暫存器中之移位階段數為偶數。 13·如申請專利範圍第8項之顯示器裝置,其中該像素之顯 O:\90\90148.DOC 示元件係一液晶單元。 一種顯示器裝置,包括: 一像素部分,其中複數個像素配置於一矩 祀1早中,舖設 數信號線用於每一像素行; 一監控線,保持在一第一電位; 一控制電路,用以產生至少一時脈信號及一反相時脈 L唬,其互具有相反相位並作用為一水平掃描之表照, 監控該監控線之電位變動,及根據該電位變動之時序變 動而校正至少該時脈信號及反相時脈信號之產生時序1 一水平掃描器; ’ 一第一監控電路;及 一第二監控電路,其中 該水平掃描器包括·· 口认 六月& 1 據该切換信號,在-依序從—第—階段移位至一以 階段之第-掃描操作,與_依序從該最後階段移幻 該第-階段之第二掃描操作間作切換,並在該㈠ 描操作㈣㈣第二掃«作日㈣,依隸與該時朋 信號及反㈣脈㈣料之録階段㈣移位脈衝 :第二切換群’用以交替地依序將該時脈信號及及 :日、脈㈣加以取樣,以回應從該移位暫存器 保持脈衝·,及 叫並將其輸出作為取樣及 弟一切換群,用以 依序將視訊信號加以取樣, 以 2〇〇425〇4〇 回應來自該第一切換群之切換之取樣及保持脈衝,並 將供應至該像素部分之對應信號線, 該第一監控電路包括·· 移位階段’其在該第一掃描操作時間連接至該 水平掃描器中該移位暫存器之最後移位階段,並在 最後移位階段執行該信號之移入時,與該時脈信號 及反相時脈信號同步輸出該移位脈衝; 一第二切換’用以在該時脈信號及反相時脈信號 中’將與取樣自該最後移位階段之信號不同之信號 加以取樣,以回應輸出自該移位階段之移位脈衝, 並將其輸出作為取樣及保持脈衝;及 一第四切換’用以在一第二電位設定該監控線之 電位,以回應來自該第三切換之取樣及保持脈衝, 及 該第二監控電路包括: 一移位階段,其在該二掃描操作時間連接至該 水平掃描器中該移位暫存器之初始移位階段,並 在該初始移位階段執行該信號之移入時,與該時 脈#號及反相時脈信號同步輸出該移位脈衝; 一第五切換,用以在該時脈信號及反相時脈信 號中,將與該初始移位階段所取樣信號不同之信 號加以取樣,以回應輸出自該移位階段之移位脈 衝’並將其輸出作為取樣及保持脈衝;及 一第六切換,用以在該第二電位設定該監控線 O:\90\90148.DOC -9- 200425040 之電位,以回應來自該 衝。 第五切換之取樣及保持脈 15. 16. 17. 18. 19. 20. 如申請專利範圍第14項之顯示器襞置,其中藉由接收該 水平開始脈衝而開始該第一掃描操作及該第二掃描操 作’及該水平開始脈衝係在該第—掃描操作時間供應至 該移位暫存器之初始移位階段,並在㈣二掃描操作時 ㈣應至該移位暫存器之最後移位階段,並未供應至該 第一監控電路及該第二監控電路。 如申請專利範圍第14項之顯示器裝置,其中: /第皿控電路设置於該水平掃描器之最後移位階 段之配置位置附近;及 第凰控電路δ又置於該水平掃描器之初始移位階 段之配置位置附近。 如"月專利範圍第14項之顯示器襄置,其中該監控線由 該第一監控電路及該第二監控電路共享。 如申請專利範圍第14項之顯示器裝置,其中該監控線個 別形成連接至該第__監控電路之第—監控線,及連接至 该第一監控電路之第二監控線。 如申請專利範圍第14項之顯示器裝置,其中該水平掃描 器之移位暫存器中之移位階段數為偶數。 如申請專利範圍第14項之顯示器裝置,尚包括: 枯脈產生構件,用以根據在該控制電路產生之時脈 信號及反相時脈信號,而產生一第二時脈信號及一第二 反相時脈信號’其具#與該時脈信號及反相時脈信號相 O:\90\90148.DOC -10- 200425040 同之週期,及具有小負載比,並將其供應至該水平掃描 器、第一監控電路及第二監控電路,及其中 該水平掃描器之第一切換群之各切換、該第一監控電 路之第三切換,及該第二監控電路之第五切換,將來自 該時脈產生構件之第二時脈信號或第二反相時脈信號 加以取樣。 21, 22. 如申請專利範圍第14頊之顯示器裝置,其中該像素之顯 示元件係一液晶單元。 一種投影型顯示器裝置,包括·· 一監控線,保持在一第一電位; 一控制電路,用以產生至少一時脈信號及一反相時脈 L號,其互具有相反相位並作用為一水平掃描之參照, 監控該監控線之電位變動,及根據該電位變動之時序變 動而权正至少該時脈#號及反相時脈信號之產生時序; 一顯不面板,包括一像素部分,其中複數個像素配置 於一矩陣中,並舖設數信號線用於每一像素行、一水平 掃描器及一監控電路; 一放射構件,用以將光放射至該顯示面板;及 一才又影構件’用以投射通過該顯示面板之光線,其中 該顯示面板之水平掃描器包括: 一移位暫存器,其中串聯複數個移位階段,其根據 该移位信號,能在一依序從一第一階段移位至一最後 階段之第一掃描操作,與一依序從該最後階段移位至 該第一階段之第二掃描操作間作切換,並在該第一掃 O:\90\90148.DOC -11- ▲操作時間或該第二掃描操作時間,依序從與該時脈 信號及反相時脈信號同步之移位階段輪出移位脈衝; 士第切換群,用以交替地依序將該時脈信號及反 相牯脈4旎加以取樣,以回應輸出自該移位暫存器之 1應移位卩自段之移位脈衝,並將其輸出作為取樣及保 持脈衝;及 一第二切換群,用以依序將視訊信號加以取樣,以 回應來自該第一切換群之切換之取樣及保持脈衝,並 將其供應至該像素部分之對應信號線,及 該顯示面板之監控電路包括: 一選擇器部分,用以接收該切換信號,當該切換 L旒指明該第一掃描操作時,在該時脈信號與反相 時脈佗號中,將與該水平掃描器中該移位暫存器之 第一移位階段所取樣信號不同之信號加以取樣,而 當該切換信號指明該第二掃描操作時,在該時脈信 旎與反相時脈信號中,將與該水平掃描器中該移位 暫存器之最後移位階段所取樣信號不同之信號加 以取樣,並將其輸出作為取樣及保持脈衝;及 一第三切換,用以在一第二電位設定該監控線之 電位’以回應來自該選擇器部分之取樣及保持脈 衝。 23 ·如申清專利範圍第22項之投影型顯示器裝置,其中該選 擇器部分包括: 一第四切換,用以接收一選取脈衝,將該時脈信號加 O:\90\90148.DOC -12- 200425040 以取樣’並將其作為取樣及保持脈衝而輸出至該第三切 換; 一第五切換,用以接收一選取脈衝,將該反相時脈信 號加以取樣,並將其作為取樣及保持脈衝而輸出至該第 三切換;及 一選擇器,用以接收該切換信號,當該切換信號指明 該第一掃描操作時,將該選取脈衝輸出至該第四切換, 而當該切換信號指明該第二掃描操作時,將該選取脈衝 輸出至該第五切換。 24·如申請專利範圍第23項之投影型顯示器裝置,其中·· 藉由接收該水平開始脈衝而開始該第一掃描操作及 該第二掃描操作,該水平開始脈衝在該第一掃描操作時 間,供應至該移位暫存器之初始移位階段及該監控電 ,,而在該第二掃描操作時間,供應至該移位暫存器之 最後移位階段及該監控電路,·及 以 電路之選擇器根據該切換信E,將該水平開; 脈:作為該選取脈衝而供應至該第四切換或第五切換 :=利範圍第24項之投影型顯示器裝置,其中㈣ 該選取脈 該選取脈 衝而轉移至該第四切換; -第二轉移線,用以將該水平開始脈幾 衝而轉移至該第五切換; 第一選取切換,當該切換信 號指明該第_ 掃描操作 O:\90\90148.DOC -13- 200425040 呀,用以連接該第一轉移線與該水平開始脈衝之供應 線; 一第二選取切換,當該切換信號指明該第二掃描操作 時,用以連接該第二轉移線與該水平開始脈衝之供應 線,及 一電位設定構件,用以在一能保持該第四切換或該第 五切換之電位,將該第一轉移線或該第二轉移線與該水 平開始脈衝之供應線保持於非連接狀態中,該第一轉移 線或該第二轉移線至該第四切換或該第五切換係在非 導電狀態中連接。 26. 如申請專利範圍第22項之投影型顯示器裝置,其中該水 平掃為器之移位暫存器中,該移位階段數為偶數。 27. 如申請專利範圍第23項之投影型顯示器裝置,尚包括: 夺脈產生構件之提供,用以根據在控制電路所產生 之時脈信號及反相時脈信號而產生一第二時脈信號及 -第二反相時脈信號’其具有㈣時脈信號及反相時脈 信號相同之,及具有小貞載比,«其供應至該水 平掃描器及監控電路;及其中 該水平掃描器之第-切換群之各切換,及該監控電路 之第四切換或第五㈣’將來自該時脈產生構件之第二 時脈信號或第二反相時脈信號加以取樣。 认如申請專鄉圍第22項之投影型顯示器裝置,其中該像 素之顯示元件係一液晶單元。 29. —種投影型顯示器裝置,包括: O:\90\90148.DOC •14- 200425040 一監控線,保持在一第一電位; 一-控制電路,用以產生至少一時脈信號及一反相時脈 #號,其互具有相反相位並作用為一水平掃描之表照, 監控該監控線之電位變動,及根據該電位變動之時序變 動而校正至少該時脈信號及反相時脈信號之產生時序1 一時脈產生電路,用以根據在該控制電路所產生之第 一時脈信號及第一反相時脈信號,而產生一第二時脈信 號及一第二反相時脈信號,其具有與該第一時脈信號及 第一反相時脈信號相同之週期,並具有小負载比; 一顯不面板,包括至少一像素部分,其中複數個像素 配置於一矩陣中,並舖設數信號線用於每一像素行、一 水平掃描器及一監控電路; 一放射構件,用以將光放射至該顯示面板;及 一才又影構件,用以將通過該顯示面板之光線投射至一 螢幕,其中 該顯示面板之水平掃描器包括: 一移位暫存器,其中亊聯複數個移位階段,其根據 该移位信號,能在一依序從一第一階段移位至一最後 P白#又之第一掃描操作,與一依序從該最後階段移位至 5亥第一階段之第二掃描操作間作切換,並在該第一掃 描操作時間或該第二掃描操作時間,依序從與該時脈 仏號及反相時脈信號同步之移位階段輸出移位脈衝·, 一第一切換群’用以交替地依序將該第二時脈信號 及第二反相時脈信號加以取樣,以回應輸出自該移位 O:\90\90148.DOC -15 - 200425040 暫存器之對應移位階段之移位脈衝,並將其輸出作為 取樣及保持脈衝;及 ' 一第二切換群,用以依序將視訊信號加以取樣,以 回應來自該第一切換群之切換之取樣及保持脈衝,並 將其供應至該像素部分之對應信號線,及 該顯示面板之監控電路包括: 一選擇器部分,用以接收該切換信號,當該切換 信號指明該第一掃描操作時,在該第一時脈信號與 第一反相時脈信號間,將與該水平掃描器中該移2 暫存器之第一移位階段所取樣信號相位不同之信 號加以取樣,而當該切換信號指明該第二掃描操作 時,在該時脈信號與反相時脈信號中,將與該水平 掃描器中該移位暫存器之最後移位階段所取樣信 旎相位不同之信號加以取樣,並將其輸出作為取樣 及保持脈衝;及 一第三切換,用以在一第二電位設定該監控線之 電位,以回應來自該選擇器部分之取樣及保持脈 衝。 如申睛專利範圍第29項之投影型顯示器裝置,其中該選 擇器部分包括: 第四切換,用以接收一選取脈衝,將該時脈信號加 X取樣,並將其作為取樣及保持脈衝而輸出至該第三切 換; 第五切換,用以接收一選取脈衝,將該反相時脈信 〇A9〇^148.D〇c -16 - 200425040 號加以取樣,並將其作為取樣及保持脈衝而輸出至該第 三切換;及 一選擇器,用以接收該切換信號,當該切換信號指明 該第一掃描操作時,將該選取脈衝輸出至該第四切換, 而當該切換信號指明該第二掃描操作時,將該選取脈衝 輸出至該第五切換。 31.如申請專利範圍第3〇項之投影型顯示器裝置,其中·· 藉由接收該水平開始脈衝而開始該第一掃描操作及 該第二掃描操作,該水平開始脈衝在該第一掃描操作時 間,供應至該移位暫存器之初始移位階段及該監控電 路,而在該第二掃描操作時間,供應至該移位暫存器之 最後移位階段及該監控電路;及 该監控電路之選擇器根據該切換信號,將該水平開始 脈衝作為該選取脈衝而供應至該第四切換或第五切換: a如申請專利範圍第31項之投影型顯示器裝置,其中 擇器包括: ' -第-轉移線,用以將該水平開始脈衝作為該選取脈 衝而轉移至該第四切換; 第_轉移線’用以將該水平開始脈衝作為該選取脈 衝而轉移至該第五切換; 乐一選取切換,當該切換信 m v ^ ^ W 11 L卩連接該第—轉移線與該水平開始脈衝之供肩 二掃描操作 第二選取切換,當該切換信號指明該第 O:\90\90148.DOC 17- 200425040 時,用以連接該第二轉移線與該水平開始脈衝之供應 線;及 一電位設定構件,用以在—能保持該第四切換或該第 五切換之電位,將該第-轉移線或該第二轉移線與該水 平開始脈衝之供應線保持於非連接狀態中,該第一轉移 線或該第二轉移線至該第四切換或該第五切換係在非 導電狀態中連接。 33·如申請專利範圍第29項之投影型顯示器裝置,其中該水 平掃描器之移位暫存器中,該移位階段數為偶數。 34. 如申凊專利範圍第29項之投影型顯示器裝置,其中該像 素之顯示元件係一液晶單元。 35. —種投影型顯示器裝置,包括·· 一監控線,保持在一第一電位; 一控制電路,用以產生至少一時脈信號及一反相時脈 #號,其互具有相反相位並作用為一水平掃描之參照, 監控该監控線之電位變動,及根據該電位變動之時序變 動而校正至少該時脈信號及反相時脈信號之產生時序; 一顯示面板,包括一像素部分,其中複數個像素配置 於一矩陣中,並舖設數信號線用於每一像素行、一水平 掃描器、一第一監控電路及一第二監控電路; 一放射構件,用以將光放射至該顯示面板;及 一投影構件,用以將通過該顯示面板之光線投射至一 螢幕,其中 該顯示面板之水平掃描器包括: O:\90\90148.DOC -18- 士 -移位暫存器,其中串聯複數個移位階段,其根據 该移位信號’能在一依序從一第一階段移位至一最後 階段之第-掃描操作,與一依序從該最後階段移位至 該第-階段之第二掃描操作間作切換,並在該第一掃 描知作日守間或該第二掃描操作時間,依序從與該時脈 信號及反相時脈信_步之隸階段輸出移位脈衝; 一第一切換群,用以交替地依序將該時脈信號及反 , 相時脈信號加以取樣,以回應輸出自該移位暫存器之 對應移位階段之移位脈衝,並將其輸出作為取樣及# 籲 持脈衝;及 一第二切換群,用以依序將視訊信號加以取樣,以 回應來自該第一切換群之切換之取樣及保持脈衝,並 將其供應至該像素部分之對應信號線,及 該顯示面板之第一監控電路包括: 一移位階段,其在該第一掃描操作時間連接至該 水平掃描器中該移位暫存器之最後移位階段,並在 籲 隶後移位階段執行該信號之移入時,與該時脈信號 及反相時脈信號同步輸出該移位脈衝; 、 一第三切換,用以在該時脈信號及反相時脈信號 · 中,將與取樣自該最後移位階段之信號不同之信號 加以取樣,以回應輸出自該移位階段之移位脈衝, 並將其輸出作為取樣及保持脈衝;及 一第四切換,用以在一第二電位設定該監控線之 電位,以回應來自該第三切換之取樣及保持脈衝, O:\90\90148.DOC -19- ^^425040 及 該顯示面板之第二監控電路包括·· 一移位階段,其在該二掃描操作時間連接至該水 平掃描益中該移位暫存器之初始移位階段,並在該 初始移位階段執行該信號之移入時,與該時脈信號 及反相時脈信號同步輸出該移位脈衝; 一第五切換,用以在該時脈信號及反相時脈信號 中,將與該初始移位階段所取樣信號不同之信號加 父取樣,以回應輸出自該移位階段之移位脈衝,並 將其輸出作為取樣及保持脈衝;及 一第六切換,用以在該第二電位設定該監控線之 % 電位,以回應來自該第五切換之取樣及保持脈衝。 申明專利範圍第3 5項之投影型顯示器裝置,其中藉由 接收該水平開始脈衝而開始該第一掃描操作及該第二 掃描操作,及該水平開始脈衝係在該第一掃描操作時間 供應至該移位暫存器之初始移位階段,並在該第二掃描 操作時間供應至該移位暫存器之最後移位階段,並未供 應至該第一監控電路及該第二監控電路。 37.如申請專利範圍第35項之投影型顯示器裴置,其中·· 該第一監控電路設置於該水平掃描器之最後移位階 段之配置位置附近;及 該第二監控電路設置於該水平掃描器之初始移位階 段之配置位置附近。 38·如申請專利範圍第35項之投影型顯示器裝置,其中該臣七 O:\90\90148.DOC -20 - 200425040 控線由該第一監控電路及該第二監控電路共享。 39·如申請專利範圍第35項之投影型顯示器裝置,其中該監 控線個別形成連接至該第一監#電路之第一監控線,及 連接至該第一監控電路之第二監控線。 40.如申請專利範圍第35項之投影型顯示器裝置,其中該水 平掃描器之移位暫存器中,該移位階段數為偶數。 41 ·如申叫專利範圍第35項之投影型顯示器裝置,尚包括·· 一時脈產生構件,用以根據在該控制電路產生之時脈 信號及反相時脈信號,而產生一第二時脈信號及一第二 反相時脈信號,其具有與該時脈信號及反相時脈信號相 同之週期,及具有小負載比,並將其供應至該水平掃描 益、第一監控電路及第二監控電路,及其中 該水平掃描器之第一切換群之各切換、該第一監控電 路之第二切換,及該第二監控電路之第五切換,將來自 該夺脈產生構件之第二時脈信號或第二反相時脈信號 加以取樣。 42·如申請專利範圍第35項之投影型顯示器裝置,其中該像 素之顯示元件係一液晶單元。 O:\90\90148.DOC -21 -
TW093104943A 2003-02-28 2004-02-26 Display device and projection type display device TWI252459B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003054577A JP3852417B2 (ja) 2003-02-28 2003-02-28 表示装置および投射型表示装置
JP2003054632A JP3852418B2 (ja) 2003-02-28 2003-02-28 表示装置および投射型表示装置
JP2003054540A JP3788435B2 (ja) 2003-02-28 2003-02-28 表示装置および投射型表示装置

Publications (2)

Publication Number Publication Date
TW200425040A true TW200425040A (en) 2004-11-16
TWI252459B TWI252459B (en) 2006-04-01

Family

ID=33101943

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093104943A TWI252459B (en) 2003-02-28 2004-02-26 Display device and projection type display device

Country Status (4)

Country Link
US (1) US7151538B2 (zh)
KR (1) KR101019591B1 (zh)
CN (1) CN100365694C (zh)
TW (1) TWI252459B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4016201B2 (ja) * 2003-04-08 2007-12-05 ソニー株式会社 表示装置
JP3947848B2 (ja) * 2003-06-12 2007-07-25 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4082384B2 (ja) * 2004-05-24 2008-04-30 セイコーエプソン株式会社 シフトレジスタ、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
TWI268473B (en) * 2004-11-04 2006-12-11 Realtek Semiconductor Corp Display controlling device and controlling method
JP2007178784A (ja) * 2005-12-28 2007-07-12 Oki Electric Ind Co Ltd 駆動装置
US7930580B2 (en) * 2007-07-11 2011-04-19 Altasens, Inc. Controlling timing dependencies in a mixed signal system-on-a-chip (SOC)
JP4816686B2 (ja) * 2008-06-06 2011-11-16 ソニー株式会社 走査駆動回路
US7972014B2 (en) * 2008-08-05 2011-07-05 Opus Microsystems Corporation Scanning projection apparatus with phase detection and compensation
EP2313883A4 (en) * 2008-08-11 2014-12-17 Imu Solutions Inc INSTRUCTION DEVICE AND COMMUNICATION PROCESS
CN101783857B (zh) * 2009-05-12 2011-11-30 上海海事大学 一种基于fpga在高分辨率成像系统中的图像矩阵化预处理方法
CN111066330B (zh) * 2017-09-06 2022-03-29 夏普Nec显示器解决方案株式会社 视频设备和连接确定方法
US10510206B2 (en) * 2017-09-25 2019-12-17 Aruze Gaming (Hong Kong) Limited Gaming system and method for providing a gaming machine with dual projection displays
KR102522535B1 (ko) * 2017-12-11 2023-04-17 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 포함한 유기발광 표시장치
CN109872675B (zh) * 2019-04-22 2021-03-02 京东方科技集团股份有限公司 一种串行外设接口电路、显示面板及驱动方法
US11763718B1 (en) * 2022-05-20 2023-09-19 Tcl China Star Optoelectronics Technology Co., Ltd GOA circuit and array substrate

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4780796A (en) * 1987-01-13 1988-10-25 The Japan Carlit Co., Ltd. Solid electrolytic capacitor
US4934033A (en) * 1987-01-23 1990-06-19 Nitsuko Corporation Method of manufacturing a solid electrolytic capacitor
DE68918486T2 (de) * 1988-03-31 1995-05-18 Matsushita Electric Ind Co Ltd Festelektrolytkondensator und Verfahren zu seiner Herstellung.
JP3036027B2 (ja) * 1990-08-31 2000-04-24 日本電気株式会社 固体電解コンデンサの製造方法
JP2580980B2 (ja) * 1993-10-20 1997-02-12 日本電気株式会社 タンタル固体電解コンデンサ及びその製造方法
CN1129887C (zh) * 1994-12-26 2003-12-03 夏普公司 液晶显示装置
KR0162864B1 (ko) * 1995-01-19 1999-01-15 김은영 가용 전기전도성 폴리피롤의 제조방법
US5729424A (en) * 1995-09-27 1998-03-17 The United States Of America As Represented By The United States Department Of Energy Autogenous electrolyte, non-pyrolytically produced solid capacitor structure
JP3235475B2 (ja) * 1996-07-16 2001-12-04 日本電気株式会社 固体電解コンデンサ及びその製造方法
JP3039404B2 (ja) * 1996-12-09 2000-05-08 日本電気株式会社 アクティブマトリクス型液晶表示装置
JP3704911B2 (ja) * 1997-10-20 2005-10-12 セイコーエプソン株式会社 駆動回路、表示装置および電子機器
JP3684800B2 (ja) * 1997-12-11 2005-08-17 ソニー株式会社 表示装置
US6391379B1 (en) * 1998-09-04 2002-05-21 Kemet Electronics Corporation Process of preparing a solid electrolytic capacitor containing a conductive polymer counter electrode
JP3525763B2 (ja) * 1998-09-28 2004-05-10 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置の駆動方法、電気光学装置及び電子機器
US6433993B1 (en) * 1998-11-23 2002-08-13 Microcoating Technologies, Inc. Formation of thin film capacitors
JP2000298459A (ja) * 1999-04-15 2000-10-24 Toshiba Corp 信号線駆動回路、タイミング調整回路、および信号線駆動回路検査方法
JP2001109435A (ja) * 1999-10-05 2001-04-20 Toshiba Corp 表示装置
US6556427B2 (en) * 2000-03-28 2003-04-29 Showa Denko Kabushiki Kaisha Solid electrolytic capacitor and method for producing the same
JP4471444B2 (ja) * 2000-03-31 2010-06-02 三菱電機株式会社 液晶表示装置ならびにこれを備えた携帯電話機および携帯情報端末機器
JP2002072987A (ja) 2000-06-14 2002-03-12 Sony Corp 表示装置およびその駆動方法、ならびに投写型表示装置
JP4016605B2 (ja) 2001-04-12 2007-12-05 セイコーエプソン株式会社 シフトレジスタ、電気光学装置、駆動回路および電子機器
JP4050097B2 (ja) * 2001-10-30 2008-02-20 松下電器産業株式会社 固体電解コンデンサおよびその製造方法
TWI253614B (en) * 2003-06-20 2006-04-21 Sanyo Electric Co Display device
JP4311181B2 (ja) * 2003-12-05 2009-08-12 ソニー株式会社 半導体装置の制御方法および信号処理方法並びに半導体装置および電子機器

Also Published As

Publication number Publication date
TWI252459B (en) 2006-04-01
CN1532799A (zh) 2004-09-29
US7151538B2 (en) 2006-12-19
KR20040077541A (ko) 2004-09-04
CN100365694C (zh) 2008-01-30
US20040196272A1 (en) 2004-10-07
KR101019591B1 (ko) 2011-03-07

Similar Documents

Publication Publication Date Title
TWI228621B (en) Driver circuit and shift register of display device and display device
US7764263B2 (en) Display apparatus and driver circuit of display apparatus having precharged and written simultaneously without collision
KR100847091B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
KR100917637B1 (ko) 시프트 레지스터 회로 및 표시 구동 장치
TW200425040A (en) Display device and projection type display device
RU2543312C2 (ru) Сдвиговый регистр, возбуждающая схема линии сигналов сканирования, содержащая его, устройство отображения
KR100381064B1 (ko) 시프트 레지스터 및 화상표시장치
TW518550B (en) Driving method for electro-optical device, image processing circuit, electro-optical device, and electronic machine
JPH1039823A (ja) シフトレジスタ回路および画像表示装置
JPH10301536A (ja) データ信号線駆動回路および画像表示装置
JP2012009094A (ja) 双方向シフトレジスタ、及びこれを用いた画像表示装置
JP4611315B2 (ja) 表示装置の駆動回路、および、それを備えた表示装置
JP2003228349A (ja) 信号線駆動回路、および、それを用いた表示装置
US6967639B2 (en) Image display device, scan line drive circuit and driver circuit for display device
TWI249727B (en) Display device
JP3879671B2 (ja) 画像表示装置および画像表示パネル
JPH1165536A (ja) 画像表示装置、画像表示方法及びそれを用いた電子機器並びに投写型表示装置
JP5490567B2 (ja) 駆動装置
JP2005234077A (ja) データ信号線駆動回路およびそれを備えた表示装置
JP3788435B2 (ja) 表示装置および投射型表示装置
JP3891070B2 (ja) タイミング調整回路、駆動回路、電気光学装置および電子機器
JP2004264579A (ja) 表示装置および投射型表示装置
JP2003330430A (ja) 信号線駆動回路、および、それを用いた画像表示装置
JPH11126049A (ja) 半導体装置、液晶駆動用半導体装置及び液晶表示装置
JP2004264573A (ja) 表示装置および投射型表示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees