SU860060A1 - Устройство дл воспроизведени квадратичной зависимости - Google Patents

Устройство дл воспроизведени квадратичной зависимости Download PDF

Info

Publication number
SU860060A1
SU860060A1 SU792799915A SU2799915A SU860060A1 SU 860060 A1 SU860060 A1 SU 860060A1 SU 792799915 A SU792799915 A SU 792799915A SU 2799915 A SU2799915 A SU 2799915A SU 860060 A1 SU860060 A1 SU 860060A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
adder
bit
outputs
output
Prior art date
Application number
SU792799915A
Other languages
English (en)
Inventor
Мухамеджан Махмудович Мусаев
Олег Николаевич Дорошенко
Аълохон Абрарович Каххаров
Владимир Хакимович Муминов
Original Assignee
Ордена Трудового Красного Знамени Институт Кибернетики С Вычислительным Центром Ан Узсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Институт Кибернетики С Вычислительным Центром Ан Узсср filed Critical Ордена Трудового Красного Знамени Институт Кибернетики С Вычислительным Центром Ан Узсср
Priority to SU792799915A priority Critical patent/SU860060A1/ru
Application granted granted Critical
Publication of SU860060A1 publication Critical patent/SU860060A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть исполь зовано в системах с аппаратурной ре ализацией функций, Известно устройство дл  воспроизведени  квадратичной зависимости р Однако оно отличаетс  сложностью и невысоким быстродействием. Наиболее близким к предлагаемому  вл етс  устройство дл  воспроизведени  квадратичной зависимости, содержацее задающий генератор, счетчик , сумматор, старт-стопную систему , элементы И, НЕ f2, Недостатком данного устройства  вл етс  то, что формирование кода на выходе счетчика-сумматора реализуетс  в несколько тактов с помощью старт стопной схемы. Кроме того, пр сутствует операци  сдвига на один разр д, что оказывает вли ние на быстродействие схемы. Наличие старт стопной схемы и громоздкость выходного счетчика-сумматора также услож н ют устройство. Цель изобретени  - повышение быс родействи . Поставленна  цель достигаетс  тем, что в устройство дл  воспроизведени  квадратичной зависимости, с держащее задающий генератор, счетчик , сумматор, буферный регистр , элемент задержки, причем выход задающего генератора соединен со входом счетчика, разр дные выходы которого, кроме младшего разр да, подключены ;: соответствующим входам первого слагаемого сумматора, пр мой и инверсный выходы младшего разр да счетчика через элемент ИЛИ подк.шочены ко входу первого слагаемого младшего разр да сумматора , разр дные выходы которого подключены к соответствующим входам буферного регистра, синхронизирующий вход которого соединен через элемент задержки с выходом задающего генератора, разр дные выходы буферного регистра подключены к соответствующим входам второго слагаемого сумматора. На чертеже приведена блок-схема предлагаемого устройства. Устройство содержит задающий генератор 1, выход которого соединен со входом счетчика 2. Пр мой и инверсный выход мла.цшего разр да счетчика через элемент ИЛИ 3 подключены ко входу первого слагаемого младщего разр да сумматора 4, а пр мые выходы
остальных разр дов счетчика до п-го разр да подключены ко входам первого слагаемого соответствующих разр дов 2п-разр дного, комбинационного сумматора 4. Выходы комбинационного сумматора 4 подключены ко входам 2п-разр дного буферного регистра 5, выходы которого подключены ко входам второго слагаемого соответствуюсцих разр дов комбинационного сумматора 4. Синхронизаци  записи в буферный регистр 5. осуществл етс  от элемента 6 задержки, вход которого подклю чей к выходу задающего генератора.
Устройство работает следующим образ ом.
Импульсы задающего генератора 1 поступают на вход счетчика 2, который формирует в зависимости от количества поступивших импульсов двоичный код аргумента воспроизводимой квадратичной функции. Каждое состо-  ние счетчика поступает в виде первого слагаемого на входы комбинационного сумматора 4. Благодар  наличи злемента ИЛИ 3, любое состо ние младшего разр да счетчика 2 передаетс  в младший разр д комбинационного сумматора 4, поэтому ко всем четным числам На выходе счетчика 2 добавл етс  1. В каждом такте воспроизведени  код с выхода счетчика 2 складываетс  на комбинационном сумматоре 4 с кодом на выходе буферного регистра 5. Полученна  сумма в виде кода вновь поступает дл  прО1 жуточнЬго хранени  на вход буферного регистра 5 и одновременно на выходные клеммы устройства. Дл  временного согласовани  передачи кода с выхода 2л-разр дного
комбинационного сумматора 4 на вход 2п-разр дного буферного регистра 5 используетс  элемент 6 задержки, параметры которого выбираютс  в зависимости от задержки на переходные процессы комбинационного сумматора 4.
В таблице приведены значени  двоичных кодов состо ний узлов схемы. В первой графе дано количество импульсов с задающего генератора , во второй - состо ние выходов счетчика 2 в каждом такте воспроизведени  , в третьей - коды на входах разр дов первого слагаемого комбинационного сумматора 4, в четвертой - коды на входах разр дов второго слагаемого комбинационного сумматора 4 и в п той графе показаны код на выходе комбинационного сумматора 4, т.е. на выходе всего устройства .
Таким образе, врем  воспроизведени  т.е. формировани  одного значени  квадратичной функции, определ етс  только временем срабатывани  элементов счетчика 2, элемента ИЛИ 3 и комбинационного сумматора 4, поэтому предлагаемое устройство может работать с очень высокой тактовой частотой. Упрощение схемы осуществл етс  за счет уменьшени  количества тактов работы, применени  комбинационного сумматора и исключени  тактирующих схем. Устройство может использоватьс  в системах ввода-вывода графической информации на экране ЭЛТ и системах нелинейной обработки сиг 1алов.
00000001
0001 00000011 0010 00000011 ООН 00000101 0100 00000101 0101 00000111 ОНО 00000111 0111 00001001 1000 00001001 1001 00001011 1010

Claims (2)

  1. 00000001 00000100 00000111 00001100 00010001 00011000 00011111 00101000 00110001 00111100 Формула изобретени  Устройство дл  воспроизведени  квадрати ной зависимости, содержащее задающий генератор, счетчик, сумматор, отличающеес  тем, что, с целью повышени  быстродействи , в него введены буферный регистр, элемент задержки, причем выход задающего генератора соединен со входом счетчика, пр мые разр ные выходы которого, кроме младшег разр да, подключены к соответствующ входам первого слагаемого сумматора пр мой и инверсный выходы младшего разр да счётчика через элемент ИЛИ подключены ко входу первого слагаПродолжение таблицы емого младшего разр да сумматора, разр дные, выходы которого подключены к соответствующим входам буферного регистра, синхронизирующий вход которого соединен через элемент задержки с выходом задающего генератйра , разр дные выходы буферного регистра подключены к соответству тим входам второго слагаемого суммг тора. Источники информации прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 432492, кл. G 06 F 7/38, 1972.
  2. 2.Авторское свидетельство СССР 419889, кл. G 06 F 7/38, 1972 ( прототип ).
SU792799915A 1979-07-23 1979-07-23 Устройство дл воспроизведени квадратичной зависимости SU860060A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792799915A SU860060A1 (ru) 1979-07-23 1979-07-23 Устройство дл воспроизведени квадратичной зависимости

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792799915A SU860060A1 (ru) 1979-07-23 1979-07-23 Устройство дл воспроизведени квадратичной зависимости

Publications (1)

Publication Number Publication Date
SU860060A1 true SU860060A1 (ru) 1981-08-30

Family

ID=20842210

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792799915A SU860060A1 (ru) 1979-07-23 1979-07-23 Устройство дл воспроизведени квадратичной зависимости

Country Status (1)

Country Link
SU (1) SU860060A1 (ru)

Similar Documents

Publication Publication Date Title
US4110832A (en) Carry save adder
JPS5650439A (en) Binary multiplier cell circuit
EP0238300B1 (en) Serial digital signal processing circuitry
KR970022736A (ko) 병렬처리용 나눗셈회로
SU860060A1 (ru) Устройство дл воспроизведени квадратичной зависимости
SU1280624A1 (ru) Устройство дл умножени чисел с плавающей зап той
RU2007032C1 (ru) Устройство для формирования элементов мультипликативных групп полей галуа gf (p)
SU1539774A1 (ru) Генератор псевдослучайной последовательности
SU1504803A1 (ru) Формирователь к-ичиых кодов
SU1156069A1 (ru) Устройство масштабировани цифрового дифференциального анализатора
SU817702A1 (ru) Устройство дл умножени чисел
SU1300640A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU1030798A1 (ru) Устройство дл выравнивани пор дков чисел
SU1136148A1 (ru) Устройство дл алгебраического сложени чисел
SU1709301A1 (ru) Устройство дл делени
RU2018933C1 (ru) Устройство для деления
SU1471189A2 (ru) Устройство дл вычислени разности квадратов двух чисел
SU970356A1 (ru) Устройство дл делени чисел
RU2018934C1 (ru) Устройство для деления
SU1223350A1 (ru) Генератор псевдослучайных чисел
SU1472901A1 (ru) Устройство дл вычислени функций
SU1580351A1 (ru) Конвейерное устройство дл делени итерационного типа
SU1057942A1 (ru) Устройство дл вычислени функции @ =2 @
SU1059570A1 (ru) Устройство дл делени чисел с фиксированной зап той
SU1270758A1 (ru) Устройство дл делени двоичных чисел