SU1370777A1 - Буферный каскад И @ Л-типа - Google Patents
Буферный каскад И @ Л-типа Download PDFInfo
- Publication number
- SU1370777A1 SU1370777A1 SU864083504A SU4083504A SU1370777A1 SU 1370777 A1 SU1370777 A1 SU 1370777A1 SU 864083504 A SU864083504 A SU 864083504A SU 4083504 A SU4083504 A SU 4083504A SU 1370777 A1 SU1370777 A1 SU 1370777A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- collector
- base
- emitter
- npp
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к импульсной технике. Буферный каскад И Л-типа содержит п-р-п-транзисторы 1,3 с ин- жекционным питанием, переинжектируго- щий п-р-п-транзистор 2, р-п-р-тран- зистор 5, источник 7 тока, шину 8 питани , вход 9 и выход 10. Изобретение уменьшает потребл емую мощность. 1 ип.
Description
(Л
со
о
4j
vl
Изобретение относитс к импульсно технике и предназначено дл согласовани уровней микросхем И Л-типа с уровнем ТТЛ и ДТЛ схем.
Целью изобретени вл етс уменьшение потребл емой мощности.
На чертеже приведена принципиальна схема буферного каскада И Л-типа
Устройство содержит п-р-п-транзис тор 1 с инжекционным питанием, пере- иижектирующий п-р-п транзистор 2, второй п-р-п транзситор 3 с инжекционным питанием, четвертый п-р-п транзистор А, р-п-р транзистор 5, третий п-р-п транзистор 6, источник 7 тока, шину 8 питани , вход 9 и выход 10.
Устройство работает следуюпщн образом .
Предположим, что в исходном состо нии на вход 9 подан сигнал высокого логического уровн , в этом случае транзистор 1 открыт, а транзисторы 3-6 закрыты. На выходе 10 имеем сиг- нал высокого логического уровн . Предположим, что на вход 9 подан сигнал низкого логического уровн , под действием этого сигнала транзистор 1 закрьшаетс , что приводит к 1стро му отпиранию транзисторов 3 и 5. Отпирание транзистора 5 вызьшает поступление тока в базу транзистора 6, последний открываетс через врем задержки срабатывани транзисторов 2, 4. Отпирание транзистора 4 приводит к запиранию транзистора 3. Однако транзистор 5 ие закроетс , а будет поддерживатьс в открытом состо нии транзистором 4 до прихода на вход устройства сигнала высокого логического уровн .
Особенность работы устройства заключаетс в том, что коллекторный то транзистора 3 на пор док больше кол- лекторного тока транзистора 4. Такое соотношение между токами можно получить путем задани требуемого соотношени между входными токами транзистранзистора 6 на пор док вьш1е коллекторного тока транзистора 4 (так как в течение короткого импульса базовый ток транзистора 6 равен коллекторному току транзистора 3). Это позвол ет уменьшить длительность спада выходного импульса.
Claims (1)
- Таким образом, работа.устройства раздел етс на два подрежима: в первом формируетс спад выходного импульса током, который выбирают исход из максимального значени емкости нагрузки , во втором формируетс посто нный уровень сигнала током, который вл етс минимальным дл поддержани низкого уровн выходного напр жени . Такое разделение работы схемы на два подрежима позвол ет в несколько раз сократить потребл емую устройством мощность. Формула изобретени2Буферный каскад И Л-типа, содержащий первый и второй п-р-п транзисторы с инжекционным питанием, база первого п-р-п транзистора соединена с входом, первый коллектор - с базой второго п-р-п транзистора, первый коллектор которого соединен с коллектором р-п-р транзистора, эмиттер которого соединен с шиной питани , эмиттер Третьего п-р-п транзистора соединен с общей шиной, а коллектор - к выходу, отличающийс тем, что, с целью уменьшени потребл емой мощности, введены четвертый п-р-п и переинжектирующий р-п-р транзисторы, эмиттер которого через источник тока соединен с общей шиной и подключен к второму коллектору первого п-р-п транзистора, база соединена с общей шиной, а коллектор подключен к базе и первому коллектору четвертого п-р-п транзистора, эмиттер которого соединен с общей шиной, второй коллектор - с вторым коллектором и базой второго п-р-п транзисто-
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864083504A SU1370777A1 (ru) | 1986-07-02 | 1986-07-02 | Буферный каскад И @ Л-типа |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864083504A SU1370777A1 (ru) | 1986-07-02 | 1986-07-02 | Буферный каскад И @ Л-типа |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1370777A1 true SU1370777A1 (ru) | 1988-01-30 |
Family
ID=21243647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864083504A SU1370777A1 (ru) | 1986-07-02 | 1986-07-02 | Буферный каскад И @ Л-типа |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1370777A1 (ru) |
-
1986
- 1986-07-02 SU SU864083504A patent/SU1370777A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1176450, кл. Н 03 К 19/091, 1984. Аваев Н.А., Дулин В.Н.,Наумов Ю.Е, Большие интегральные схемы с инжек- ционным питанием. М.: Сов. радио, 1977, с. 187, рис. 5-20. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890005159B1 (ko) | 백 바이어스 전압 발생기 | |
JPH0158896B2 (ru) | ||
US4438353A (en) | I2 L Circuit with a variable injector current source | |
SU1370777A1 (ru) | Буферный каскад И @ Л-типа | |
US5430398A (en) | BiCMOS buffer circuit | |
SU1138942A1 (ru) | Устройство согласовани | |
SU1262719A1 (ru) | Согласующее устройство | |
SU1599984A1 (ru) | ТТЛШ-вентиль | |
SU980289A1 (ru) | Буферный логический элемент и @ л типа | |
SU1651372A1 (ru) | Транзисторно-транзисторный инвертор | |
SU1614104A1 (ru) | Формирователь импульсов | |
SU1320896A1 (ru) | Микромощный инвертор | |
SU1277382A1 (ru) | ТТЛ-элемент | |
US4728824A (en) | Control circuit of a plurality of STL type logic cells in parallel | |
SU1370732A1 (ru) | RS-триггер | |
SU1324105A1 (ru) | ТТЛ-вентиль | |
US4656367A (en) | Speed up of up-going transition of TTL or DTL circuits under high _capacitive load | |
SU1252936A1 (ru) | Преобразователь логических уровней | |
SU1200412A1 (ru) | Высоковольтный логический элемент | |
SU1211686A1 (ru) | Пороговое устройство | |
SU1327286A1 (ru) | Устройство согласовани | |
SU1631533A1 (ru) | Стабилизатор посто нного напр жени | |
KR930006692Y1 (ko) | 쇼트키 다이오드를 이용한 스위칭 시간 단축회로 | |
SU1011025A1 (ru) | Преобразователь уровн сигналов | |
SU1170597A1 (ru) | Устройство задержки |