SU1211686A1 - Пороговое устройство - Google Patents

Пороговое устройство Download PDF

Info

Publication number
SU1211686A1
SU1211686A1 SU843742715A SU3742715A SU1211686A1 SU 1211686 A1 SU1211686 A1 SU 1211686A1 SU 843742715 A SU843742715 A SU 843742715A SU 3742715 A SU3742715 A SU 3742715A SU 1211686 A1 SU1211686 A1 SU 1211686A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
resistor
output
voltage
collector
Prior art date
Application number
SU843742715A
Other languages
English (en)
Inventor
Владимир Ильич Турченков
Original Assignee
Turchenkov Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Turchenkov Vladimir filed Critical Turchenkov Vladimir
Priority to SU843742715A priority Critical patent/SU1211686A1/ru
Application granted granted Critical
Publication of SU1211686A1 publication Critical patent/SU1211686A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано при построении устройств анализа входных импульсов. Устройство содержит две цепи кажда  из которых включает резистор 1 (3) и стабилитрон 2 (4) . Первые выводы цепей соединены с шиной 5 входного сигнала и с шиной 6 выходного сигнала соответственно . Кроме того, они подключены к эмиттеру и коллектору транзистора 7 соответственно. База транзистора 7 через резистор 9 соединена с коллектором транзистора 8, Введение в устройство резистора 9 и транзисторов 7 и 8 позволило расширить его- функциональные возможности за счет обеспечени  сохранени  на выходе фронта входного сигнала. 2 ил (Л ю а 00 Од

Description

Изобретение относитс  к импульсной технике и может быть использовано при построении устройств анализа входных импульсов.
Цель изобретени  - расширение функциональных возможностей за сче обеспечени  .сохранени  на выходе фронта входного сй.гнала.
На фиг.1 щ)едставлена принципиальна  схема предлагаемого порогового устройства; на фиг.2 - времные диаграммы, по сн ющие работу устройства.
Пороговое устройство содержит первую цепь, содержащую первые резистор 1, стабилитрон 2, и вторую .цепь, содержащую вторые резистор 3 и стабилитрон 4, при этом первый вывод первой цепи соединен с шиной 5 входного сигнала, а первый вывод второй цепи соединен с шиной 6 выходного сигнала, причем первые выводы первой и второй цепи подклю; чены к эмиттеру и коллектору первого транзистора 7 соответственно, база кот орого подключена к коллектору второго транзистора 8 чере дополнительный резистор 9.
Устройство работает следующим образом.
При величине напр жени  Uftx меньше величины Uoi, равной сумме двух напр жений - напр жение пробо  стабилитрона 2 и напр жение проводимости база-змиттерного перехода второго транзистора 8, токи через транзисторы 7 и 8 равны нулю и выходное напр жение также равно нулю.
После момента времени t (фиг.2 превышени  величиной входного напр жени  величины Uo через базу, эмиттер и коллектор транзисторов 7 и В потекут токи, вследствие чег на шине 6 выходных сигналов по витс  напр жение Uft . С увеличением напр жени  увелихшваетс  с болшой скоростью напр жение Ugj,, Это- увеличение будет происходить до . момента времени t (фиг.2).
В момент времени t. напр жение UgMx на шине 6 выходных сигналов превысит величины напр жени  Uoa, равную сумме двух напр жений - напр жение пробо  стабилитрона Аи напр жение между базой и эмиттером второго транзистора 8. Вследстви 
116862
чего через стабилитрон 4 и резистор 3 в базу транзистора 8 потечет также и ток второй цепи, который вызовет увеличение тока коллектора
5 второго транзистора 8 и тока базы, коллектора первого транзистора 7, тока через стабилитрон 4, резистор 3, базу второго транзистора 8 и т.д., т.е. произойдет лавинообразный про- цесс, после которого первый транзистор 7 войдет в режим насыщени  ( и напр жение на шиНе 6 выходных сигналов будет после этого всегда равным напр жению на шине 5 вход 5 ных сигналов, т.е. все дальнейшие изменени  Ug будут в точности повтор тьс  на шине 6 выходных сигналов Ug;
При уменьшении напр жени  Ufe 20 до величины Uo-i ток через резистор 1 и стабилитрон 2 станет равным нулю (момент времени tj), а первый транзистор 7 будет оставатьс  в насыщенном состо нии и выходное 25 напр жение будет оставатьс  равным входному.
В момент времени ti, (фиг.2) напр жение UBX и соответственно
30 достигнет величины Uo и произойдет лавинообразный процесс, после которого транзисторы 7 и 8 закроютс  и напр жение скачком станет равным нулю, i релаксационный про35 цесс возникает из-за уменьшени  тока через обратную св зь - стабилитрон 4 и резистор 3, базу-коллектор второго транзистора 8 и базу- коллектор первого транзистора 7),
40

Claims (1)

  1. Формула изобретени 
    Пороговое устройство, содержащее первую и вторую цепи, кажда  из
    45 которых состоит из последовательно включенных резистора и стабилитрона , шину входного сигнала, соеди-. ненную с первым выводом первой цепи, и шину выходного сигнала,
    50 соединенную с первым выводом второй цепи, отличающеес  тем, что, с целью расширени  функцио- налышх возможностей, в него дополнительно введены дополнительный
    55 резистор,- первый и второй транзисторы , при этом эмиттер второго транзистора соединен с общей шиной, база - с вторым выводом первой и
    второй цепей, а коллектор подключен к базе первого транзистора через дополнительный резистор, эмиттер
    и коллектор которого соединены соответственно с шинами входного и выходного сигналов.
    д
    Фиг. 1
SU843742715A 1984-05-25 1984-05-25 Пороговое устройство SU1211686A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843742715A SU1211686A1 (ru) 1984-05-25 1984-05-25 Пороговое устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843742715A SU1211686A1 (ru) 1984-05-25 1984-05-25 Пороговое устройство

Publications (1)

Publication Number Publication Date
SU1211686A1 true SU1211686A1 (ru) 1986-02-15

Family

ID=21119769

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843742715A SU1211686A1 (ru) 1984-05-25 1984-05-25 Пороговое устройство

Country Status (1)

Country Link
SU (1) SU1211686A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Зайцев Ю.В. и др. Полупроводниковые стабилитроны. М.: Энерги , 1969, с. 32, рис. 7. *

Similar Documents

Publication Publication Date Title
US3646361A (en) High-speed sample and hold signal level comparator
SU1211686A1 (ru) Пороговое устройство
GB961845A (en) Improvements in or relating to counting devices
US3671774A (en) Zero recovery time two transistor multivibrator
SU1190474A1 (ru) Одновибратор
SU1552357A1 (ru) Ждущий мультивибратор
SU410535A1 (ru)
KR900002359Y1 (ko) 펄스 지연 회로
SU1133662A2 (ru) Высоковольтный переключатель
SU1190495A1 (ru) Импульсный усилитель
SU1160537A1 (ru) Мультивибратор
US3487235A (en) Floating tunnel diode hybrid latch
SU409363A1 (ru) Амплитудно-импульсный преобразователь
SU1401573A1 (ru) Триггер В.И.Турченкова с регулируемым гистерезисом
SU367479A1 (ru) Электронное реле
SU1644372A1 (ru) Транзисторный ключ
JPS54121653A (en) Trigger pulse formation circuit
SU1370777A1 (ru) Буферный каскад И @ Л-типа
SU476631A1 (ru) Транзисторный усилитель
SU1160539A1 (ru) Мультивибратор
SU444312A1 (ru) Формирователь импульсов
SU1051717A1 (ru) Полупроводниковый ключ
JPS55127731A (en) Logical operation circuit
GB1127577A (en) Pulse generator having fast rise time
SU983888A1 (ru) Устройство дл токовой защиты ключевого транзистора