SU1292188A1 - Преобразователь двоично-дес тичного кода в двоичный код - Google Patents

Преобразователь двоично-дес тичного кода в двоичный код Download PDF

Info

Publication number
SU1292188A1
SU1292188A1 SU853867608A SU3867608A SU1292188A1 SU 1292188 A1 SU1292188 A1 SU 1292188A1 SU 853867608 A SU853867608 A SU 853867608A SU 3867608 A SU3867608 A SU 3867608A SU 1292188 A1 SU1292188 A1 SU 1292188A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
binary
converter
binary adder
Prior art date
Application number
SU853867608A
Other languages
English (en)
Inventor
Виктор Иванович Омельченко
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU853867608A priority Critical patent/SU1292188A1/ru
Application granted granted Critical
Publication of SU1292188A1 publication Critical patent/SU1292188A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в устройствах обработки двоичной информации Цель изобретени  упрощение преобразовател . Поставленна  цель достигаетс  тем, что в преобразователь, содержащий генератор 1 одиночных импульсов, три элемента 9, 19, 20 задержки, счетчик 5, распределитель 4 импульсов, генератор 3 тактовых импульсов, дешифратор 6, блок 7 пам ти , элементы 8, 12-14 И, регистр 10 числа, двоичные сумматору 16,17, : регистр 18 сдвига, дополнительно .введен элемент ИЛИ 21 и изменены межэлементные св зи. 1 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах обработки двоичной информации.
Цель изобретени  - упрощение пре- образовател .
На чертеже представлена структурна  схема предлагаемого преобразовател .
Преобразователь содержит генератор 1 одиночных импульсов, синхро- вход 2, генератор 3 тактовых им- пульсов, распределитель4 импульсов счетчик 5, дешифратор 6, блок 7 пам ти , первый элемент И 8, первый элемент 9 задержки, регистр 10 числа, информационный вход 11 преобразовател , второй 12, третий 13 и четвертый 14 элементы И, первый 15, второй 16 и третий 17 (одноразр дные) двоичные сумматоры, регистр 18 сдвига , второй 19 и третий 20 элементы задержки, элемент ИЛИ 21.
Преобразователь работает следую- щим образом.
При включении питани  генератор 3 вырабатывает серию тактирующих импульсов , поступающую на генератор 1 одиночных и{ пульсов и распредели- тель 4 импульсов. Преобразование осуществл етс  путем одновременного суммировани  двоичных эквивалентов, соответствующих весам преобразуемой тетрады, по формуле:
n .
А Ц Ц В 2- (10- I
где А - искома  правильна  двоична 
дробь; i - номер разр да правильной
двоично-дес тичной дроби; В - двоична  цифра О или 1; (10) - двоичный эквивалент
младшего разр да тетрады двоично-дес тичного числа вида ,
Б регистр 10 числа по информационому входу 11 последовательно, разр за разр дом, начина  со старшего, поступают тетрады двоично-дес тично го числа. Одновременно с ка;ждой тетрадой на синхровход 2 поступает синхроимпульс, обеспечивающий старт стопный режим работы преобразовател Генератор 1 одиночных импульсов вы- рабатывает сигнал, запускающий распределитель 4 импульсов и устанавливающий счетчик 5 в единицу. Дешифратор 6 выбирает соответствующий
2
Ш
20
5
, 25
,., .
40
5
н д - 50 -  . 55
35
882
преобразуемой тетраде двоичный эквивалент в блоке 7 пам ти, а распределитель 4 импульсов производит его считывапие последовательным кодом, начина  с младшего разр да.
Считанный двоичный эквивалент младшего разр да тетрады одновременно поступает на первый элемент И 8 и первый элемент 9 задержки, сдвинута  информаци  на один, два и три такта поступает с выходов первого 9, второго 19 и третьего 20 элементов задержки на второй 12,третий 13 и четвертый 14 элементы И, Первый, второй, третий и четвертый элементы И коммутируютс  соответствугощими разр дами регистра 10. Еднршчиое состо ние разр да регистра 10 разрешает прохождение соответствующего двоичного эквивалента разр да тетрады . Нулевое состо ние разр да запре- щг1ет прохождение двоичного эквивалента . Двоичный эквюзалент, соответствующий младшему разр ду тетрады, с выхода первого элемента И 8 поступает на первый вход первого двоичного сумматора 15 и суммируетс  с эквивалентом , у которогоВр представл ет собой 2. Так как тетрада в случае двоично-дес тичного числа не может одновременно содерашть единицу в разр дах, соответствующих весам 4 и 8, то двоичный эквивалент этих весов с выхода третьего и четвертого элементов И поступает iepe3 элемент ИЛИ 21 на второй цвоичньт сумматор 16 и суммируетс  с двоичным эквивалентом, снимаемым с первого сумматора 15.
После того, как распределитель 4 импульсов отработает один-цикл, регистр 18 сдвига хранит двоичный эквивалент тетрады. Сдвиг на соответствующее число тактов осуществл ют элементы 9, 19 и 20 задержки. С приходом следующей тетрады описанный процесс формировани  двоичного эквивалента повтор етс . Третий сумматор 17 cyм fflpyeт сформированный двоичный эквивалент считанной тетрады с результатом преобразовани  предыдущей тетрады на регистре 18 сдвига. Таким образом дл  преобразовани  п разр дов двоично-дес тичного числа описаш1ый процесс считывани  тетрады в регистр 10 числа, формировани  двоичного эквивалента тетрады и суммировани  с результатом дреобразоваии  двух текущих тетрад повтор етс  еще п-2 раза. С приходом п-й тетрады процесс преобразовани  заканчиваетс . Результат преобразовани  хранитс  на регистре 18 сдвига.

Claims (1)

  1. Формула изобретени 
    Преобразователь двоично-дес тичного кода в двоичный код, содержащий три элемента задержки, генератор одиночных импульсов, синхровход которого соединен с входом, синхронизации преобразовател , а выход - с входом счетчика и входом запуска .распределител  импульсов, тактовый вход которого подключен к выходу генератора тактовых импульсов, соединенному с входом пуска генератора одиночных импульсов, выход счетчика через дешифратор соединен с адресным входом блока пам ти, вход считывани  которого подключен к выходу распределител  импульсов, выход блока пам ти соединен с первым входом первого элемента И, второй вход которого соединен с выходом младшего разр да тетрады регистра числа, выходы осталы1ых разр дов тетрады которого по весам соединены с перРедактор Н.Тупица Заказ 286/58
    Техред: И.Попович Корректор О. Лугова 
    Тираж 902Подписное
    ВНИИШ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое иредпуи тие, г.Ужгород, ул.Проектна , 4
    выми входами соответствующих элементов И, выход первого элемента И подключен к первому первого двоичного сумматора, выход которого
    соединен с первЕЛм входом второго двоичного сумматора, выход которого соединен с первым входом третьего двоичного сумматора, второй вход - которого через регистр сдвига соединен с его выходом, отличающийс  тем, что, с целью упрощени , он содержит элемент ИЛИ, причем выход блока пам ти соединен с входом первого элемента задержки,
    выход которого соединен с входом второго элемента задержки и вторым входом второго элемента И, выход ко- торого подключен к второму входу первого двоичного сумматора, выход
    второго элемента задержки подключен к входу третьего элемента задержки и к второму входу третьего элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход которого нодключен к выходу четвертого элемента И, второй вход которого соединен с выходом третьего элемента задержки, выход элемента ИЛИ подключен к второму входу второго двоичного сумматора.
    Составитель Н.Шелобанова
    Техред: И.Попович Корректор О. Лугова 
SU853867608A 1985-03-12 1985-03-12 Преобразователь двоично-дес тичного кода в двоичный код SU1292188A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853867608A SU1292188A1 (ru) 1985-03-12 1985-03-12 Преобразователь двоично-дес тичного кода в двоичный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853867608A SU1292188A1 (ru) 1985-03-12 1985-03-12 Преобразователь двоично-дес тичного кода в двоичный код

Publications (1)

Publication Number Publication Date
SU1292188A1 true SU1292188A1 (ru) 1987-02-23

Family

ID=21167140

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853867608A SU1292188A1 (ru) 1985-03-12 1985-03-12 Преобразователь двоично-дес тичного кода в двоичный код

Country Status (1)

Country Link
SU (1) SU1292188A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 473179, кл.С 06 F 5/02, 1975., Авторское свидетельство СССР № 634267, кл.С 06 F 5/02, 1978. *

Similar Documents

Publication Publication Date Title
SU1292188A1 (ru) Преобразователь двоично-дес тичного кода в двоичный код
SU723567A1 (ru) Преобразователь двоично-дес тичного кода в двоичный код
SU1156066A1 (ru) Устройство дл умножени двоичных чисел
RU2248094C2 (ru) Устройство преобразования из десятичной системы счисления в двоичную
SU473179A1 (ru) Универсальный преобразователь двоично-дес тичных чисел в двоичные
SU550633A1 (ru) Устройство дл преобразовани двоичнодес тичных чисел в двоичные
SU1287145A1 (ru) Вычислительна чейка
SU1305667A1 (ru) Устройство дл умножени
SU656052A1 (ru) Преобразователь двоичнодес тичного кода в двоичный
SU1485410A1 (ru) Устройство для прямого и обратного преобразования прямого последовательного двоичного кода в дополнительный код 2
SU1721601A1 (ru) Последовательный К-ичный сумматор
SU734669A1 (ru) Преобразователь правильной двоичной дроби в двоично-дес тичную дробь и целых двоично-дес тичных чисел в двоичные
SU1300641A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в двоичный
SU344437A1 (ru) УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧИСЕЛ ИЗ ДВОИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ
SU1256016A1 (ru) Устройство дл умножени
SU1654814A2 (ru) Устройство дл умножени
SU1013942A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU612240A1 (ru) Преобразователь целой части двоичного кода в двоично-дес тичный
SU662935A1 (ru) Конвейерное устройство дл одновременного выполнени арифметических операций над множеством п-разр дных чисел
SU590727A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU1185328A1 (ru) Устройство дл умножени
SU1396139A1 (ru) Суммирующее устройство
SU1647591A1 (ru) Устройство дл обращени матриц
SU469969A1 (ru) Устройство управлени умножением двоично-дес тичных чисел
SU385283A1 (ru) Аналого-цифровой коррелятор