SU1236462A1 - Устройство дл умножени дес тичных чисел - Google Patents

Устройство дл умножени дес тичных чисел Download PDF

Info

Publication number
SU1236462A1
SU1236462A1 SU843811838A SU3811838A SU1236462A1 SU 1236462 A1 SU1236462 A1 SU 1236462A1 SU 843811838 A SU843811838 A SU 843811838A SU 3811838 A SU3811838 A SU 3811838A SU 1236462 A1 SU1236462 A1 SU 1236462A1
Authority
SU
USSR - Soviet Union
Prior art keywords
multiplier
output
input
adder
shift register
Prior art date
Application number
SU843811838A
Other languages
English (en)
Inventor
Эдуард Гарегинович Андреасян
Альберт Геворкович Арутюнян
Хачик Гегамович Шароян
Original Assignee
Предприятие П/Я А-7390
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7390 filed Critical Предприятие П/Я А-7390
Priority to SU843811838A priority Critical patent/SU1236462A1/ru
Application granted granted Critical
Publication of SU1236462A1 publication Critical patent/SU1236462A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к цифровой вб1числительной технике и может быть использовано при построении дес тичных множительных устройств. Целью изобретени   вл етс  повьппе- ние быстродействи  устройства. Поставленна  цель достигаетс  введением в устройство, содержащее распределитель импульсов, регистр множимого с циклическим сдвигом, сдвиговый регистр множител , умножитель, первичный дес тичный,сумматор, первый и второй сдвиговые регистры частичного произведени , группы элементов И и второго дес тичного сумматора . 1 ил. ГО со Ofi 4ib Oi to

Description

i
Изобретение относитс  к цифровой вычислительной тонике и может быть использовано при построении дес тичных множительных устройств.
Цель изобретени  - повышение быстродействи ,,
На чертеже представлена схема устройства дл  умножени  дес тичных чисеп.
Устройство дл  умножени  дес тичных чисел содержит кольцевой сдвиговый регистр МНОЖИМОГО; сдвиговый регистр 2 множител 5 умножитель 3 цифр множимого и множител , накап- ливамщий сумматор 4э сумматор 5, первый сдвиговый регистр 6 частичного произведени , второй сдвиговый регистр 7 частичного произведени , группу элементов И 8, распределитель 9 импульсов.
Умножитель и сумматоры могут быть выполнены на элементе пам ти (например , на ППЗУ).
Устройство дл  умножени  дес тичных чисел работает следующим образом .
Множимое расположено в регистре 1, а множитель - в сдвиговом регистре 2. Все остальные регистры устройства до начала умножени  наход тс .в нулевом состо нии, Операци  умножени  начинаетс  с того, что младтие цифры множимого и множител  поступают на умножитель 3 в котором формируетс  соответственно старша  и младша  цифры произведени . Младша  цифра произведени  с выхода умножител  поступает на вход накапливающего сумматора 4 Старша  цифра произведени , также поступает на вход сумматора 4 с задержкой на один шаг дл  сложени  в следуюпдем шаге в сумматоре 4 с младгаей цифрой произведени  цифры множител  со следующей цифрой множимого.
Полученна  сумма с выхода сумматора 4 поступае1 на второй вход сумматора 5.
На первый вход сумматора 5 через зшементн И 8 группы поступает информаци  младшей тетрады регистра 6,  вл юща с  очередной циЛрой результата умножени  множимого на предыдущую цифру множител  5 а суммар полученна  в сумматоре 5 поступает на старшую тетраду регистра 6, содер жимое которого сдвигаетс  вправо на одну тетраду. Выдвигаема  цифра при сдвиге вправо содержимого регистра
364622
6 в кажд.ом шаге через элементы И 8 группы поступает на вход ci MMaTopa 5, а Освободивша с  старша  тетрада заполн етс  цифрой суммы с выхода
5 сумматора 5,  вл ющейс  очередной цифрой промежуточного произведени  множимого на цифру множител , В последнем шаге цикла умножени  множимого на цифру множи10 тел , когда в младшей тетраде регистра 6 находитс  цифра окончательного , произведени , с выхода распределител  импульсов на. входы элементов И 8 группы поступает
15 сигнала логического нул , который их запирает, и на вход сумматора 5 поступают нули, что необходимо дл  передачи на регистр 6 старшей цифры произведени  циЛры множител  со стар20 гоей цифрой множимого с учетом только переносов сумматоров 4 и 5. Эта цифра в предьщущем таге с выхода умножител  3 поступает на сумматор 4, где складываетс  с нулевым значением.
25 Полученна  таким образом сумма с выхода сумматора 4 поступает на вход сумматора 5, где складываетс  в последнем niare только с запомненным переносом предыдущего шага. Получен30 на  су мма на выходе сумматора 5 представл ет собой старшую циЛру результата умножени  множимого на цифру множител , котора  поступает на старшую тетраду регистра 6.
35
Выдвигаема  цифра регистра 6 при
сдвиге содержимого регистра вправо в последнем шаге передаетс  на старшую тетраду регистра 7, содержимое
Q-KOTO.poro также сдвигаетс  вправо на одну тетраду. Эта цифра представл ет собой очередную цифру окончательного произведени , полученную при ут-1ножении очередной цифры множител 
j на множимое
В конце каждого цикла умножени  на одну цифру множител  в регистре 7 наход тс  очередные цифры окончатель- него произведени , а в регистре 6 - очере.дное промежуточное произведение; полученное от умножител  множимого на очередную цифру множител  с у-четом всех предыдущих промежуточных произведен1ш.
ЗЭ
Ковьн цикл умножени  начинаетс  с полностью обнуленньпч трактом данных , что необходимо дл  правильного
3
формировани  следующего промежуточного произведени ,
В конце операции умножени , когда завершено умножение на все цифры множител , в регистрах 6 и 7 получаетс  полное произведение.
Устройство работает по конвейерному принципу обработки данных, что дает возможность параллельно о&рабо тать в умножителе 3 и в сумматорах 4 и 5 информацию, относ щуютс  к трем последовательным тагам процесса умножени .
Когда в сумматоре 4 идет обработка промежуточных результатов умножени  цифры множител  с цифрой множимого , в сумматоре .5 идет окончательна  обработка результата умцоже ии  той же цифры множител  с предыдущей цифрой множимого, а в умножителе 3 - умножение той же цифры множител  со следующей цифрой множимого .
Така  последовательность действий нарушаетс  лишь при переходе от одного цикла умножени  множимого на цифру множител  к другому циклу умножени  множимого на следующую цифру множител , когда по конвейеру проходит холостой шаг умножени  с нулем, необходимый дл  правильного завершени  обработки результата умножени  цифры множител  с последней цифрой множимого.
10
15
2364624
Формула нзобретени 
Устройство дл  умножени  дес - ТИ11НЫХ чисел, содержащее распределитель импульсов, кольцевой Сдвиговый 5 регистр множимогоJ сдвиговый регистр множител , умножитель цифр множимого и множител г сумматор, первый и второй сдвиговые регистры частичных произведений, причем выход кольцевого сдвигового регистра множимого соединен с первым информационным входом множител  цифр множимого и множител , второй информационный вход которого соединен с выходом сдвигового регистра множител , первый выход распределител  импульсов соединен с синхровходом умножител  цифр множимого и множител , выход сумматора соединен с входом первого сдвигового регистра частичный проиэ ведений, выход которого соединен с входом второго регистра частичных произведений, отличающее- с   тем, что, с целью повьшени  25 быстродействи , в него введены группа элементов И и накапливающий сум- . матер, выход умножител  цифр множимого и множител  соединен с входом. накапливающего сумматора, выход которого соединен с входом первого слагаемого сумматора, вход второго ела- гаемого соединен с выходом элемента И,первый вход которого соединен с выходом первого сдвигового регистра частичных произведений, а второй вход - с вторым выходом распределител  импульсов.
20
30
35

Claims (1)

  1. Формула изобретения Устройство' для умножения десятичных чисел, содержащее распределитель импульсов, кольцевой Сдвиговый регистр множимого, сдвиговый регистр множителя, умножитель цифр множимого и множителя, сумматор, первый и' второй сдвиговые регистры частичных произведений, причем выход кольцевого сдвигового регистра множимого соединен с первым информационным входом умножителя цифр множимого и множителя, второй информационный вход которого соединен с выходом сдвигового регистра множителя, первый выход распределителя импульсов соединен с синхровходом умножителя цифр множимого и множителя, выход сумматора соединен с входом первого сдвигового регистра частичный произ·*· ведений, выход которого соединен с входом второго регистра частичных произведений, отличающеес я тем, что, с целью повышения быстродействия, в него введены группа элементов И и накапливающий сумматор, выход умножителя цифр множимого и множителя соединен с входомнакапливающего сумматора, выход которого соединен с входом первого слагаемого сумматора, вход второго ела- гаемого соединен с выходом элемента И,первый вход которого соединен с выходом первого сдвигового регистра частичных произведений, а второй вход - с вторым выходом распределителя импульсов.
SU843811838A 1984-11-11 1984-11-11 Устройство дл умножени дес тичных чисел SU1236462A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843811838A SU1236462A1 (ru) 1984-11-11 1984-11-11 Устройство дл умножени дес тичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843811838A SU1236462A1 (ru) 1984-11-11 1984-11-11 Устройство дл умножени дес тичных чисел

Publications (1)

Publication Number Publication Date
SU1236462A1 true SU1236462A1 (ru) 1986-06-07

Family

ID=21146530

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843811838A SU1236462A1 (ru) 1984-11-11 1984-11-11 Устройство дл умножени дес тичных чисел

Country Status (1)

Country Link
SU (1) SU1236462A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2525477C2 (ru) * 2010-12-09 2014-08-20 Антон Николаевич Кривоногов Способ перемножения десятичных чисел

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 4130877, кл. G 06 F 7/52, опублик.1978. Патент EP № 0055124, кл. кл. G 06 F 7/52, опублик.30.06.82. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2525477C2 (ru) * 2010-12-09 2014-08-20 Антон Николаевич Кривоногов Способ перемножения десятичных чисел

Similar Documents

Publication Publication Date Title
US4769780A (en) High speed multiplier
SU1236462A1 (ru) Устройство дл умножени дес тичных чисел
JPS5981761A (ja) シストリツク計算配列
SU1188750A1 (ru) Цифровой функциональный преобразователь
SU1275432A1 (ru) Устройство дл умножени
SU849205A1 (ru) Конвейерное устройство дл выполне-Ни АРифМЕТичЕСКиХ ОпЕРАций НАдМНОжЕСТВОМ чиСЕл
SU1596322A1 (ru) Устройство дл возведени в квадрат двоичных чисел
SU550633A1 (ru) Устройство дл преобразовани двоичнодес тичных чисел в двоичные
SU1185328A1 (ru) Устройство дл умножени
SU1183960A1 (ru) Устройство для умножения
SU1193667A1 (ru) Устройство дл умножени @ -разр дных чисел
SU651341A1 (ru) Устройство дл умножени
SU1413625A1 (ru) Последовательно-параллельное устройство дл умножени чисел
SU734669A1 (ru) Преобразователь правильной двоичной дроби в двоично-дес тичную дробь и целых двоично-дес тичных чисел в двоичные
GB960951A (en) Fast multiply system
SU1275431A1 (ru) Устройство дл умножени
SU1517026A1 (ru) Устройство дл делени
SU1254473A1 (ru) Устройство дл умножени
SU1018114A1 (ru) Параллельный сумматор
SU1023323A1 (ru) Устройство дл извлечени кубического корн
RU1829031C (ru) Накапливающий сумматор
SU903866A1 (ru) Конвейерное множительное устройство
SU1348826A1 (ru) Устройство дл суммировани двоичных чисел
SU1059568A1 (ru) Устройство дл умножени в избыточной двоичной системе
SU960805A1 (ru) Устройство дл умножени