SU1075248A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1075248A1
SU1075248A1 SU823446495A SU3446495A SU1075248A1 SU 1075248 A1 SU1075248 A1 SU 1075248A1 SU 823446495 A SU823446495 A SU 823446495A SU 3446495 A SU3446495 A SU 3446495A SU 1075248 A1 SU1075248 A1 SU 1075248A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
trigger
decoder
Prior art date
Application number
SU823446495A
Other languages
English (en)
Inventor
Вадим Андреевич Новожилов
Анатолий Кузьмич Фоменко
Original Assignee
Предприятие П/Я А-3162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3162 filed Critical Предприятие П/Я А-3162
Priority to SU823446495A priority Critical patent/SU1075248A1/ru
Application granted granted Critical
Publication of SU1075248A1 publication Critical patent/SU1075248A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее коммутатор, первый, второй и третий регистры, первый элемент И, схему сравнени , счетчик, первый и второй дешифраторы, первый триггер, первый вход которого соединен с третьим входом счетчи ка и  вл етс  первым входом устройства , второй вход первого триггера соединен с выходом первого дешифратора, выход первого триггера соединен с первыми входами счетчика и первого элемента И, вторые входы которых  вл ютс  вторым входом устройства, выход счетчика подключен к входу первого дешифратора, выход первого элемента И соеддинен с первым вкодом первого регистра, второй вход которого  вл етс  третьим входом устройства, первые вход и выход второго регистра  вл ютс  соответственно четвертши входом и первым выходом устройства. второй выход второго:.регистра соединен с третьим входом коммутатора, первыми входами схемы cpaвнe;:   и третьего регистра, вторые входы которых  вл ютс  п тым входом устройства , выход схемы сравнени  соединен с первым входом коммутатора, выход третьего регистра соединен с входом второго дешифратора, выход которого соединен с вторьол входом второго регистра , выход коммутатора  вл етс  вторым выходом устройства, о т л и чающеес  тем, что, с целью повышени  быстродействи  устройства, .в него введены четвертый регистр, второй и третий элементы И, второй триггер, первый вход которого  вл в етс  шестым входом устройства, перкой и второй выходы второго триггера соединены с первыми входами соответственно второго и третьего элементов И, второй вход второго триггера соединен с выходом второго дешифрато- а ра и вторым входом второго элемента И, выход которого соединен с первым входом четвертого регистра, третий вход которого соединен с выходом первого регистра, выход первого де- ймфратора соединен с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого регистра, выход которого соединен с вторым входом коммутатора.

Description

Изобретение относитс  к вычисли- ; тельной технике и может быть использовано дл  ввод цифррвдй и{|формйдии в ЭВМ, Известно устройство дл  ввода информации , содержащее синхрониза ции, блок отсчета оперативного време ни , блоки ввода f включ акщие входные усилители, узел управлени , узел переноса оперативного времени, аналого цифровой преобразователь, nepBino и вторую буферные пам ти, согласователь сигналов по уровню, группу элементов И, триггер готовности Cl. Известное устройство не обеспечивает регистрацию параметров с прив з кой измер емой величины к моментам времени отсчета с необходимой точностью .. Известно также устройство дл  вво да инфор5У1ации, содержащее коммутатор , первый, второй и третий регистры , первый элемент И, схему сравнени , счетчик, первый и второй дешифраторы , первый триггер, первый вход которого соединен с третьим входом счетчика и  вл етс  первым входом устройства, второй вход первого триг гера соединен с ВЕЛХОДОМ первого девифратора , выход первого триггера соединен с первыми входами счетчика. и первого элемента И, вторые входы которых  вл ютс  вторым входом устройства , выход счетчика подключен к входу первого:дешифратора, выход первого элемента И соединен с первым входом первого регистра, второй вход которого  вл етс  третьим вхо . дом устройства, первый вход и выход второго регистра  вл ютс  соответственно четвертым входом и первым выходом , второй выход второго регистра соединен с третьим входом коммутатора первымивходами схемы сравнени  и третьего регистра, вторые входы которых  вл ютс  п тым входом устрой ства, выход схемы сравнени  соединен с первым входом коммутатора, выход третьего регистра соединён с входом второго дешифратора, выход которого соединен с вторым входом второго .регистра, коммутатора  вл етс  вторым выходом устройства t23. Недостатками известного устройства  вл ютс : низка  точность прив зки вычислительного процесса в ЦВМ к астрономическому времени, вследствне блокировки счетчиков времени на период обмена с ЦВМ, неэффективное .использов.ание ЦВМ, вследствие необхо димости посто нного взаимодействи  с устройхзтвом и пер иодической блокировки оперативной пам ти, невозможность ввода всего кода астрономического времени одновременно по одному адресу пам ти, что может приводить к его искажению в пам ти ЦВМ, невозмож ность ввода выборочных кодов времени в произвольное врем . Цель изобретени  - повышение быстродействи  устройстйа. Поставленна  цель достигаетс  тем, что в -устройство дл  ввода информации содержащее коммутатор, первый, второй и.третий регистры первый элемент И, схему сравнени , счетчик, первый и второй дешифраторы, первьгй триггер, первый вход которого соединен с третьим входом счетчика и  вл етс  первым входом устройства, второй вход первого триггера соединен с выходом первого дешифратора, выход первого триггера соединен с первыми входами счетчика и первого элемента И, вторые входы  вл ютс  вторым входом устройства, выход счетчика подключен к входу первого дешифратора , выход первого элемента И соединен с первым входом первого реrjicTpa , второй вход которого  вл етс  третьим входом устройства, первые вход и выход второго регистра  вл ютс  соответственно четвертым входом и первым выходом устройства, второй выход второго регистра соединен с третьим входом коммутатора, первыми входами схемы сравнени  и третьего регистра, вторые входы которых  вл ютс  п тым входом устройства , выход схемы сравнени  соединен с первьам входом коммутатора, выход третьего регистра соединен с входом второго дешифратора, выход Которого соединен с вторым входом второго регистра, выход коммутатора  вл етс  вторым выходом устройства , дополнительно введены четвертый регистр, второй и третий, элементь И, второй триггер, первый вход которого  вл етс  шестым входом устройства, первый и второй выходы второго триггера соединены с первыми входами соответственно второго и третьего элементов И, второй вход .второго триггера соединен с выходом второго дешифратора и вторым входом второго элемента И, выход которого соединен с первым входом четвертого регистра, третий вход которого соединен с выходом первого регистра, выход первого дешифратора соединен с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого регистра, выход которого соединен с вторым вх  ом коммутатора . На чертеже П иведена структурна  схема устройства дл  ввода информации . Устройство содержит коммутатор 1, Например, из элементов И-ИЛИ, четвертый регистр 2, первый регистр 3, второй регистр 4, соответственно второй, третий и первый элементы И 5 - 7, схему 8 сравнени , второй триггер 9, первый дешифратор 10 счетчик 11, третий регистр 12, второй дешифратор 13, первый триггер 1 выход 15 (второй выход устройства, информационна  св зь с ЦВМ) , выход (первый выход устройства, управл юща  св зь с ЦВМ), вход 17 (четверты вход устройства, управл юща  св зь ЦВМ), вход 18 (п тый вход устройств информационна  св зь с ЦВМ) , вход 1 ( шестой вход устройства/ управл юща св зь с ЦВМ), вход 20 (третий вход устройства, информационна  св зь с источником информации),. вход 21 (второй вход устройства, управл юща св зь с источником информации), вход 22 (первый вход устройства, уп равл юща  св зь с источником информации ) . Информаци  от источника периодически принимаетс  с входа 20 на пер вый регистр 3 синхронно с управл ющими импульсами, поступающими с вхо да 21 с частотой F -и проход щими через первый элемент И 7 первый вход первого регистра 3, Первьтй триггер 14 управл ет приемом информации, периодически устанавлива сь в состо ние управл ющими импульсами, которые поступа ют с входа 22 с частотой F, причем Р2 « l iСосто ние 1« первого триггера 14 позвол ет импульсам частоты F. проходить через первый элемент И а также поступать на счетчик 11. Двоичный код на выходе счетчика расшифровываетс  первым дешифратором 10. После приема очередного кода информации на выходе первого дешифрат ра 10 формируетс  импульс, устанавливающий первый триггер 14 в состо  ние О. Тем самым прекращаетс  поступление импульсов частоты F2 че рез первый элемент И 7 на первый регистр 3 и их счет счетчиком 11 до следующего импульса частоты F . Счетчик 11 устанавливаетс  в исходное состо ние импульсами, частоты F. Если второй триггер 9 находитс  в состо нии О, то очередной код информации с первого регистра 3 записываетс  на четвертый регистр 2 по импульсу с выхода первого дешифратораЮ , проход щему через третий элемент И 6. Эта запись разрешена до поступле ни  от ЦВМ с входа 19 управл ющего импульса, который устанавливает вто рой триггер 9 в состо ние и тем самым блокирует запись. Код информации на четвертом регистре 2 после того, как запись на него заблокирована, хранитс  до поступлени  от ЦВМ команды Считывание или команды Сн ть блокировку записи . Взаимодействие с ЦВМ по- входам 1 и 18 и выходам 15 и 16 производитс  в соответствии с рст 4 ГО.304,000. С входа 18 поступает код адреса устройства и сравниваетс  с кодом адреса, хран щимс  в схеме 8 сравнени . В случае их совпадени  через коммутатор 1 и выход 15 код адреса устройства передаетс  в ЦВМ и по управл ющим входу 17 и выходу 16 производитс  подключение устройства с ЦВМ. После подключени  устройства с входа 18 от ЦВМ на третий регистр 12 принимаетс  код команды, который расшифровываетс  вторым дешифратором 13. I По команде Считывание сигнал с выхода второго дешифратора 13 поступает на второй регистр 4 и через второй элемент И 5, когда второй триггер 9 находитс  в состо нии , на четвертый регистр 2. Этот сигнал управл ет считыванием кода информа .ции с, этого регистра, через коммутатор 1 по выходу 15 в ЦВМ. : После завершени  считывани  кода информации в ЦВМ сигнал с второго дешифратора 13 устанавливает второй триггер 9 в состо ние О , разреша  запись информации на четвертый регистр 2. По команде Сн ть блокировку записи на выходе второго дешифратора 13 формируетс  сигнал, устанавливанвдии второй триггер 9 в состо ние О . Предлагаемое устройство дл  ввода информации обеспечивает выборку и запоминание кодов инфомации в определенные моменты времени из всего . массива информации поступающей от источника,и .их последующее счнтыв;ание с ЦВМ по стандартному каналу. Это позвол ет прив зывать информащш , вводимую в ЦВМ, к определенным моментам времени. Исключаетс  необходимость ввода всей информации в ЦВМ и ее специальной программной обработки, повышаетс  эффективность использовани  ЦВМ за счет .сокращени  требуемого объема оперативной пам ти и времени обработки информации .

Claims (1)

1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее коммутатор, первый, второй и третий регистры, первый элемент И, схему сравнения, счетчик, первый и второй дешифраторы, первый триггер, первый вход которого соединен с третьим входом счетчика и является первым входом устройства, второй вход первого триггера соединен с выходом первого дешифратора, выход первого триггера соединен с первыми входами счетчика и первого элемента И,' вторые входы которых являются вторым входом устройства, выход счетчика подключен к входу первого дешифратора, выход первого элемента И соединен с первым входом первого регистра, второй вход которого является третьим входом устройства, первые вход и выход второго регистра являются соответственно четвертми входом и первым выходом устройства, второй выход второго^регистра соединен с третьим входом коммутатора, первыми входами схемы сравнения и третьего регистра, вторые входы которых являются пятым входом устройства, выход схемы сравнения соединен с первым входом коммутатора, выход третьего регистра соединен с входом второго дешифратора, выход которого соединен с вторым входом второго регистра, выход коммутатора является вторым выходом устройства, о т л и чающееся тем, что, с целью повышения быстродействия устройства, в него введены четвертый регистр, второй и третий элементы И, второй триггер, первый вход которого явля- § ется шестым входом устройства, першй и второй выходы второго триггера соединены с первыми входами соответственно второго и третьего элемен тов И, второй вход второго триггера соединен с выходом второго дешифрато ра и вторым входом · второго элемента И, выход которого соединен с первым входом четвертого регистра, третий вход которого соединен с выходом первого регистра, выход первого дешифратора соединен с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого' регистра, выход которого соединен с вторым входом коммутатора.
SU ,.„1075248 являются пятым входом устройвыход схемы сравнения соедипервым входом коммутатора, третьего регистра соединен с ность ввода выборочных кодов времени в произвольное время.
Цель изобретения - повышение быстродействия устройства.
Поставленная цель достигается тем, что в устройство для ввода информации содержащее коммутатор, первый, второй и.третий регистры, первый элемент И, схему сравнения, счетчик, первый и' второй дешифраторы, первый триггер,' первый вход которого соединен с третьим входом счетчика и является первым входом устройства, второй вход первого триггера соединен с выходом первого дешифратор'а, выход первого триггера соединен с первыми входами счетчика и первого элемента И, вторые входы которых являются вторым входом устройства, выход счетчика подключен к входу первого дешифратора, выход первого элемента И соединен с первым входом первого регистра, второй вход которого является третьим входом устройства, первые вход и выход второго регистра являются соответственно четвертым входом и первым выходом устройства, . второй выход второго регистра соединен с третьим входом коммутатора, первыми входами схемы сравнения и третьего регистра, вторые входы которых ства, нен с выход входом второго дешифратора, выход которого соединен с вторым входом второго регистра, выход коммутатора является вторым выходом устройства, дополнительно введены четвертый регистр, второй второй триггер, является шестым .первый и второй гера соединены с первыми входами _______ ________ соответственно второго и третьего выход схемы сравнения соединен 45 элементов И, второй вход!второго триггера соединен с выходом второго дешифратора и вторым входом второго элемента И, выход которого соединен с первым входом четвертого регистра, третий вход которого соединен с выходом первого регистра, выход первого дешифратора соединен с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого регистра, выход которого соединен с вторым входом коммутатора.
На чертеже приведена структурная схема устройства для ввода информаций.
Устройство содержит коммутатор 1, например, из элементов И-ИЛИ, четвертый регистр 2, первый регистр 3, второй регистр 4, соответственно второй, третий и первый элемен-
SU823446495A 1982-04-26 1982-04-26 Устройство дл ввода информации SU1075248A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823446495A SU1075248A1 (ru) 1982-04-26 1982-04-26 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823446495A SU1075248A1 (ru) 1982-04-26 1982-04-26 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1075248A1 true SU1075248A1 (ru) 1984-02-23

Family

ID=21014553

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823446495A SU1075248A1 (ru) 1982-04-26 1982-04-26 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1075248A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 732847, кл. G 06 F 3/04, 1980. 2. Авторское свидетельство СССР 481896, кл. G 06 F 3/05, 1975 (прототип). *

Similar Documents

Publication Publication Date Title
US3478325A (en) Delay line data transfer apparatus
SU1075248A1 (ru) Устройство дл ввода информации
SU1124272A2 (ru) Устройство дл ввода астрономического времени
SU809182A1 (ru) Устройство управлени пам тью
SU1283757A1 (ru) Управл емый веро тностный двоичный элемент
SU535583A1 (ru) Устройство дл обработки телеизмерительной информации
SU1183979A1 (ru) Устройство для сбора информации о работе процессора
SU822297A1 (ru) Устройство дл контрол оперативнойпАМ Ти
SU1083176A1 (ru) Устройство дл сопр жени
SU482742A1 (ru) Устройство дл управлени обменом
SU1256034A1 (ru) Устройство дл сопр жени двух ЭВМ с общей пам тью
SU888204A1 (ru) Запоминающее устройство
SU1644392A1 (ru) Устройство защиты от ошибок
SU765806A1 (ru) Устройство дл формировани команд управлени объектами
SU1283760A1 (ru) Устройство дл управлени микропроцессорной системой
SU951315A1 (ru) Устройство дл сопр жени процессора с многоблочной пам тью
SU760076A1 (ru) Устройство для сопряжения1
SU490120A1 (ru) Устройство дл суммировани
SU1735884A1 (ru) Адаптивное устройство дл передачи информации
SU1278863A1 (ru) Устройство дл сопр жени абонентов с ЦВМ
SU661544A1 (ru) Устройство дл сопр жени канала ввода-вывода с абонентами
SU970359A1 (ru) Генератор случайных чисел
SU1531160A1 (ru) Запоминающее устройство
SU1425632A1 (ru) Устройство дл задержки цифровой информации с уплотнением
SU1410032A1 (ru) Устройство дл групповой загрузки ассоциативных данных