SU482742A1 - Устройство дл управлени обменом - Google Patents

Устройство дл управлени обменом

Info

Publication number
SU482742A1
SU482742A1 SU2034427A SU2034427A SU482742A1 SU 482742 A1 SU482742 A1 SU 482742A1 SU 2034427 A SU2034427 A SU 2034427A SU 2034427 A SU2034427 A SU 2034427A SU 482742 A1 SU482742 A1 SU 482742A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
information
code
Prior art date
Application number
SU2034427A
Other languages
English (en)
Inventor
Василий Степанович Погорелов
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU2034427A priority Critical patent/SU482742A1/ru
Application granted granted Critical
Publication of SU482742A1 publication Critical patent/SU482742A1/ru

Links

Landscapes

  • Bus Control (AREA)

Description

10 - код, соответствующий объему пересылаемого массива. При этом счетчик 2 и триггер 5 сбрасывают в нулевое состо ние.
Сери  синхроимпульсов по тактирующему входу 1.2 по вл етс  после прохождени  под головкой считывани  нулевой отметки магнитного диска. Счетчик 2 считает синхроимпульсы . При сравнении кодов в счетчиках I и 2 срабатывает схема сравнени  4, выходной сигнал которой устанавливает в единичное состо ние триггер 5. Потенциал единичного плеча триггера 5 поступает на элемент «И 7, и на втором выходе 14 устройства по вл ютс  синхроимпульсы, которые поступают на счетные входы счетчика 1 и счетчика 3. Одновременно синхроимпульсы и пересылаема  информаци  поступают в буферную пам ть, не показанную на чертеже. При этом буферна  пам ть заполн етс  информацией, поступающей с передающего диска, счетчик 1 работает в режиме суммирующего счетчика (работает синхронно и синфазно со счетчиком 2), а счетчик 3 работает в режиме вычитающего счетчика . При переполнении буферной пам ти на блокирующем входе 11 устройства по вл етс  сигнал, который сбрасывает триггер 5 в нулевое состо ние, при этом элемент «И 7 блокируетс , и подача синхроимпульсов на выход 14 (а также поступление информации в буферную пам ть) прекращаетс . Код в счетчике 3 уменьщилс  на величину, соответствующую количеству переданной информации, а в счетчике 1 «застыл код, соответствующий адресу на магнитном диске, на котором произошло прерывание, обмена информацией. Счетчик 2 продолжает счет и сбрасываетс  в нулевое состо ние (переполн етс ) только в момент прохождени  под считывающей головкой нулевой отметки передающего магнитного диска. После прерывани  подачи информации с передающего диска в буферную пам ть происходит «очистка буферной пам ти, т. е.
передача информации с буферной пам ти на приемный диск. Во врем  следующего оборота передающего диска оп ть происходит сравнение кода в счетчике 2 с «обновленным кодом S начального адреса пересылаемого массива в счетчике 1, и описанный выще цикл работы повтор етс .
Если будет передана вс  информаци , то в счетчике 3 установитс  нулевой код, сработает 0 дещифратор нулевого состо ни  6, сбросит в нулевое состо ние триггер 5, который снова заблокирует элемент «И 7. Одновременно по выходу 13 подаетс  сигнал в ЭЦВМ об окончании пересылки массива информации.
Предмет изобретени 
Устройство дл  управлени  обменом, содержащее схему сравнени , подключенную к первому и второму счетчикам, триггер, единичный выход которого соединен с первым входом элемента «И, причем кодовый вход первого счетчика соединен с адресным входом устройства , отличающеес  тем, что, с целью
5 сокращени  оборудовани , оно содержит третий счетчик, дешифратор нулевого состо ни  и элемент «ИЛИ, один вход которого соединен с блокирующим входом устройства, первым выходом соединенного с другим входом
0 элемента «ИЛИ, выход которого соединен с нулевым входом триггера, единичный вход которого соединен с выходом схемы сравнени , выход элемента «И соединен с вторым выходом устройства и со счетными входами первого и третьего счетчиков, выход третьего счетчика через дешифратор нулевого состо ни  соединен с другим входом элемента «ИЛИ, кодовый вход третьего счетчика соединен с кодовым входом устройства, тактирующий
вход которого соединен с вторым входом элемента «И и со счетным входом второго счетчика .
//
Ю
SU2034427A 1974-06-17 1974-06-17 Устройство дл управлени обменом SU482742A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2034427A SU482742A1 (ru) 1974-06-17 1974-06-17 Устройство дл управлени обменом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2034427A SU482742A1 (ru) 1974-06-17 1974-06-17 Устройство дл управлени обменом

Publications (1)

Publication Number Publication Date
SU482742A1 true SU482742A1 (ru) 1975-08-30

Family

ID=20587888

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2034427A SU482742A1 (ru) 1974-06-17 1974-06-17 Устройство дл управлени обменом

Country Status (1)

Country Link
SU (1) SU482742A1 (ru)

Similar Documents

Publication Publication Date Title
SU482742A1 (ru) Устройство дл управлени обменом
US3237171A (en) Timing device
SU1735884A1 (ru) Адаптивное устройство дл передачи информации
SU1732349A1 (ru) Устройство дл вывода информации
SU1075248A1 (ru) Устройство дл ввода информации
SU1183979A1 (ru) Устройство для сбора информации о работе процессора
SU443486A1 (ru) Дес тичный счетчик импульсов
SU855660A2 (ru) Устройство дл управлени обменом
SU750742A1 (ru) Управл емый делитель частоты следовани импульсов
RU1798901C (ru) Однотактный умножитель частоты
SU1140233A1 (ru) Генератор импульсной последовательности
SU1365358A1 (ru) Устройство дл контрол кода " @ из @
SU1104495A2 (ru) Устройство управлени вводом-выводом
SU1566337A1 (ru) Устройство дл управлени вводом информации
SU842824A1 (ru) Устройство дл ввода и предваритель-НОй ОбРАбОТКи иНфОРМАции
SU1406588A1 (ru) Устройство дл ввода информации от абонентов
SU1087982A1 (ru) Преобразователь @ -значного двоичного кода в @ -значный код
SU510753A1 (ru) Устройство дл контрол посто нных запоминающих блоков
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU575645A2 (ru) Устройство дл срвнени следующих друг за другом чисел
SU780007A1 (ru) Устройство управлени
SU520703A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1504801A1 (ru) Управляемый делитель частоты следования импульсов
SU765806A1 (ru) Устройство дл формировани команд управлени объектами
SU1367045A1 (ru) Устройство дл контрол пам ти