SU750742A1 - Управл емый делитель частоты следовани импульсов - Google Patents

Управл емый делитель частоты следовани импульсов Download PDF

Info

Publication number
SU750742A1
SU750742A1 SU782603253A SU2603253A SU750742A1 SU 750742 A1 SU750742 A1 SU 750742A1 SU 782603253 A SU782603253 A SU 782603253A SU 2603253 A SU2603253 A SU 2603253A SU 750742 A1 SU750742 A1 SU 750742A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
register
bus
counter
Prior art date
Application number
SU782603253A
Other languages
English (en)
Inventor
Изя Иосифович Нисенбойм
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU782603253A priority Critical patent/SU750742A1/ru
Application granted granted Critical
Publication of SU750742A1 publication Critical patent/SU750742A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной. технике и может быть использовано в устройствах цифровой и измерительной техники, в устройствах отсчета временных интервалов. 5
Известны делители частоты следования импульсов, содержащие элемент задержки, η-разрядный счетчик . и элементы совпадения [1].
Недостатком описанного устройства ’ является сравнительно большой объем избыточного оборудования.
Наиболее близким по технической сущности к изобретению является пересчетное устройство, содержащее блок15 заполнения, опорный генератор, к выходу которого подключен делитель частоты следования импульсов, блок наполнения содержит два счетчика импульсов, первый из которых подклю- 20 чен к делителю частоты следования импульсов, а второй — к опорному генератору, запоминающий блок, подключенный к выходам ячеек первого счетчика импульсов, и блок сравнения, под- 25 ключенный к выходам ячеек запоминающего блока и второго счетчика импульсов, выход блока сравнения соединен с выходом устройства и через элемент' ИЛИ — со входом установки нуля вто- 30 рого счетчика импульсов, причем вход устройства соединен со входом уста- ; новки нуля запоминающего блока и линией задержки, часть которой подключена к входу считывания первого счетчика импульсов, а конец - к входам установки нуля делителя частоты следования импульсов и первого счетчика импульсов, а также к второму входу упомянутого элемента ИЛИ (2). .
Недостатком данного устройства является его сравнительная сложность и недостаточно высокая надежность работы.
Целью изобретения является повы- . шение надежности работы.
Это достигается тем, что в устройство, содержащее счетчик импульсов, регистр, элемент ИЛИ, элементы задержки и блок сравнения кодов, входы которого соединены.с выходами разрядов счетчика импульсов и регистра, вход последовательной записи первого разряда которого соединен с кодовой шиной, введен второй элемент ИЛИ, первый вход которого соединен с входов элемента задержки, входом последовательной записи счетчика импуль сов, входом управления записью разрядов счетчика импульсов и шиной входной частоты, второй вход соединен с шиной управления последовательной записью в регистр, а выход — с входом управления записью разрядов регистра, вход синхронизации которого $ соединен с выходом первого элемента ИЛИ, первый вход которого соединен с выходом элемента задержки, второй с шиной синхронизации, а выход блока сравнения кодов соединен с вхо- Ю дом установки исходного состояния счетчика импульсов.
На чертеже изображена структурная электрическая схема управляемого делителя частоты следования импуль- 15 сов.
Он содержит счетчик 1 импульсов, состоящий из разрядов, включающих триггер и мажоритарный элемент, элемент ИЛИ 2, элемент 3 задержки, 20 регистр 4, состоящий из разрядов, включающих в себя триггер и мажоритарный элемент, элемент ИЛИ 5, блок 6 сравнения кодов.
Шина входной частоты, шина уп- 25 равления последовательной записью, кодовая шина и шина синхронизации обозначены соответственно 7—10.
Управляемый делитель частоты работает следующим образом, jg
Перед началом работы на входы управления записью регистра подается по шине 8 сигнал разрешения последовательной записи кода с шины 9, сопровождаемого импульсами синхронизации с шины 10 на входы синхронизации. Эти сигналы подаются через элементы 2 и 5 соответственно. Таким образом, в регистре, выполняющем функции блока приема и хранения кода коэффициента деления, т.е. бло- 40 ка задания кода, оказывается записанным необходимый коэффициент деления „После ввода кода на шину 7 поступает подлежащий делению сигнал„Период входного сигнала может быть пред- 45 ставлен в виде импульса и паузы.
Во время импульса на выходы управления записью счетчика 1 непосредственно и регистра 4 через элемент 2 действует разрешение последователь- jg ного ввода информации и производится запись числа в счетчик 1, запись в регистр 4 не производится, так как отсутствуют синхроимпульсы на входах синхронизации его. Во время паузы входы управления записью э перекоммутируются на параллельный ввод информации. При этом на входах параллельного ввода счетчика 1 присутствует сигнал с выходов соответствующих разрядов. 60
Если произошел сбой какого-либо разряда счетчика 1,то на его входе будет присутствовать сигнал, противоположный сигналу на его выходе, что приведет к изменению выходного сигнала на противоположный, т.е. произойдет устранение сбоя. Аналогично на входы параллельной записи регистра 4 действуют сигналы с выходов соответствующих разрядов, на входы управления записью поступает сигнал разрешения параллельной записи с элемента 2, но перезапись произойдет лишь тогда, когда на вхолм синхронизации регистра 4 поступят сигналы синхронизации с элемента 5. Эти сигналы формируются из сигналов шины 7 элементом 3. Если в процессе работы произойдет сбой разрядов регистра, то в период паузы произойдет восстановление информации, при правильной работе происходит подтверждение информации, записанной в регистре .
При совладении кодов блок б вырабатывает сигнал сброса счетчика 1.
Выполнение делителя на меньшем количестве элементов обеспечивает повышение надежности его работы. Таким образом обеспечивается надежное деление частоты управляемым делителем частоты следования импульсов.
Кроме того, описанное устройство обеспечивает надёжность приема и хранения кода коэффициента деления и процесса деления частоты благодаря выполнению счетчика импульсов и регистра резервированными.

Claims (2)

  1. Изобретение относитс  к импульсно технике и может быть использовано в устройствах цифровой и измерительной техники, в устройствах отсчета временных интервалов. Известны делители частоты следовани  импульсов, содержащие элемент задержки, п-разр дный счетчик . и эле менты совпадени  1. Недостатком описанного устройства  вл етс  сравнительно большой объем избыточного оборудовани . Наибо.пее близким по технической сущности к изобретению  вл етс  пересчетное устройство, содержащее бло заполнени , опорный генератор, к выходу которого подключен делитель час тоты следовани  импульсов, блок наполнени  содержит два счетчика импульсов, первый из которых подключен к делителю частоты следовани  им пульсов, а второй - к опорному генератору , запоминающий блок, подключенный к выходам  чеек первого счетчи ка импульсов, и блок сравнени , подключенный к выходам  чеек запоминающ го блока и второго счетчика импульсо выход блока сравнени  соединен с выходом устройства и через элемент .ИЛИ - со входом установки нул  второго счетчика импульсов, причем вход устройства соединен со входом уста- ; новки нул  запоминающего блока и линией задержки, часть которой подключена к входу считывани  первого счетчика импульсов, а конец - к входам установки нул  делител  частоты следовани  импульсов и первого счетчика импульсов, а также к второму входу упом нутого элемента ИЛИ (2. . Недостатком данного устройства  вл етс  его сравнительна  сложность и недостаточно высока  надежность работы. Целью изобретени   вл етс  повы- , шение надежности работы. Это достигаетс  тем, что в устройство , содержащее счетчик импульсов, регистр, элемент ИЛИ, элементы задержки и блок сравнени  кодов, входы которого соединены.с выходами разр дов счетчика импульсов и регистра, вход последовательной записи первого разр да которого соединен с кодовой шиной, введен второй элемент ИЛИ, первый вход которого соединен с входом элемента задержки, входом последовательной записи счетчика импульсов , входом управлени  записью раз р дов счетчика импульсов и шиной в ной частоты, второй вход соедине с шиной управлени  последовательно записью в регистр, а выход - с вхо дом управлени  записью разр дов ре гистра, вход синхронизации которог соединен с выходом первого элемен ИЛИ, первый вход которого соединен с выходом элемента задержки, втор с шиной синхронизации, а выход б ка сравнени  кодов соединен о входом установки исходного состо ни  счетчика импульсов. На чертеже изображена структурна  электрическа  схема управл емо делител  частоты следовани  импуль сов. Он содержит счетчик 1 импульсов состо щий из разр дов, включающих триггер и мажоритарный элемент, элемент ИЛИ 2, элемент 3 задержки регистр 4, состо щий из разр дов, включающих в себ  триггер и мажоритарный элемент, элемент ИЛИ 5, блок 6 сравнени  кодов. Шина входной частоты, шина управлени  последовательной записью, кодова  шина и шина синхронизации обозначены соответственно 7-10. Управл емый .делитель частоты работает следующим образом. Перед началом работы на входы управлени  записью регистра подаетс  по шине 8 сигнал разрешени  последовательной записи кода с шины 9, сопровождаемого импульсами синхронизации с шины 10 на входы синхронизации . Эти сигналы подаютс  через элементы 2 и 5 соответственн Таким образом, в регистре, выдолн  ющем функции блока приема и хранени кода коэффициента делени , т.е. бло ка задани  кода, оказываетс  записанным необходимый коэффициент де нил,После ввода кода на шину 7 пост пает подлежащий делению сигнал„Пери од входного сигнала может быть пред ставлен в виде импульса и паузы. Во врем  импульса на выходы управлени  записью счетчика 1 непосредственно и регистра 4 через элемент действует разрешение последовательного ввода информации и производитс  запись числа в счетчик 1, запись в регистр 4 не производитс , так как отсутствуют синхроимпульсы на входах синхронизации его. Во врем  паузы входы управлени  запись перекоммутируютс  на параллельный ввод информации. При этом на входах параллельного ввода счетчика 1 присутствует сигнал с выходов соответс вующих разр дов. Если произошел сбой какого-либо разр да счетчика 1,то на его входе дет присутствовать сигнал, противоположный сигналу на его выходе, что приведет к изменению выходного сигнала на противоположный, т.е. произойдет устранение сбо . Аналогично на входы параллельной записи регистра 4 действуют сигналы с выходов соответствующих разр дов, на входы управлени  записью поступает сигнал разрешени  параллельной записи с элемента 2, но перезапись произойдет лишь тогда, когда на входы синхронизации регистра 4 поступ т сигналы синхронизации с элемента 5. Эти сигналы формируютс  из сигналов шины 7 элементом 3. Если в процессе работы произойдет сбой разр дов регистра , то в период паузы произойдет восстановление информации, при правильной работе происходит подтверждение информации, записанной в регистре . При совпадении кодов блок б вырабатывает сигнал сброса счетчика 1. Выполнение делител  на меньшем количестве элементов обеспечивает повышение надежности его работы. Таким образом обеспечиваетс  надежное деление частоты управл емым делителем частоты следовани  импульсов. Кроме того, описанное устройство обеспечивает надёжность приема и хранени  кода коэффициента делени  и процесса делени  частоты благодар  выполнению счетчика импульсов и регистра резервированными. Формула изобретени  Управл емый делитель частоты следовани  импульсов, содержащий счетчик импульсов, регистр, элемент ИЛИ, ;элемент задержки и блок сравнени  , входы которого соединены с выходами разр дов счетчика импульсов и регистра, вход последовательной записи разр да которого соединен с кодовой шиной, отличающийс  тем, что, с целью повышени  над-2жности работы, в него введен второй элемент ИЛИ, первый вход которого соединен с входом элемента задержки, входом последовательной записи счетчика импульсов, входом управлени  записью разр дов счетчика импульсов и шиной входной частоты, второй вход -соединен . с шиной управлени  последовательной записью в регистр, а выход - с входом управлени  записью разр дов регистра, вход синхронизации которого соединен с выходом первого элемента ИЛИ, первый вход которого соединен с выходом элемента задержкиj второй - с шиной синхронизации, а выход блока сравнени  кодов соединен с входом установки исходного состо ни  счётчика импульсов. Источники инЛормации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР И 563725, кл. И 03 К 23/00, 30.09.75.
  2. 2.Авторское свидетельство СССР 337947, кл. Н -03 К 23/00, 28.12.70.
SU782603253A 1978-04-11 1978-04-11 Управл емый делитель частоты следовани импульсов SU750742A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782603253A SU750742A1 (ru) 1978-04-11 1978-04-11 Управл емый делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782603253A SU750742A1 (ru) 1978-04-11 1978-04-11 Управл емый делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU750742A1 true SU750742A1 (ru) 1980-07-23

Family

ID=20759143

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782603253A SU750742A1 (ru) 1978-04-11 1978-04-11 Управл емый делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU750742A1 (ru)

Similar Documents

Publication Publication Date Title
US3411142A (en) Buffer storage system
SU750742A1 (ru) Управл емый делитель частоты следовани импульсов
US3681693A (en) Measurement of maximum dynamic skew in parallel channels
US3665424A (en) Buffer store with a control circuit for each stage
SU1509871A1 (ru) Устройство дл сортировки информации
JPS5947364B2 (ja) プリアンブル検出装置
RU1807487C (ru) Устройство дл коррекции ошибок вычислительного процесса
SU736097A1 (ru) Устройство дл возведени в квадрат
SU955067A1 (ru) Устройство дл опроса информационных каналов
SU999035A1 (ru) Устройство дл ввода информации
SU441642A1 (ru) Лини задержки
SU898506A1 (ru) Запоминающее устройство
RU1798901C (ru) Однотактный умножитель частоты
SU1562950A1 (ru) Устройство дл приема информации
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем
RU1805548C (ru) Преобразователь последовательного кода в параллельный
SU1265860A1 (ru) Запоминающее устройство с самоконтролем
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU978356A1 (ru) Счетное резервированное устройство
SU600739A1 (ru) Счетное устройство,сохран ющее информацию при перерывах питани
SU409385A1 (ru)
SU1439566A1 (ru) Устройство дл синхронизации блоков пам ти
SU849194A1 (ru) Устройство дл ввода информации
SU696543A1 (ru) Запоминающее устройство
SU433539A1 (ru)