SU441642A1 - Лини задержки - Google Patents
Лини задержкиInfo
- Publication number
- SU441642A1 SU441642A1 SU1836618A SU1836618A SU441642A1 SU 441642 A1 SU441642 A1 SU 441642A1 SU 1836618 A SU1836618 A SU 1836618A SU 1836618 A SU1836618 A SU 1836618A SU 441642 A1 SU441642 A1 SU 441642A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- delay
- input
- counter
- pulses
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
1 .
Изобретение относитс к области радиотехники и радионавигации.
Известны линии задержки, содержащие датчик кода, генератор и устройство задержки.
Однако дл формировани временных задержек выходного имнульса, во много раз превышающих период входных импульсов, требуетс существенное увеличение объема используемой аппаратуры. Это св зано с тем, что если устройство задержки выполнить на регистре сдвига, то дл формировани временной задержки пор дка 2000-3000 мксек с дискретностью 0,1 мксек потребуетс 20000- 30000 разр дов регистра. Если устройство задержки выполнено на счетчиках, то при тех же исходных данных необходимо использовать несколько самосто тельных каналов формировани задержки. Причем каждый из этих каналов должен обеспечивать требуемую максимальную задержку и включатьс поочередно в моменты прихода входных импульсов. Количество каналов линии задержки должно
быть при этом п -
(где Гр макс - веТп мин
личина максимальной задержки линии; Тп мин - минимальна величина периода повторени входных импульсов). Обычно /г 3-4.
В обоих рассмотренных случа х дл построени линии задержки используетс большой объем аппаратуры.
Цель изобретени - сокращение объема используемой аппаратуры при задержке импульсов на врем , превыщающее период их повторени .
Дл этого в предлагаемую линию задержки дополнительно введено запоминающее устройство , информационные входы которого подключены к выходам разр дов счетчика основного устройства задержки, а выходы запоминающего устройства соедин ютс с входами разр дов счетчика дополнительного устройства задержки, причем вход управлени запиСЬЮ запоминающего устройства подключен к первому выходу формировател тактовых импульсов , а вход управлени считыванием запоминающего устройства соедин етс с выходом регистра, выход упом нутого генератора подключен к первым входам схем управлени основного и дополнительного устройств задержки , а также к первому входу формировател тактовых импульсов, второй вход которого соединен с входом датчика кода и с вторым входом схемы управлени основного устройства задержки, а третий - с выходом счетчика основного устройства задержки, подключенным одновременно к входу регистра, второй вход которого соединен с вторым выходом формировател тактовых импульсов,
причем выходы схем управлени подключаютс к входам счетчиков основпого и дополнительного устройств задержки соответственно, третий вход схемы управлени основного устройства задержки подключен к первому выходу формировател тактовых импульсов, второй вход схемы управлени дополиительпого устройства задержки соедин етс с выходом регистра, третий - с выходом счетчика дополнительного устройства задержки.
На фиг. 1 приведена структурна схема предлагаемой линии задержки; на фиг. 2 - временные диаграммы, по сн ющие работу линии задержки.
Лини задержки включает формирователь 1 тактовых импульсов; датчик 2 кода; генератор 3; основное устройство 4 задержки, состо щее из схемы управлени 5, счетчика 6 и регистра сдвига 7; запоминающее устройство 8, состо щее из устройств ввода 9, пам ти 10 и устройства вывода 11; дополнительное устройство задержки 12, состо щее из схемы управлени 13 и счетчика 14.
Импульсы с выхода генератора 3 посто нно поступают на первые входы схем управлени 5 и 13 и на первый вход формировател 1 тактовых импульсов. С второго (неуправл емого ) выхода формировател 1 тактовые импульсы также посто нно поступают на второй вход регистра 7, а с первого (управл емого) выхода импульсы поступают на третий вход схемы управлени 5 и на вход управлени записью запоминающего устройства 8 - только до прихода входного импульса. Так как в начальный момент в регистр 7 информаци не введена, то на его выходе импульсы отсутствуют . До прихода входного импульса также отсутствуют выходные сигналы схем управлени 5 и 13.
После прихода входного импульса с выходов датчика 2 кода в счетчик 6 переписываетс код соответствующий величине формируемой временной задержки, а поступление тактовых импульсов с первого выхода формировател 1 прекращаетс .
Импульсы с выхода генератора 3 после записи кода в устройство 4 задержки начинают поступать через схему управлени 5 на вход счетчика 6. В момент переполнени счетчика 6 завис щий от формируемой задержки, па его выходе по вл етс импульс, поступающий на запись единицы в регистр 7 и в формирователь 1. После зтого на первом выходе фор мировател 1 по вл етс очередной тактовый импульс (первый после момента переполнени ) Этим импульсом прекращаетс прохождение импульсов генератора 3 через схему управлени 5, тем самым останавливаетс работа счетчика 6, и производитс перепись кода в запоминающее устройство с выходов разр дов счетчика 6. Кроме того, этот же тактовый импульс и все последующие с второго выхода формировател 1 производ т продвижение единицы в регистре 7, записанной с выхода счетчика 6 в момент его переполнени .
После записи кода в запоминающее устройство лини задержки готова к приходу очередного входного импульса.
Все единицы, записываемые в регистр 7, продвигаютс на количество тактов, соответствующее формируемой задержке. Выходной импульс регистра 7, выдел емый его схемой сравнени , по вл етс в момент равенства его кода коду, поступающему с выходов датчика кода. Этот импульс производит считывание кода, хран щегос в запоминающем устройстве 8, и запись его в разр ды счетчика 14. После записи кода на вход счетчика 14 через схему управлени 13 поступают импульсы с
5 выхода генератора 3. Счетчик 14 работает до переполнени . Импульс переполнени счетчика 14 закрывает схему управлени 13, прекращает работу счетчика 14, и устройство задержки 12 готово к следующему запуску.
0 Этот же импульс вл етс выходным импульсом линии задержки.
Таким образом, каждым входным импульсом производитс запуск схемы управлени 5 и счетчика б. После каждого запуска формируетс задержка выходного импульса счетчика 6, определ ема кодом датчика 2 и емкостьЕО счетчика 6. После формировани этой задержки производитс измерение интервала между задержанным импульсом с выхода
0 счетчика 6 и ближайщим после него тактовым импульсом с выхода формировател 1. Измерение производитс путем подсчета импульсов генератора 3 за врем с момента переполнени счетчика 6 до прихода первого после
переполнени тактового импульса.
Измеренное значение интервала времени в виде параллельного кода записываетс с выходов счетчика 6 в запоминающее устройство 8 и хранитс там до момента по влени
0 импульса с выхода регистра 7. Так как импульсы записи единицы в регистр 7 и тактовые импульсы не синхронны, то величина кода , записываема в запоминающее устройство , посит случайный характер и измен етс от
5 О ДО (N-1), где Л - емкость счетчика 6.
При этом измер ема величина задержки измен етс от О до (), где Гт - период тактовых импульсов; г - период импульсов генератора 3.
0 Запоминающее устройство 8 обеспечивает очередность выдачи хран щихс в нем кодов
06измеренных значени х временных интервалов дл соответствующих им импульсов, поступающих с выхода регистра 7.,
5 Устройство .задержки 12 .всегда дополн ет измеренный интервал до величины Гт. Величина задержки имцульса на выходе счетчика 14 относительно выходного импульса регистра
7измен етс в пределах от () до О в 0 соответствии с изменением кода на выходе
запоминающего устройства 8.
Благодар запоминанию кода измеренного интервала времени с последующим преобразованием его во временной интервал в устройстве задержки 12 выходные импульсы линии
однозначно соответствуют входным, а величина задержки их соответствует значению кода датчика 2.
На фиг. 2, а изображены импульсы генератора 3; на фиг. 2, б - импульсы с второго выхода формировател 1; на фиг. 2,0 - входные импульсы („зм - величина измер емого временного интервала); на фиг. 2, г - импульсы переполнени счетчика 6; на фиг. 2, д - импульсы с первого выхода формировател 1; на фиг. 2, е - импульс с выхода регистра 7; на фиг. 2, ж - выходные импульсы линии задтержки.
Комбинаци двух устройств задернски, св занных через запоминающее устройство, и регистра сдвига позвол ет существенно сократить объем используемой аппаратуры дл формировани измен емой временной задержки на величину, превышающую период повторени входных импульсов.
Количество разр дов счетчиков 6 и 14 и
запомипающего устройства 8 равноЛ- Ig-
а величина периода повторени тактовых импульсов определ етс из услови Гт ГпминКоличество разр дов регистра 7 равно числу п.
Лини задержки может быть реализована на интегральных микросхемах.
Предмет изобретени
Лини задержки, содержаща датчик кода, генератор, формирователь тактовых импульсов , основное устройство задержки, включающее схему управлени , счетчик и регистр, и дополнительное устройство задержки, включающее схему управлени и счетчик, отличающа с тем, что, с целью сокращени объема используемой аппаратуры при задержке импульсов на врем , превыщающее период их повторени , дополнительно введено запоминающее устройство, информационные входы которого подключены к выходам разр дов счетчика основного устройства задержки, а выходы запоминающего устройства соедин ютс с
входами разр дов счетчика дополнительного устройства задержки, причем вход управлени записью запоминающего устройства подключен к первому выходу формировател тактовых импульсов, а вход управлени считыванием запоминающего устройства соедин етс с выходом регистра, выход упом нутого генератора подключен к первым входам схем управлени основного и дополнительного устройств задержки, а также к первому входу формировател тактовых импульсов, второй вход которого соединен с входом датчика кода и с вторым входом схемы управлени основного устройства задерл1ки, а третий - с выходом счетчика основного устройства задержки, подключенным одновременно к входу регистра, второй вход которого соединен с вторым выходом формировател тактовых импульсов, причем выходы схем управлени подключаютс к входам счетчиков основного и дополнительного устройств задержки соответственно , третий вход схемы управлени основного устройства задержки подключен к первому выходу формировател тактовых импульсов, второй вход схемы управлени дополнительного устройства задержки соедин етс с выходом регистра, а третий - с выходом счетчика дополнительного устройства задержки.
lllllllll llllllilllli;illlllillillill llllllllll llllllllllllllillllllillllllllll l lllliilil
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1836618A SU441642A1 (ru) | 1972-10-13 | 1972-10-13 | Лини задержки |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1836618A SU441642A1 (ru) | 1972-10-13 | 1972-10-13 | Лини задержки |
Publications (1)
Publication Number | Publication Date |
---|---|
SU441642A1 true SU441642A1 (ru) | 1974-08-30 |
Family
ID=20529348
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1836618A SU441642A1 (ru) | 1972-10-13 | 1972-10-13 | Лини задержки |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU441642A1 (ru) |
-
1972
- 1972-10-13 SU SU1836618A patent/SU441642A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU441642A1 (ru) | Лини задержки | |
SU1427370A1 (ru) | Сигнатурный анализатор | |
SU410440A1 (ru) | ||
SU450233A1 (ru) | Запоминающее устройство | |
SU423176A1 (ru) | Устройство для сдвига информации | |
SU1370754A1 (ru) | Устройство дл контрол импульсов | |
SU549804A1 (ru) | Устройство дл преобразовани параллельного кода в последовательный | |
SU1413590A2 (ru) | Устройство дл коррекции шкалы времени | |
SU720507A1 (ru) | Буферное запоминающее устройство | |
SU985827A1 (ru) | Буферное запоминающее устройство | |
SU369542A1 (ru) | Измеритель серии временных интервалов | |
SU828382A1 (ru) | Устройство дл формировани сериииМпульСОВ | |
SU1388951A1 (ru) | Буферное запоминающее устройство | |
SU696436A1 (ru) | Устройство дл отсчета времени от одного начала интервалов времени | |
SU400895A1 (ru) | Статистический анализатор | |
SU1251185A1 (ru) | Аналоговое запоминающее устройство | |
SU677085A1 (ru) | Устройство задержки | |
SU1370643A2 (ru) | Устройство дл коррекции шкалы времени | |
SU1049867A1 (ru) | Устройство дл формировани последовательностей управл ющих сигналов | |
SU1506553A1 (ru) | Преобразователь частота-код | |
SU438013A1 (ru) | Устройство дл преобразовани информации | |
SU796839A1 (ru) | Устройство дл преобразовани пАРАллЕльНОгО КОдА B пОСлЕдОВАТЕль-Ный | |
SU920688A1 (ru) | Устройство дл формировани серий импульсов | |
SU493805A1 (ru) | Буферное запоминающее устройство | |
SU384131A1 (ru) | Устройство для накопления и обработки информации |