SU780007A1 - Устройство управлени - Google Patents
Устройство управлени Download PDFInfo
- Publication number
- SU780007A1 SU780007A1 SU782691574A SU2691574A SU780007A1 SU 780007 A1 SU780007 A1 SU 780007A1 SU 782691574 A SU782691574 A SU 782691574A SU 2691574 A SU2691574 A SU 2691574A SU 780007 A1 SU780007 A1 SU 780007A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- group
- input
- decoder
- clock
- Prior art date
Links
Landscapes
- Microcomputers (AREA)
Description
1
Изобретение относитс к области вычислительной техники, а именно к устройствам управлени цифровых вычислительных машин, и может найти применение при создании малогабаритных специализированных ЭВМ.
Известно устройство управлени дл цифровой вычислительной машины содержащее счетчик команд, в котором формирование кода операций -осуществл етс не посредством обращени за командой, а посредством специальных логических блоков формировани операций и формировани адреса .
Указанное устройство обладает низкими функциональными возможност ми и может быть использовано в -цифровых вычислительных машинах с небольшой программой, ограниченным набором команд и ограниченной разр дность адреса запоминающего устройства, та| как увеличение длины программы, набора команд и разр дности регистра адреса запоминающего устройства св зано с резким увеличением количества оборудовани и уменьшением.надежности устройства..
Наиболее близким к предлагаемому устройству по технической сущности
вл етс устройство управлени , содержащее счетчик команд, регистр команд , шифратор, счетчик тактов, дешифраторы счетчика тактов, схему оСъ5 единени , схему длинных операций, схему пуска-останова, тактовый генератор 2.
Это устройство имеет значительные габариты из-за наличи шифратора, схем объединени и схемы длинных операций; ограниченные функци- . ональные возможности, поскольку набор реализуемых команд сильно ограничен , а введение новых команд (или
J5 изменение состава уже имеющихс )
требует существенной переделки шиф-; ратора, схем объединени , схем длин ных операций и св зано со значитель ным увеличением оборудовани ; ёзы,
20 сокое быстродействие, поскольку совмещение во времени выполнени соседних операций нецелесообразно, так как .св зано со значительным уваличе нием оборудовани и, в .частности.
25 схем объединени .
Целью изобретени вл етс упрощение устройства.
Поставленна цель -достигаетс ем, что в устройство управлени ,
30 содержащее тактовый генератор, выХОД которого подключен к входу узла пуска-останова, выход сброса которого подключен к первому управл ющему входу счетчика команд, выход KOtoisord вл етс первым, выходом , устройства, второй управл ющий вход: счетчика команд подключен к первому выходу дешифратора тактов, вход которого соединен с выходом счетчика тактбв, ин)ормацмонный счетчика команд подключен к первому разр дному выходу регистра команд, второй раэр дньгй выход которого вл etcH вторым выходом устройства,., информационнь вход регистра команд подключен к входу устройства, управл н дий вход регистра команд соединен с вторь дешифратора гтактов, третий разр л нй выход регистра команд соединён с входом дешиЛратора кодов операций, введены группы элементов И и ИЛИ,элементы НЕ и блок установки исходных состо ний , триггер, элемент задержки и коммутатор, причем перва группг выходов операций длительностью п тактов дешифратора кодов операций соединена с входами первого элемента ИЛИ группы, втора группа выходов операций длительностью n+fe тактов дешифра тора кодов операций соединена с входами второго элемента ИЛИ группы, треть группа выходов операций длительностью n+k+l тактов дешифратора кодов операций соединена с входами третьего элемента ИЛИ группы, выход пуска узла пускаостанова соединен с входом Пуск блока установки исходных состо ний и через элемент НЕ с первым входом первого элемента И, к второму входу которого подключен единичный выход триггера, вход установки в нуль которого соединен с выходом сброса узла пуска-останова, информационный вход триггера подключен к третьему выходу дешифратора тактов, а синхронизИрующий вход триггера - к выходу тактового генератора и через элемент зещержки - к первому входу второго элемента И, второй вход которого соединен с нулевым выходом триггера, а выход второго элемента И подключен к первому управл ющему входу счетчика тактов, второй управл ющий вход которого соединен с выходом сброса узла пуска-останова, информационный вход счетчика тактов подключен к выходу блока установки исходных состо ний , группа входов которого соединена с выходами соответстсйующих элементов И группы, первые входы которых подключены к выходам соответствующих элементов ИЛИ группы, а вторые входы элементов И подключены к выходу первого элемента И, при этом перва группа выходов дешифратора тактов соединена с первой группой выходов устройства, а втора группа выходов дешифратора тактов соединена с группой информационных входов коммутатора, группа выходов которого вл етс второй группой выходов устройства, группа управл кицих входов коммутатора соединена с соответствующими выходами дешифратора кодов операций.
На фиг. 1 дана, блок-схема устройства; на фиг. 2 - временные, диаграммы работы.
Устройство содержит счетчик 1 команд , регистр 2 команд, дешифратор
3кодов операций, группа элементов ИЛИ 4, элемент НЕ 5, первый элемент И б, блок 7 установки исходных состо ний , счетчик 8 тактов, дешифратор 9 тактов, коммутатор 10, тактовый генератор 11 узел 12 пуска-останова ,триггер 13, элемент 14 задержки , второй элемент И 15, вход 16 устройства , первый выход 17 устройст1за, второй выход 18 устройства, перва
Труппа выходов 19 устройства, втора группа выходов 20 устройства, выход 21 дешифратора счетчика тактов , выход 22 дешифратора счетчика тактов, выход 23 дешифратора счетчика тактов, группа элементов И 24. В устройстве группа элементов ИЛИ
4предназначена дл объединени по ИЛИ выходов дешифратора 3 кодов операций , соответствующих операци м одинаковой длительности, п , n+k , n-«-k+ +1 тактов. При этом поскольку колидчество групп операций различной длительности , как правило, невелико, количество элементов ИЛИ 4 группы очень небольшое (3-5 элементов).
Группа элементов И 24 предназначена дл блокировки подачи ложных сигналов на блок 7 установки исходных состо ний призапуске устройства . Количество элементов И24 в группе равно количеству элементов ИЛИ 4 группы. Блок 7 установки исходных состо ний предназначен дл формировани кодов исходных состо ний счетчика 8 тактов в соответствии с номером такта, с которого начинаетс лйба операци , а также дл формировани кода исходного состо ни счетчика 8 тактов при запуске устройства . рн может быть построен на ком бинационных схемах.,
. Счетчик 8 тактов предназначен дл счета импульсов и может быть построен , например, на счетных триггерах. При этом, в рассматриваемом .устройстве S-входы триггеров непосредственно св заны с соответствующими выходами блока 7, а R-входы - с выходом Сброс узла 12 пуска-останова.
Устройство работает следующим образом .
Claims (2)
1.Авторское свидетельство СССР 395652, кл. G 06 F 9/06, 1972.
2.Летагуров Я.А., Малишевский В.В., 5 Потураев О.С. Основы инженерного про-ектировани УЦВМ. М,, Сов. Радио, 1972, с. 2i2-213, р. 6, 7 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782691574A SU780007A1 (ru) | 1978-12-04 | 1978-12-04 | Устройство управлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782691574A SU780007A1 (ru) | 1978-12-04 | 1978-12-04 | Устройство управлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU780007A1 true SU780007A1 (ru) | 1980-11-15 |
Family
ID=20796459
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782691574A SU780007A1 (ru) | 1978-12-04 | 1978-12-04 | Устройство управлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU780007A1 (ru) |
-
1978
- 1978-12-04 SU SU782691574A patent/SU780007A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4413350A (en) | Programmable clock rate generator | |
SU780007A1 (ru) | Устройство управлени | |
US3083907A (en) | Electronic counter | |
SU871314A2 (ru) | Дискретный согласованный фильтр | |
SU1236451A1 (ru) | Цифровой генератор функций | |
SU1453401A1 (ru) | Генератор случайных чисел | |
SU467350A1 (ru) | Микропрограммное устройство управлени | |
SU448592A1 (ru) | Устройство дл генерировани кода посто нного веса | |
SU1504801A1 (ru) | Управляемый делитель частоты следования импульсов | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью | |
SU1177910A1 (ru) | Устройство для формирования четверично-кодированных последовательностей | |
SU1265994A1 (ru) | Устройство дл контрол | |
SU987623A1 (ru) | Микропрограммное устройство управлени | |
SU817714A1 (ru) | Пикопрограммное устройство управлени | |
SU871339A1 (ru) | Делитель частоты следовани импульсов | |
SU1298910A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1367153A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU1465891A1 (ru) | Устройство дл анализа параметров графа | |
SU1315997A1 (ru) | Устройство дл формировани координат сеточной области | |
SU484645A1 (ru) | Устройство делени частоты следовани импульсов | |
SU1672445A1 (ru) | Генератор равномерно распределенных случайных чисел | |
SU1162044A1 (ru) | Преобразователь кода в частоту импульсов | |
SU1640687A1 (ru) | Генератор случайной последовательности | |
SU1661759A1 (ru) | Устройство дл умножени полиномов над конечными пол ми GF (2 @ ) по модулю неприводимого многочлена | |
SU1497743A1 (ru) | Пересчетное устройство в @ -кодах Фибоначчи |