SU1265994A1 - Устройство дл контрол - Google Patents
Устройство дл контрол Download PDFInfo
- Publication number
- SU1265994A1 SU1265994A1 SU843815616A SU3815616A SU1265994A1 SU 1265994 A1 SU1265994 A1 SU 1265994A1 SU 843815616 A SU843815616 A SU 843815616A SU 3815616 A SU3815616 A SU 3815616A SU 1265994 A1 SU1265994 A1 SU 1265994A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- inputs
- pseudo
- Prior art date
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к импульсной технике и может использоватьс в контрольно-испытательной аппаратуре дискретных объектов. Цель изобретени - повышение достоверности контрол . Устройство содержит генератор 1 импульсов, генератор 3 псевдослучайных последовательностей, счетчик 4, анализатор 5 сигналов, блок 6 индикации . Дл достижени поставленной цели в устройство введены триггеры 2, 11 и 12, элементы И 7, 10, 13 и 14, генератор 8 псевдослучайных последовательностей и дешифратор 9. При этом на входы провер емого счетчика поступают псевдослучайные последовательности различной частоты, т.е. при генерации входных тестовых воздействий учитываютс особенности нормального функционировани счетчика. Достоверность контрол может быть повышена дополнительно за счет увеличени разр дности регистров генераторов 3 и 8 псевдослучайных последовательностей , которые вырабатывают последовательности максимальной длины 2, i где N - разр дность регистра. 4 ил. СЛ
Description
4з.
ND
-.
О)
fs СЛ
;о :о
Изобретение относитс к импульсной технике и может иснользоватьс в контрольно-испытательной аппаратуре дискретных объектов. Целью изобретени вл етс повышение достоверности контрол . Поставленна цель достигаетс тем, что на входы провер емого счетчика поступают псевдослучайные последовательности различной частоты, т.е. при генерации входных тестовых воздействий учитываютс особенности нормального функционировани счетчика . На фиг. 1 приведена структурна схема устройства дл контрол ; на фиг. 2 - схема генератора псевдослучайных последовательностей; на фиг. 3 - схема анализатора сигналов; на фиг. 4 - временные диаграммы работы устройства. Устройство содержит генератор 1 импульсов , триггер 2, генератор 3 псевдослучайных последовательностей, счетчик 4, анализатор 5 сигналов, блок 6 индикации, элемент И 7, генератор 8 псевдослучайных последовательностей, дешифратор 9, элемент И 10, триггеры 11 и 12, элементы И 13 и 14. Входы блока 6 индикации соединены с выходами анализатора 5 сигналов, информационные входы которого соединены с выходами счетчика 4, выход триггера 2 соединен с первым входом элемента И 7, со стробирую1цим входом дешифратора 9 и с входом генератора 3 псевдослучайных последовательностей , перва и втора группы выходов которого соединены соответственно с информационными входами счетчика 4 и с дополнительными входами элемента И 7, выход которого соединен с первым входом элемента И 10 и с входом генератора 8 псевдослучайных последовательностей, перва и втора группы выходов которого соединены соответственно с входами дешифратора 9, с дополнительными входами элемента И 10, выходы дешифратора 9 соединены с управл ющим и тактовыми входами счетчика 4, вход установки в «О которого соединен с первым входом элемента И 14, с выходом триггера 11 и с входом триггера 12, инверсный выход которого соединени с вторым входом элемента И 14, выход которого соединен с установочным входом анализатора 5 сигналов, тактовый вход которого соединен с выходом элемента И 13, первый вход которого соединен с выходом генератора 1 импульсов и входом триггера 2, вход триггера 11 и пр мой выход триггера 12 соединены соответственно с выходом элемента И 10 и вторым входом элемента И 13.
Генератор псевдослучайных последовательностей содержит сумматор 15 по модулю два, регистр 16 сдвига и элемент ИЛИ-НЕ 17, входы которого соединены с пр мыми выходами всех разр дов, кроме последнего , регистра 16, выход элемента ИЛИ-НЕ
лизатора сигналов, которыми вл ютс выходы всех разр дов регистров 23 и 24 сдвига. Информационными входами анализатора 5 сигналов вл ютс соответствуюшие входы сумматоров 19, 20, 25 и 26.
Характер обратных св зей анализатора 5 сигналов определ етс видом образуюш,его многочлена, примитивного над полем GF(2). Данный многочлен имеет вид Ф(Х) . Элементам пол Галуа ш и (о соответствуют коды 10(2) и 11(3). При логическом «О на информационных входах анализатора 5 сигналов последний работает в режиме генератора псевдослучайных четвертичных последовательностей с периодом 1 65535.
Правила сложени в поле GF(2) имеют следуюш,ий вид:
Правила делени на w в поле GF(2) имеют вид
0:оо 0; 1 :(о (1):(0 1; (о со.
Claims (1)
- На фиг. 4 показана временна диаграмма работы устройства дл случа , когда образующий многочлен второго генератора 8 псевдослучайных последовательностей имеет вид Ф(Х) 1. 17 соединен с первым входом сумматора 15, остальные входы которого соединены с пр мыми выходами разр дов регистра 16 и с первой группой выходов генератора 3(8) псевдослучайных последовательностей, втора группа выходов которого соединена с выходом элемента ИЛИ-НЕ 17 и с инверсным выходом последнего разр да регистра 16, информационный и тактовый входы которого соединены соответственно с выходом сумматора 15 и входом генератора 3(8) псевдослучаиных последовательностей. Анализатор 5 сигналов содержит блок 18 сложени в поле Галуа GF (2), в который вход т два первых сумматора 19 и 20 по модулю два), блок 21 делени на w в поле GF(2) {0,1, со, со), где ш 1, ( -(-ы+ 1 О, в состав блока 21 делени входит второй сумматор 22 по модулю два, два восьмиразр дных регистра 23 и 24 сдвига , два третьих сумматора 25 по модулю два, два четвертых сумматора 26 по модулю два. На фиг. 3 не показаны тактовый вход анализатора 5 сигналов, соединенный с тактовыми входами регистров 23 и 24 сдвига, установочный вход анализатора 5 сигналов , соединенный с установочными входами регистров 23 и 24 сдвига, и выходы анаУстройство работает следующим образом. В исходном состо нии триггеры 2, 11 и 12 наход тс в состо нии «О, в регистрах 16 сдвига генераторов 3 и 8 псевдослучайных последовательностей записан код 10.. 0. Регистры 23 и 24 сдвига анализатора 5 сигналов наход тс в произвольном состо нии. Цепи установки не показаны. Режим работы устройства определ етс состо нием триггера 12. Состо ние триггера 12 «О определ ет режим установки счетчика 4, состо ние «Г - режим обработки выходных последовательностей счетчика 4 - его реакций на входные тестовые воздействи . Анализатор 5 сигналов осуществл ет сжатие выходных последовательностей счетчика по закону примитивного многочлена Ф(Х). После окончани интервала обработки ключевой код, полученный в регистрах 23 и 24, представленный в блоке 6 индикации в виде четырех щестнадцатеричных знаков, сравниваетс с кодовым эталоном, полученным заранее с заведомо работоспособного счетчика. По результату сравнени делаетс вывод о техническом состо нии счетчика 4. Дл однозначного определени ключевого кода перед началом интервала обработки выходных последовательностей регистры 23 и 24 устанавливаютс в исходное состо ние сигналом с выхода элемента И 14. Возможно сокращение длины интервала установки счетчика 4 в исходное состо ние (триггер 12 в состо нии «О) которое реализуетс установкой последовательностных элементов генератора входных воздействий в состо ние, отличное от рассмотренного. Достоверность контрол может быть повышена дополнительно за счет увеличени разр дности регистров 16 генераторов 3 и 8 псевдослучайных последовательностей . Генераторы 3 и 8 вырабатывают последовательности максимальной длины 2 , где N - разр дность регистра 16. Формула изобретени Устройство дл контрол , содержащее счетчик, генератор импульсов, первый генератор псевдослучайных последовательностей, анализатор сигналов, блок индикации, входьГ которого соединены с выходами анализатора сигналов, информационные входы которого соединены с выходами счетчи-ка, отличающеес тем, что, с целью увеличени достоверности контрол , в него введены три триггера, первый, второй, третий и четвертый элементы И, второй генератор псевдослучайных последовательностей и дещифратор , выход первого триггера соединен с первым входом первого элемента И, со стробирующим входом дешифратора и с входом первого генератора псевдослучайных последовательностей , перва и втора группы выходов которого соединены соответственно с информационными входами счетчика и с дополнительными входами первого элемента И, выход которого соединен с первым входом второго элемента И и с входом второго генератора псевдос.тучайных последовательностей , перва и втора группы выходов которого соединены соответственно с входами дешифратора и с дополнительными входами второго элемента И, выходы дешифратора соединены с управл ющим и синхровходами счетчика, вход установки в «О которого соединен с первым входом четвертого элемента И, с выходом второго триггера и с входом третьего триггера, инверсный выход которого соединен с вторым входом четвертого элемента И, выход которого соединен с установочным входом анализатора сигналов, тактовый вход которого соединен с выходом третьего элемента И, первый вход которого соединен с выходом генератора импульсов и входом первого триггера, вход второго и пр мой выход третьего триггеров соединены соответственно с выходом второго и вторым входом третьего элементов И.От 2П)16Фиг,.2Фиг.З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843815616A SU1265994A1 (ru) | 1984-11-23 | 1984-11-23 | Устройство дл контрол |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843815616A SU1265994A1 (ru) | 1984-11-23 | 1984-11-23 | Устройство дл контрол |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1265994A1 true SU1265994A1 (ru) | 1986-10-23 |
Family
ID=21147940
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843815616A SU1265994A1 (ru) | 1984-11-23 | 1984-11-23 | Устройство дл контрол |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1265994A1 (ru) |
-
1984
- 1984-11-23 SU SU843815616A patent/SU1265994A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 959084, кл. Н 03 К 21/34, 1982. Авторское свидетельство СССР № 792256, кл. G 06 F 11/00, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5446683A (en) | Methods and apparatus for generating pseudo-random binary patterns | |
US5079733A (en) | Pseudo-random sequence generator arrangement | |
JPH0515092B2 (ru) | ||
SU1265994A1 (ru) | Устройство дл контрол | |
JPH0129444B2 (ru) | ||
JP2967520B2 (ja) | 最大周期列信号発生回路 | |
JP2752654B2 (ja) | スクランブル化符号のデータ伝送方式 | |
SU1478366A1 (ru) | Устройство передачи информации псевдослучайными сигналами | |
RU2010428C1 (ru) | Устройство для преобразования кода | |
JP3425175B2 (ja) | ランダムパルス生成装置及びランダムパルス生成方法 | |
SU871314A2 (ru) | Дискретный согласованный фильтр | |
SU1242961A1 (ru) | Устройство дл контрол сумматоров | |
SU1236451A1 (ru) | Цифровой генератор функций | |
SU1241434A1 (ru) | Устройство дл генерации псевдослучайных последовательностей | |
SU1487153A1 (ru) | Генератор псевдослучайных чисел | |
SU1661981A1 (ru) | Умножитель частоты следовани импульсов | |
SU1705876A1 (ru) | Устройство дл контрол блоков оперативной пам ти | |
JPS6395747A (ja) | ワ−ド同期器 | |
SU871163A1 (ru) | Генератор псевдослучайных последовательностей дес тичных чисел | |
JPH10154068A (ja) | M系列符号発生器 | |
SU1233131A1 (ru) | Стохастический генератор функций Хаара | |
SU1736007A2 (ru) | Устройство дл мажоритарного декодировани двоичных кодов | |
SU1162044A1 (ru) | Преобразователь кода в частоту импульсов | |
SU959084A1 (ru) | Устройство дл контрол работоспособности счетчика | |
SU781801A1 (ru) | Формирователь импульсов,сдвинутых во времени |