SU1083176A1 - Устройство дл сопр жени - Google Patents

Устройство дл сопр жени Download PDF

Info

Publication number
SU1083176A1
SU1083176A1 SU823527874A SU3527874A SU1083176A1 SU 1083176 A1 SU1083176 A1 SU 1083176A1 SU 823527874 A SU823527874 A SU 823527874A SU 3527874 A SU3527874 A SU 3527874A SU 1083176 A1 SU1083176 A1 SU 1083176A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
output
inputs
counter
Prior art date
Application number
SU823527874A
Other languages
English (en)
Inventor
Сергей Сергеевич Игнатьев
Валентина Александровна Ионова
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU823527874A priority Critical patent/SU1083176A1/ru
Application granted granted Critical
Publication of SU1083176A1 publication Critical patent/SU1083176A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ, содержащее группу буферных регистров, два дешифратора, сумматор, два счетчика и группу элементов НЕ, причем информационные входы буферных регистров группы соединены с информационным входом устройства, а входы записи и управлени  - соответственно с соответствующими выходами первого и второго дешифраторов, группы входов которых подключены соответственно к группам выходов первого и второго счетчиков, группа выходов сумматора соединена с группой контрольных выходов устройства, перва  Группа входов - через элементы НЕ группы с группой выходов первого счетчика, а втора  группа входов с группой выходов второго счетчика, отличающеес  тем, что, с целью повышени  быстродействи  устройства, в него введены третий счетчик, третий дешифратор, триггер и элемент И, причем выходы и входы считывани  буферных регистров группы соединены соответственно с информационным выходом и входом синхронизации считывани  устройства, группа входов элемента И подключена к группе выходов сумматора, а выход  вл етс  выходом разрешени  считьшани  устройства, счетный вход первого счетS чика и управл ющий вход первого десл шифратора соединены с входом синхронизации записи устройства, счетный вход третьего счетчика соединен с входом синхронизации считывани  устройства и нулевым входом триггера, вход сброса - с выходом триггера, а группа выходов - с группой входов третьего дешифратора, выход которого эо со подключен к счетному входу второго счетчика и единичному входу триггера. О5,

Description

Изобретение относитс  к вычислительной технике, в частности к устройствам сопр жени  абонентов с ЭВМ и может быть использовано в система передачи данных. Известно устройство дл  обмена информации, содержащее сумматор, ре версивный и су й4ирующий счетчики, блоки выработки сигналов состо ни  и управлени , регистр объема, адрес ные и числовые шины. Устройство обе печивает запись или считывание инфо мации lj . Недостаток указанного устройства - низкое быстродействие из-за невозможности обеспечени  процесса одновременной записи и считывани  информации. Наиболее близким к предлагаемому  вл етс  устройство дл  сопр жени , содержащее буферные регистры, первы входы которых соединены с первым входом устройства, два дешифратора, два счетчика, сумматор, блок управлени , первый и второй входы которо го подключены к второму и третьему входам устройства, а выходы первого счетчика соединены с входами первого дешифратора и через.элементы НЕ с первыми входами сумматора, каждый из выходов первого дешифратора соединен с вторым входом соответствующего буферного регистра, аналогично выходы второго счетчика соединены с другими входами сумматора и с вхо дами второго дешифратора, каждый из выходов которого подключен к третье му входу соответствующего буферного регистра. Устройство обеспечивает прием информации из ЭВМ в буферные регистры и вьщачу ее в абонент 2J Недостаток известного устройства - низкое быстродействие из-за отсутстви  обратной св зи ме оду устройством и абонентом, что приводит к потер м рабочего времени абонента на ожидание обмена и к невозможности перераспределени  рабочего цикла абонента. Цель изобретени  - повьш1ение быстродействи  устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее группу буферных регистров, два дешифратора , сумматор, два счетчика .и группу элементов НЕ, причем информационные входы буферных регистров группы соединены с информационным входом устройства, а входы записи и управлени  - соответственно с соответствующими выходами первого и второго дешифраторов, группы входов которых подключены соответственно к группам выходов первого и второго счетчиков, группа выходов сумматора соединена с группой контрольных выходов устройства, перва  группа входов - через элементы НЕ группы с группой выходов первого счетчика, а втора  группа входов - с группой выходов второго счетчика, введены третий счетчик, третий дешифратор, триггер и элемент И, причем выходы и входы считывани  буферных регистров группы соединены соответственно с информационным выходом и входом синхронизации считывани  устройства, группа входов элемента И подключена к группе выходов сумматора, а выход  вл етс  выходом разрешени  считывани  устройства, счетный вход первого счетчика и управл ющий вход первого дешифратора соединены с входом синхронизации записи устройства, счетный вход третьего счетчика соединен с входом синхронизации считывани  устройства и нулевым входом триггера, вход сброса - с выходом триггера, а группа выходов - с группой входов третьего дешифратора, выход которого подключен к счетному входу второго счетчика и единичному входу триггера. На чертеже представлена блок-схема устройства. Устройство содержит буферные регистрй  1, первый дешифратор 2, второй дешифратор 3, элемент И 4, сумматор 5, элементы НЕ 6, первый счетчик 7, второй счетчик 8, третий дешифратор 9, третий счетчик 10, триггер 11, информационные вход 12 и выход 13 устройства, информационные входы 14 буферных регистров, входы 15 записи буферных регистров 1, вхо- j ды 16 управлени  буферных регистров 1, входы 17 считывани  информации из буферных регистров 1, входы 18 и 19 групп входов cy мatopa, выходы 20 группы контрольных выходов устройства, выход 21 разрешени  считывани , вход 22 синхронизации записи устройства, нулевой вход 23 триггера- 1 1 , единичный вход 24 триггера 1 1 , вход 25 сброса счетчика 10, счетный вход 26 счетчика 10, вход 27
310831
инхронизации считывани , буферные ; , егистры 1  вл ютс  П-разр дными двиговыми регистрами и служат дл  риема информации, поступающей на ходы 1А из ЭВМ через вход 12, и пе- 5 редачи ее через выход 13абоненту;
Последовательное подключение выхоов буферных регистров 1 к выходу 13 устройства осуществл етс  по проводному ИЛИ, управление которым осуществ-10  етс  через вход16 буферных регистров 1, первый счетчик 7, вход которого подключен к входу 22 устройства, совместно с первым дешифратором 2, а также второй счетчик 8, вход которо- 15 го подключен к выхЪду третьего деифратора 9, coBMetTHo с вторым деифратором 3 предназначены дл  последовательного подключени  буферный: регистров 1 на запись информации па- 20 раллельным кодом из ЭВМ и выдачи ее по выходу 13 последовательным кодом абоненту. Управление записью и считыванием информации осуществл етс  соответственно через входы 15 и 17 25 регистров 1, а через вход 16 осуществ л етс  управление третьим состо нием. Счетчик 7 подключен через элементы НЕ 6 к входам 18 сумматора, а счетчик 8 - к входам 19 сумматора, зо с выходов сумматора 5, подключенных к выходу 20 устройства, в ЭВМ поступает информаци  в двоичном коде о количестве свободных дл  приема информации буферных регистров 1. С выхода элемента И 4, с выхода 21 устройства абоненту поступает разрешение на считывание информации из буферных регистров 1. Счетчик 10 и дешифратор 9 служат дл  вырабатывани  40 импульса переключени  счетчика 8, триггер 11 служит дл  установки счетчика 10 в исходное состо ние.
Устройство работает следующим образом.
Информационное слово, предназначенное дл  передачи из ЭВМ абоненту, поступает через вход 12 устройства, на- вход 14 буферных регистров, 1. Счетчик 7 возбуждает один из выходов 50 дешифратора 2.
Первый синхроимпульс из ЭВМ через вход 22 поступает на счетный вход счетчика 7 и на вход 15 буферного регистра 1, соответствующего возбуж- 55 денному выходу дешифратора 2, и обеспечивает запись в него информационкого слова. По заднему фронту этого
764
же импульса увеличиваетс  на единицу число на выходе счетчика 7, тем самьм подключаетс  следующий буферный регистр 1 дл  приема очередного информационного слова. После этого уменьшаетс  на единицу состо ние сумматора 5 и в ЭВМ поступает код, говор щий о том, что свободных регистров осталосьна один меньше относительно исходного количества буферных регистров , а также вывешиваетс  через выход 21 устройства разрешение на считывание информации, говор щее о том, что информаци  дл  абонента имеетс  как минимум в одном из буферных региетров 1 и ее можно считывать. Изменение состо ни  сумматора 5 достигаетс  тем, что число с выходов счетчика 7 поступает на входы 18 сумматора 5 через элементы НЕ 6.
Аналогично счетчик 8 возбуждает один из выходов дешифратора 3, которьш подготавливает соответствующий ему буферный регистр 1 и подключает выход этого регистра по проводному ИЛИ к выходу 13 устройства дл  выдачи информации последовательным кодом в абонент.
При наличии разрешени  на выходе 21 устройства импульсы считывани  начинают поступать через вход 27 устройства на вход 17 буферных регистров 1, а также на, вход 26 счетчика 10. После прохождени  11-го импульса считывани  информационное слово полностью выдаетс  абоненту. Счетчик 10 просчитывает п импульсов, дешифратор 9 вьщел ет этот импульс и взводит триггер 11, который сбрасывает счетчик 10 в исходное состо ние . Этим же импульсом счетчик 8 увеличивает на единицу свое содержимое и возбуждает соответствующий выход дешифратора 3 дл  подключени  следующего буферного регистра 1 на вы-, ход 13. Состо ние на выходе сумматора 5 увеличиваетс  на единицу и через выход 20 устройства в ЭВМ поступит число в двоичном коде, говор щее о том, что свободных буферных регистров стало на один больше. Когда на вход устройства 27 поступит ll+1-й импульс, он установит в исходное состо ние триггер 11, и счетчик 10 вновь будет просчитывать импульсы считывани .
Таким образом, устройство обеспечивает одновременный ввод в парал510831766
лельном коде информации от ЭВМ в абоненту, что повьшает быстродейстсвобод1Ше буферные регистры и вывод -вие устройства по сравнению с протов последовательном коде информации типом.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ, содержащее группу буферных регистров, два дешифратора, сумматор, два счет-’ чика и группу элементов НЕ, причем информационные входы буферных регистров группы соединены с информационным входом устройства, а входы записи и управления - соответственно с соответствующими выходами первого и второго дешифраторов, группы входов которых подключены соответственно к группам выходов первого и второго счетчиков, группа выходов сумматора соединена с группой контрольных выходов устройства, первая Группа входов - через элементы НЕ группы с группой выходов первого' счетчика, а вторая группа входов с группой выходов второго счетчика, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены третий счетчик, третий дешифратор, триггер и элемент И, причем выходы и входы считывания буферных регистров группы соединены соответственно с информационным выходом и входом синхронизации считывания устройства, группа входов элемента И подключена к группе выходов сумматора, а выход является выходом разрешения считывания устройства, счетный вход первого счет* g чика и управляющий вход первого де'шифратора соединены с входом синхронизации записи устройства, счетный вход третьего счетчика соединен с входом синхронизации считывания устройства и нулевым входом триггера, вход сброса - с выходом триггера, а группа выходов - с группой входов третьего дешифратора, выход которого подключен к счетному входу второго -счетчика и единичному входу триггера.
    SU „„ 1083176
SU823527874A 1982-12-24 1982-12-24 Устройство дл сопр жени SU1083176A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823527874A SU1083176A1 (ru) 1982-12-24 1982-12-24 Устройство дл сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823527874A SU1083176A1 (ru) 1982-12-24 1982-12-24 Устройство дл сопр жени

Publications (1)

Publication Number Publication Date
SU1083176A1 true SU1083176A1 (ru) 1984-03-30

Family

ID=21041174

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823527874A SU1083176A1 (ru) 1982-12-24 1982-12-24 Устройство дл сопр жени

Country Status (1)

Country Link
SU (1) SU1083176A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 503231, кл. q 06 F 3/04, 1974. 2. Авторское свидетельство СССР №723563, кл. d 06 F 3/04., 1978 (прототип). / *

Similar Documents

Publication Publication Date Title
SU1083176A1 (ru) Устройство дл сопр жени
SU951315A1 (ru) Устройство дл сопр жени процессора с многоблочной пам тью
SU962905A1 (ru) Устройство дл сопр жени электронных вычислительных машин
SU1026138A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с накопителем на магнитной ленте
SU1091150A1 (ru) Устройство дл ввода информации
SU525093A1 (ru) Устройство микропрограммного управлени
SU1269144A1 (ru) Устройство дл ввода информации
SU1399749A1 (ru) Устройство дл сопр жени абонентов с ЦВМ
SU1075248A1 (ru) Устройство дл ввода информации
SU1709293A2 (ru) Устройство дл ввода информации
SU1307461A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1387001A1 (ru) Устройство дл определени частот обращени к программам
SU1695313A1 (ru) Устройство внешних каналов
SU1444800A1 (ru) Устройство дл сопр жени процессоров через общую пам ть в многопроцессорной системе
SU1302437A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU605208A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с внешними устройствами
SU1550525A1 (ru) Устройство дл сопр жени канала св зи с ЭВМ
SU1130867A1 (ru) Асинхронное приоритетное устройство
SU1238091A1 (ru) Устройство дл вывода информации
SU1721631A1 (ru) Многоканальное буферное запоминающее устройство
SU1084773A1 (ru) Устройство дл сопр жени
SU1305700A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1564635A1 (ru) Устройство дл сопр жени N абонентов с М ЭВМ
SU1238088A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1069000A1 (ru) Запоминающее устройство