SU1084773A1 - Устройство дл сопр жени - Google Patents
Устройство дл сопр жени Download PDFInfo
- Publication number
- SU1084773A1 SU1084773A1 SU823497169A SU3497169A SU1084773A1 SU 1084773 A1 SU1084773 A1 SU 1084773A1 SU 823497169 A SU823497169 A SU 823497169A SU 3497169 A SU3497169 A SU 3497169A SU 1084773 A1 SU1084773 A1 SU 1084773A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- switch
- register
- output
- inputs
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение относитс к вычислительной технике и может: быть исполь . зовано при проектировании средств .обработки данных, устанавливаемых в вычислительных системах передачи и обработки информсщии Известно устройство дл сопр жени вычислительных машин с лини ми св зИ содержащее генератор, блок ре гистров, счетчик адреса и дешифраторы 1 . Недостаток этого устройства состо ит в ограниченной области его применени . Наиболее близким к предлагаемому по технической сущности вл етс устройство сопр жени с лини ми св зи , содержащее генератор, выход которого соединен с входами блока регистров , счетчика адреса, входного регистра, дшцифратора линий, первым входом регистра св зи и через делитель частоты с первыми входами первого коммутатора и вычитающего счетчика , выходы которого соединены с входом первого коммутатор а и первым входом второго коммутатора, выход счетчика адреса соединен с вхо змк дешифратора линий, третьего ком мутатора и вторым входом регистра св зи, первый выход которого соедине с управл ющими входами первого, второго и с четвертого по восьмой коммутаторов , выходы которых соединены с входами буферного регистра и блока регистров, выход которого соеиданен с третьим входом первого коммутатора , вторым входом второго коммутатора , первыми входами с четвертого по восьмой коммутаторов, первого и второго счетчиков, первого и второго дешифраторов, первого и второго регистров сдвига, дев того коммутатора , через сумматор - с вторым входом четвертого коммутатора, через сумматор по модулю три - с вторым входом п того коммутатора, выходы входного регистра соединены с вторыми входами первого и второго счетчиков, первого и второго регистров сдвига, дев того коммутатора, шестого и седьмого коммутаторов. и с третьими входами первого регистра сдвига и седьмого коммутатора, четвертый вход которого соединен с выходом первого регистра сдвига, выходы второго регистра сдвига соединены с п тым входом седьмого коммутатора и через дешифратор линий с входами группы регистров, выходы которых через третий коммутатор соединены с входом входного регистра, выход первого счетчика соединен с вторым входом первого дешифратора, выход которого соединен с третьим входом первого счетчика, с шестым входом седьмого коммутатора, с третьими входами шесгтого и четвертого коммутаторов , выход второго счетчика соединен с входом второго дешифратора, выход которого соединен с седьмым входом седьмого коммутатора, четвертым входом четвертого коммутатора, третьим входом второго счетчика и третьим входом дев того коммутатора, выход которого соединен с третьим входом второго коммутатора. Известное устройство может работать со множеством линийпередачи данных в режиме разделени времени с использованием управл ющего слова дл каждой линии. Обслуживание заключаетс в считывании управл ющего слова данной линии из закрепленной на ней чейки пам ти управл ющих слов линий на исполнительный регистр, причем адрес чейки пам ти определ етс содержимым счетчика линий, который управл ет работой коммутатора пам ти. Одновременно коммутатор линий подключаетс к входному и выходному регистрам через адаптеры линий стыка с выбранной линией. Блок управлени анализирует содержимое управл ющего слова линии и состо ние ее цепей и формирует управл ющие сигналы , измен ющие,если это необходимо; состо ние выходных цепей стыка с линией и модифицирует её управл ющее слово. Работа с линией заканчиваетс формированием команды записи управл ищего слова в закрепленную за ним чейку пам ти управл юпщх слов 23 . Групповое устройство сопр жейи ориентировано на прием/передачу инфорг мации в байтовом формате. При этом, дл символьной синхронизации используетс жестко фиксировс1нный набор знаков-заполнителей (SIN), используемых к оконечной аппаратуре обработки информации. Все это вместе с использованием байтового формата ограничивает применение данного устройства рамками терминальной аппаратуры , на работу с которой оно ориентировано . Целью изобретени вл етс повышение коэффициента использовани оборудовани . Поставленнёш цель достигаете тем, что в устройство, содержащее генератор, выход которого соединен с входами блока регистров, счетчика адреса, входного регистра, дешифратора линий, первым входом регистра св зи и через делитель частоты с первыми входами первого коммутатора и вычитающего счетчика, выходы которого соединены с вторым входом первого коммутатора и первым входом второго коммутатора, выход счетчика адреса соединен с входг1ми дешифратора линий, третьего коммутатора и вторым входом регистра св зи, первый выход которого соединен с управл ющими входами первого, второй и с четвертого по восьмой коммутаторов, выходы которых соединены с входами буферного регистра и блока регистро выход которого соединен с третьим входом первого коммутатора, вторым входом второго коммутатора, первыми входами с четвертого по восьмой ком мутаторов, первого и второго счетчи ков, первого и второй д ифраторов, первого и второго регистров сдвига, дев того коммутатора, через сумматор - с вторым входом четвертого коммутатора, через сумматор по модулю три - с вторым входом п того коммутатора, выходы входного регист ра соединены с вторыми входами первого и второго счетчиков, первого и второго регистров сдвига, дев того коммутатора, шестого и седьмого коммутаторов и третьими входами пер вого регистра сдвига и седьмого ком мутатора, четвертый вход которого соединен с выходом первого регистра сдвига, выходы второго регистра сдвига соединены с п тым входом седьмого коммутатора и через дешиф- ратор линий с входами группы регистров , выходы которых через третий коммутатор соединены с входом входг ного регистра, выход первого счетчика соединен с вторым входом первого детиифратора, выход которого соединен с третьим входом первого счетчика , с шестым входом седьмого коммутатора , с третьими входами шестого и четвертого коммутаторов, выход второго счетчика соединен с входом второго дешифратора, выход которого соединен с седькым входом седьмого коммутатора, четвер ,тым. входом четвертого коммутатора, третьим входом второго счетчика и третьим входом дев того коммутатора , выход которого соединен с третьим входом второго коммутатора, введены два регистра маски, дес тый коммутатор , схема сравнени , регистр конетанты , причем выходы регистра конста ты соединены с третьим входом п того коммутатора и четвертым входом второго коммутатора, первый выход регистра св зи соединен с входгши регистров маски, выходы которых через дес тый коммутатор соединены с четвертым входом шестого коммутатора и через схему сравнени с п тым входом второго коммутатора, выход блока регистров соединен с входами дес того коммутатора и схемы сравнени , второй выход регистра св зи через буферный регистр соединен со своим третьим входом. На черетеже представлена блоксхема предлагаемого устройства. Устройство содержит коммутаторы 1-10, блок 11 регистров, вычитающий счетчик 1-2, схему 13 сравнени , сумматор 14, сумматор 15 по модулю три, регистр 16 константы дешифраторы 17 и 18, буферный регистр 19, делитель 20 частоты, регистры 21 и 22 маски, входной регистр 23, счетчики 24 и 25, регистр 26 св зи, счетчик 27 адреса, генератор 28, дешифратор 29 линий, регистры 30 и 31 сдвига и группу регистров 32 С32,-32). Устройство работает следующим образом. Устройство должно обеспечить св зь вычислительной машины, например процессора передачи данных (ППД) МВК Эльбрус, с лини ми св зи различного типа и назначени . Дл каждой линии имеетс управл ющее слово линии (УСЛ), которые хран тс в блоке 11 регистров. Обслуживание линий производитс методом сканировани путем поочередного подключени цепей, каждой из них через грудпу регистров 32 и коммутатор 3 к входному ре .гистру 23. Номер очередной обслуживаемой линии формируетс счетчиком 27 адреса , -выход которого поступает на адресные входы регистра 26 св зи и управл ющие входы дешифратора 29 линий и коммутатора 3. Изменение состо ни счетчика 27 адреса производитс по сигналам переключени следующим периодом 0,26 мкс от генератора 28. Этими же сигналами тактируетс работа дешифратора 29 линий и входного регистра 23. По каждому из сигналов переключени одновременно с изменением состо ни счетчика 27 адреса производитс перемещение УСЛ в регистрах блока 11, в результате которого на верхнем регистре этого блока оказываетс управл ющее слово обслуживаемой в данный момент .линии св зи . Соответствующие разр ды этого регистра поступают на входы коммутаторов 1, 2 и 3-10, сумматора 15 по модулю три, дешифраторов 17 и 18, счетчиков 24 и 25, регистров 30 и 31 сдвига, коммутатора 10 и схемы 13 сравнени . Обслуживание линии заключаетс в анализе полей УСЛ и приемных цепей стыка с линией и выполнении необходимых действий по результатам этого анализа. Размер накапливаемых в устройстве слов может колебатьс от 5 до 30 разр дов. Линии с нечетными номерами отвод тс дл приема информации, линии с четными номерами работают в режиме выдачи информации. На фиг.2 показан формат управл ющего слова линии, состо щего из набора полей, имеющих следующее назначение: поле команд, предназначенное дл хранени кода команды, выполн емой устройством сопр жени при работе с данной линией; поле т па, предназначенпое дл записи и хранени режимов работы и типа линии и номера используемого регистра маски; поле спецификаций, в кот ром фиксируетс формат принимаемых ( выдаваеких слов; поле обмена, предназначенное дл накоплени до восьми разр дов слова при приеме и побитной выдачи в линию в режиме передачи; поле хранени , предназначенное дл хранени прин того слов при приеме и размещени слова, пред назначенного к выдаче в линию при передаче; поле прерываний, предназ ченное дл размещени служебных ко стант, предназначенных дл процессора передачи данных; буфер прерываний , в котором размещаютс служеб ные константы, в том случае, если поле прерываний уже зан то; счетчик состо ни , раздел ющий цикл приема (выдачи слова на отдельные фазы об служивани ; поле таймера, предназна ченное дл хранени значени таймаута , используемого при работе с данной линией. . Прием очередного слова, поступа щего по линии, начинаетс при нулев значении пол счетчика состо ни с анализа цепи информации и цепи синхронизации, по которым поступают разр ды (биты поступающих слов и сопровождающие эти разр ды импульсы синхронизации (СИ) соответственн При обнаружении очередного СИ в счетчик 25 прибавл етс единица, содержимое пол обмена, зафиксированное в регистре 31, сдвигаетс на один разр д в сторону младших разр дов, а на освободившеес место записываетс значение поступившего бита информации. В конце такта обслуживани состо ни разр дов пол Обмена через коммутатор 7 переписываетс в блок 11 регистров. Накопление разр дов слова производитс до совпадени кода, зафиксированного в счетчике 25, с содержимым пол спецификаций.. В результате этого по сигналу,сформированному дешифратором 8 в управл ющее слово линии через коммутатор 6, содержимое пол обмена переписываетс в младшие раз р ды пол хранени , а через коммута тор. 4 в поле счетчика состо ни записываетс полученное на сумматоре 14 новое увеличенное на единицу значение пол счетчика состо ни . В течение трех последующих значений пЬл счетчика состо ни производитс накопление разр дов слова в поле обмена с последующей пересылкой их на свои места в поле хранени . После заполнени пол хранени производитс анализ прин того . При этом в сумиаторе 15 выпол н ютс операции контрол по модулю три содержимого разр дов пол хранени . При обнаружении ошибки в поле прерывани заноситс соответствующа служебна констгшта дл сообщени процессору передачи данных об обнаруженной ошибке. Служебные константы , используемые при обслуживании линий, размещаютс в регистре 16 констант. При отсутствии сж1ибки в прин том слове схемой 13 производитс сравнение разр дов слова с состо нием разр дов одного из регистров 21 и ..22 маски,в которые предварительно працессором .передачи данных занос тс SIN, используемые при работе с данной линией. Выбор конкретного регистра маски производитс по коду, записанному в поле типа УСЛ обслуживаемой линии. При отсутствии cи нaлoв сравнени и ошибки из регистра 16 выбираетс константа окончани приема слова и через коммутатор 2 записываетс в буфер прерывани управл ющего слова линии. В следующем цикле о.бслуживани данной линии содержимое буфера прерываний через коммутатор 5 переписываетс 6 поле прерыраний при условии, что оно свободно . В противном случае константа, окончани приема находитс в буфере прерываний до тех пор, пока поле прерывани не освободитс . Запись в поле прерывани константы окончани приема приводит к переносу прин того слова из пол хранени в регистр 26 св зи с последующей передачей его в процессор передачи дан-. ных. При наличии сигналов сравнени и отсутствии ошибки прин тое слово в процессор не передаетс , а в буфер прерывани заноситс константа, сигнализирующа о приеме слова-заполнител . Одновременно с записью в буфер прерываний обнул етс поле счетчика состо ни . Выдача слова в линию начинаетс с нулевого значени пол счетчика состо ни . При этом значении .в коммутаторе 9 анализируетс состо ние разр дов пол хранени , в котором размещаетс слово, предназначенное дл выдачи в линию и предварительно записанное через регистр 26 св зи процессором передё1чи данных. При наличии слова дл передачи в конце такта обслуживани линии состо ние восьми младших разр дов пол хранени через коммутатор 7 переписываетс в поле обмена, а в буфер прерываний через коммутатор 2 из регистра 16 констант заноситс константа запроса в процессор за следующим словом. При отсутствии слова
через коммутатрр 10 в поле обмена записываетс содержимое одного из регистров 21 и 22 маски. В этих регистрах наход тс слова-заполнители ., используемые при работе с данными лини ми и записанные туда процессором передачи данных. Выбор одного из регистров маски производитс по содержимому пол типа. Операци переноса в поле Ьбмена части слова, предназначенного дл выдачи в линию, сопровождаетс записью нового значени в поле счетчика состо ни , формируемого в сумматоре 14. При этом значении в следующих тактах обслуживани линии анализируетс состо ние разр да входного регистра 23, фиксирующего по вление сигналов, синхронизирующих выдачу разр дов слова. При отсутствии этих сигналов состо ние рар дов пол обмена переписываетс в блок 11 регистров без изменени . Обнаружение сигнала синхронизации приводит к прибавлению единицы в счетчик 24 и выдачи из регистра 30 сдвига через де11Шфратор 29 линий и выбранный регистр (32 -32|) в линию очередного разр да слова. Выдача поледнего разр да сопровождаетс формированием в дешифраторе ХУ сигна-г ла, по которому производитс обнуление пол обмена и формируетс сигнал переноса следун цих разр дов из пол хранени fe поле обмена. После выдачи последнего разр да слова поле счётчика состо ни обнул етс Значение пол команд, пол типа и пол спецификаций, состо ни кото{ш в процессе работы не измен ютс в
конце такта обслуживани линии через коммутатор 8 переписываетс в блок регистров 11 без изменени .
Временный контроль работы линии производитс таймером, включённым 5 в состав устройства .сопр жени и состо щим из вычитающего счетчика 12 и делител 20 частоты. Состо ние вычитакщего счетчика 12 фиксируетс в попе таймера управл ющего слова
o линии. В каждом такте обслуживани данной лин1{и значение кода, зафик- сированного в поле таймера, уменьшаетс на ед:и1ницу в момент по влени сигнала вычитани , поступающего
5 от делител 20 частоты. Новое значение пол таймера через коммутатор 1 переписываетс в блок 11 регистров.
В момент обнулени пол таймера в буфер прерывани из регистра 16
0 через коммутатор 2. записываетс
служебна константа окончани счетчика .
Процессор передачи данных через регистр 26 св зи и коммутаторй 1, 2
5 и 4-8 имеет доступ как по записи,
так и по считыванию ко всем пол м упуправл ющего слова линии и регистрам 21 и 22 маски.
Таким образом, использование в
0 предлагаемом устройстве программно доступных регистров маски дпЯ записи и хранени слов-заполнителей, служащих дл поддержани синхронизма в звене передачи данных, и программно задаваема длина слов позвол ют повысить коэффициент использовани оборудовани и расширить область применени устройства.
j
Claims (1)
- УСТРОЙСТВО'ДЛЯ СОПРЯЖЕНИЯ, содержащее генератор, выход которого соединен с входами блока регистров, счетчика адреса, входного регистра, дешифратора линий, первым входом регистра связи и через делитель частоты с первыми входами первого коммутатора и вычитающего счетчика, выходы которого соединены с вторым входом первого коммутатора и первым входом второго коммутатора, выход счетчика адреса соединен с входами дешифратора линий, третьего коммутатора и вторым входом регистра связи, первый выход которого соединен с управляющими входами первого второго и с четвертого по восьмой коммутаторов, выходы 'которых соединены с входами буферного регистра и блока регистров, выход которого соединен с третьим входом первого коммутатора, вторым входом второго коммутатора, первыми входами с четвертого по восьмой коммутаторов, первого и второго счетчиков, первого и втррого дешифраторов, первого и второго регистров сдвига, девятого коммутатора, через сумматор - с вторым входом четвертого -коммутатора, через сумматор по модулю три, - с вторым входом пятого коммутатора, выходы входного регистра соединены с вторыми входами первого и второго счетчиков, первого и второго регистров сдвига, девятого коммутатора, шесто го и седьмого коммутаторов и с треть ими, входами первого регистра сдвига и седьмого коммутатора, четвер-ый вход которого соединен с выходом первого регистра сдвига, выхода второго регистра сдвига соединены с пятым входом седьмого коммутатора и * через дешифратор линий с входами группы регистров, выходы которых через третий коммутатор соединены с соединен с третьим входом персчетчика, с шестым входом седькоммутатора, с третьими вхошестого и четвертого коммутавходом входного регистра, выход первого счетчика соединен с вторым входом первого дешифратора, выход котот рого вого МО го дами торов, выход второго счетчика соединен с входом второго дешифратора, выход которого соединен с седьмым входом седьмого коммутатора, четвертым входом четвертого коммутатора, третьим входом .третьим входом , ’выход которого входом второго чающееся вышения коэффициента использования оборудования, в него введены два регистра маски, десятый коммутатор, а схема сравнения; регистр константы, причем выходы регистра константы соединены с третьим входом пятого коммутатора и четвертым входом второго коммутатора, первый выход регистра связи соединен с входами регистров маски, выходы которых через десятый коммутатор соединены с четвертым входом шестого коммутатора и через схему сравнения с пятым входом второго коммутатора, выход блока регистров соединен с входами десятого коммутатора и схемы сравнения, второй выход регистра связи через буферный регистр соединен со своим третьим входом.второго счетчика и девятого коммутатора, соединен с третьим коммутатора, о т л итем, что, с целью по
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823497169A SU1084773A1 (ru) | 1982-08-05 | 1982-08-05 | Устройство дл сопр жени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823497169A SU1084773A1 (ru) | 1982-08-05 | 1982-08-05 | Устройство дл сопр жени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1084773A1 true SU1084773A1 (ru) | 1984-04-07 |
Family
ID=21031066
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823497169A SU1084773A1 (ru) | 1982-08-05 | 1982-08-05 | Устройство дл сопр жени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1084773A1 (ru) |
-
1982
- 1982-08-05 SU SU823497169A patent/SU1084773A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4106091A (en) | Interrupt status indication logic for polled interrupt digital system | |
US3478325A (en) | Delay line data transfer apparatus | |
US3735365A (en) | Data exchange system | |
US4314361A (en) | Data buffer memory of the first-in, first-out type comprising a fixed input and a variable output | |
US3804987A (en) | Multiplexing apparatus having interlaced and/or parallel data transfer with a data processor and communication lines | |
SU1084773A1 (ru) | Устройство дл сопр жени | |
US3681755A (en) | Computer independent data concentrators | |
US3639682A (en) | Telegraph line scanning system | |
KR100191724B1 (ko) | 데이타 수신 장치 | |
SU1695313A1 (ru) | Устройство внешних каналов | |
RU1837302C (ru) | Устройство дл сопр жени ЭВМ с разноскоростными группами внешних устройств | |
SU1083176A1 (ru) | Устройство дл сопр жени | |
SU1667084A1 (ru) | Система ввода-вывода дл микропрограммируемой ЭВМ | |
SU809145A1 (ru) | Устройство дл сопр жени электрон-НыХ ВычиСлиТЕльНыХ МАшиН | |
SU1012235A1 (ru) | Устройство дл обмена данными | |
SU1149238A1 (ru) | Устройство дл ввода информации | |
SU860048A1 (ru) | Мультиплексный канал | |
SU763882A1 (ru) | Устройство дл сопр жени процессора с каналами св зи | |
SU1238088A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с абонентом | |
SU1282143A1 (ru) | Устройство дл ввода информации | |
SU962909A2 (ru) | Устройство дл обмена информации | |
SU877540A1 (ru) | Устройство дл управлени запуском программ | |
SU1465836A1 (ru) | Устройство дл функционального контрол цифровых узлов | |
SU1679495A1 (ru) | Устройство дл сопр жени ЦВМ с абонентами | |
SU1089585A1 (ru) | Устройство сбора и обработки информации дл систем контрол |