RU98119737A - Схемное устройство с некоторым числом электронных схемных компонентов - Google Patents
Схемное устройство с некоторым числом электронных схемных компонентовInfo
- Publication number
- RU98119737A RU98119737A RU98119737/09A RU98119737A RU98119737A RU 98119737 A RU98119737 A RU 98119737A RU 98119737/09 A RU98119737/09 A RU 98119737/09A RU 98119737 A RU98119737 A RU 98119737A RU 98119737 A RU98119737 A RU 98119737A
- Authority
- RU
- Russia
- Prior art keywords
- circuit
- unlocking
- control
- elements
- storage device
- Prior art date
Links
- 230000000875 corresponding Effects 0.000 claims 4
- 230000003213 activating Effects 0.000 claims 2
Claims (3)
1. Схемное устройство с некоторым числом электронных схемных компонентов, рабочее состояние которых можно переводить с помощью заданного управляющего или информационного сигнала, подаваемого на соответствующий схемный компонент в состояние стирания, в котором информационное содержание схемного компонента принимает значение логического нуля, при этом для последовательного во времени управления всеми схемными компонентами предусмотрена управляющая схема, работающая после запуска самостоятельно с внешним тактовым обеспечением и содержащая последовательно включенные друг за другом отпирающие ступени, число которых соответствует количеству схемных компонентов, каждая отпирающая ступень выполнена с возможностью активирования, соответственно, приведения в действие для выдачи управляющего сигнала на соответствующий схемный компонент с помощью отпирающего сигнала, создаваемого непосредственно предшествующей отпирающей ступенью, и отпирающая ступень после подачи управляющего сигнала на соответствующий схемный компонент в свою очередь выдает отпирающий сигнал для управления, соответственно, активирования непосредственно следующей за ней отпирающей ступени, отличающееся следующими признаками: схемные компоненты содержат, с одной стороны, регистры и/или схемные элементы и, с другой стороны, элементы запоминающего устройства, регистрам, соответственно, схемным элементам придана первая управляющая схема, содержащая отпирающие ступени, и элементам запоминающего устройства придана включенная после первой управляющей схемы вторая управляющая схема с отпирающими ступенями, для стирания элементов запоминающего устройства предусмотрена шина данных, которая предоставляет в распоряжение информационный сигнал для записи информационного содержания в элементы запоминающего устройства, причем после активирования второй управляющей схемы с помощью включенной перед ней отпирающей ступени первой управляющей схемы в элементы запоминающего устройства записывается значение логического нуля, находящееся на шине данных, и тем самым элементы запоминающего устройства переводятся в состояние стирания.
2. Схемное устройство по п.1, отличающееся тем, что каждому схемному компоненту придана соответствующая отпирающая ступень обеих управляющих схем.
3. Схемное устройство по п.1 или 2, отличающееся тем, что для адресования схемных компонентов предусмотрена адресная шина (18).
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19612440A DE19612440C1 (de) | 1996-03-28 | 1996-03-28 | Schaltungsanordnung mit einer Anzahl von elektronischen Schaltungskomponenten |
DE19612440.9 | 1996-03-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU98119737A true RU98119737A (ru) | 2000-08-20 |
RU2189082C2 RU2189082C2 (ru) | 2002-09-10 |
Family
ID=7789783
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU98119737/09A RU2189082C2 (ru) | 1996-03-28 | 1997-03-26 | Схемное устройство с некоторым числом электронных схемных компонентов |
Country Status (13)
Country | Link |
---|---|
US (1) | US5991207A (ru) |
EP (1) | EP0890173B1 (ru) |
JP (1) | JP3174066B2 (ru) |
KR (1) | KR100400532B1 (ru) |
CN (1) | CN1163906C (ru) |
AT (1) | ATE227467T1 (ru) |
BR (1) | BR9708367A (ru) |
DE (2) | DE19612440C1 (ru) |
ES (1) | ES2186890T3 (ru) |
IN (1) | IN191217B (ru) |
RU (1) | RU2189082C2 (ru) |
UA (1) | UA54418C2 (ru) |
WO (1) | WO1997037353A1 (ru) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100386949B1 (ko) * | 2001-03-14 | 2003-06-09 | 삼성전자주식회사 | 디지털 데이터 처리 시스템 |
JP4443067B2 (ja) * | 2001-04-26 | 2010-03-31 | 富士通マイクロエレクトロニクス株式会社 | プロセッサおよびそのリセット制御方法 |
DE10152034B4 (de) * | 2001-10-23 | 2004-08-26 | Infineon Technologies Ag | Speicheranordnung |
US6990011B2 (en) * | 2003-05-09 | 2006-01-24 | Stmicroelectronics, Inc. | Memory circuit and method for corrupting stored data |
US7224600B2 (en) * | 2004-01-08 | 2007-05-29 | Stmicroelectronics, Inc. | Tamper memory cell |
US8548420B2 (en) * | 2007-10-05 | 2013-10-01 | Hand Held Products, Inc. | Panic button for data collection device |
DE102010035374A1 (de) * | 2010-08-25 | 2012-03-01 | Airbus Operations Gmbh | System und Verfahren zum Sammeln von Defektdaten von Bauteilen in einer Passagierkabine eines Fahrzeugs |
CN103077137A (zh) * | 2011-10-25 | 2013-05-01 | 北京大豪科技股份有限公司 | 中断控制方法及中断控制单元 |
KR101565536B1 (ko) | 2015-08-31 | 2015-11-03 | 박기선 | 종이 판지용 정밀교정 적층장치 |
CN108664435B (zh) * | 2018-07-30 | 2024-02-23 | 合肥联宝信息技术有限公司 | 一种数据清除电路及电子设备 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE425705B (sv) * | 1980-12-23 | 1982-10-25 | Ericsson Telefon Ab L M | Anordning for att i en databasanleggning automatiskt forstora informationsinnehallet i dataminnen och programminnen |
DE3318101A1 (de) * | 1983-05-18 | 1984-11-22 | Siemens AG, 1000 Berlin und 8000 München | Schaltungsanordung mit einem speicher und einer zugriffskontrolleinheit |
US5054000A (en) * | 1988-02-19 | 1991-10-01 | Sony Corporation | Static random access memory device having a high speed read-out and flash-clear functions |
US4928266A (en) * | 1988-05-26 | 1990-05-22 | Visic, Inc. | Static ram with high speed, low power reset |
DE3886529T2 (de) * | 1988-08-27 | 1994-06-30 | Ibm | Einrichtung in einem Datenverarbeitungssystem zur System-Initialisierung und -Rückstellung. |
US5381366A (en) * | 1989-04-11 | 1995-01-10 | Mitsubishi Denki Kabushiki Kaisha | Non-volatile semiconductor memory device with timer controlled re-write inhibit means |
DE4135767C2 (de) * | 1991-10-30 | 2003-04-30 | Adp Gauselmann Gmbh | Verfahren zum Sichern von in datenspeichernden elektronischen Bauelementen gespeicherten Daten gegen einen unbefugten Zugriff und/oder Manipulation und Vorrichtung zur Durchführung des Verfahrens |
US5724289A (en) * | 1993-09-08 | 1998-03-03 | Fujitsu Limited | Nonvolatile semiconductor memory capable of selectively performing a pre-conditioning of threshold voltage before an erase self-test of memory cells and a method related therewith |
-
1996
- 1996-03-28 DE DE19612440A patent/DE19612440C1/de not_active Expired - Fee Related
-
1997
- 1997-03-18 IN IN480CA1997 patent/IN191217B/en unknown
- 1997-03-26 EP EP97920549A patent/EP0890173B1/de not_active Expired - Lifetime
- 1997-03-26 BR BR9708367A patent/BR9708367A/pt not_active Application Discontinuation
- 1997-03-26 UA UA98095073A patent/UA54418C2/ru unknown
- 1997-03-26 DE DE59708669T patent/DE59708669D1/de not_active Expired - Lifetime
- 1997-03-26 RU RU98119737/09A patent/RU2189082C2/ru active
- 1997-03-26 KR KR10-1998-0707682A patent/KR100400532B1/ko not_active IP Right Cessation
- 1997-03-26 AT AT97920549T patent/ATE227467T1/de not_active IP Right Cessation
- 1997-03-26 ES ES97920549T patent/ES2186890T3/es not_active Expired - Lifetime
- 1997-03-26 JP JP53480697A patent/JP3174066B2/ja not_active Expired - Lifetime
- 1997-03-26 CN CNB971934339A patent/CN1163906C/zh not_active Expired - Lifetime
- 1997-03-26 WO PCT/DE1997/000622 patent/WO1997037353A1/de active IP Right Grant
-
1998
- 1998-09-28 US US09/163,627 patent/US5991207A/en not_active Expired - Lifetime
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4933909A (en) | Dual read/write register file memory | |
RU98119737A (ru) | Схемное устройство с некоторым числом электронных схемных компонентов | |
KR960005605A (ko) | 반도체 기억장치 | |
KR870003431A (ko) | 데이타 처리장치 | |
JPS63221446A (ja) | 不揮発性メモリ保護装置及び方法 | |
EP1220077B1 (en) | Data processing apparatus and memory card using the same | |
EP0365023A3 (en) | Address control circuit for data memory employed in signal delay circuit | |
JPS5542383A (en) | Pcm reproducer | |
JP3027958B2 (ja) | 回路装置及びプログラムを記録した記録媒体 | |
JPH0721700A (ja) | エラー訂正用メモリ装置 | |
JPH0547189A (ja) | メモリカード装置 | |
KR920008672A (ko) | 영상기록재생장치에서 메모리내 프레임 데이타 어드레싱 방식 | |
JPH11328089A (ja) | Pciバスインタフェース用デバイスにおけるid情報書き込み回路 | |
JPH079280Y2 (ja) | スタック回路 | |
JPS6127781B2 (ru) | ||
JP3117984B2 (ja) | 半導体不揮発性メモリ装置 | |
JPS6441599A (en) | Time switch circuit | |
SU1098002A1 (ru) | Устройство управлени обращением к пам ти | |
KR950027814A (ko) | 디지탈 노래반주 시스템용 플래시 카드 | |
JPH04324191A (ja) | 半導体記憶装置 | |
FR2531551A1 (fr) | Processeur de commande du canal camac dans un controleur de caisse a microprocesseur | |
JPH10105457A (ja) | メモリ制御システムおよびメモリ制御回路 | |
JPH0241058B2 (ru) | ||
JPH04268936A (ja) | メモリ装置 | |
JPH01295351A (ja) | メモリ保護回路 |