RU2553086C1 - Усилитель и устройство обработки сигналов - Google Patents

Усилитель и устройство обработки сигналов Download PDF

Info

Publication number
RU2553086C1
RU2553086C1 RU2013155896/08A RU2013155896A RU2553086C1 RU 2553086 C1 RU2553086 C1 RU 2553086C1 RU 2013155896/08 A RU2013155896/08 A RU 2013155896/08A RU 2013155896 A RU2013155896 A RU 2013155896A RU 2553086 C1 RU2553086 C1 RU 2553086C1
Authority
RU
Russia
Prior art keywords
signal
amplifier
switch
output
operational amplifier
Prior art date
Application number
RU2013155896/08A
Other languages
English (en)
Inventor
Мики КАГАНО
Кадзуя МАКАБЕ
Томокадзу ОГОМИ
Такахито НАКАНИСИ
Тадаси МИНОБЕ
Такаси ИТО
Original Assignee
Мицубиси Электрик Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Мицубиси Электрик Корпорейшн filed Critical Мицубиси Электрик Корпорейшн
Application granted granted Critical
Publication of RU2553086C1 publication Critical patent/RU2553086C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/34DC amplifiers in which all stages are DC-coupled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01DMEASURING NOT SPECIALLY ADAPTED FOR A SPECIFIC VARIABLE; ARRANGEMENTS FOR MEASURING TWO OR MORE VARIABLES NOT COVERED IN A SINGLE OTHER SUBCLASS; TARIFF METERING APPARATUS; MEASURING OR TESTING NOT OTHERWISE PROVIDED FOR
    • G01D5/00Mechanical means for transferring the output of a sensing member; Means for converting the output of a sensing member to another variable where the form or nature of the sensing member does not constrain the means for converting; Transducers not specially adapted for a specific variable
    • G01D5/12Mechanical means for transferring the output of a sensing member; Means for converting the output of a sensing member to another variable where the form or nature of the sensing member does not constrain the means for converting; Transducers not specially adapted for a specific variable using electric or magnetic means
    • G01D5/14Mechanical means for transferring the output of a sensing member; Means for converting the output of a sensing member to another variable where the form or nature of the sensing member does not constrain the means for converting; Transducers not specially adapted for a specific variable using electric or magnetic means influencing the magnitude of a current or voltage
    • G01D5/142Mechanical means for transferring the output of a sensing member; Means for converting the output of a sensing member to another variable where the form or nature of the sensing member does not constrain the means for converting; Transducers not specially adapted for a specific variable using electric or magnetic means influencing the magnitude of a current or voltage using Hall-effect devices
    • G01D5/145Mechanical means for transferring the output of a sensing member; Means for converting the output of a sensing member to another variable where the form or nature of the sensing member does not constrain the means for converting; Transducers not specially adapted for a specific variable using electric or magnetic means influencing the magnitude of a current or voltage using Hall-effect devices influenced by the relative movement between the Hall device and magnetic fields
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R33/00Arrangements or instruments for measuring magnetic variables
    • G01R33/02Measuring direction or magnitude of magnetic fields or magnetic flux
    • G01R33/06Measuring direction or magnitude of magnetic fields or magnetic flux using galvano-magnetic devices
    • G01R33/09Magnetoresistive devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/34Negative-feedback-circuit arrangements with or without positive feedback
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/411Indexing scheme relating to amplifiers the output amplifying stage of an amplifier comprising two power stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/78A comparator being used in a controlling circuit of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45512Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45514Indexing scheme relating to differential amplifiers the FBC comprising one or more switched capacitors, and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45521Indexing scheme relating to differential amplifiers the FBC comprising op amp stages, e.g. cascaded stages of the dif amp and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45534Indexing scheme relating to differential amplifiers the FBC comprising multiple switches and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45536Indexing scheme relating to differential amplifiers the FBC comprising a switch and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45594Indexing scheme relating to differential amplifiers the IC comprising one or more resistors, which are not biasing resistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45728Indexing scheme relating to differential amplifiers the LC comprising one switch

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Amplifiers (AREA)
  • Measuring Magnetic Variables (AREA)
  • Hall/Mr Elements (AREA)

Abstract

Группа изобретений относится к усилителю устройства обработки сигналов. Технический результат заключается в обеспечении возможности усиления входного сигнала, содержащего низкочастотный компонент. Когда переключатель (SW1) задается выключенным, а переключатель (SW2) задается включенным, напряжение контактного вывода (205) SigOut стабилизируется с помощью опорного напряжения, и напряжение смещения прикладывается к конденсатору (C1). Изменяя переключатель (SW2) из включенного состояния в выключенное при напряжении смещения, сохраненном в конденсаторе (C1), сигнал обнаружения, который вводится через контактный вывод (201) SigIn, усиливается с помощью опорного напряжения в качестве опорного уровня, и усиленный сигнал выводится из контактного вывода (205) SigOut. 2 н. и 10 з.п. ф-лы, 27 ил.

Description

ОБЛАСТЬ ТЕХНИКИ, К КОТОРОЙ ОТНОСИТСЯ ИЗОБРЕТЕНИЕ
[0001] Изобретение относится к усилителю и устройству обработки сигналов.
УРОВЕНЬ ТЕХНИКИ
[0002] Магнитный датчик является датчиком для обнаружения рисунков магнитного поля в обнаруживаемом теле с использованием элемента на магниторезистивном эффекте, имеющего такое свойство, что значение сопротивления изменяется согласно приложенному магнитному полю. Поскольку степень намагничивания в рисунке магнитного поля, который имеют бумажные деньги или другое обнаруживаемое тело, является низкой, изменение значения сопротивления элемента на магниторезистивном эффекте является низким. Соответственно, в магнитном датчике, который использует магниторезистивные элементы с мостовым соединением, напряжение средней точки, сформированное из средней точки элементов на магниторезистивном эффекте с мостовым соединением, является низким, так что, например, требуется усиление с большим коэффициентом усиления, к примеру, 1000.
[0003] Напряжение средней точки, сформированное из средней точки элементов на магниторезистивном эффекте с мостовым соединением, колеблется вследствие изменений в отдельных элементах на магниторезистивном эффекте, колебаний напряжения источника питания, а также колебаний температуры. Следовательно, затем напряжение средней точки усиливается с большим коэффициентом усиления, может возникать насыщение усилителя, так что не получается корректная обнаруженная форма сигнала. В области техники, раскрытой в патентных документах 1 и 2, усиливается только измененная часть, исключая часть постоянного тока. Помимо этого, в области техники, раскрытой в патентных документах 3-6, усиливается только измененная часть, исключая напряжение смещения.
СПИСОК БИБЛИОГРАФИЧЕСКИХ ССЫЛОК
ПАТЕНТНЫЕ ДОКУМЕНТЫ
[0004] Патентный документ 1. Публикация не прошедшей экспертизу заявки на полезную модель (Япония) № H05-085060
Патентный документ 2. Публикация не прошедшей экспертизу заявки на патент (Япония) № 2000-162296.
Патентный документ 3. Публикация не прошедшей экспертизу заявки на патент (Япония) № 2010-223862.
Патентный документ 4. Публикация не прошедшей экспертизу заявки на патент (Япония) № H7-287802.
Патентный документ 5. Публикация не прошедшей экспертизу заявки на патент (Япония) № 2000-195003.
Патентный документ 6. Публикация не прошедшей экспертизу заявки на патент (Япония) № 2001-16052.
СУЩНОСТЬ ИЗОБРЕТЕНИЯ
ТЕХНИЧЕСКАЯ ЗАДАЧА
[0005] Например, в области техники, раскрытой в патентном документе 1, сигнал постоянного тока в обнаруженном сигнале удаляется с использованием фильтра верхних частот, в котором частота среза определяется посредством электростатической емкости и сопротивления. Тем не менее, когда низкочастотный компонент включается в обнаруженный сигнал, требуется конденсатор, имеющий электростатическую емкость порядка мкФ, так что схема обработки сигналов становится более крупной.
[0006] С учетом вышеприведенного, задача настоящего изобретения заключается в том, чтобы уменьшать размер усилителя и устройства обработки сигналов, допускающих усиление входного сигнала, содержащего низкочастотный компонент.
РЕШЕНИЕ ЗАДАЧИ
[0007] Чтобы решить вышеописанную задачу, усилитель по настоящему изобретению содержит первый резистор, первый операционный усилитель, второй резистор, второй операционный усилитель, первый конденсатор, первый переключатель, третий резистор, второй переключатель и схему управления. Входной сигнал подается на инвертирующий входной контактный вывод первого операционного усилителя из входного сигнального контактного вывода через первый резистор. Один конец второго резистора подключается к инвертирующему входному контактному выводу первого операционного усилителя, а другой конец подключается к выходному контактному выводу первого операционного усилителя. Предписанное опорное напряжение подается на неинвертирующий входной контактный вывод второго операционного усилителя, и выходной контактный вывод второго операционного усилителя подключается к неинвертирующему входному контактному выводу первого операционного усилителя. Один конец первого конденсатора подключается к инвертирующему входному контактному выводу второго операционного усилителя, а другой конец подключается к выходному контактному выводу второго операционного усилителя. Один конец первого переключателя подключается к инвертирующему входному контактному выводу второго операционного усилителя, а другой конец подключается к выходному контактному выводу второго операционного усилителя. Третий резистор и второй переключатель подключены последовательно с одним концом, подключенным к выходному контактному выводу первого операционного усилителя, а другим концом, подключенным к инвертирующему входному контактному выводу второго операционного усилителя. Схема управления принимает ввод управляющих сигналов усилителя и включает, и выключает первый переключатель и второй переключатель в предписанном порядке на основе управляющих сигналов усилителя. Посредством процесса переключения схемы управления первый операционный усилитель усиливает входной сигнал с помощью опорного напряжения в качестве опорного уровня, и усиленный сигнал выводится из выходного сигнального контактного вывода, подключенного к выходному контактному выводу первого операционного усилителя.
ПРЕИМУЩЕСТВА ИЗОБРЕТЕНИЯ
[0008] С помощью настоящего изобретения, можно уменьшать размер усилителя и устройства обработки сигналов, допускающих усиление входного сигнала, содержащего низкочастотный компонент
КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ
[0009] Фиг. 1 является чертежом, показывающим примерную структуру усилителя согласно первому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 2 является чертежом, показывающим другую примерную структуру усилителя согласно первому предпочтительному варианту осуществления;
Фиг. 3 является чертежом, показывающим другую примерную структуру усилителя согласно первому предпочтительному варианту осуществления;
Фиг. 4 является чертежом, показывающим примерную структуру устройства обработки сигналов согласно первому предпочтительному варианту осуществления;
Фиг. 5 является блок-схемой последовательности операций способа, показывающей один пример действия обработки сигналов, выполняемой посредством устройства обработки сигналов согласно первому предпочтительному варианту осуществления;
Фиг. 6 является диаграммой переходов состояний для переключателей в первом предпочтительном варианте осуществления;
Фиг. 7 является чертежом, показывающим формы сигнала напряжения во время коррекции напряжения средней точки контактного вывода SigOut в усилителе согласно первому предпочтительному варианту осуществления;
Фиг. 8 является чертежом, показывающим частотные характеристики во время коррекции напряжения средней точки усилителя согласно первому предпочтительному варианту осуществления;
Фиг. 9 является временной диаграммой для различных управляющих сигналов в первом предпочтительном варианте осуществления;
Фиг. 10 является чертежом, показывающим частотные характеристики во время считывания сигналов в нормальном режиме усилителя согласно первому предпочтительному варианту осуществления;
Фиг. 11 является чертежом, показывающим процесс подавления ненужной волны в устройстве обработки сигналов согласно первому предпочтительному варианту осуществления;
Фиг. 12 является чертежом, показывающим форму сигнала напряжения в высокоскоростном режиме контактного вывода SigOut усилителя согласно первому предпочтительному варианту осуществления;
Фиг. 13 является чертежом, показывающим частотные характеристики во время считывания сигналов в высокоскоростном режиме усилителя согласно первому предпочтительному варианту осуществления;
Фиг. 14 является чертежом, показывающим другую примерную структуру устройства обработки сигналов согласно первому предпочтительному варианту осуществления;
Фиг. 15 является чертежом, показывающим отклонение напряжения средней точки в дифференциальном усилителе, содержащемся в устройстве обработки сигналов согласно второму предпочтительному варианту осуществления настоящего изобретения;
Фиг. 16 является чертежом, показывающим примерную структуру усилителя согласно третьему предпочтительному варианту осуществления настоящего изобретения;
Фиг. 17 является диаграммой переходов состояний для переключателей согласно третьему предпочтительному варианту осуществления;
Фиг. 18 является чертежом, показывающим примерную структуру усилителя согласно четвертому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 19 является диаграммой переходов состояний для переключателей согласно четвертому предпочтительному варианту осуществления;
Фиг. 20 является чертежом схемы для комплементарных переключателей, предоставленных в усилителе согласно пятому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 21 является чертежом, показывающим примерную структуру устройства обработки сигналов согласно шестому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 22 является чертежом, показывающим примерную структуру устройства обработки сигналов согласно седьмому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 23 является временной диаграммой для различных управляющих сигналов согласно восьмому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 24 является другой временной диаграммой для различных управляющих сигналов согласно восьмому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 25 является диаграммой переходов состояний для переключателей согласно девятому предпочтительному варианту осуществления настоящего изобретения;
Фиг. 26 является диаграммой переходов состояний для переключателей согласно девятому предпочтительному варианту осуществления; и
Фиг. 27 является диаграммой переходов состояний для переключателей согласно девятому предпочтительному варианту осуществления.
ПОДРОБНОЕ ОПИСАНИЕ ВАРИАНТОВ ОСУЩЕСТВЛЕНИЯ
[0010] Ниже подробно описываются предпочтительные варианты осуществления настоящего изобретения со ссылкой на чертежи. На чертежах, части, которые являются идентичными или эквивалентными, помечаются идентичными условными обозначениями.
[0011] ПЕРВЫЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 1 является чертежом, показывающим примерную структуру усилителя согласно первому предпочтительному варианту осуществления настоящего изобретения. С использованием фиг. 1, описывается усилитель согласно первому предпочтительному варианту осуществления настоящего изобретения на предмет принципа усиления входного сигнала. Усилитель 20 содержит усилитель 202 повторителя напряжения, содержащий операционный усилитель Op1 (далее называемый «op-amp» (операционным усилителем)), инвертирующий усилитель 203, схему 204 DC обратной связи и схему 207 управления. Входной сигнал вводится из контактного вывода 201 SigIn, который является входным сигнальным контактным выводом, и вводится в инвертирующий усилитель 203 через усилитель 202 повторителя напряжения. Электрический потенциал неинвертирующего входного контактного вывода операционного усилителя Op2 (первого операционного усилителя), которым обеспечен инвертирующий усилитель 203, определяется посредством схемы 204 DC обратной связи.
[0012] Инвертирующий усилитель 203 содержит резистор R1 (первый резистор), резистор R2 (второй резистор) и операционный усилитель Op2. Резистор R1 размещается между выходным контактным выводом усилителя 202 повторителя напряжения и инвертирующим входным контактным выводом операционного усилителя Op2, и резистор R2 подключается на одном конце к инвертирующему входному контактному выводу операционного усилителя Op2, а на другом конце - к выходному контактному выводу операционного усилителя Op2.
[0013] Схема 204 DC обратной связи содержит операционный усилитель Op3 (второй операционный усилитель), конденсатор C1 (первый конденсатор), переключатель SW1 (первый переключатель), резистор R3 (третий резистор), переключатель SW2 (второй переключатель) и резисторы R5 и R6. Резистор R3 и переключатель SW2 подключены последовательно с одним концом, подключенным к выходному контактному выводу операционного усилителя Op2, а другим концом, подключенным к инвертирующему входному контактному выводу операционного усилителя Op3. Опорное напряжение, которое является значением напряжения источника 1 питания постоянного тока, разделенным посредством резистора R5 и резистора R6 (RefIn на чертеже), подается на неинвертирующий входной контактный вывод операционного усилителя Op3.
[0014] Например, допустим, что можно изменять соответствующие значения сопротивления резисторов R5 и R6 через непредставленный переключатель с использованием в качестве резисторов R5 и R6 сопротивления в 45 кОм, сформированного посредством последовательного подключения 90 резисторов на 500 Ом, подключенных последовательно. Например, в случае 1, значение сопротивления резистора R5 составляет 28,5 кОм, а значение сопротивления резистора R6 составляет 16,5 кОм. В случае 2, значение сопротивления резистора R5 составляет 22,5 кОм, а значение сопротивления резистора R6 составляет 22,5 кОм. При условии, что источник питания постоянного тока имеет 4,5 В, опорное напряжение в случае 1 составляет 1,65 В, а опорное напряжение в случае 2 составляет 2,25 В.
[0015] Конденсатор 1 и переключатель SW1 оба подключены на одном конце к инвертирующему входному контактному выводу операционного усилителя Op3, а на другом конце - к выходному контактному выводу операционного усилителя Op3. Операционные усилители Op1, Op2 и Op3 подключаются к источнику 206 питания IC. На фиг. 1 обозначения подключения операционных усилителей Op2 и Op3 к источнику 206 питания IC пропущены. Инвертирующий усилитель 203 и схема 204 DC обратной связи формируют усилитель схемы фиксации уровня DC.
[0016] Схема 207 управления принимает ввод NOM-сигнала и CLA-сигнала, которые являются управляющими сигналами усилителя, и отправляет NOM-сигнал в переключатель SW1 и CLA-сигнал в переключатель SW2. Переключатели SW1 и SW2 изменяются между включенным и выключенным состоянием на основе уровня сигнала NOM-сигнала и CLA-сигнала, соответственно. Посредством процесса переключения схемы 207 управления, настройки включения и выключения переключателей SW1 и SW2 переключаются в предписанном порядке, и за счет этого входной сигнал усиливается в операционном усилителе Op2, и усиленный сигнал выводится через контактный вывод 205 SigOut, который является выходным сигнальным контактным выводом.
[0017] Фиг. 2 является чертежом, показывающим другую примерную структуру усилителя согласно первому предпочтительному варианту осуществления. Усилитель 20, показанный на фиг. 2, содержит конденсатор C2 (второй конденсатор), подключенный параллельно к резистору R2, в дополнение к структуре усилителя 20, показанного на фиг. 1. Посредством предоставления конденсатора C2 сохраняется запас по фазе инвертирующего усилителя 203.
[0018] Фиг. 3 является чертежом, показывающим другую примерную структуру усилителя согласно первому предпочтительному варианту осуществления. Усилитель 20, показанный на фиг. 3, дополнительно содержит резистор R4 (четвертый резистор) и переключатель SW3 (третий переключатель), в дополнение к структуре усилителя 20, показанного на фиг. 3. Резистор R4 и переключатель SW3 подключены последовательно с одним концом, подключенным к выходному контактному выводу операционного усилителя Op2, а другим концом, подключенным к инвертирующему входному контактному выводу операционного усилителя Op3. Усилитель 20 по фиг. 3 допускает выполнение следящего действия, и инвертирующий усилитель 203 и схема 204 DC обратной связи формируют следящий усилитель схемы фиксации уровня DC. Когда запас по фазе удовлетворяет искомым характеристикам даже в том случае, если конденсатор C2 исключается, можно обеспечивать большую компактность усилителя посредством исключения конденсатора C2. То же является истинным в нижеописанных предпочтительных вариантах осуществления.
[0019] Схема 207 управления принимает ввод NOM-сигнала, SER-сигнала и CLA-сигнала, которые являются управляющими сигналами усилителя, и отправляет NOM-сигнал в переключатель SW1, SER-сигнал в переключатель SW2 и CLA-сигнал в переключатель SW3. Переключатели SW1, SW2 и SW3 изменяются между включенным и выключенным состоянием на основе уровня сигнала NOM-сигнала, SER-сигнала и CLA-сигнала, соответственно.
[0020] Фиг. 4 является чертежом, показывающим примерную структуру устройства обработки сигналов согласно первому предпочтительному варианту осуществления. Фиг. 4 показывает пример устройства обработки сигналов, используемого в магнитном датчике. Устройство обработки сигналов содержит датчик 100, детектор 13, схему 14 управления считыванием, IC 16 (интегральную схему) усилителя, дифференциальный усилитель 15, ADC 11 (аналого-цифровой преобразователь) и процессор 12 цифровых сигналов (в дальнейшем называемый "DSP"). Обнаруживаемое тело, такое как бумажные деньги, транспортируется вдоль непредставленного маршрута транспортировки.
[0021] Устройство обработки сигналов обнаруживает предписанную физическую величину, которая изменяется вследствие обнаруживаемого тела, и использует элементы 2 и 3 на MR (магниторезистивном эффекте) с мостовым соединением в качестве устройств обнаружения для вывода сигналов обнаружения, напряжения которых изменяются в соответствии с изменениями предписанной физической величины. MR-элемент 2 и MR-элемент 3 имеют мостовое соединение, и один конец MR-элемента 2 подключается к источнику 1 питания постоянного тока, и один конец MR-элемента 3 заземляется. Напряжение средней точки MR-элементов 2 и 3 выводится в качестве сигнала обнаружения. MR-микросхема 10 содержит множество MR-элементов 2 и 3 с мостовым соединением. Датчик 100 содержит, например, множество MR-микросхем 10, размещенных линейно. MR-элементы 2 и 3 включают в себя, по меньшей мере, часть маршрута транспортировки в области обнаружения, и можно определять изменения предписанной физической величины, сформированные посредством обнаруживаемого тела, проходящего по маршруту транспортировки. MR-элементы 2a и 3a имеют структуры, идентичные структурам MR-элементов 2 и 3, соответственно, но ни одна из частей маршрута транспортировки не включается в их область обнаружения.
[0022] IC 16 усилителя содержит канальные усилители 4 и 4a, канальные переключатели 5 и 5a, выходные усилители 6 и 6a, выходные буферы 7 и 7a, выходные переключатели 8 и 8a и схему 9 управления каналами. Канальный усилитель 4 для каналов CH1-CH39 подключается к точкам подключения MR-элементов 2 и 3, соответственно, а канальный усилитель 4a для канала CH40 подключается к точке подключения MR-элементов 2a и 3a. Выводы множества канальных усилителей 4 вводятся в выходные усилители 6 через канальный переключатель 5, соответственно, и вывод канального усилителя 4a вводится в выходной усилитель 6a через канальный переключатель 5a. Выводы выходных усилителей 6 вводятся в выходные буферы 7, соответственно, и вывод выходного усилителя 6a вводится в выходной буфер 7a. Выходные переключатели 8, соответственно, подключаются к выходным буферам 7, и выходной переключатель 8a подключается к выходному буферу 7a.
[0023] Детектор 13 обнаруживает поступление обнаруживаемого тела на маршрут транспортировки и выводит сигнал обнаружения, указывающий отсутствие или присутствие поступления обнаруживаемого тела на маршрут транспортировки, в схему 14 управления считыванием. Схема 14 управления считыванием отправляет управляющий сигнал усилителя, уровень сигнала которого изменяется на основе сигнала обнаружения, в канальные усилители 4 и выходные усилители 6. Помимо этого, схема 14 управления считыванием отправляет SI-сигнал для управления считыванием, который представляет собой сигнал управления каналами, уровень сигнала которого изменяется на основе сигнала обнаружения, в схему 9 управления каналами и DSP 12 и отправляет CLK-сигнал, указывающий время считывания, который представляет собой сигнал управления каналами, в схему 9 управления каналами, ADC 11 и DSP 12.
[0024] Канальные усилители 4 имеют усилители 20, показанные на любом из фиг. 1-3. Усилители, которые имеют канальные усилители 4, показанные на фиг. 4, означают усилители схемы фиксации уровня DC или следящие усилители схемы фиксации уровня DC. Канальные усилители 4 усиливают сигналы обнаружения посредством переключения переключателей, которые имеют усилители 20, между включенным и выключенным состоянием в предписанном порядке на основе управляющих сигналов усилителя, отправленных из схемы 14 управления считыванием, и выводят усиленные сигналы. Каждый канальный переключатель 5 переключается между включенным и выключенным состоянием в предписанном порядке на основе сигналов управления переключателем, выводимых посредством схемы 9 управления каналами, на основе SI-сигнала и CLK-сигнала. Посредством переключения каждого канального переключателя 5 между включенным и выключенным состоянием в предписанном порядке, усиленные сигналы, выводимые посредством каждого канального усилителя 4, вводятся в выходной усилитель 6 в предписанном порядке, например, для каждых 20 каналов. Например, канальные переключатели 5 CH1-CH39 переключаются из выключенного во включенное состояние по порядку, соответственно, и переключаются в выключенное состояние после того, как заданное время истекло.
[0025] Выходные усилители 6 имеют усилители 20, показанные на любом из фиг. 1-3. Усилители, которые имеют выходные усилители 6, показанные на фиг. 4, означают усилители схемы фиксации уровня DC или следящие усилители схемы фиксации уровня DC. Выходные усилители 6 переключают переключатели, предоставленные в усилителях 20, между включенным и выключенным состоянием в предписанном порядке на основе управляющего сигнала усилителя, выводимого из схемы 14 управления считыванием, и за счет этого усиливают усиленные сигналы и выводят их в выходные буферы 7. Каждый выходной усилитель 8 переключается между включенным и выключенным состоянием в предписанном порядке на основе сигналов управления переключателем, которые схема 9 управления каналами выводит на основе CLK-сигнала. Посредством переключения каждого выходного переключателя 8 между включенным и выключенным состоянием в предписанном порядке, усиленные сигналы, усиленные посредством выходных усилителей 6, подвергаются последовательному преобразованию. Посредством канальных переключателей 5, выходных усилителей 6, выходных буферов 7, выходных переключателей 8 и схемы 9 управления каналами схемы управления, взаимодействующих и выступающих в качестве параллельно-последовательного преобразователя, усиленные сигналы преобразуются в последовательности, и SIG-сигналы, представляющие собой последовательные сигналы, вводятся в дифференциальный усилитель 15.
[0026] Канальный усилитель 4a имеет структуру, идентичную структуре канального усилителя 4. Хорошо, если канальный переключатель 5a обычно находится во включенном состоянии и имеет такую структуру, что включение/выключение повторяется синхронно с включением/выключением каждого канального переключателя 5. Выходной усилитель 6a имеет структуру, идентичную структуре выходных усилителей 6. Выходной буфер 7a имеет структуру, идентичную структуре выходных буферов 7. Хорошо, если выходной переключатель 8a обычно находится во включенном состоянии и имеет такую структуру, что включение/выключение повторяется синхронно с включением/выключением каждого выходного переключателя 8. Сигнал обнаружения, который является напряжением средней точки MR-элементов 2a и 3a, усиливается посредством канального усилителя 4a и выходного усилителя 6a и вводится в качестве RS-сигнала в дифференциальный усилитель 15.
[0027] Дифференциальный усилитель 15 усиливает разность между SIG-сигналом и RS-сигналом и выводит результат в ADC 11. ADC 11 преобразует вывод дифференциального усилителя 15 в цифровой на основе CLK-сигнала и отправляет результат в DSP 12. DSP 12 выполняет предписанную обработку сигналов на основе SI-сигнала и CLK-сигнала.
[0028] Фиг. 5 является блок-схемой последовательности операций способа, показывающей один пример действий обработки сигналов, выполняемой посредством устройства обработки сигналов согласно первому предпочтительному варианту осуществления. Фиг. 6 является диаграммой переходов состояний для переключателей согласно первому предпочтительному варианту осуществления. Фиг. 6 выражает как включенное или выключенное состояние каждого переключателя, который имеет усилитель 20, на каждом этапе обработки сигналов и выражает как H (высокий) или L (низкий) уровень управляющего сигнала усилителя для управления переключателями. Действия устройства обработки сигналов поясняются с использованием фиг. 5 и 6. Здесь считается, что канальные усилители 4 и 4a и выходные усилители 6 и 6a имеют усилители 20, показанные на фиг. 3.
[0029] Во-первых, пояснение приводится для нормального режима, в котором схема 204 DC обратной связи не проводит следящее действие. Усилители 20, которые имеют канальные усилители 4 и 4a и выходные усилители 6 и 6a, выполняют инициализацию (этап S1). На этапе S1 переключатель SW1 усилителя 20, который, соответственно, имеют канальные усилители 4 и 4a и выходные усилители 6 и 6a, задается включенным, а переключатели SW2 и SW3 задаются выключенными.
В это время схема 204 DC обратной связи имеет структуру, идентичную структуре усилителя 206 повторителя напряжения, опорное напряжение прикладывается к неинвертирующему входному контактному выводу операционного усилителя Op2, и усиленный сигнал, вычисленный посредством умножения значения, вычисленного посредством деления значения сопротивления резистора R2 на значение сопротивления резистора R1, на DC-позицию сигнала, вводимого в контактный вывод 201 SigIn, выводится из контактного вывода 205 SigOut. Опорное напряжение на этапе S1 составляет 2,25 В.
[0030] Детектор 13 выполняет обнаружение того, поступило или нет обнаруживаемое тело на маршрут транспортировки (этап S2). Когда отсутствует поступление обнаруживаемого тела на маршрут транспортировки (этап S3: N), процесс обнаружения этапа S2 продолжается. Когда определяется поступление обнаруживаемого тела на маршрут транспортировки (этап S3: Y), сигнал обнаружения детектора 13 переходит к H-уровню, и переключатель SW3 переключается из выключенного во включенное состояние. Помимо этого, опорное напряжение становится равным 1,65 В.
[0031] Кроме того, усилитель 20, который имеют канальные усилители 4 и 4a и выходные усилители 6 и 6a, выполняет коррекцию напряжения средней точки (этап S4). В усилителе 20, когда переключатели SW1 и SW2 задаются выключенными, а переключатель SW3 задается включенным, обратная связь применяется таким образом, что напряжение контактного вывода 205 SigOut совпадает с опорным напряжением 1,65 В, так что напряжение контактного вывода 205 SigOut стабилизируется при опорном напряжении 1,65 В. Фиг. 7 является чертежом, показывающим форму сигнала напряжения во время коррекции напряжения средней точки контактного вывода SigOut в усилителе согласно первому предпочтительному варианту осуществления. Верхняя часть по фиг. 7 показывает форму сигнала напряжения контактного вывода SigOut, а нижняя часть по фиг. 7 показывает изменение CLA-сигнала. Когда CLA-сигнал имеет H-уровень, переключатель SW3 находится во включенном состоянии. Например, при условии, что емкость конденсатора C1 составляет 60 пФ, а значение сопротивления резистора R4 составляет 500 Ом, после того как переключатель SW3 переключается из выключенного во включенное состояние, напряжение контактного вывода 205 SigOut стабилизируется при 1,65 В за короткое время приблизительно в 20 мкс.
[0032] Фиг. 8 является чертежом, показывающим частотные характеристики во время коррекции напряжения средней точки для усилителя согласно первому предпочтительному варианту осуществления. В вышеописанном примере, нижний предел частоты среза усилителя 20 является высоким и превышает 1 МГц, так что прохождение низкочастотного компонента через усилитель 20 невозможно.
[0033] На этапе S4, когда напряжение контактного вывода 205 SigOut стабилизировано при 1,65 В, напряжение, приложенное к конденсатору C1, сохраняется в качестве напряжения смещения. После этого, CLA-сигнал изменяется на L-уровень, и переключатель SW3 переключается из включенного в выключенное состояние. Фиг. 9 является временной диаграммой для каждого управляющего сигнала в первом предпочтительном варианте осуществления. После того, как сигнал обнаружения изменяется на H-уровень, CLA-сигнал изменяется на H-уровень. Кроме того, после того как фиксированное время истекло, CLA-сигнал изменяется на L-уровень.
[0034] Устройство обработки сигналов выполняет процесс считывания (этап S5). Схема 14 управления считыванием выполняет управление таким образом, что SI-сигнал, который представляет собой сигнал управления каналами, изменяется на H-уровень. Как показано на фиг. 9, CLA-сигнал изменяется на L-уровень после того, как заданное время истекло, после чего SI-сигнал изменяется на H-уровень.
[0035] На этапе S5-S9, переключатели SW1, SW2 и SW3 задаются выключенными, и усилитель 20 работает посредством напряжения смещения, сохраненного в конденсаторе C1. Посредством утечки электрического заряда, накопленного в конденсаторе C1, в схему и т.п., напряжение смещения конденсатора C1 варьируется. Тем не менее, при считывании обнаруживаемого тела, такого как бумажные деньги, например, при условии, что скорость транспортировки составляет 0,5-2 м/сек, хорошо, если напряжение смещения может сохраняться приблизительно в течение 100 миллисекунд. Например, когда операционный усилитель с использованием MOSFET (полевых транзисторов на основе перехода металл-оксид-полупроводник) используется для операционного усилителя Op3, если электростатическая емкость конденсатора C1 составляет несколько десятков пФ, можно сохранять напряжение смещения в течение времени, необходимого для считывания обнаруживаемого тела. Фиг. 10 является чертежом, показывающим частотные характеристики в ходе считывания сигналов в нормальном режиме усилителя согласно первому предпочтительному варианту осуществления. Диапазон пропускания усилителя 20 в ходе считывания сигналов составляет от нескольких Гц до 1 МГц, так что появляется возможность усиливать низкочастотные компоненты.
[0036] На этапе S5 каждый канальный усилитель 4 удаляет постоянный компонент тока сигнала обнаружения, который является напряжением средней точки каждого MR-элемента 2 и 3, и усиливает сигнал обнаружения с использованием опорного напряжения в качестве опорного уровня. Каждый выходной усилитель 6 удаляет постоянный компонент тока усиленных сигналов, вводимых по порядку с переключением канальных переключателей 5 между включенным и выключенным состоянием, и усиливает с помощью опорного напряжения в качестве опорного уровня, идентичного опорному уровню канальных усилителей 4. Посредством переключения выходных переключателей 8 между включенным и выключенным состоянием в предписанном порядке, усиленные сигналы, выводимые посредством выходных усилителей 6, вводятся в дифференциальный усилитель 15 по порядку в качестве SIG-сигналов, как показано в самой нижней части по фиг. 9. Каждое число на фиг. 9 указывает номер канала.
[0037] Помимо этого, канальный усилитель 4a удаляет часть постоянного тока сигнала обнаружения, который является напряжением средней точки MR-элементов 2a и 3a, и усиливает сигнал обнаружения с помощью опорного напряжения в качестве опорного уровня. Выходной усилитель 6a удаляет постоянный компонент тока усиленного сигнала и усиливает усиленный сигнал с помощью опорного напряжения в качестве опорного уровня, идентичного опорному уровню канального усилителя 4a. Вывод выходного усилителя 6a становится RS-сигналом.
[0038] Дифференциальный усилитель 15 подавляет ненужные компоненты (этап S6). Область обнаружения MR-элементов 2a и 3a не содержит частей маршрута транспортировки, так что сигнал обнаружения для CH40 состоит из постоянного компонента тока и ненужных компонентов, наложенных посредством колебания питающего напряжения, помех при передаче синхросигналов и т.п. С другой стороны, сигналы обнаружения для CH1-CH39 состоят из постоянного компонента тока, переменного компонента тока и ненужных компонентов. MR-элементы 2a и 3a формируются линейно в датчике 100 вместе с MR-элементами 2 и 3, так что ненужные компоненты, включенные в сигнал обнаружения CH40, являются сигналом, фактически синфазным с ненужными компонентами, включенными в сигналы обнаружения других каналов.
[0039] Фиг. 11 является чертежом, показывающим процесс подавления ненужной волны в устройстве обработки сигналов согласно первому предпочтительному варианту осуществления. Дифференциальный усилитель 15 усиливает разность между SIG-сигналом и RS-сигналом. Как показано в части A во времени считывания CH1, когда ненужные компоненты, которые являются синфазными и имеют идентичную амплитуду, накладываются на SIG-сигнал и RS-сигнал, соответственно, сигнал, в котором исключены ненужные компоненты, выводится из дифференциального усилителя 15. Помимо этого, как показано в части B во времени считывания CH2, когда ненужные компоненты, которые являются синфазными и имеют взаимно различные амплитуды, накладываются на SIG-сигнал и RS-сигнал, соответственно, сигнал, в котором подавляется ненужный компонент, выводится из дифференциального усилителя 15. Другими словами, синфазные ненужные компоненты, наложенные на SIG-сигнал и RS-сигнал, подавляются посредством дифференциального усилителя 15, и сигнал, в котором улучшается отношение "сигнал-шум" (отношение S/N), выводится из дифференциального усилителя 15.
[0040] ADC 11 преобразует в цифровой сигнал, выводимый из дифференциального усилителя 15 (этап S7), и отправляет результат в DSP 12. DSP 12 сохраняет цифровой сигнал, выводимый посредством ADC 11 (этап S8). Когда процесс считывания не повторяется предписанное число раз, определенное в соответствии со временем прохождения обнаруживаемого тела, такого как бумажные деньги (этап S9: N), процесс возвращается к этапу S5, и процесс считывания повторяется. Когда процесс считывания повторяется предписанное число раз (этап S9: Y), процесс возвращается к этапу S2 и выполняет процесс обнаружения бумажных денег. Устройство обработки сигналов многократно выполняет вышеописанный процесс.
[0041] DSP 12 подвергает обработке сигналов цифровые сигналы, сохраненные на этапе S8 вышеописанной обработки сигналов, в произвольное время и выводит результат в качестве данных обнаружения магнитного датчика.
[0042] Когда частотные характеристики обнаруженного сигнала не концентрируются на стороне высокого диапазона в несколько десятков кГц или больше, усилитель 20 не должен выполнять действие в высокоскоростном режиме, которое вызывает следящее действие схемы 204 DC обратной связи, описанной ниже. Соответственно, хорошо, если структура канальных усилителей 4 и 4a является такой, что предоставляется усилитель 20 по фиг. 1 или фиг. 2. В этом случае, в усилителе 20 по фиг. 1 или фиг. 2, переключатели SW1 и SW2 включаются и выключаются идентично переключателям SW1 и SW3 усилителя 20 на фиг. 3, как показано на фиг. 5, так что можно выполнять действие обработки сигналов, как описано выше.
[0043] Далее поясняется действие в высокоскоростном режиме, которое вызывает следящее действие в схеме 204 DC обратной связи. Когда частотные компоненты, содержащиеся в сигнале обнаружения, превышают несколько десятков кГц, можно стабилизировать напряжение контактного вывода 205 SigOut усилителя 20, равным опорному напряжению посредством вызывания следящего действия при постоянной времени, определенной посредством электростатической емкости конденсатора C1 и значения сопротивления резистора R3 в схеме 204 DC обратной связи усилителя 20, который имеют канальные усилители 4 и 4a. Чтобы отличать от каждого этапа начиная с этапа S2 в нормальном режиме, показанном на фиг. 5, каждый этап в высокоскоростном режиме должен помечаться в качестве этапов S2'-S9'. Состояние переключателя на этапе 1 в случае высокоскоростного режима является идентичным состоянию в нормальном режиме.
[0044] В высокоскоростном режиме, после того как инициализация закончена, схема 14 управления считыванием задает SER-сигнал, равным H-уровню, и на этапах S2'-S9' переключатель SW2 задается включенным. Фиг. 12 является чертежом, показывающим форму сигнала напряжения контактного вывода SigOut усилителя в высокоскоростном режиме согласно первому предпочтительному варианту осуществления. Когда переключатели SW1 и SW3 задаются выключенными, переключатель SW2 задается включенным, и схема 204 DC обратной связи вызывает следящее действие, несколько сотен микросекунд требуются для стабилизации напряжения контактного вывода 205 SigOut в 1,65 В. Аналогично нормальному режиму, для стабилизации напряжения контактного вывода 205 SigOut за время в несколько десятков микросекунд, когда детектор 13 обнаруживает обнаруживаемое тело на этапе S3', сигнал обнаружения детектора 13 задается равным H-уровню, и переключатель SW3 должен переключаться из выключенного во включенное состояние.
[0045] В высокоскоростном режиме, частотная характеристика во время коррекции напряжения средней точки усилителя 20 является идентичной частотной характеристике на фиг. 8, и прохождение низкочастотного компонента через усилитель 20 невозможно. После этого, CLA-сигнал изменяется на L-уровень, и переключатель SW3 переключается из включенного в выключенное состояние. С этапа S5' и далее, переключатели SW1 и SW3 выключены, а переключатель SW2 включен, так что напряжение контактного вывода 205 SigOut продолжается в состоянии, стабильном при опорном напряжении. Фиг. 13 является чертежом, показывающим частотную характеристику во время считывания сигналов в высокоскоростном режиме усилителя согласно первому предпочтительному варианту осуществления. Когда электростатическая емкость конденсатора C1 составляет 60 пФ, а значение сопротивления резистора R3 составляет 5 МОм, нижний предел диапазона пропускания усилителя 20 составляет, по меньшей мере, несколько десятков кГц, так что можно усиливать низкочастотные компоненты, включенные в сигнал обнаружения.
[0046] Канальные усилители 4 и 4a удаляют постоянный компонент тока сигнала обнаружения идентично нормальному режиму, усиливают и выводят сигнал обнаружения с помощью опорного напряжения в качестве опорного уровня. Устройство обработки сигналов выполняет последующие процессы идентично нормальному режиму.
[0047] Усилители 20, которые имеют выходные усилители 6 и 6a, выполняют идентичные действия в высокоскоростном режиме, аналогично нормальному режиму, и схема 204 DC обратной связи не выполняет следящее действие. Это сделано для того, чтобы не допускать нестабильных действий при считывании усиленных сигналов каждого канала по порядку вследствие отклонений в действиях канальных усилителей 4 и 4a и канальных переключателей 5 и 5a. В усилителях 20, которые содержат выходные усилители 6 и 6a, схема 204 DC обратной связи не выполняет следящее действие, так что хорошо, если выходные усилители 6 и 6a содержат усилитель 20, как показано на фиг. 1 или фиг. 2.
[0048] Фиг. 14 является чертежом, показывающим другую примерную структуру устройства обработки сигналов согласно первому предпочтительному варианту осуществления. На фиг. 4 выходные буферы 7 и 7a предоставлены между выходными усилителями 6 и 6a и выходными переключателями 8 и 8a, но хорошо предоставлять выходные буферы 7 и 7a между выходными переключателями 8 и 8a и дифференциальным усилителем 15. Поскольку число выходных буферов 7 снижается на один, можно обеспечивать большую компактность устройства обработки сигналов, а также можно уменьшать потребление мощности посредством устройства обработки сигналов. Помимо этого, можно уменьшать влияние сопротивления во включенном состоянии выходных переключателей 8 и 8a на дифференциальный усилитель 15.
[0049] Как пояснено выше, в этом первом предпочтительном варианте осуществления, посредством включения и выключения в предписанном порядке переключателей, которые содержит усилитель 20, можно удалять постоянный компонент тока сигнала обнаружения и усиливать сигнал обнаружения с помощью опорного напряжения в качестве опорного уровня. В нормальном режиме можно получать вывод, в котором низкочастотные компоненты также усиливаются, а в высокоскоростном режиме можно усиливать сигнал обнаружения в более стабильном состоянии. Помимо этого, посредством удаления компонента постоянного тока сигнала обнаружения отклонение напряжения средней точки каждого MR-элемента 2 и 3 корректируется, следовательно, когда MR-элементы 2 и 3 размещаются линейно, можно получать стабильный вывод из устройства обработки сигналов.
[0050] В этом первом предпочтительном варианте осуществления, электростатическая емкость конденсаторов C1 и C3, содержащихся в усилителе 20, является небольшой и равна нескольким десяткам пФ, и площадь монтажной поверхности является небольшой, так что можно получать компактный усилитель 20 и устройство обработки сигналов. Помимо этого, поскольку электростатическая емкость является небольшой, можно делать их составляющим элементом IC, и посредством изготовления IC-микросхемы каждого операционного усилителя вместе с каждым резистором можно обеспечивать большую компактность усилителя 20 и устройства обработки сигналов.
[0051] В этом первом предпочтительном варианте осуществления пример пояснен для случая, в котором MR-элементы 2 и 2a, 3 и 3a используются в качестве элементов обнаружения. Также можно применять структуру первого предпочтительного варианта осуществления к устройству обработки сигналов с использованием элементов обнаружения, имеющих, например, множество светоприемных элементов, аналогично устройству датчика изображений.
[0052] ВТОРОЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 15 является чертежом, показывающим отклонение напряжения средней точки в дифференциальном усилителе, предоставленном в устройстве обработки сигналов согласно второму предпочтительному варианту осуществления настоящего изобретения. Он показывает отклонение в напряжениях средней точки выводов дифференциального усилителя 15 во время считывания сигналов, когда совокупный коэффициент усиления, который представляет собой коэффициент усиления для устройства обработки сигналов в целом, является константой, а коэффициент усиления канальных усилителей 4 и 4a, выходных усилителей 6 и 6a и дифференциального усилителя 15 принудительно изменяется, в устройстве обработки сигналов, показанном на фиг. 4 или фиг. 14.
[0053] В усилителе 20 согласно первому предпочтительному варианту осуществления, во время коррекции напряжения средней точки, посредством действия операционного усилителя Op3 выходное напряжение операционного усилителя Op3 задается таким образом, что напряжение контактного вывода 205 SigOut, которое подается на инвертирующий входной контактный вывод операционного усилителя Op3, является идентичным опорному напряжению, вводимому на неинвертирующий входной контактный вывод Op3. DC-смещение операционных усилителей Op1 и Op2 уменьшается, но вследствие отсутствия коррекции DC-смещения операционного усилителя Op3, напряжение контактного вывода 205 SigOut колеблется от опорного напряжения на величину DC-смещения операционного усилителя Op3. Колебания вывода канальных усилителей 4 и 4a усиливаются посредством выходных усилителей 6 и 6a и дифференциального усилителя 15. Усиленные колебания не корректируются в процессах после коррекции напряжения средней точки.
[0054] Когда намерение состоит в том, чтобы реализовывать данный совокупный коэффициент усиления, как показано в шаблоне 3, когда коэффициент усиления канальных усилителей 4 и 4a задан выше каждого из коэффициентов усиления выходных усилителей 6 и 6a и дифференциального усилителя 15, можно управлять вышеописанным усилением колебаний, позволяя подавлять отклонение напряжения средней точки вывода дифференциального усилителя 15.
[0055] Как показано в шаблоне 3, когда коэффициент усиления выходных усилителей 6 и 6a задан выше коэффициента усиления дифференциального усилителя 15, можно управлять усилением колебаний вывода, вызываемых посредством DC-смещения канальных усилителей 4 и 4a и выходных усилителей 6 и 6a, так что появляется возможность подавлять отклонение напряжения средней точки вывода дифференциального усилителя 15.
[0056] Как пояснено выше, в этом втором предпочтительном варианте осуществления, коэффициент усиления канальных усилителей 4 и 4a задан выше каждого из коэффициентов усиления выходных усилителей 6 и 6a и дифференциального усилителя 15, и за счет этого становится возможным уменьшать колебания вывода устройства обработки сигналов.
[0057] ТРЕТИЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 16 является чертежом, показывающим примерную структуру усилителя согласно третьему предпочтительному варианту осуществления настоящего изобретения. Структура устройства обработки сигналов согласно третьим предпочтительным вариантам осуществления является идентичной структуре первого предпочтительного варианта осуществления с канальными усилителями 4 и 4a, содержащими усилитель 20, показанный на фиг. 16, и выходными усилителями 6 и 6a, содержащими усилитель 20, показанный на фиг. 1 или фиг. 2. Усилитель 20, показанный на фиг. 16, имеет структуру усилителя 20, показанного на фиг. 2, и дополнительно содержит переключатель SW3 и переключатель SW4 (четвертый переключатель). Переключатель SW3 переключает подключение между выходным контактным выводом операционного усилителя Op2 и контактным выводом 205 SigOut между включенным и выключенным состоянием. Один конец переключателя SW4 подключается между выходным контактным выводом усилителя 202 повторителя напряжения и резистором R1, а другой конец подключается между переключателем SW3 и контактным выводом 205 SigOut.
[0058] Схема 207 управления принимает ввод NOM-сигнала, CLA-сигнала, NOM2B-сигнала и NOM2-сигнала, которые являются управляющими сигналами усилителя, и отправляет NOM-сигнал в переключатель SW1, CLA-сигнал в переключатель SW2, NOM2B-сигнал в переключатель SW3 и NOM2-сигнал в переключатель SW4. Переключатели SW1, SW2, SW3 и SW4 включаются и выключаются на основе уровней сигнала NOM-сигнала, CLA-сигнала, NOM2B-сигнала и NOM2-сигнала, соответственно.
[0059] Фиг. 17 является диаграммой переходов состояний для переключателей в третьем предпочтительном варианте осуществления. При инициализации, хорошо, если совокупный коэффициент усиления устройства обработки сигналов составляет несколько десятков раз. При инициализации, посредством задания переключателя SW4 включенным, а переключателей SW2 и SW3 выключенными, можно понижать коэффициент усиления канальных усилителей 4 и 4a и предотвращать насыщение схемы, как показано на фиг. 17. Помимо этого, поскольку операционные усилители Op2 и Op3 являются ненужными во время инициализации, за счет исключения подачи тока смещения в операционные усилители Op2 и Op3 можно уменьшать потребление мощности. Во время инициализации, хорошо, если переключатель SW1 включен или выключен.
[0060] Как пояснено выше, в этом третьем предпочтительном варианте осуществления, когда коэффициент усиления канальных усилителей 4 и 4a превышает каждый из коэффициентов усиления выходных усилителей 6 и 6a и дифференциального усилителя 15, можно предотвратить насыщение схемы во время инициализации и уменьшить потребление мощности устройством обработки сигналов.
[0061] ЧЕТВЕРТЫЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 18 является чертежом, показывающим примерную структуру усилителя согласно четвертому предпочтительному варианту осуществления настоящего изобретения. Структура устройства обработки сигналов согласно четвертому предпочтительному варианту осуществления является идентичной структуре первого предпочтительного варианта осуществления, и канальные усилители 4 и 4a содержат усилитель 20, показанный на фиг. 18, и выходные усилители 6 и 6a содержат усилитель 20, показанный на фиг. 3. Усилитель 20, показанный на фиг. 18, имеет структуру усилителя 20, показанного на фиг. 3, и дополнительно содержит переключатель SW4 и переключатель SW5 (пятый переключатель). Переключатель SW4 переключает подключение между выходным контактным выводом операционного усилителя Op2 и контактным выводом 205 SigOut между включенным и выключенным состоянием. Один конец переключателя SW5 подключается между выходным контактным выводом усилителя 202 повторителя напряжения и резистором R1, а другой конец подключается между переключателем SW4 и контактным выводом 205 SigOut.
[0062] Схема 207 управления принимает ввод NOM-сигнала, SER-сигнала, CLA-сигнала, NOM2B-сигнала и NOM2-сигнала, которые являются управляющими сигналами усилителя, и отправляет NOM-сигнал в переключатель SW1, SER-сигнал в переключатель SW2, CLA-сигнал в переключатель SW3, NOM2B-сигнал в переключатель SW4 и NOM2-сигнал в переключатель SW5. Переключатели SW1, SW2, SW3, SW4 и SW5 включаются и выключаются на основе уровней сигнала NOM-сигнала, SER-сигнала, CLA-сигнала, NOM2B-сигнала и NOM2-сигнала, соответственно.
[0063] Фиг. 19 является диаграммой переходов состояний переключателей в четвертом предпочтительном варианте осуществления. При инициализации, хорошо, если совокупный коэффициент усиления устройства обработки сигналов составляет несколько десятков раз. При инициализации, посредством задания переключателя SW5 включенным, а переключателей SW2, SW3 и SW4 выключенными, можно понижать коэффициент усиления канальных усилителей 4 и 4a и предотвращать насыщение схемы, как показано на фиг. 19. Помимо этого, поскольку операционные усилители Op2 и Op3 являются ненужными во время инициализации, за счет исключения подачи тока смещения в операционные усилители Op2 и Op3 можно уменьшать потребление мощности. Во время инициализации, хорошо, если переключатель SW1 включен или выключен.
[0064] Как пояснено выше, в этом четвертом предпочтительном варианте осуществления, когда коэффициент усиления канальных усилителей 4 и 4a превышает каждый из коэффициентов усиления выходных усилителей 6 и 6a и дифференциального усилителя 15, можно предотвратить насыщение схемы во время инициализации и уменьшить потребление мощности устройством обработки сигналов.
[0065] ПЯТЫЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 20 является принципиальной схемой для комплементарных переключателей, предоставленных в усилителе согласно пятому предпочтительному варианту осуществления настоящего изобретения. В этом пятом предпочтительном варианте осуществления, комплементарный переключатель, показанный на фиг. 20, используется в качестве переключателя, предоставленного в усилителе согласно первому-четвертому предпочтительным вариантам осуществления в качестве переключателя, который включается и выключается посредством CLA-сигнала. Комплементарный переключатель является схемой, комбинирующей MOSFET-транзистор с каналом n-типа и MOSFET-транзистор с каналом p-типа. CLA-сигнал подается на контактный вывод SW-CONT и включается и выключается между VIN-VOUT.
[0066] Посредством использования комплементарного переключателя, показанного на фиг. 20, колебания электрического заряда, накопленного в конденсаторе C1, в результате переключения в ходе коррекции напряжения средней точки подавляются, и появляется возможность управлять колебаниями напряжения контактного вывода 205 SigOut. Кроме того, можно уменьшать отклонение напряжения средней точки вывода дифференциального усилителя 15.
[0067] Как пояснено выше, в этом пятом предпочтительном варианте осуществления, посредством использования комплементарного переключателя в качестве переключателя, который включается и выключается посредством CLA-сигнала, можно уменьшать колебания вывода устройства обработки сигналов.
[0068] ШЕСТОЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 21 является чертежом, показывающим примерную структуру устройства обработки сигналов согласно шестому предпочтительному варианту осуществления настоящего изобретения. В отличие от устройства обработки сигналов согласно первому предпочтительному варианту осуществления, показанному на фиг. 4 или фиг. 14, каждый из MR-элементов 2 и 3 CH1-CH40 включает в себя, по меньшей мере, часть маршрута транспортировки в области обнаружения, и сигнал обнаружения CH40 также вводится в выходной усилитель 6 через канальные усилители 4 и канальные переключатели 5. Кроме того, сигналы обнаружения CH1-CH40 включаются в SIG-сигнал. Дифференциальный усилитель 15 усиливает разность между SIG-сигналом и предписанным напряжением и отправляет результат в ADC 11. Когда ненужные компоненты, содержащиеся в сигнале обнаружения, являются небольшими, или когда улучшение отношения "сигнал-шум" выходного сигнала устройства обработки сигналов является ненужным, можно использовать устройство обработки сигналов, такое как устройство, показанное на фиг. 21.
[0069] Как пояснено выше, в этом шестом предпочтительном варианте осуществления, сигналы обнаружения всех каналов MR-микросхемы 10 содержатся в SIG-сигнале, так что можно повышать разрешение обнаруживаемого тела и расширять диапазон считывания.
[0070] СЕДЬМОЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 22 является чертежом, показывающим примерную структуру устройства обработки сигналов согласно седьмому предпочтительному варианту осуществления настоящего изобретения. IC 17 усилителя, которую имеет устройство обработки сигналов согласно седьмому предпочтительному варианту осуществления, содержит канальный переключатель 5, расположенный между канальным усилителем 4a и выходным усилителем 6, и канальный переключатель 5b, расположенный между канальным усилителем 4a и выходным усилителем 6a. Канальный переключатель 5, подключенный к канальному усилителю 4a, включается и выключается посредством сигнала управления переключателем, выводимого посредством схемы 9 управления каналами. Канальный переключатель 5b включается и выключается посредством RSONL-сигнала, указывающего, подключается или нет канальный усилитель 4a к MR-элементам 2a и 3a, которые не включают в себя какую-либо часть маршрута транспортировки в области обнаружения.
[0071] Как показано на фиг. 22, когда канальный усилитель 4a подключается к MR-элементам 2a и 3a, которые не включают в какую-либо часть маршрута транспортировки в области обнаружения, канальный переключатель 5b задается включенным. Когда канальный усилитель 4a подключается к MR-элементам 2 и 3, содержащим, по меньшей мере, часть маршрута транспортировки в области обнаружения, канальный переключатель 5b задается выключенным. На том чертеже, только канальный усилитель 4a CH40 подключается к канальному переключателю 5 и канальному переключателю 5b, но хорошо иметь идентичную структуру для CH20. В этом случае, можно иметь датчик 100 с использованием только одного типа MR-микросхемы 10.
[0072] Посредством подключения контактного вывода RSONL-сигнала к источнику питания постоянного тока с помощью нагрузочного резистора и включения канального переключателя 5b, когда RSONL-сигнал имеет L-уровень, и выключения канального переключателя 5b, когда RSONL-сигнал имеет H-уровень, это можно осуществлять просто посредством заземления контактного вывода RSONL-сигнала, когда канальный усилитель 4a подключается к MR-элементам 2a и 3a. Это упрощает проектирование. В вышеописанной структуре, когда существуют MR-элементы 2a и 3a, не содержащие какую-либо часть маршрута транспортировки в области обнаружения, дифференциальный усилитель 15 усиливает и выводит разность между SIG-сигналом и RS-сигналом или предписанным напряжением, а когда не существуют элементы обнаружения, не содержащие часть маршрута транспортировки в области обнаружения, усиливает и выводит разность между SIG-сигналом и предписанным напряжением.
[0073] Как пояснено выше, в этом седьмом предпочтительном варианте осуществления, можно иметь датчик 100 с использованием одного типа MR-микросхемы 10, и помимо этого, проектирование IC 17 усилителя становится простым.
[0074] ВОСЬМОЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 23 является временной диаграммой для управляющих сигналов в восьмом предпочтительном варианте осуществления настоящего изобретения. Устройство обработки сигналов согласно восьмому предпочтительному варианту осуществления является устройством обработки сигналов согласно первому предпочтительному варианту осуществления, показанному на фиг. 4 или фиг. 14, притом, что CLA-сигналы, управляющие канальными усилителями 4 и 4a и выходными усилителями 6 и 6a, соответственно, являются независимыми. Как показано на фиг. 23, после того как CLA-сигнал для управления канальными усилителями 4 и 4a задается выключенным, CLA-сигнал для управления выходными усилителями 6 и 6a задается выключенным, и в этой структуре можно стабилизировать действия устройства обработки сигналов.
[0075] Фиг. 24 является другой временной диаграммой для управляющих сигналов в восьмом предпочтительном варианте осуществления. Как показано на фиг. 24, после того как CLA-сигнал для управления выходными усилителями 6 и 6a задается выключенным, CLA-сигнал для управления канальными усилителями 4 и 4a задается выключенным, и в этой структуре можно стабилизировать действия устройства обработки сигналов.
[0076] Как пояснено выше, в этом восьмом предпочтительном варианте осуществления, поскольку CLA-сигнал для управления канальными усилителями 4 и 4a и CLA-сигнал для управления выходными усилителями 6 и 6a задаются выключенными в различное время, можно стабилизировать действия схемы обработки сигналов.
[0077] ДЕВЯТЫЙ ПРЕДПОЧТИТЕЛЬНЫЙ ВАРИАНТ ОСУЩЕСТВЛЕНИЯ
Фиг. 25 является диаграммой переходов состояний для переключателей в девятом предпочтительном варианте осуществления настоящего изобретения. В устройстве обработки сигналов согласно этому девятому предпочтительному варианту осуществления CLA-сигналы, управляющие канальными усилителями 4 и 4a и выходными усилителями 6 и 6a, соответственно, являются независимыми, и CLA-сигнал для управления выходными усилителями 6 и 6a постоянно задается выключенным.
[0078] Когда отклонение напряжения средней точки MR-элементов 2 и 3 находится в предписанном диапазоне, в котором отклонение считается небольшим, как показано на фиг. 25, хорошо иметь такую структуру, в которой переключатель SW1 усилителя 20, показанного на фиг. 3, предоставленного в выходных усилителях 6 и 6a, постоянно включен, и переключатели SW2 и SW3 постоянно задаются выключенными. Другими словами, посредством исключения переключателей SW1, SW2 и SW3 и резисторов R3 и R4, появляется возможность обеспечивать большую компактность усилителя 20. Аналогично, когда выходные усилители 6 и 6a содержат усилитель 20, показанный на фиг. 1 или фиг. 2, посредством исключения конденсатора C1, переключателей SW1 и SW2 и резистора R3, появляется возможность обеспечивать большую компактность усилителя 20.
[0079] Фиг. 26 является диаграммой переходов состояний для переключателей согласно девятому предпочтительному варианту осуществления. Аналогично усилителю 20, который содержат выходные усилители 6 и 6a в устройстве обработки сигналов согласно третьему предпочтительному варианту осуществления, хорошо иметь структуру, в которой переключатель SW1 постоянно задается включенным, а переключатель SW2 постоянно задается выключенным, как показано на фиг. 26. Другими словами, посредством исключения конденсатора C1, переключателей SW1 и SW2 и резистора R3 усилителя 20, показанного на фиг. 1 и 2, можно обеспечивать большую компактность усилителя 20.
[0080] Фиг. 27 является диаграммой переходов состояний для переключателей согласно девятому предпочтительному варианту осуществления. Аналогично усилителю 20, который содержат выходные усилители 6 и 6a в устройстве обработки сигналов согласно четвертому предпочтительному варианту осуществления, хорошо иметь структуру, в которой переключатель SW1 постоянно задается включенным, а переключатели SW2 и SW3 постоянно задаются выключенными, как показано на фиг. 27. Другими словами, посредством исключения конденсатора C1, переключателей SW1, SW2 и SW3 и резисторов R3 и R4 усилителя 20, показанного на фиг. 3, можно обеспечивать большую компактность усилителя 20.
[0081] Как пояснено выше, в этом девятом предпочтительном варианте осуществления, можно обеспечивать большую компактность усилителя 20 и устройства обработки сигналов.
[0082] После описания и иллюстрации принципов этой заявки в отношении одного или более предпочтительных вариантов осуществления, должно быть очевидным, что предпочтительные варианты осуществления могут быть модифицированы по компоновке и подробностям без отступления от принципов, раскрытых в данном документе, и что подразумевается то, что заявка должна истолковываться как включающая в себя все такие модификации и изменения в той мере, в какой они находятся в пределах сущности и объема предмета изобретения, раскрытого в данном документе.
[0083] Данная заявка испрашивает приоритет заявки на патент (Япония) № 2011-135380, поданной 17 июня 2011 г., заявки на патент (Япония) № 2011-153021, поданной 11 июля 2011 г., и заявки на патент (Япония) № 2012-085700, поданной 4 апреля 2012 г., раскрытия сущности которых полностью содержатся по ссылке в данном документе.
ПРОМЫШЛЕННАЯ ПРИМЕНИМОСТЬ
[0084] Изобретение является надлежащим образом применимым к усилителям и устройствам обработки сигналов, допускающим усиление входных сигналов, содержащих низкочастотные компоненты.
СПИСОК УСЛОВНЫХ ОБОЗНАЧЕНИЙ
[0085] 1 - источник питания постоянного тока
2, 3 - MR-элемент
2a, 3a - MR-элемент
4 - канальный усилитель
4a - канальный усилитель
5 - канальный переключатель
5a, 5b - канальный переключатель
6 - выходной усилитель
6a - выходной усилитель
7 - выходной буфер
7a - выходной буфер
8 - выходной переключатель
8a - выходной переключатель
9 - схема управления каналами
10 - MR-микросхема
11 - ADC
12 - процессор цифровых сигналов
13 - детектор
14 - схема управления считыванием
15 - дифференциальный усилитель
16, 17 - IC усилителя
20 - усилитель
100 - датчик
201 - контактный вывод SigIn
202 - усилитель повторителя напряжения
203 - инвертирующий усилитель
204 - схема DC обратной связи
205 - контактный вывод SigOut
206 - источник питания IC
207 - схема управления
C1, C2 - конденсатор
Op1, Op2, Op3 - операционный усилитель
R1, R2, R3, R4 - резистор
SW1, SW2, SW3, SW4, SW5 - переключатель

Claims (12)

1. Усилитель, содержащий:
- первый резистор;
- первый операционный усилитель, в котором входной сигнал подают на инвертирующий входной контактный вывод через первый резистор из входного сигнального контактного вывода;
- второй резистор, один конец которого подключен к инвертирующему входному контактному выводу первого операционного усилителя, а другой конец которого подключен к выходному контактному выводу первого операционного усилителя;
- второй операционный усилитель, в котором предписанное опорное напряжение подают на неинвертирующий входной контактный вывод и выходной контактный вывод подключен к неинвертирующему входному контактному выводу первого операционного усилителя;
- первый конденсатор, один конец которого подключен к инвертирующему входному контактному выводу второго операционного усилителя, а другой конец которого подключен к выходному контактному выводу второго операционного усилителя;
- первый переключатель, один конец которого подключен к инвертирующему входному контактному выводу второго операционного усилителя, а другой конец которого подключен к выходному контактному выводу второго операционного усилителя;
- третий резистор и второй переключатель, подключенные последовательно, один конец которых подключен к выходному контактному выводу первого операционного усилителя, а другой конец которых подключен к инвертирующему входному контактному
выводу второго операционного усилителя; и
- схему управления для приема ввода управляющих сигналов усилителя и включения и выключения первого переключателя и второго переключателя в предписанном порядке на основе управляющих сигналов усилителя;
- при этом посредством процесса переключения схемы управления первый операционный усилитель усиливает входной сигнал с помощью опорного напряжения в качестве опорного уровня, и усиленный сигнал выводится из выходного сигнального контактного вывода, подключенного к выходному контактному выводу первого операционного усилителя.
2. Усилитель по п. 1, дополнительно содержащий:
- четвертый резистор и третий переключатель, подключенные последовательно, один конец которых подключен к выходному контактному выводу первого операционного усилителя, а другой конец которых подключен к инвертирующему входному контактному выводу второго операционного усилителя;
- при этом схема управления включает и выключает первый переключатель, второй переключатель и третий переключатель в предписанном порядке на основе управляющих сигналов усилителя.
3. Усилитель по п. 1, дополнительно содержащий:
- третий переключатель для включения и выключения подключения между выходным контактным выводом первого операционного усилителя и выходным сигнальным контактным выводом; и
- четвертый переключатель, один конец которого подключен между входным сигнальным контактным выводом и первым резистором,
а другой конец которого подключен между третьим переключателем и выходным сигнальным контактным выводом;
- при этом схема управления включает и выключает первый переключатель, второй переключатель, третий переключатель и четвертый переключатель в предписанном порядке на основе управляющих сигналов усилителя.
4. Усилитель по п. 1, дополнительно содержащий:
- четвертый резистор и третий переключатель, подключенные последовательно, один конец которых подключен к выходному контактному выводу первого операционного усилителя, а другой конец которых подключен к инвертирующему входному контактному выводу второго операционного усилителя;
- четвертый переключатель для включения и выключения подключения между выходным контактным выводом первого операционного усилителя и выходным сигнальным контактным выводом; и
- пятый переключатель, один конец которого подключен между входным сигнальным контактным выводом и первым резистором, а другой конец которого подключен между четвертым переключателем и выходным сигнальным контактным выводом;
- при этом схема управления включает и выключает первый переключатель, второй переключатель, третий переключатель, четвертый переключатель и пятый переключатель в предписанном порядке на основе управляющих сигналов усилителя.
5. Усилитель по любому из пп. 1-4, дополнительно содержащий второй конденсатор, подключенный параллельно со вторым резистором.
6. Усилитель по любому из пп. 1-4, в котором переключатель, размещенный между выходным контактным выводом первого операционного усилителя и инвертирующим входным контактным выводом второго операционного усилителя, является комплементарным переключателем, включающим в себя MOSFET (полевой транзистор на основе перехода металл-оксид-полупроводник) с каналом p-типа и MOSFET-транзистор с каналом n-типа.
7. Устройство обработки сигналов, содержащее:
- маршрут транспортировки, по которому транспортируется обнаруживаемое тело;
- множество элементов обнаружения для обнаружения предписанной физической величины, которая изменяется в зависимости от обнаруживаемого тела, и вывода сигнала обнаружения, напряжение которого изменяется в соответствии с изменениями предписанной физической величины;
- детектор для обнаружения поступления обнаруживаемого тела на маршрут транспортировки и вывода сигнала обнаружения, указывающего отсутствие или присутствие поступления обнаруживаемого тела на маршрут транспортировки;
- схему управления считыванием для вывода управляющего сигнала усилителя и сигнала управления каналами, уровни сигнала которых изменяются на основе сигнала обнаружения;
- канальные усилители, соответственно, подключенные к элементам обнаружения и имеющие усилитель по любому из пп. 1-4 для усиления сигнала обнаружения посредством включения и выключения переключателей, предоставленных в усилителях, в
предписанном порядке на основе управляющих сигналов усилителя и вывода усиленного сигнала;
- параллельно-последовательный преобразователь, соответственно, для усиления, преобразования в последовательный и вывода в качестве последовательного сигнала усиленных сигналов, выводимых посредством предписанных канальных усилителей, на основе сигналов управления каналами;
- дифференциальный усилитель для усиления и вывода разности между последовательным сигналом и предписанным сигналом; и
- процессор цифровых сигналов для преобразования выходного сигнала дифференциального усилителя в цифровой сигнал и выполнения предписанной обработки сигналов.
8. Устройство обработки сигналов по п. 7, в котором:
- параллельно-последовательный преобразователь усиливает, преобразует в последовательный и выводит в качестве последовательного сигнала усиленный сигнал, выводимый посредством канальных усилителей, соответственно, подключенных к элементам обнаружения, содержащим по меньшей мере часть маршрута транспортировки в области обнаружения; и
- дифференциальный усилитель усиливает и выводит разность между последовательным сигналом и усиленным сигналом, выводимым посредством канальных усилителей, подключенных к элементу обнаружения, не содержащему какую-либо часть маршрута транспортировки в области обнаружения.
9. Устройство обработки сигналов по п. 7, в котором:
- параллельно-последовательный преобразователь усиливает, преобразует в последовательный и выводит в качестве последовательного сигнала усиленный сигнал, выводимый посредством канальных усилителей, соответственно, подключенных к элементам обнаружения, содержащим по меньшей мере часть маршрута транспортировки в области обнаружения; и
- дифференциальный усилитель усиливает и выводит разность между последовательным сигналом и предписанным значением напряжения.
10. Устройство обработки сигналов по п. 7, в котором:
- параллельно-последовательный преобразователь усиливает, преобразует в последовательный и выводит в качестве последовательного сигнала усиленный сигнал, выводимый посредством канальных усилителей, соответственно, подключенных к элементам обнаружения, содержащим, по меньшей мере, часть маршрута транспортировки в области обнаружения; и
- когда элемент обнаружения, не включающий в себя какую-либо часть маршрута транспортировки в области обнаружения, существует, дифференциальный усилитель усиливает и выводит разность между последовательным сигналом и предписанным значением напряжения или усиленным сигналом, выводимым посредством канального усилителя, подключенного к этому элементу обнаружения, а когда элемент обнаружения, не включающий в себя какую-либо часть маршрута транспортировки в области обнаружения, не существует, дифференциальный усилитель усиливает и выводит разность между последовательным сигналом и предписанным значением напряжения.
11. Устройство обработки сигналов по п. 7, в котором параллельно-последовательный преобразователь имеет усилитель по п. 1 и, соответственно, усиливает, преобразует в последовательный и выводит в качестве последовательного сигнала усиленные сигналы, выводимые посредством канальных усилителей, посредством включения и выключения переключателей, предоставленных в усилителе, в предписанном порядке на основе управляющих сигналов усилителя.
12. Устройство обработки сигналов по п. 7, в котором коэффициент усиления канальных усилителей превышает коэффициент усиления дифференциального усилителя и коэффициент усиления параллельно-последовательного преобразователя.
RU2013155896/08A 2011-06-17 2012-06-12 Усилитель и устройство обработки сигналов RU2553086C1 (ru)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP2011-135380 2011-06-17
JP2011135380 2011-06-17
JP2011-153021 2011-07-11
JP2011153021 2011-07-11
JP2012085700A JP5942552B2 (ja) 2011-06-17 2012-04-04 信号処理装置
JP2012-085700 2012-04-04
PCT/JP2012/065006 WO2012173112A1 (ja) 2011-06-17 2012-06-12 増幅器および信号処理装置

Publications (1)

Publication Number Publication Date
RU2553086C1 true RU2553086C1 (ru) 2015-06-10

Family

ID=47357099

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013155896/08A RU2553086C1 (ru) 2011-06-17 2012-06-12 Усилитель и устройство обработки сигналов

Country Status (8)

Country Link
US (1) US9407217B2 (ru)
EP (1) EP2722983B1 (ru)
JP (1) JP5942552B2 (ru)
KR (1) KR20140011398A (ru)
CN (1) CN103797710B (ru)
CA (1) CA2833248A1 (ru)
RU (1) RU2553086C1 (ru)
WO (1) WO2012173112A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2612573C1 (ru) * 2015-12-23 2017-03-09 Андрей Алексеевич Зайцев Устройство эквивалентного умножения емкости конденсатора петлевого фильтра контура ФАПЧ
RU2674927C1 (ru) * 2017-04-12 2018-12-13 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет "(ЮЗГУ) Неинвертирующий повторитель напряжения

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102984630B (zh) 2011-09-06 2015-12-02 昂宝电子(上海)有限公司 用于音频放大系统中减少失真的系统和方法
JP5612782B1 (ja) * 2013-07-29 2014-10-22 株式会社ユビテック 磁気検出デバイス、磁気センサ及び紙幣鑑別装置
US9685919B2 (en) * 2013-08-21 2017-06-20 On-Bright Electronics (Shanghai) Co., Ltd. Amplification systems and methods with output regulation
CN103441739B (zh) 2013-08-21 2015-04-22 昂宝电子(上海)有限公司 具有一个或多个通道的放大系统和方法
JP6454228B2 (ja) * 2015-06-09 2019-01-16 株式会社ヴィーネックス 磁気センサ装置
WO2017187474A1 (ja) * 2016-04-25 2017-11-02 三菱電機株式会社 半導体集積回路、センサ読取装置及びセンサ読取方法
DE112017002415T5 (de) * 2016-05-12 2019-01-31 Mitsubishi Electric Corporation Bias-strom-schaltung, signalverarbeitungseinheit und biasstrom-steuerverfahren
US10056822B1 (en) * 2017-12-26 2018-08-21 Alpha And Omega Semiconductor (Cayman) Ltd. Constant on-time switching regulator for zero ESR output capacitor without output voltage offset
CN108736834B (zh) * 2018-05-23 2020-07-07 中国电子科技集团公司第二十四研究所 一种带电源抑制的高线性度时间放大器
JP7207201B2 (ja) * 2019-06-28 2023-01-18 株式会社デンソー 磁気センサ

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5783951A (en) * 1995-10-12 1998-07-21 Rohm Co., Ltd. Small current detector circuit and locator device using the same
RU2260245C2 (ru) * 2003-09-26 2005-09-10 ОАО "НПО Промавтоматика" Измеритель электрических зарядов
SU1840157A1 (ru) * 1988-07-20 2006-07-27 Государственный научно-исследовательский институт "Пульсар" Микрополосковый мощный балансный усилитель свч

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6128206A (ja) * 1984-07-18 1986-02-07 Iwatsu Electric Co Ltd レベル補償回路
JPH0469986A (ja) 1990-07-11 1992-03-05 Honda Motor Co Ltd 磁電変換素子の出力補正装置
JPH0594569A (ja) 1991-03-05 1993-04-16 Laurel Bank Mach Co Ltd 紙幣計数機における磁気検出回路の自動調整装置
JPH0585060A (ja) 1991-09-30 1993-04-06 Asahi Denka Kogyo Kk 感熱記録材料
JP3271633B2 (ja) 1993-04-28 2002-04-02 キヤノン株式会社 位置検出回路
JPH07287802A (ja) 1994-04-20 1995-10-31 Hitachi Ltd Mrヘッド用リードアンプ
US6297627B1 (en) * 1996-01-17 2001-10-02 Allegro Microsystems, Inc. Detection of passing magnetic articles with a peak-to-peak percentage threshold detector having a forcing circuit and automatic gain control
JPH11205632A (ja) * 1998-01-13 1999-07-30 Sony Corp サンプルホールド回路及びクランプ回路
US6023193A (en) * 1998-05-01 2000-02-08 Qsc Audio Products, Inc. High power bridge amplifier
JP2000162296A (ja) 1998-11-27 2000-06-16 Hitachi Ltd 信号検出回路
JP2000195003A (ja) 1998-12-25 2000-07-14 Mitsubishi Electric Corp Mr素子の信号増幅回路
JP2001016052A (ja) 1999-06-30 2001-01-19 Mitsubishi Electric Corp 磁気抵抗素子の信号増幅回路
JP2001084041A (ja) * 1999-09-13 2001-03-30 Futaba Corp 直流サーボ制御回路
JP2007033270A (ja) 2005-07-27 2007-02-08 Tokai Rika Co Ltd センサ回路及び回路ユニット
JP4237174B2 (ja) * 2005-10-31 2009-03-11 Necエレクトロニクス株式会社 演算増幅器、積分回路、帰還増幅器及び帰還増幅器の制御方法
GB2440188B (en) * 2006-07-14 2011-06-08 Wolfson Ltd Amplifier Circuits, Methods of Starting and Stopping Amplifier Circuits
JP2010021911A (ja) * 2008-07-14 2010-01-28 Nec Electronics Corp 演算増幅器
JP2010223862A (ja) 2009-03-25 2010-10-07 Murata Mfg Co Ltd 磁気センサ
JP2011135380A (ja) 2009-12-24 2011-07-07 Samsung Yokohama Research Institute Co Ltd 撮像装置、画像共有方法および画像共有プログラム
JP2011153021A (ja) 2010-01-28 2011-08-11 Canon Inc シート処理装置及び画像形成装置
JP5406160B2 (ja) 2010-10-15 2014-02-05 株式会社ニューギン 遊技機

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1840157A1 (ru) * 1988-07-20 2006-07-27 Государственный научно-исследовательский институт "Пульсар" Микрополосковый мощный балансный усилитель свч
US5783951A (en) * 1995-10-12 1998-07-21 Rohm Co., Ltd. Small current detector circuit and locator device using the same
RU2260245C2 (ru) * 2003-09-26 2005-09-10 ОАО "НПО Промавтоматика" Измеритель электрических зарядов

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2612573C1 (ru) * 2015-12-23 2017-03-09 Андрей Алексеевич Зайцев Устройство эквивалентного умножения емкости конденсатора петлевого фильтра контура ФАПЧ
RU2674927C1 (ru) * 2017-04-12 2018-12-13 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет "(ЮЗГУ) Неинвертирующий повторитель напряжения

Also Published As

Publication number Publication date
CN103797710A (zh) 2014-05-14
CN103797710B (zh) 2017-09-22
JP5942552B2 (ja) 2016-06-29
CA2833248A1 (en) 2012-12-20
US20140197828A1 (en) 2014-07-17
EP2722983B1 (en) 2021-03-17
KR20140011398A (ko) 2014-01-28
EP2722983A1 (en) 2014-04-23
US9407217B2 (en) 2016-08-02
EP2722983A4 (en) 2015-05-06
WO2012173112A1 (ja) 2012-12-20
JP2013038764A (ja) 2013-02-21

Similar Documents

Publication Publication Date Title
RU2553086C1 (ru) Усилитель и устройство обработки сигналов
US8330537B1 (en) Low noise, high CMRR and PSRR input buffer
US9473088B2 (en) Signal processing circuit, resolver digital converter, and multipath nested mirror amplifier
US20160161571A1 (en) Fluxgate magnetic sensor readout apparatus
US8854125B2 (en) Linear amplifier that perform level shift and method of level shifting
US10352742B2 (en) Electromagnetic flow sensor interface including sensor drive circuit
US5909132A (en) Resistance bridge and its use in conversion systems
EP3621199B1 (en) Instrumentation amplifier
JP2011113567A (ja) 低ドロップアウト線形レギュレータ(ldo)、ldoを提供するための方法、およびldoを動作させるための方法
US10060951B2 (en) Amplification circuit and current sensor having the same
US8279002B2 (en) Variable gain amplifier circuit
US11374544B2 (en) Capacitive-coupled chopper instrumentation amplifiers and associated methods
US11863132B2 (en) Switched capacitor amplifier circuit, voltage amplification method, and infrared sensor device
US6043708A (en) Fully complementary folded cascode amplifier
CN109075753B (zh) 半导体集成电路、传感器读取装置及传感器读取方法
JP2007221429A (ja) 演算増幅器
WO2006008945A1 (ja) ビデオ信号出力回路及びそれを用いた電子機器
JP2005303823A (ja) 増幅回路
JP2014204427A (ja) エミッタフォロワ回路
KR20070046783A (ko) 평형 출력 회로 및 그것을 이용한 전자 기기
WO2022176523A1 (ja) センサ装置
CN116846344A (zh) 放大电路以及传感器电路
JP2009171338A (ja) 減衰補償回路
JP2006129107A (ja) 信号増幅装置
JP2000353924A (ja) 受光回路

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20160613