CN103441739B - 具有一个或多个通道的放大系统和方法 - Google Patents

具有一个或多个通道的放大系统和方法 Download PDF

Info

Publication number
CN103441739B
CN103441739B CN201310368267.1A CN201310368267A CN103441739B CN 103441739 B CN103441739 B CN 103441739B CN 201310368267 A CN201310368267 A CN 201310368267A CN 103441739 B CN103441739 B CN 103441739B
Authority
CN
China
Prior art keywords
signal
ramp
information
frequency
receive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310368267.1A
Other languages
English (en)
Other versions
CN103441739A (zh
Inventor
袁廷志
陈耀璋
方烈义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
On Bright Electronics Shanghai Co Ltd
Original Assignee
On Bright Electronics Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by On Bright Electronics Shanghai Co Ltd filed Critical On Bright Electronics Shanghai Co Ltd
Priority to CN201310368267.1A priority Critical patent/CN103441739B/zh
Priority to US14/014,177 priority patent/US9054644B2/en
Publication of CN103441739A publication Critical patent/CN103441739A/zh
Priority to TW102145701A priority patent/TWI524662B/zh
Priority to US14/157,431 priority patent/US8975957B1/en
Priority to US14/504,229 priority patent/US9369096B2/en
Priority to US14/584,907 priority patent/US9716469B2/en
Priority to US14/678,136 priority patent/US9685919B2/en
Application granted granted Critical
Publication of CN103441739B publication Critical patent/CN103441739B/zh
Priority to US15/140,367 priority patent/US10355644B2/en
Priority to US15/418,313 priority patent/US10505507B2/en
Priority to US16/431,014 priority patent/US11190136B2/en
Priority to US16/661,906 priority patent/US10951186B2/en
Priority to US17/509,019 priority patent/US20220190784A1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • H03F3/185Low frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2173Class D power amplifiers; Switching amplifiers of the bridge type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2175Class D power amplifiers; Switching amplifiers using analogue-digital or digital-analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/68Combinations of amplifiers, e.g. multi-channel amplifiers for stereophonics
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/171A filter circuit coupled to the output of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/351Pulse width modulation being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/78A comparator being used in a controlling circuit of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/20Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F2203/21Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F2203/211Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • H03F2203/21106An input signal being distributed in parallel over the inputs of a plurality of power amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/20Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F2203/21Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F2203/211Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • H03F2203/21145Output signals are combined by switching a plurality of paralleled power amplifiers to a common output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/20Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F2203/21Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F2203/211Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • H03F2203/21157A filter circuit being added at the output of a power amplifier stage

Abstract

本发明公开了具有一个或多个通道的放大系统和方法。提供了用于放大多个输入信号以生成多个输出信号的系统和方法。一个示例系统包括第一通道、第二通道和第三通道。第一通道被配置为接收一个或多个第一输入信号,处理与一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且生成一个或多个第一输出信号。第二通道被配置为接收一个或多个第二输入信号,处理与一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且生成一个或多个第二输出信号。第一斜坡信号对应于第一相位。第二斜坡信号对应于第二相位。第一相位和第二相位不同。

Description

具有一个或多个通道的放大系统和方法
技术领域
本发明涉及集成电路。更具体地,本发明提供了具有一个或多个通道的放大系统和方法。仅仅作为示例,本发明已应用于D类(Class-D)放大器。但是将认识到,本发明具有更广泛的应用范围。
背景技术
图1是示出使用具有一个通道的D类放大器的放大系统的简化传统示图。该放大系统100包括调制器102、输出级104、低通滤波器106和输出负载116。调制器102包括振荡器(OSC)108、比较器(COMP)110和环路滤波器112。例如,输出负载116是扬声器。在另一示例中,调制器102、输出级104和低通滤波器106被包括在D类放大器中。在又一示例中,低通滤波器106包括一个或多个电感器和/或一个或多个电容器。在又一示例中,低通滤波器106包括一个或多个磁珠(bead core)和/或一个或多个电容器。
环路滤波器112接收输入音频信号118和输出信号120(例如,脉宽调制信号)并向比较器110输出滤波处理后的信号122。例如,输入音频信号118包括一对输入信号。振荡器108生成时钟信号(CLK)126和斜坡信号(RAMP)124,斜坡信号124由比较器110接收。比较器110输出指示斜坡信号124与滤波处理后的信号122之间的比较的比较信号128。输出级104接收比较信号128并生成输出信号120。低通滤波器106将输出信号120转换为音频信号130以驱动负载116。如图1所示,实现了包括调制器102和输出级104的一个通道。多个通道可用于音频放大应用。
在一个实施例中,环路滤波器112放大输入信号118与反馈信号之间的误差信号,反馈信号与输出信号120相关联。例如,环路滤波器112包括在低频范围具有非常高的增益(例如,大于1000的高增益)并且在高频范围具有非常低的增益(例如,远小于1的低增益)的低通滤波器。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器112以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统100的开关频率,则环路滤波器112衰减该高频分量。在一个实施例中,环路滤波器112包括一级或多级模拟积分器。
图2是具有多个通道的放大系统的简化示图。该放大系统300包括多个通道2021,...,202n,...,202N,其中N≥2并且1≤n≤N。第一通道2021包括环路滤波器2041、比较器2061和2081、逻辑控制器2101、驱动组件2121和2141、晶体管2161,2181,2201和2221、以及低通滤波器2241。逻辑控制器2101包括一个或多个缓冲器。例如,低通滤波器2241包括一个或多个电感器和/或一个或多个电容器。在另一示例中,低通滤波器2241包括一个或多个磁珠和/或一个或多个电容器。其它通道具有与第一通道类似的组件。如图2所示,这些通道2021,...,202n,...,202N共享共同的斜坡信号228并生成输出信号(例如,2341,...,234n,...,234N和/或2361,...,236n,...,236N),以使得音频信号被分别提供给输出负载2221,...,222n,...,222N(例如,扬声器)。
在一个实施例中,环路滤波器2041放大输入差分信号与反馈差分信号之间的误差信号,该反馈差分信号与输出差分信号相关联。输入差分信号表示输入信号2301与2321之差,并且输出差分信号表示输出信号2341和2361之差。例如,环路滤波器2041是低通滤波器并且其在低频范围中具有非常高的增益(例如,大于1000的高增益)且在高频范围中具有非常低的增益(例如,远小于1的低增益)。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器2041以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统200的开关频率,则环路滤波器2041衰减该高频分量。在一个实施例中,环路滤波器2041包括一级或多级模拟积分器。在一些实施例中,其它通道中的环路滤波器与环路滤波器2041相同。
放大系统100和200常常具有某些缺点。因此,改善这样的放大系统变得非常重要。
发明内容
本发明涉及集成电路。更具体地,本发明提供了具有一个或多个通道的放大系统和方法。仅仅作为示例,本发明已应用于D类放大器。但是将认识到,本发明具有更广泛的应用范围。
根据一个实施例,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道、第二通道和第三通道。第一通道被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。第三通道被配置为接收一个或多个第三输入信号,处理与所述一个或多个第三输入信号以及第三斜坡信号相关联的信息,并且至少基于与所述一个或多个第三输入信号以及所述第三斜坡信号相关联的信息生成一个或多个第三输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位和所述第二相位不同。
根据另一实施例,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道和第二通道。第一通道被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位与所述第二相位之差等于180度。
根据又一实施例,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道和第二通道。第一通道包括第一环路滤波器、第一信号处理组件和第一输出组件,并且被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道包括第二环路滤波器、第二信号处理组件和第二输出组件,并且被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一环路滤波器被配置为处理与所述一个或多个第一输入信号相关联的信息,并且至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号。所述第一信号处理组件被配置为处理与所述一个或多个第一滤波处理后的信号相关联的信息,并且至少基于与所述一个或多个第一滤波处理后的信号相关联的信息生成一个或多个第一经处理后的信号。所述第一输出组件被配置为处理与所述一个或多个第一经处理后的信号相关联的信息并且至少基于与所述一个或多个第一经处理后的信号相关联的信息生成所述一个或多个第一输出信号。所述第二环路滤波器被配置为处理与所述一个或多个第二输入信号相关联的信息,并且至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号。所述第二信号处理组件被配置为处理与所述一个或多个第二滤波处理后的信号相关联的信息,并且至少基于与所述一个或多个第二滤波处理后的信号相关联的信息生成一个或多个第二经处理后的信号。所述第二输出组件被配置为处理与所述一个或多个第二经处理后的信号相关联的信息并且至少基于与所述一个或多个第二经处理后的信号相关联的信息生成所述一个或多个第二输出信号。所述一个或多个第一经处理后的信号与第一相位相关联。所述一个或多个第二经处理后的信号与第二相位相关联。所述第一相位与所述第二相位之差等于180度。
在一个实施例中,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道和第二通道。第一通道包括第一环路滤波器和一个或多个第一比较器,并且被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道包括第二环路滤波器和一个或多个第二比较器,并且被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一环路滤波器被配置为处理与所述一个或多个第一输入信号相关联的信息,并且至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号。所述一个或多个第一比较器包括一个或多个第一端子和一个或多个第二端子,并且被配置为在所述第一端子处接收所述一个或多个第一滤波处理后的信号并且在所述第二端子处接收所述斜坡信号,至少基于与所述第一滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第一比较信号,并且输出所述一个或多个第一比较信号以便生成所述一个或多个第一输出信号。所述第二环路滤波器被配置为处理与所述一个或多个第二输入信号相关联的信息,并且至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号。所述一个或多个第二比较器包括一个或多个第三端子和一个或多个第四端子,并且被配置为在所述第三端子处接收所述一个或多个第二滤波处理后的信号并且在所述第四端子处接收所述斜坡信号,至少基于与所述第二滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第二比较信号,并且输出所述一个或多个第二比较信号以便生成所述一个或多个第二输出信号。所述一个或多个第二端子包括一个或多个反相端子并且所述一个或多个第四端子包括一个或多个非反相端子,或者所述一个或多个第二端子包括一个或多个非反相端子并且所述一个或多个第四端子包括一个或多个反相端子。
在另一实施例中,一种用于放大多个输入信号以生成多个输出信号的系统包括:振荡器组件,被配置为生成与斜坡频率相关联的斜坡信号;环路滤波器,被配置为接收一个或多个输入信号并且至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及比较器组件,被配置为接收所述一个或多个滤波处理后的信号以及所述斜坡信号,并且至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。所述振荡器组件还被配置为:周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变,并且输出与改变后斜坡频率相关联的所述第一斜坡信号。所述抖动频率大于预定音频范围的上限。
在又一实施例中,一种用于放大多个输入信号以生成多个输出信号的系统包括:振荡器组件,被配置为生成与斜坡频率相关联的斜坡信号,所述斜坡频率对应于一个或多个斜坡周期;环路滤波器,被配置为接收一个或多个输入信号并且至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及比较器组件,被配置为接收所述一个或多个滤波处理后的信号以及所述斜坡信号,并且至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。所述振荡器组件还被配置为,在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期。所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。
根据一个实施例,一种用于放大多个输入信号以生成多个输出信号的方法包括:接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。另外,该方法还包括:接收一个或多个第三输入信号;处理与所述一个或多个第三输入信号以及第三斜坡信号相关联的信息;以及至少基于与所述一个或多个第三输入信号以及所述第三斜坡信号相关联的信息生成一个或多个第三输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位和所述第二相位不同。
根据另一实施例,一种用于放大多个输入信号以生成多个输出信号的方法包括:接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位与所述第二相位之差等于180度。
根据又一实施例,一种用于放大多个输入信号以生成多个输出信号的方法,该方法包括:由包括第一环路滤波器、第一信号处理组件和第一输出组件的第一通道接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:由包括第二环路滤波器、第二信号处理组件和第二输出组件的第二通道接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息包括:由所述第一环路滤波器处理与所述一个或多个第一输入信号相关联的信息;至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号;由所述第一信号处理组件处理与所述一个或多个第一滤波处理后的信号相关联的信息;以及至少基于与所述一个或多个第一滤波处理后的信号相关联的信息生成一个或多个第一经处理后的信号。至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号包括:由所述第一输出组件处理与所述一个或多个第一经处理后的信号相关联的信息;以及至少基于与所述一个或多个第一经处理后的信号相关联的信息生成所述一个或多个第一输出信号。处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息包括:由所述第二环路滤波器处理与所述一个或多个第二输入信号相关联的信息;至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号;由所述第二信号处理组件处理与所述一个或多个第二滤波处理后的信号相关联的信息;以及至少基于与所述一个或多个第二滤波处理后的信号相关联的信息生成一个或多个第二经处理后的信号。至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号包括:由所述第二输出组件处理与所述一个或多个第二经处理后的信号相关联的信息;以及至少基于与所述一个或多个第二经处理后的信号相关联的信息生成所述一个或多个第二输出信号。所述一个或多个第一经处理后的信号与第一相位相关联,所述一个或多个第二经处理后的信号与第二相位相关联,并且所述第一相位与所述第二相位之差等于180度。
在一个实施例中,一种用于放大多个输入信号以生成多个输出信号的方法包括:由包括第一环路滤波器和一个或多个第一比较器的第一通道接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:由包括第二环路滤波器和一个或多个第二比较器的第二通道接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息包括:在所述第一环路滤波器处处理与所述一个或多个第一输入信号相关联的信息;以及至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号。至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号包括:由所述一个或多个第一比较器的一个或多个第一端子接收所述一个或多个第一滤波处理后的信号;由所述一个或多个第一比较器的一个或多个第二端子接收所述斜坡信号;至少基于与所述第一滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第一比较信号;输出所述一个或多个第一比较信号;以及至少基于与所述一个或多个第一比较信号相关联的信息生成所述一个或多个第一输出信号。处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息包括:由所述第二环路滤波器处理与所述一个或多个第二输入信号相关联的信息;以及至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号。至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号包括:由所述一个或多个第二比较器的一个或多个第三端子接收所述一个或多个第二滤波处理后的信号;由所述一个或多个第二比较器的一个或多个第四端子接收所述斜坡信号;至少基于与所述第二滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第二比较信号;输出所述一个或多个第二比较信号;以及至少基于与所述一个或多个第二比较信号相关联的信息生成所述一个或多个第二输出信号。所述一个或多个第二端子包括一个或多个反相端子并且所述一个或多个第四端子包括一个或多个非反相端子,或者所述一个或多个第二端子包括一个或多个非反相端子并且所述一个或多个第四端子包括一个或多个反相端子。
在另一实施例中,一种用于放大多个输入信号以生成多个输出信号的方法包括:生成与斜坡频率相关联的斜坡信号;接收一个或多个输入信号;以及处理与所述一个或多个输入信号相关联的信息。该方法还包括:至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;接收所述一个或多个滤波处理后的信号以及所述斜坡信号;处理与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息;以及至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。生成与斜坡频率相关联的斜坡信号包括:周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变;以及输出与改变后斜坡频率相关联的所述第一斜坡信号。所述抖动频率大于预定音频范围的上限。
在又一实施例中,一种用于放大多个输入信号以生成多个输出信号的方法包括:生成与斜坡频率相关联的斜坡信号,所述斜坡频率对应于一个或多个斜坡周期;接收一个或多个输入信号;以及处理与所述一个或多个输入信号相关联的信息。该方法还包括:至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;接收所述一个或多个滤波处理后的信号以及所述斜坡信号;以及至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。生成与斜坡频率相关联的斜坡信号包括:在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期。所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。
取决于实施例,可以获得一个或多个益处。参考下面的详细描述和附图可以全面地理解本发明的这些益处以及各个另外的目的、特征和优点。
附图说明
图1是示出使用具有一个通道的D类放大器的放大系统的简化传统示图。
图2是具有多个通道的放大系统的简化示图。
图3是根据本发明一个实施例的具有多个通道的放大系统的简化示图。
图4是根据本发明一个实施例的如图3所示放大系统的简化时序图。
图5(a)是示出根据本发明一个实施例的具有两个通道的放大系统的简化示图。
图5(b)是示出根据本发明另一实施例的具有两个通道的放大系统的简化示图。
图5(c)是示出根据本发明又一实施例的具有两个通道的放大系统的简化示图。
图6是根据本发明一个实施例的放大系统的简化示图。
图7是根据本发明一个实施例的作为如图6所示放大系统一部分的具有周期性抖动的振荡器的简化时序图。
图8(a)是根据本发明一个实施例的作为如图6所示放大系统一部分的具有周期性抖动的振荡器的某些组件的简化示图。
图8(b)是根据本发明一个实施例的作为放大系统一部分的如图8(a)所示振荡器的简化时序图。
图8(c)是根据本发明另一实施例的作为如图6所示放大系统一部分的具有周期性抖动的振荡器的某些组件的简化示图。
图9是根据本发明一个实施例的包括具有周期性抖动的振荡器并且接收一个或多个输入信号的如图6所示放大系统的简化时序图。
图10是示出根据本发明又一实施例的作为如图6所示放大系统一部分的振荡器的周期性抖动和伪随机抖动的组合的简化频谱示图。
图11是根据本发明一个实施例的如果输入信号为零,则包括具有周期性抖动和伪随机抖动的振荡器的如图6所示放大系统的简化频谱示图。
图12(a)是根据本发明一个实施例的作为如图6所示放大系统一部分的具有周期性抖动和伪随机抖动的组合的振荡器的某些组件的简化示图。
图12(b)是根据本发明另一实施例的作为如图6所示放大系统一部分的具有周期性抖动和伪随机抖动的组合的振荡器的某些组件的简化示图。
具体实施方式
本发明涉及集成电路。更具体地,本发明提供了具有一个或多个通道的放大系统和方法。仅仅作为示例,本发明已应用于D类放大器。但是将认识到,本发明具有更广泛的应用范围。
参考图2,当多个通道接收共同的斜坡信号时,输出信号(例如,2341,...,234n,...,234N和/或2361,...,236n,...,236N)可能为相同频率并且具有相同相位。即,所有功率级可能几乎同时被接通和关断,这对于施加给放大系统200的电源来说常常导致大的纹波。
图3是根据本发明一个实施例的具有多个通道的放大系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。放大系统300包括多个通道3021,...,302n,...,302N,其中N≥2并且1≤n≤N。
作为一个示例,第一通道3021包括环路滤波器3041、比较器3061和3081、逻辑控制器3101、驱动组件3121和3141、晶体管3161,3181,3201和3221、以及低通滤波器3241。根据某些实施例,其它通道具有与第一通道类似的组件。例如,晶体管3161,3181,3201和3221是N沟道晶体管。在另一示例中,低通滤波器3241包括一个或多个电感器和/或一个或多个电容器。在又一示例中,低通滤波器3241包括一个或多个磁珠和/或一个或多个电容器。在一个实施例中,环路滤波器3041放大输入差分信号与反馈差分信号之间的误差信号,该反馈差分信号与输出差分信号相关联。输入差分信号表示输入信号3301与3321之差,并且输出差分信号表示输出信号3341和3361之差。例如,环路滤波器3041包括低通滤波器,其在低频范围中具有非常高的增益(例如,大于1000的高增益)且在高频范围中具有非常低的增益(例如,远小于1的低增益)。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器3041以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统300的开关频率,则环路滤波器3041衰减该高频分量。在一个实施例中,环路滤波器3041包括一级或多级模拟积分器。
根据一些实施例,不同通道接收的斜坡信号(例如,3281,...,328N)具有相同频率,但具有不同相位。在一个实施例中,这些斜坡信号是三角波信号。在一个实施例中,不同通道接收的斜坡信号之间的相移相等。作为一个示例,第一通道3021接收用于处理输入信号3301和3321的斜坡信号3281。在另一实施例中,第二通道3022(未在图3中示出)接收斜坡信号3282并且斜坡信号3282和斜坡信号3281之间的相移为第三通道3023接收的斜坡信号3283(未在图3中示出)与斜坡信号3281之间的相移为并且最后一个通道302N接收的斜坡信号328N与斜坡信号3281之间的相移为在又一实施例中,不同通道接收的斜坡信号之间的相移不同。作为一个示例,第一通道3021和第二通道3022之间的相移不同于第二通道3022和第三通道3023之间的相移。
图4是根据本发明一个实施例的放大系统300的简化时序图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。4021波形表示作为时间的函数的斜坡信号3281,4022波形表示作为时间的函数的斜坡信号3282,4023波形表示作为时间的函数的斜坡信号3283,并且402N波形表示作为时间的函数的斜坡信号328N。根据某些实施例,如图4所示,斜坡信号3281与斜坡信号3282之间的相移为,斜坡信号3282与斜坡信号3283之间的相移为,并且斜坡信号3281与斜坡信号328N之间的相移为。例如,相移与相移相等或不同。
图5(a)是示出根据本发明一个实施例的具有两个通道的放大系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。放大系统500包括环路滤波器502和504、比较器506,508,510和512、逻辑控制器514和516、驱动组件518,520,522和524、晶体管526,528,530,532,534,536,538和540、以及低通滤波器542和544。例如,放大系统500是N等于2的放大系统300。
在一个实施例中,环路滤波器502、比较器506和508、逻辑控制器514、驱动组件518和520、晶体管526,528,530和532、以及低通滤波器542包括在第一通道中。在另一实施例中,环路滤波器504、比较器510和512、逻辑控制器516、驱动组件522和524、晶体管534,536,538和540、以及低通滤波器544包括在第二通道中。逻辑控制器514包括两个缓冲器550和552,并且逻辑控制器516包括两个缓冲器554和556。在一些实施例中,晶体管526,528,530,532,534,536,538和540是N沟道晶体管,例如,N沟道金属氧化物半导体场效应晶体管(MOSFET)。在某些实施例中,晶体管526,530,534和538是P沟道晶体管(例如,P沟道MOSFET),并且晶体管528,532,536,和540是N沟道晶体管(例如,N沟道MOSFET)。作为一个示例,低通滤波器542和544各自包括一个或多个电感器和/或电容器。在另一个示例中,低通滤波器542和544各自包括一个或多个磁珠和/或一个或多个电容器。
在又一示例中,环路滤波器502、比较器506和508、逻辑控制器514、驱动组件518和520、晶体管526,528,530和532、以及低通滤波器542分别与环路滤波器3041、比较器3061和3081、逻辑控制器3101、驱动组件3121和3141、晶体管3161,3181,3201和3221、以及低通滤波器3241相同。在又一示例中,环路滤波器504、比较器510和512、逻辑控制器516、驱动组件522和524、晶体管534,536,538和540、以及低通滤波器544分别与环路滤波器3041、比较器3061和3081、逻辑控制器3101、驱动组件3121和3141、晶体管3161,3181,3201和3221、以及低通滤波器3241相同。
根据一个实施例,第一通道接收输入信号560和562以及斜坡信号568,并且生成输出信号572和574以提供一个或多个音频信号580给输出负载546(例如,扬声器)。在一个实施例中,斜坡信号568是三角波信号。具体地,例如,环路滤波器502接收输入信号560和562并且生成分别由比较器506和508接收的滤波处理后的信号584和586。作为一个示例,比较器506和508也接收斜坡信号568并且分别生成比较信号588和590。逻辑控制器514将信号596和598分别输出给驱动组件518和520。例如,环路滤波器502接收输出信号572和574作为反馈。在一个示例中,如果比较信号588为逻辑高电平,则信号596为逻辑高电平,并且如果比较信号588为逻辑低电平,则信号596为逻辑低电平。在另一示例中,如果比较信号590为逻辑高电平,则信号598为逻辑高电平,并且如果比较信号590为逻辑低电平,则信号598为逻辑低电平。
根据另一实施例,第二通道接收输入信号564和566以及斜坡信号570,并且生成输出信号576和578以提供一个或多个音频信号582给输出负载548(例如,扬声器)。在一个实施例中,斜坡信号570是三角波信号。具体地,例如,环路滤波器504接收输入信号564和566并且生成分别由比较器510和512接收的滤波处理后的信号588和590。作为一个示例,比较器510和512也接收斜坡信号570并且分别生成比较信号592和594。逻辑控制器516将信号597和599分别输出给驱动组件522和524。例如,环路滤波器504接收输出信号576和578作为反馈。在一个示例中,如果比较信号592为逻辑高电平,则信号597为逻辑高电平,并且如果比较信号592为逻辑低电平,则信号597为逻辑低电平。在另一示例中,如果比较信号594为逻辑高电平,则信号599为逻辑高电平,并且如果比较信号594为逻辑低电平,则信号599为逻辑低电平。
作为一个示例,斜坡信号568和570为相同频率,并且斜坡信号568和斜坡信号570之间的相移为π(例如,180°)。即,斜坡信号568与斜坡信号570反相。在一个实施例中,斜坡信号568和570是三角波信号。
在一个实施例中,环路滤波器502放大输入差分信号与反馈差分信号之间的误差信号,该反馈差分信号与输出差分信号相关联。输入差分信号表示输入信号560与562之差,并且输出差分信号表示输出信号572和574之差。例如,环路滤波器502是低通滤波器并且其在低频范围中具有非常高的增益(例如,大于1000的高增益)且在高频范围中具有非常低的增益(例如,远小于1的低增益)。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器502以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统500的开关频率,则环路滤波器502衰减该高频分量。在一个实施例中,环路滤波器502包括一级或多级模拟积分器。在一些实施例中,环路滤波器504与环路滤波器502相同。
图5(b)是示出根据本发明另一实施例的具有两个通道的放大系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。该放大系统600包括环路滤波器602和604、比较器606,608,610和612、逻辑控制器614和616、驱动组件618,620,622和624、晶体管626,628,630,632,634,636,638和640、以及低通滤波器642和644。
在一个实施例中,环路滤波器602、比较器606和608、逻辑控制器614、驱动组件618和620、晶体管626,628,630和632、以及低通滤波器642被包括在第一通道中。在另一实施例中,环路滤波器604、比较器610和612、逻辑控制器616、驱动组件622和624、晶体管634,636,638和640、以及低通滤波器644包括在第二通道中。逻辑控制器614包括两个缓冲器650和652,并且逻辑控制器616包括两个缓冲器654和656。在一些实施例中,晶体管626,628,630,632,634,636,638和640是N沟道晶体管,例如,N沟道MOSFET。在某些实施例中,晶体管626,630,634和638是P沟道晶体管(例如,P沟道MOSFET),并且晶体管628,632,636,和640是N沟道晶体管(例如,N沟道MOSFET)。作为一个示例,低通滤波器642和644各自包括一个或多个电感器和/或电容器。在另一个示例中,低通滤波器642和644各自包括一个或多个磁珠和/或一个或多个电容器。在又一示例中,环路滤波器602、比较器606和608、逻辑控制器614、驱动组件618和620、晶体管626,628,630和632、以及低通滤波器642分别与环路滤波器3041、比较器3061和3081、逻辑控制器3101、驱动组件3121和3141、晶体管3161,3181,3201和3221、以及低通滤波器3241相同。在又一示例中,环路滤波器604以及比较器610和612分别与环路滤波器3041以及比较器3061和3081相同。
根据一个实施例,第一通道接收输入信号660和662以及斜坡信号668,并且生成输出信号672和674以提供一个或多个音频信号680给输出负载646(例如,扬声器)。在一个实施例中,斜坡信号668是三角波信号。具体地,例如,环路滤波器602接收输入信号660和662以及作为反馈的输出信号672和674,并且生成分别由比较器606和608接收的滤波处理后的信号684和686。作为一个示例,比较器606和608也接收斜坡信号668并且分别生成比较信号688和690。逻辑控制器614将信号696和698分别输出给驱动组件618和620。例如,如果比较信号688为逻辑高电平,则信号696为逻辑高电平,并且如果比较信号688为逻辑低电平,则信号696为逻辑低电平。在另一示例中,如果比较信号690为逻辑高电平,则信号698为逻辑高电平,并且如果比较信号690为逻辑低电平,则信号698为逻辑低电平。在某些实施例中,逻辑控制器614被去除,并且信号688和690分别与信号696和698相同。例如,比较器606,608,610和612各自在非反相端子(例如,“+”端子)处接收斜坡信号668。在另一示例中,比较器606,608,610和612各自在反相端子(例如,“-”端子)处接收斜坡信号668。
根据另一实施例,第二通道接收输入信号664和666以及斜坡信号668,并且生成输出信号676和678以提供一个或多个音频信号682给输出负载648(例如,扬声器)。具体地,例如,环路滤波器604接收输入信号664和666以及作为反馈的输出信号676和678,并且生成分别由比较器610和612接收的滤波处理后的信号688和690。作为一个示例,比较器610和612也接收斜坡信号668并且分别生成比较信号692和694。逻辑控制器616将信号697和699分别输出给驱动组件622和624。例如,如果比较信号692为逻辑高电平,则信号697为逻辑低电平,并且如果比较信号692为逻辑低电平,则信号697为逻辑高电平。在另一示例中,如果比较信号694为逻辑高电平,则信号699为逻辑低电平,并且如果比较信号694为逻辑低电平,则信号699为逻辑高电平。在又一示例中,比较器606在反相端子(例如,“-”端子)处接收信号684;比较器608在反相端子(例如,“-”端子)处接收信号686;比较器610在反相端子(例如,“-”端子)处接收信号688;以及比较器612在反相端子(例如,“-”端子)处接收信号690。
在一个实施例中,环路滤波器602放大输入差分信号与反馈差分信号之间的误差信号,该反馈差分信号与输出差分信号相关联。输入差分信号表示输入信号660与662之差,并且输出差分信号表示输出信号672和674之差。例如,环路滤波器602是低通滤波器并且其在低频范围中具有非常高的增益(例如,大于1000的高增益)且在高频范围中具有非常低的增益(例如,远小于1的低增益)。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器602以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统600的开关频率,则环路滤波器602衰减该高频分量。在一个实施例中,环路滤波器602包括一级或多级模拟积分器。在一些实施例中,环路滤波器604与环路滤波器602相同。
图5(c)是示出根据本发明又一实施例的具有两个通道的放大系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。该放大系统1600包括环路滤波器1602和1604、比较器1606,1608,1610和1612、逻辑控制器1614和1616、驱动组件1618,1620,1622和1624、晶体管1626,1628,1630,1632,1634,1636,1638和1640、以及低通滤波器1642和1644。
在一个实施例中,环路滤波器1602、比较器1606和1608、逻辑控制器1614、驱动组件1618和1620、晶体管1626,1628,1630和1632、以及低通滤波器1642被包括在第一通道中。在另一实施例中,环路滤波器1604、比较器1610和1612、逻辑控制器1616、驱动组件1622和1624、晶体管1634,1636,1638和1640、以及低通滤波器1644包括在第二通道中。逻辑控制器1614包括两个缓冲器1650和1652,并且逻辑控制器1616包括两个缓冲器1654和1656。在一些实施例中,晶体管1626,1628,1630,1632,1634,1636,1638和1640是N沟道晶体管,例如,N沟道MOSFET。在某些实施例中,晶体管1626,1630,1634和1638是P沟道晶体管(例如,P沟道MOSFET),并且晶体管1628,1632,1636,和1640是N沟道晶体管(例如,N沟道MOSFET)。作为一个示例,低通滤波器1642和1644各自包括一个或多个电感器和/或电容器。在另一个示例中,低通滤波器1642和1644各自包括一个或多个磁珠和/或一个或多个电容器。在又一示例中,环路滤波器1602、比较器1606和1608、逻辑控制器1614、驱动组件1618和1620、晶体管1626,1628,1630和1632、以及低通滤波器1642分别与环路滤波器3041、比较器3061和3081、逻辑控制器3101、驱动组件3121和3141、晶体管3161,3181,3201和3221、以及低通滤波器3241相同。在又一示例中,环路滤波器1604以及比较器1610和1612分别与环路滤波器3041以及比较器3061和3081相同。
根据一个实施例,第一通道接收输入信号1660和1662以及斜坡信号1668,并且生成输出信号1672和1674以提供一个或多个音频信号1680给输出负载1646(例如,扬声器)。在一个实施例中,斜坡信号1668是三角波信号。具体地,例如,环路滤波器1602接收输入信号1660和1662以及作为反馈的输出信号1672和1674,并且生成分别由比较器1606和1608接收的滤波处理后的信号1684和1686。作为一个示例,比较器1606和1608也接收斜坡信号1668并且分别生成比较信号1688和1690。逻辑控制器1614将信号1696和1698分别输出给驱动组件1618和1620。例如,如果比较信号1688为逻辑高电平,则信号1696为逻辑高电平,并且如果比较信号1688为逻辑低电平,则信号1696为逻辑低电平。在另一示例中,如果比较信号1690为逻辑高电平,则信号1698为逻辑高电平,并且如果比较信号1690为逻辑低电平,则信号1698为逻辑低电平。在某些实施例中,逻辑控制器1614被去除,并且信号1688和1690分别与信号1696和1698相同。在一些实施例中,逻辑控制器1616被去除,并且信号1692和1694分别与信号1697和1699相同。例如,比较器1610和1612各自在非反相端子(例如,“+”端子)处接收斜坡信号1668,并且比较器1606和1608各自在反相端子(例如,“-”端子)处接收斜坡信号1668。
根据另一实施例,第二通道接收输入信号1664和1666以及斜坡信号1668,并且生成输出信号1676和1678以提供一个或多个音频信号1682给输出负载1648(例如,扬声器)。具体地,例如,环路滤波器1604接收输入信号1664和1666以及作为反馈的输出信号1676和1678,并且生成分别由比较器1610和1612接收的滤波处理后的信号1688和1690。作为一个示例,比较器1610和1612也接收斜坡信号1668并且分别生成比较信号1692和1694。在另一示例中,逻辑控制器1616将信号1697和1699分别输出给驱动组件1622和1624。在又一示例中,比较器1606在反相端子(例如,“-”端子)处接收信号1684;比较器1608在反相端子(例如,“-”端子)处接收信号1686;比较器1610在反相端子(例如,“-”端子)处接收信号1688;以及比较器1612在反相端子(例如,“-”端子)处接收信号1690。
在一个实施例中,环路滤波器1602放大输入差分信号与反馈差分信号之间的误差信号,该反馈差分信号与输出差分信号相关联。输入差分信号表示输入信号1660与1662之差,并且输出差分信号表示输出信号1672和1674之差。例如,环路滤波器1602是低通滤波器并且其在低频范围中具有非常高的增益(例如,大于1000的高增益)且在高频范围中具有非常低的增益(例如,远小于1的低增益)。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器1602以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统1600的开关频率,则环路滤波器1602衰减该高频分量。在一个实施例中,环路滤波器1602包括一级或多级模拟积分器。在一些实施例中,环路滤波器1604与环路滤波器1602相同。
如上面讨论并在此进一步强调的,图3、图5(a)、图5(b)和图5(c)仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。例如,斜坡信号568和570之间的相移不等于π。在一个实施例中,斜坡信号568和570是三角波信号。在另一示例中,通道3021,...,302N各自包括用于分别生成斜坡信号3281,...,328N的单独振荡器。在又一示例中,通道3021,...,302N共享生成斜坡信号3281,...,328N的共同振荡器。在一个实施例中,斜坡信号3281,...,328N是三角波信号。在又一示例中,如图5(a)所示的两个通道各自包括分别生成斜坡信号568和570的单独振荡器。在又一示例中,如图5(a)所示的两个通道共享生成斜坡信号568和570的共同振荡器。
返回参考图2,放大系统200常常涉及高的开关频率,并且电磁干扰问题可能是重要的。
图6是根据本发明一个实施例的放大系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。该放大系统800包括调制器802、输出级804、低通滤波器806和输出负载816。调制器802包括环路滤波器812、振荡器(OSC)808和比较器(COMP)810。例如,输出负载816是扬声器。在另一示例中,低通滤波器806包括一个或多个电感器和/或一个或多个电容器。在又一示例中,低通滤波器806包括一个或多个磁珠和/或一个或多个电容器。在又一示例中,调制器802、输出级804和低通滤波器806包括在D类放大器中。
根据一个实施例,环路滤波器812接收输入音频信号818并向比较器810输出滤波处理后的信号822。例如,输入音频信号818包括一对输入信号。在另一示例中,振荡器808生成时钟信号(CLK)826和斜坡信号(RAMP)824。作为一个示例,比较器810接收斜坡信号824,并且将比较信号828提供给输出级804,输出级804生成输出信号820。在一个示例中,环路滤波器812接收作为反馈的输出信号820。在一个实施例中,斜坡信号824是三角波信号。例如,低通滤波器806将输出信号820转换为音频信号830以驱动负载816。如图6所示,根据某些实施例,调制器802、输出级804和低通滤波器806被包括在多通道放大系统的一个通道中。例如,输出信号820包括一个或多个信号。在另一示例中,输出信号820表示两个信号之差。
根据另一实施例,振荡器808被配置为向时钟信号826的振荡频率和/或斜坡信号824的斜坡频率提供周期性抖动。例如,时钟信号826的振荡频率和/或斜坡信号824的斜坡频率响应于周期性抖动在特定范围中变化。在另一示例中,周期性抖动的频率(例如,重复速率)大于音频范围(例如,约20Hz至约20KHz)的上限。在又一示例中,时钟信号826的振荡频率等于斜坡信号824的斜坡频率。
根据又一实施例,振荡器808被配置为向时钟信号826的振荡频率和/或斜坡信号824的斜坡频率提供周期性抖动和伪随机抖动的组合。例如,时钟信号826的振荡频率和/或斜坡信号824的斜坡频率响应于周期性抖动和伪随机抖动的组合在特定范围中变化。在另一示例中,伪随机抖动的频率(例如,重复速率)小于音频范围(例如,约20Hz至约20KHz)的下限。
根据又一实施例,斜坡信号824被与一个或多个斜坡周期相关联,一个或多个斜坡周期与斜坡信号824的斜坡频率相关。例如,振荡器808被配置为在第一斜坡周期中调节斜坡信号824以影响下一斜坡周期中斜坡信号824的斜率和/或该下一斜坡周期的持续时间。具体地,在一些实施例中,振荡器808被配置为改变与斜坡信号824相关联的倾斜上升斜率和/或倾斜下降斜率(例如,以周期性方式或以伪随机方式)。根据某些实施例,如图6所示的放大系统800可以在如图3、图5(a)和/或图5(b)的一个或多个通道中实现以进一步改善这一个或多个通道。例如,周期性抖动或者周期性抖动与伪随机抖动的组合被提供给实现与放大系统800类似的放大系统的这一个或多个通道。
在一个实施例中,环路滤波器812放大输入信号818与反馈信号之间的误差信号,反馈信号与输出信号820相关联。例如,环路滤波器812包括在低频范围具有非常高的增益(例如,大于1000的高增益)并且在高频范围具有非常低的增益(例如,远小于1的低增益)的低通滤波器。在另一示例中,如果信号包括低频分量和高频分量,则环路滤波器812以高增益放大低频分量并且以低增益(例如,远小于1的低增益)放大高频分量。在又一示例中,如果高频分量靠近放大系统800的开关频率,则环路滤波器812衰减该高频分量。在一个实施例中,环路滤波器812包括一级或多级模拟积分器。
图7是根据本发明一个实施例的作为放大系统800一部分的具有周期性抖动的振荡器808的简化时序图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。波形702表示作为时间的函数的与时钟信号826相关联的振荡频率和/或与振荡器808的斜坡信号824相关联的斜坡频率。图7示出了开始于t0并结束于t8的抖动周期T0。例如,t0≤t1≤t2≤t3≤t4≤t5≤t6≤t7≤t8
根据一个实施例,多个频率步阶出现在该抖动周期T0中,其中,每个频率步阶对应于特定振荡频率值或特定斜坡频率值。例如,在t0与t1之间,振荡频率或斜坡频率具有值f1。作为一个示例,振荡频率或斜坡频率在t1与t2之间增大到另一值f2,并且然后在t3与t4之间增大到值f3。根据某些实施例,在t4与t5之间,振荡频率或斜坡频率增大至抖动周期T0内的峰值f4。作为一个示例,在t5与t8之间,振荡频率或斜坡频率的值减小直到抖动周期T0的结束,并且然后下一抖动周期开始。例如,频率值f1,f2,f3,f4,f5,f6和f7再次出现在下一抖动周期期间。在另一示例中,频率抖动的重复速率(例如,抖动序列的重复)与抖动周期T0成反比。在又一示例中,重复速率的大小大于音频范围(例如,约20Hz至约20KHz)的上限。根据一些实施例,作为一个示例,音频信号830的频率不受如图7所示的频率抖动的影响。
图8(a)是根据本发明一个实施例的作为放大系统800一部分的具有周期性抖动的振荡器808的某些组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。振荡器808包括抖动序列生成器902、电流源904和906、开关908和910、跨导放大器912、电容器916、比较器914和918、与门920和922以及缓冲器924。
根据一个实施例,抖动序列生成器902接收时钟信号826,并且生成信号930以触发与电流源904相关的充电电流932和/或与电流源906相关的放电电流934的改变。例如,开关908响应于充电信号926而断开或闭合,并且开关910响应于放电信号928而断开或闭合。在一个示例中,如果充电信号926为逻辑高电平,则放电信号928为逻辑低电平,并且如果充电信号926为逻辑高电平,则放电信号928为逻辑低电平。在另一示例中,时钟信号826类似于放电信号928那样在逻辑高电平与逻辑低电平之间改变。例如,时钟信号826与时钟信号826的振荡频率所对应的一个或多个振荡周期相关联。在另一示例中,斜坡信号824与斜坡信号824的斜坡频率所对应的一个或多个斜坡周期相关联。在又一示例中,开关周期在持续时间上等于斜坡周期。在又一示例中,开关周期和斜坡周期在相同时间开始并且在相同时间结束。在又一示例中,在斜坡周期中,斜坡信号824的大小在斜坡周期内的一时间段期间增大,并且其大小在该斜坡周期内的另一时间段期间减小。
根据另一实施例,抖动序列生成器902检测时钟信号826的上升沿,并且生成信号930以改变充电电流932和/或放电电流934,以使时钟信号826的频率和/或斜坡信号824的斜坡频率抖动。例如,时钟信号826的振荡频率和/或斜坡信号824的斜坡频率的改变由充电电流932和/或放电电流934的大小来确定。在另一示例中,在时钟信号826的上升沿,斜坡信号824达到斜坡周期期间的峰值大小。在又一示例中,充电电流932的大小等于放电电流934。在又一示例中,电流932和电流934的大小相等。在又一示例中,用于对电容器916充电的充电周期基于斜坡信号824与参考信号998(例如,VREF+)之间的比较来确定。在又一示例中,用于对电容器916放电的放电周期基于斜坡信号824与参考信号996(例如,VREF-)之间的比较来确定。
图8(b)是根据本发明一个实施例的作为放大系统800一部分的如图8(a)所示的振荡器808的简化时序图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。波形1006表示作为时间的函数的时钟信号826,并且波形1008表示作为时间的函数的斜坡信号824。例如,t9≤t10≤t11≤t12≤t13
根据一个实施例,如图8(b)所示,在第一斜坡周期(例如,Tn)期间,斜坡信号824从大小1018(例如,t9处)下降到大小1020(例如,t10处),并且然后增大到大小1022(例如,t11处)。例如,在该斜坡周期(例如,Tn)期间,充电电流932和/或放电电流934保持在特定范围(例如,最大大小与最小大小之间的范围)内的第一大小。根据一些实施例,在t11,第二斜坡周期(例如,Tn+1)开始,并且上升沿1028出现在时钟信号826中。例如,抖动序列生成器902输出信号930以改变充电电流932和/或放电电流934,从而使时钟信号826的振荡频率和/或斜坡信号824的斜坡频率抖动。在另一示例中,响应于充电电流932和/或放电电流934的改变,斜坡信号824在第二斜坡周期(例如,Tn+1)中的斜率变得不同于第一斜坡周期(例如,Tn)中的斜率。在又一示例中,响应于充电电流932和/或放电电流934的改变,第二斜坡周期(例如,Tn+1)的持续时间变得不同于第一斜坡周期(例如,Tn)。在一些实施例中,斜坡信号824的斜率的改变(例如,倾斜上升斜率和/或倾斜下降斜率)引起与斜坡信号824相关联的斜坡频率和/或与时钟信号826相关联的振荡频率的改变。
根据另一实施例,在第二斜坡周期(例如,Tn+1)期间,斜坡信号824从大小1022(例如,t11处)减小到大小1024(例如,t12处),并且然后增大到大小1026(例如,t13处)。例如,在第二斜坡周期(例如,Tn+1)期间,充电电流932和/或放电电流934保持为最大大小与最小大小之间的范围内的第二大小。在另一示例中,第二大小不同于第一大小。根据一些实施例,在t13,第三斜坡周期(例如,Tn+2)开始,并且另一上升沿1030出现在时钟信号826中。例如,抖动序列生成器902改变信号930以再次改变充电电流932和/或放电电流934,从而使时钟信号826的振荡频率和/或斜坡信号824的斜坡频率抖动。在另一示例中,响应于充电电流932和/或放电电流934的改变,斜坡信号824在第三斜坡周期(例如,Tn+2)中的斜率变得不同于第二斜坡周期(例如,Tn+1)中的斜率。在又一示例中,响应于充电电流932和/或放电电流934的改变,第三斜坡周期(例如,Tn+2)的持续时间变得不同于第一斜坡周期(例如,Tn+1)。在一些实施例中,斜坡信号824的斜率的改变(例如,倾斜上升斜率和/或倾斜下降斜率)引起与斜坡信号824相关联的斜坡频率和/或与时钟信号826相关联的振荡频率的改变。例如,斜坡信号824的大小1018,1022和1026与参考信号998(例如,VREF+)相关,并且斜坡信号824的大小1020和1024与参考信号996(例如,VREF-)相关。
图8(c)是根据本发明另一实施例的作为放大系统800一部分的具有周期性抖动的振荡器808的某些组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。振荡器808包括电流控制振荡组件1410、编码器1406、电流数模转换器(DAC)1408和计数器组件1404。例如,计数器组件1404、编码器1406和电流DAC1408包括在抖动序列生成器902中。在另一示例中,电流DAC(例如,电流DAC1408)被包括在电流源904和/或电流源906中。在又一示例中,电流控制振荡组件1410包括电流源904和906、开关908和910、电容器916、放大器912、比较器914和918、与门920和922、以及缓冲器928。
根据一个实施例,计数器组件1404接收时钟信号826并且生成由编码器1406接收的信号1412。作为一个示例,经编码信号1414由DAC1408接收,DAC1408输出电流信号1416(例如,Idac2)给电流控制振荡组件1410。在另一示例中,电流控制振荡组件1410还接收电流信号1402(例如,I0)并且输出时钟信号826和斜坡信号824。如图8(c)所示,计数器组件1404响应于时钟信号826而改变信号1412,以使时钟信号826的振荡频率和/或斜坡信号824的斜坡频率抖动。例如,时钟信号826与时钟信号826的振荡频率所对应的一个或多个开关周期相关联。在另一示例中,斜坡信号824与斜坡信号824的斜坡频率所对应的一个或多个斜坡周期相关联。在又一示例中,开关周期在持续时间上等于斜坡周期。在又一示例中,开关周期和斜坡周期在相同时间开始并且在相同时间结束。在又一示例中,电流信号1402是固定的。
根据另一实施例,在第一开关周期的开始处,计数器组件1404生成第一值的信号1412,并且电流DAC1408响应于信号1412为第一值而生成第一大小的电流1416。例如,时钟信号826的振荡频率和/或斜坡信号824的斜坡频率响应于电流1416为第一大小而抖动。在另一示例中,在第一开关周期之后的第二开关周期的开始处,计数器组件1404生成第二值的信号1412,并且电流DAC1408响应于信号1412为第二值而生成第二大小的电路1416。在又一示例中,时钟信号826的振荡频率和/或斜坡信号824的斜坡频率响应于电流1416为第二大小而再次被抖动。
根据又一实施例,斜坡信号824的斜坡频率如下来确定:
f = β I 0 + I dac 2              (式1)
其中,β表示常数,I0表示直流信号1402,并且Idac2表示信号1416。
根据某些实施例,如果Idac2<<I0,则斜坡信号824的斜坡频率如下这样确定:
f = β I 0 ( 1 - I dac 2 I 0 )          (式2)
基于式2,斜坡信号824的斜坡频率由电流信号1416调制。例如,充电电流932和放电电流934满足下式:
Icharge=Idischarge=I0+Icdac2
                               (式3)
根据又一实施例,如果没有输入信号被放大系统800接收,则与输出信号820(例如,PWM)相关联的调制周期如下这样确定:
T i , PWM = 1 4 × T i - 1 , RAMP + 3 4 × T i , RAMP                (式4)
其中,Ti,PWM表示与输出信号820相关联的当前调制周期,Ti-1,RAMP表示前一斜坡周期,并且Ti,RAMP表示当前斜坡周期。
根据又一实施例,如果放大系统800接收一个或多个输入信号,则输出信号820的占空比改变,并且与输出信号820相关联的调制周期如下这样确定:
T i , PWM = 1 α × T i - 1 , RAMP + α - 1 α × T i , RAMP                 (式5)
其中,α表示与输入信号相关联的正数。根据一些实施例,基于式5,如果α随着输入信号的增大而改变,则输出信号820的占空比增大,并且输出信号820的更多频率值出现。
图9是根据本发明一个实施例的包括具有周期性抖动的振荡器808并且接收输入信号818的放大系统800的简化时序图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。波形1102表示作为时间的函数的与放大系统800的信号820(例如,PWM)相关联的调制频率的值。例如,放大系统800包括如图7、图8(a)、图8(b)和/或图8(c)所示的具有周期性抖动的振荡器808。
如图9所示,存在两个抖动周期Tl和Tm。根据一个实施例,多个频率步阶出现在抖动周期Tl和Tm的每个中,其中,每个频率步阶对应于特定开关频率值。但是,在某些实施例中,抖动周期T1的频率值不同于抖动周期Tm的频率值,并且此外,出现在抖动周期Tl和Tm中的频率值不同于其他抖动周期中的频率值,如图9所示。根据一些实施例,与图7相比,由于改变充电电流932和放电电流934引起的斜坡信号824的抖动,更多频率值随着时间出现。
如上面讨论并在此进一步强调的,图7、图8(a)、图8(b)、图8(c)和图9仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。在某些实施例中,抖动序列生成器902在振荡器808外面。在一些实施例中,计数器组件1404、编码器1406和电流DAC1408在振荡器808外面。例如,图7和图9示出了周期性抖动,但是周期性抖动可以与伪随机抖动相组合,如图10所示。
图10是示出根据本发明又一实施例的作为放大系统800一部分的振荡器808的周期性抖动和伪随机抖动的组合的简化频谱示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。
根据一个实施例,音频范围在频率值fc1(例如,大约20Hz)和频率值fc2(例如,大约20kHz)之间,并且时钟信号826的振荡频率(例如,fosc)在大小上大于音频范围的上限。作为一个示例,与如图7和/或图9所示的周期性抖动相关联的频率(例如,fjl)在大小上大于音频范围的上限。在另一示例中,与伪随机抖动相关联的频率(例如,fj2)在大小上小于音频范围的下限。根据某些实施例,音频信号830的频率分量不受周期性抖动和/或伪随机抖动的影响。根据另一实施例,如果周期性抖动的频率值的个数为Nj1并且伪随机抖动的频率值的个数为Nj2,则在没有任何输入信号情况下与输出信号820相关联的频率值的个数如下这样确定:
Ntotl=Nj1×Nj2             (式6)
其中,Ntotal表示与输出信号820相关联的频率值的个数。例如,如果Nj1=7并且Nj2=16,则Ntotal=112。根据某些实施例,如果放大系统800接收输入信号,则更多频率值出现,如图10所示。
图11是根据本发明一个实施例的如果输入信号818为零,则包括具有周期性抖动和伪随机抖动的振荡器808的放大系统800的简化频谱示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。波形1202表示作为频率的函数的与放大系统800的信号820(例如,PWM)相关联的大小。
图12(a)是根据本发明一个实施例的作为放大系统800一部分的具有周期性抖动和伪随机抖动的组合的振荡器808的某些组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。振荡器808包括抖动序列生成器1502、电流源1504和1506、开关1508和1510、跨导放大器1512、电容器1516、比较器1514和1518、与门1520和1522以及缓冲器1524。
根据一个实施例,抖动序列生成器1502接收时钟信号826,并且生成信号1530以触发与电流源1504相关的充电电流1532和/或与电流源1506相关的放电电流1534的改变,从而向时钟信号826的振荡频率和/或斜坡信号824的斜坡频率提供周期性抖动和伪随机抖动的组合。例如,开关1508响应于充电电流1526而断开或闭合,并且开关1510响应于放电电流1528而断开或闭合。在一个示例中,如果充电信号1526为逻辑高电平,则放电信号1528为逻辑低电平,并且如果充电信号1526为逻辑高电平,则放电信号1528为逻辑低电平。在另一示例中,时钟信号826类似于放电信号1528那样在逻辑高电平与逻辑低电平之间改变。
图12(b)是根据本发明另一实施例的作为放大系统800一部分的具有周期性抖动和伪随机抖动的组合的振荡器808的某些组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。振荡器808包括电流控制振荡组件1302、线性反馈移位寄存器(LFSR)组件1304、编码器组件1306和1312、电流数模转换器(DAC)1308和1314、以及计数器组件1310。例如,计数器组件1310、编码器组件1312、电流DAC1314、LFSR1304、编码器组件1306和电流DAC1308被包括在抖动序列生成器1502中。在另一示例中,电流DAC(例如,电流DAC1308或电流DAC1314)被包括在电流源1504和/或电流源1506中。在又一示例中,电流控制振荡组件1302包括电流源1504和1506、开关1508和1510、电容器1516、放大器1512、比较器1514和1518、与门1520和1522、以及缓冲器1528。
根据一个实施例,被实现用于伪随机抖动的LFSR组件1304接收时钟信号826,并且生成由编码器组件1306编码的信号1322。例如,经编码信号1324由DAC1308接收,DAC1308输出电流信号1318(例如,Idac1)给电流控制振荡组件1302。在另一示例中,被实现用于周期性抖动的计数器组件1310接收时钟信号826并且生成由编码器1312编码的信号1326。作为一个示例,经编码信号1328由DAC1314接收,DAC1314输出电流信号1320(例如,Idac2)给电流控制振荡组件1302。在另一示例中,电流控制振荡组件1302还接收电流信号1316(例如,I0)并且输出时钟信号826和斜坡信号824。在另一示例中,电流信号1316是固定的。
根据另一实施例,斜坡信号824的斜坡频率如下这样确定:
f = β I 0 + I dac 1 + I dac 2                 (式7)
其中,β表示常数,I0表示信号1316,Idac1表示信号1318,并且Idac2表示信号1320。
根据某些实施例,如果Idac1+Idac2<<I0,则斜坡信号824的斜坡频率如下这样确定:
f = β I 0 ( 1 - I dac 1 + I dac 2 I 0 )                      (式8)
基于式8,斜坡信号824的斜坡频率由电流信号1318和1320调制。例如,充电电流932和放电电流934满足下式:
|Icharge|=|Idischarge|=|I0+Idac1+Idac2|
                                      (式9)
如上面讨论并在此进一步强调的,图12(a)和图12(b)仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。在一个实施例中,斜坡信号824是三角波信号,斜坡信号824的上升斜率与下降斜率相等。在某些实施例中,抖动序列生成器1502在振荡器808外面。在一些实施例中,计数器组件1504、编码器1506和电流DAC1508在振荡器808外面。
根据一个实施例,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道、第二通道和第三通道。第一通道被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。第三通道被配置为接收一个或多个第三输入信号,处理与所述一个或多个第三输入信号以及第三斜坡信号相关联的信息,并且至少基于与所述一个或多个第三输入信号以及所述第三斜坡信号相关联的信息生成一个或多个第三输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位和所述第二相位不同。例如,该系统至少根据图3和/或图4实现。
根据另一实施例,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道和第二通道。第一通道被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位与所述第二相位之差等于180度。例如,该系统至少根据图5(a)实现。
根据又一实施例,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道和第二通道。第一通道包括第一环路滤波器、第一信号处理组件和第一输出组件,并且被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道包括第二环路滤波器、第二信号处理组件和第二输出组件,并且被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一环路滤波器被配置为处理与所述一个或多个第一输入信号相关联的信息,并且至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号。所述第一信号处理组件被配置为处理与所述一个或多个第一滤波处理后的信号相关联的信息,并且至少基于与所述一个或多个第一滤波处理后的信号相关联的信息生成一个或多个第一经处理后的信号。所述第一输出组件被配置为处理与所述一个或多个第一经处理后的信号相关联的信息并且至少基于与所述一个或多个第一经处理后的信号相关联的信息生成所述一个或多个第一输出信号。所述第二环路滤波器被配置为处理与所述一个或多个第二输入信号相关联的信息,并且至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号。所述第二信号处理组件被配置为处理与所述一个或多个第二滤波处理后的信号相关联的信息,并且至少基于与所述一个或多个第二滤波处理后的信号相关联的信息生成一个或多个第二经处理后的信号。所述第二输出组件被配置为处理与所述一个或多个第二经处理后的信号相关联的信息并且至少基于与所述一个或多个第二经处理后的信号相关联的信息生成所述一个或多个第二输出信号。所述一个或多个第一经处理后的信号与第一相位相关联。所述一个或多个第二经处理后的信号与第二相位相关联。所述第一相位与所述第二相位之差等于180度。例如,该系统至少根据图5(b)实现。
在一个实施例中,一种用于放大多个输入信号以生成多个输出信号的系统包括第一通道和第二通道。第一通道包括第一环路滤波器和一个或多个第一比较器,并且被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。第二通道包括第二环路滤波器和一个或多个第二比较器,并且被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一环路滤波器被配置为处理与所述一个或多个第一输入信号相关联的信息,并且至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号。所述一个或多个第一比较器包括一个或多个第一端子和一个或多个第二端子,并且被配置为在所述第一端子处接收所述一个或多个第一滤波处理后的信号并且在所述第二端子处接收所述斜坡信号,至少基于与所述第一滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第一比较信号,并且输出所述一个或多个第一比较信号以便生成所述一个或多个第一输出信号。所述第二环路滤波器被配置为处理与所述一个或多个第二输入信号相关联的信息,并且至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号。所述一个或多个第二比较器包括一个或多个第三端子和一个或多个第四端子,并且被配置为在所述第三端子处接收所述一个或多个第二滤波处理后的信号并且在所述第四端子处接收所述斜坡信号,至少基于与所述第二滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第二比较信号,并且输出所述一个或多个第二比较信号以便生成所述一个或多个第二输出信号。所述一个或多个第二端子包括一个或多个反相端子并且所述一个或多个第四端子包括一个或多个非反相端子,或者所述一个或多个第二端子包括一个或多个非反相端子并且所述一个或多个第四端子包括一个或多个反相端子。例如,该系统至少根据图5(c)实现。
在另一实施例中,一种用于放大多个输入信号以生成多个输出信号的系统包括:振荡器组件,被配置为生成与斜坡频率相关联的斜坡信号;环路滤波器,被配置为接收一个或多个输入信号并且至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及比较器组件,被配置为接收所述一个或多个滤波处理后的信号以及所述斜坡信号,并且至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。所述振荡器组件还被配置为:周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变,并且输出与改变后斜坡频率相关联的所述第一斜坡信号。所述抖动频率大于预定音频范围的上限。例如,该系统至少根据图6、图7、图8(a)、图8(b)、图8(c)和/或图9实现。
在又一实施例中,一种用于放大多个输入信号以生成多个输出信号的系统包括:振荡器组件,被配置为生成与斜坡频率相关联的斜坡信号,所述斜坡频率对应于一个或多个斜坡周期;环路滤波器,被配置为接收一个或多个输入信号并且至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及比较器组件,被配置为接收所述一个或多个滤波处理后的信号以及所述斜坡信号,并且至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。所述振荡器组件还被配置为,在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期。所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。例如,该系统至少根据图6、图7、图8(a)、图8(b)、图8(c)、图9、图10、图11、图12(a)和/或图12(b)实现。
根据一个实施例,一种用于放大多个输入信号以生成多个输出信号的方法包括:接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。另外,该方法还包括:接收一个或多个第三输入信号;处理与所述一个或多个第三输入信号以及第三斜坡信号相关联的信息;以及至少基于与所述一个或多个第三输入信号以及所述第三斜坡信号相关联的信息生成一个或多个第三输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位和所述第二相位不同。例如,该方法至少根据图3和/或图4实现。
根据另一实施例,一种用于放大多个输入信号以生成多个输出信号的方法包括:接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号。所述第一斜坡信号对应于第一相位。所述第二斜坡信号对应于第二相位。所述第一相位与所述第二相位之差等于180度。例如,该方法至少根据图5(a)实现。
根据又一实施例,一种用于放大多个输入信号以生成多个输出信号的方法,该方法包括:由包括第一环路滤波器、第一信号处理组件和第一输出组件的第一通道接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:由包括第二环路滤波器、第二信号处理组件和第二输出组件的第二通道接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息包括:由所述第一环路滤波器处理与所述一个或多个第一输入信号相关联的信息;至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号;由所述第一信号处理组件处理与所述一个或多个第一滤波处理后的信号相关联的信息;以及至少基于与所述一个或多个第一滤波处理后的信号相关联的信息生成一个或多个第一经处理后的信号。至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号包括:由所述第一输出组件处理与所述一个或多个第一经处理后的信号相关联的信息;以及至少基于与所述一个或多个第一经处理后的信号相关联的信息生成所述一个或多个第一输出信号。处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息包括:由所述第二环路滤波器处理与所述一个或多个第二输入信号相关联的信息;至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号;由所述第二信号处理组件处理与所述一个或多个第二滤波处理后的信号相关联的信息;以及至少基于与所述一个或多个第二滤波处理后的信号相关联的信息生成一个或多个第二经处理后的信号。至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号包括:由所述第二输出组件处理与所述一个或多个第二经处理后的信号相关联的信息;以及至少基于与所述一个或多个第二经处理后的信号相关联的信息生成所述一个或多个第二输出信号。所述一个或多个第一经处理后的信号与第一相位相关联,所述一个或多个第二经处理后的信号与第二相位相关联,并且所述第一相位与所述第二相位之差等于180度。例如,该方法至少根据图5(b)实现。
在一个实施例中,一种用于放大多个输入信号以生成多个输出信号的方法包括:由包括第一环路滤波器和一个或多个第一比较器的第一通道接收一个或多个第一输入信号;处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息;以及至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号。该方法还包括:由包括第二环路滤波器和一个或多个第二比较器的第二通道接收一个或多个第二输入信号;处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息;以及至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号。处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息包括:在所述第一环路滤波器处处理与所述一个或多个第一输入信号相关联的信息;以及至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号。至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号包括:由所述一个或多个第一比较器的一个或多个第一端子接收所述一个或多个第一滤波处理后的信号;由所述一个或多个第一比较器的一个或多个第二端子接收所述斜坡信号;至少基于与所述第一滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第一比较信号;输出所述一个或多个第一比较信号;以及至少基于与所述一个或多个第一比较信号相关联的信息生成所述一个或多个第一输出信号。处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息包括:由所述第二环路滤波器处理与所述一个或多个第二输入信号相关联的信息;以及至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号。至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号包括:由所述一个或多个第二比较器的一个或多个第三端子接收所述一个或多个第二滤波处理后的信号;由所述一个或多个第二比较器的一个或多个第四端子接收所述斜坡信号;至少基于与所述第二滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第二比较信号;输出所述一个或多个第二比较信号;以及至少基于与所述一个或多个第二比较信号相关联的信息生成所述一个或多个第二输出信号。所述一个或多个第二端子包括一个或多个反相端子并且所述一个或多个第四端子包括一个或多个非反相端子,或者所述一个或多个第二端子包括一个或多个非反相端子并且所述一个或多个第四端子包括一个或多个反相端子。例如,该方法至少根据图5(c)实现。
在另一实施例中,一种用于放大多个输入信号以生成多个输出信号的方法包括:生成与斜坡频率相关联的斜坡信号;接收一个或多个输入信号;以及处理与所述一个或多个输入信号相关联的信息。该方法还包括:至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;接收所述一个或多个滤波处理后的信号以及所述斜坡信号;处理与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息;以及至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。生成与斜坡频率相关联的斜坡信号包括:周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变;以及输出与改变后斜坡频率相关联的所述第一斜坡信号。所述抖动频率大于预定音频范围的上限。例如,该方法至少根据图6、图7、图8(a)、图8(b)、图8(c)和/或图9实现。
在又一实施例中,一种用于放大多个输入信号以生成多个输出信号的方法包括:生成与斜坡频率相关联的斜坡信号,所述斜坡频率对应于一个或多个斜坡周期;接收一个或多个输入信号;以及处理与所述一个或多个输入信号相关联的信息。该方法还包括:至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;接收所述一个或多个滤波处理后的信号以及所述斜坡信号;以及至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号。生成与斜坡频率相关联的斜坡信号包括:在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期。所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。例如,该方法至少根据图6、图7、图8(a)、图8(b)、图8(c)、图9、图10、图11、图12(a)和/或图12(b)实现。
例如,本发明各个实施例中的一些或所有组件单独地和/或与至少另一组件相组合地是利用一个或多个软件组件、一个或多个硬件组件和/或软件与硬件组件的一种或多种组合来实现的。在另一示例中,本发明各个实施例中的一些或所有组件单独地和/或与至少另一组件相组合地在一个或多个电路中实现,例如在一个或多个模拟电路和/或一个或多个数字电路中实现。在又一示例中,本发明的各个实施例和/或示例可以相组合。
虽然已描述了本发明的具体实施例,然而本领域技术人员将明白,还存在于所述实施例等同的其它实施例。因此,将明白,本发明不受所示具体实施例的限制,而是仅由权利要求的范围来限定。

Claims (40)

1.一种用于放大多个输入信号以生成多个输出信号的系统,该系统包括: 
第一通道,被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号; 
第二通道,被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号;以及 
第三通道,被配置为接收一个或多个第三输入信号,处理与所述一个或多个第三输入信号以及第三斜坡信号相关联的信息,并且至少基于与所述一个或多个第三输入信号以及所述第三斜坡信号相关联的信息生成一个或多个第三输出信号; 
其中: 
所述第一斜坡信号对应于第一相位; 
所述第二斜坡信号对应于第二相位;以及 
所述第一相位和所述第二相位不同; 
并且其中,所述第一通道包括:振荡器组件,被配置为生成与斜坡频率相关联的所述第一斜坡信号; 
其中,所述振荡器组件还被配置为: 
周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变;以及 
输出与改变后斜坡频率相关联的所述第一斜坡信号; 
其中,所述抖动频率大于预定音频范围的上限。 
2.如权利要求1所述的系统,其中,所述第一通道还包括: 
第一环路滤波器,被配置为接收所述一个或多个第一输入信号和所述 一个或多个第一输出信号,并且至少基于与所述第一输入信号和所述第一输出信号相关联的信息生成一个或多个第一滤波处理后的信号; 
第一信号处理组件,被配置为接收所述一个或多个第一滤波处理后的信号和第一斜坡信号,并且至少基于与所述第一滤波处理后的信号和所述第一斜坡信号相关联的信息生成一个或多个第一经处理后的信号;以及 
第一输出组件,被配置为接收所述一个或多个第一经处理后的信号并且至少基于与所述第一经处理后的信号相关联的信息生成所述第一或多个第一输出信号。 
3.如权利要求2所述的系统,其中,所述第一信号处理组件包括: 
第一比较器,被配置为接收所述第一滤波处理后的信号中的一个和所述第一斜坡信号,并且生成第一比较信号;以及 
第二比较器,被配置为接收所述第一滤波处理后的信号中的另一个和所述第一斜坡信号,并且生成第二比较信号。 
4.如权利要求3所述的系统,其中: 
所述第一比较器还被配置为在第一非反相端子处接收所述第一斜坡信号并且在第一反相端子处接收所述第一滤波处理后的信号中的所述一个;以及 
所述第二比较器还被配置为在第二非反相端子处接收所述第一斜坡信号并且在第二反相端子处接收所述第一滤波处理后的信号中的所述另一个。 
5.如权利要求3所述的系统,其中: 
所述第一比较器还被配置为在第一反相端子处接收所述第一斜坡信号并且在第一非反相端子处接收所述第一滤波处理后的信号中的所述一个;以及 
所述第二比较器还被配置为在第二反相端子处接收所述第一斜坡信号并且在第二非反相端子处接收所述第一滤波处理后的信号中的所述另一个。 
6.如权利要求3所述的系统,其中,所述第一信号处理组件还包括: 
第一驱动组件,被配置为至少基于与所述第一比较信号相关联的信息 向所述第一输出组件输出一个或多个第一驱动信号;以及 
第二驱动组件,被配置为至少基于与所述第二比较信号相关联的信息向所述第一输出组件输出一个或多个第二驱动信号; 
其中,所述一个或多个第一驱动信号和所述一个或多个第二驱动信号被包括在所述第一经处理后的信号中。 
7.如权利要求1所述的系统,其中,所述第二相位和所述第三相位不同。 
8.如权利要求7所述的系统,其中,所述第一相位与所述第二相位之间的第一差在大小上等于所述第二相位与所述第三相位之间的第二差。 
9.如权利要求7所述的系统,其中,所述第一相位与所述第二相位之间的第一差不同于所述第二相位与所述第三相位之间的第二差。 
10.一种用于放大多个输入信号以生成多个输出信号的系统,该系统包括: 
第一通道,被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及第一斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述第一斜坡信号相关联的信息生成一个或多个第一输出信号; 
第二通道,被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及第二斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述第二斜坡信号相关联的信息生成一个或多个第二输出信号;以及 
第三通道,被配置为接收一个或多个第三输入信号,处理与所述一个或多个第三输入信号以及第三斜坡信号相关联的信息,并且至少基于与所述一个或多个第三输入信号以及所述第三斜坡信号相关联的信息生成一个或多个第三输出信号; 
其中: 
所述第一斜坡信号对应于第一相位; 
所述第二斜坡信号对应于第二相位;以及 
所述第一相位和所述第二相位不同; 
并且其中,所述第一通道包括:振荡器组件,被配置为生成与斜坡频率相关联的所述第一斜坡信号,所述斜坡频率对应于一个或多个斜坡周期; 
其中:所述振荡器组件还被配置为,在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期;以及 
所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。 
11.如权利要求10所述的系统,其中,所述第一通道包括: 
第一环路滤波器,被配置为接收所述一个或多个第一输入信号和所述一个或多个第一输出信号,并且至少基于与所述第一输入信号和所述第一输出信号相关联的信息生成一个或多个第一滤波处理后的信号; 
第一信号处理组件,被配置为接收所述一个或多个第一滤波处理后的信号和第一斜坡信号,并且至少基于所述第一滤波处理后的信号和所述第一斜坡信号生成一个或多个第一经处理后的信号;以及 
第一输出组件,被配置为接收所述一个或多个第一经处理后的信号并且至少基于与所述第一经处理后的信号相关联的信息生成所述第一或多个第一输出信号。 
12.如权利要求11所述的系统,其中,所述第一信号处理组件包括: 
第一比较器,被配置为接收所述第一滤波处理后的信号中的一个和所述第一斜坡信号,并且生成第一比较信号;以及 
第二比较器,被配置为接收所述第一滤波处理后的信号中的另一个和所述第一斜坡信号,并且生成第二比较信号。 
13.如权利要求12所述的系统,其中: 
所述第一比较器还被配置为在第一非反相端子处接收所述第一斜坡信号并且在第一反相端子处接收所述第一滤波处理后的信号中的所述一个;以及 
所述第二比较器还被配置为在第二非反相端子处接收所述第一斜坡信 号并且在第二反相端子处接收所述第一滤波处理后的信号中的所述另一个。 
14.如权利要求12所述的系统,其中: 
所述第一比较器还被配置为在第一反相端子处接收所述第一斜坡信号并且在第一非反相端子处接收所述第一滤波处理后的信号中的所述一个;以及 
所述第二比较器还被配置为在第二反相端子处接收所述第一斜坡信号并且在第二非反相端子处接收所述第一滤波处理后的信号中的所述另一个。 
15.一种用于放大多个输入信号以生成多个输出信号的系统,该系统包括: 
第一通道,包括第一环路滤波器、第一信号处理组件和第一输出组件,并且被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号;以及 
第二通道,包括第二环路滤波器、第二信号处理组件和第二输出组件,并且被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号; 
其中:所述第一通道包括: 
振荡器组件,被配置为生成与斜坡频率相关联的所述斜坡信号; 
其中,所述振荡器组件还被配置为: 
周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变;以及 
输出与改变后斜坡频率相关联的所述斜坡信号; 
其中,所述抖动频率大于预定音频范围的上限; 
并且其中所述第一环路滤波器被配置为处理与所述一个或多个第 一输入信号相关联的信息,并且至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号; 
所述第一信号处理组件被配置为处理与所述一个或多个第一滤波处理后的信号相关联的信息,并且至少基于与所述一个或多个第一滤波处理后的信号相关联的信息生成一个或多个第一经处理后的信号; 
所述第一输出组件被配置为处理与所述一个或多个第一经处理后的信号相关联的信息并且至少基于与所述一个或多个第一经处理后的信号相关联的信息生成所述一个或多个第一输出信号; 
所述第二环路滤波器被配置为处理与所述一个或多个第二输入信号相关联的信息,并且至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号; 
所述第二信号处理组件被配置为处理与所述一个或多个第二滤波处理后的信号相关联的信息,并且至少基于与所述一个或多个第二滤波处理后的信号相关联的信息生成一个或多个第二经处理后的信号; 
所述第二输出组件被配置为处理与所述一个或多个第二经处理后的信号相关联的信息并且至少基于与所述一个或多个第二经处理后的信号相关联的信息生成所述一个或多个第二输出信号; 
其中: 
所述一个或多个第一经处理后的信号与第一相位相关联; 
所述一个或多个第二经处理后的信号与第二相位相关联;以及 
所述第一相位与所述第二相位之差等于180度。 
16.如权利要求15所述的系统,其中: 
所述第一环路滤波器被配置为接收作为反馈的所述一个或多个第一输出信号;以及 
所述第二环路滤波器被配置为接收作为反馈的所述一个或多个第二输出信号。 
17.如权利要求15所述的系统,其中,所述第一信号处理组件包括: 
第一比较器,被配置为接收所述第一滤波处理后的信号中的一个和所述斜坡信号,并且生成第一比较信号;以及 
第二比较器,被配置为接收所述第一滤波处理后的信号中的另一个和所述斜坡信号,并且生成第二比较信号。 
18.如权利要求17所述的系统,其中: 
所述第一比较器还被配置为在第一非反相端子处接收所述斜坡信号并且在第一反相端子处接收所述第一滤波处理后的信号中的所述一个;以及 
所述第二比较器还被配置为在第二非反相端子处接收所述斜坡信号并且在第二反相端子处接收所述第一滤波处理后的信号中的所述另一个。 
19.如权利要求17所述的系统,其中: 
所述第一比较器还被配置为在第一反相端子处接收所述斜坡信号并且在第一非反相端子处接收所述第一滤波处理后的信号中的所述一个;以及 
所述第二比较器还被配置为在第二反相端子处接收所述斜坡信号并且在第二非反相端子处接收所述第一滤波处理后的信号中的所述另一个。 
20.一种用于放大多个输入信号以生成多个输出信号的系统,该系统包括: 
第一通道,包括第一环路滤波器和一个或多个第一比较器,并且被配置为接收一个或多个第一输入信号,处理与所述一个或多个第一输入信号以及斜坡信号相关联的信息,并且至少基于与所述一个或多个第一输入信号以及所述斜坡信号相关联的信息生成一个或多个第一输出信号;以及 
第二通道,包括第二环路滤波器和一个或多个第二比较器,并且被配置为接收一个或多个第二输入信号,处理与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息,并且至少基于与所述一个或多个第二输入信号以及所述斜坡信号相关联的信息生成一个或多个第二输出信号; 
其中: 
所述第一环路滤波器被配置为处理与所述一个或多个第一输入信号相关联的信息,并且至少基于与所述一个或多个第一输入信号相关联的信息生成一个或多个第一滤波处理后的信号; 
所述一个或多个第一比较器包括一个或多个第一端子和一个或多个第二端子,并且被配置为在所述第一端子处接收所述一个或多个第一滤波处理后的信号并且在所述第二端子处接收所述斜坡信号,至少基于与所 述第一滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第一比较信号,并且输出所述一个或多个第一比较信号以便生成所述一个或多个第一输出信号; 
所述第二环路滤波器被配置为处理与所述一个或多个第二输入信号相关联的信息,并且至少基于与所述一个或多个第二输入信号相关联的信息生成一个或多个第二滤波处理后的信号; 
所述一个或多个第二比较器包括一个或多个第三端子和一个或多个第四端子,并且被配置为在所述第三端子处接收所述一个或多个第二滤波处理后的信号并且在所述第四端子处接收所述斜坡信号,至少基于与所述第二滤波处理后的信号和所述斜坡信号相关联的信息生成一个或多个第二比较信号,并且输出所述一个或多个第二比较信号以便生成所述一个或多个第二输出信号; 
其中,所述一个或多个第二端子包括一个或多个反相端子并且所述一个或多个第四端子包括一个或多个非反相端子,或者所述一个或多个第二端子包括一个或多个非反相端子并且所述一个或多个第四端子包括一个或多个反相端子, 
其中所述第一通道还包括: 
振荡器组件,被配置为生成与斜坡频率相关联的所述斜坡信号; 
其中,所述振荡器组件还被配置为: 
周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变;以及 
输出与改变后斜坡频率相关联的所述第一斜坡信号; 
其中,所述抖动频率大于预定音频范围的上限。。 
21.如权利要求20所述的系统,其中: 
所述第一环路滤波器被配置为接收作为反馈的所述一个或多个第一输出信号;以及 
所述第二环路滤波器被配置为接收作为反馈的所述一个或多个第二输出信号。 
22.一种用于放大一个或多个输入信号以生成一个或多个输出信号的 系统,该系统包括: 
振荡器组件,被配置为生成与斜坡频率相关联的斜坡信号; 
环路滤波器,被配置为接收一个或多个输入信号并且至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及 
比较器组件,被配置为接收所述一个或多个滤波处理后的信号以及所述斜坡信号,并且至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号; 
其中,所述振荡器组件还被配置为: 
周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖动周期中使得所述斜坡频率发生一个或多个改变;以及 
输出与改变后斜坡频率相关联的所述第一斜坡信号; 
其中,所述抖动频率大于预定音频范围的上限。 
23.如权利要求22所述的系统,其中,所述预定音频范围包括20kHz的上限和20Hz的下限。 
24.如权利要求22所述的系统,其中,所述比较器组件包括两个比较器。 
25.如权利要求22所述的系统,其中,所述振荡器组件还被配置为,在特定抖动周期期间,在多个频率值间改变所述斜坡频率。 
26.如权利要求22所述的系统,其中,所述振荡器组件包括: 
第一电流源,被配置为提供放电电流; 
第二电流源,被配置为提供充电电流; 
电容器,被配置为响应于所述充电电流被充电并且响应于所述放电电流被放电,所述斜坡信号关联于与所述电容器有关的电压; 
跨导放大器,被配置为接收与所述充电电流或所述放电电流相关联的输入电流,并且至少基于与所述输入电流相关联的信息输出所述斜坡信号;以及 
抖动序列生成器,被配置为周期性地改变所述充电电流和所述放电电流,以使得在每个抖动周期中使所述充电电流和所述放电电流发生一个或 多个改变; 
其中,所述跨导放大器还被配置为响应于所述电容器被充电而增大所述斜坡信号的大小,并且响应于所述电容器被放电而减小所述斜坡信号的大小。 
27.如权利要求26所述的系统,其中,所述振荡器组件还包括: 
第一比较器,被配置为接收所述斜坡信号和第一参考信号,并且至少基于与所述斜坡信号和所述第一参考信号相关联的信息输出第一比较信号; 
第二比较器,被配置为接收所述斜坡信号和第二参考信号,并且至少基于与所述斜坡信号和所述第二参考信号相关联的信息输出第二比较信号;以及 
信号处理组件,被配置为接收所述第一比较信号和所述第二比较信号,并且至少基于与所述第一比较信号和所述第二比较信号相关联的信息生成放电信号和充电信号; 
其中: 
所述电容器还被配置为响应于所述充电信号而被充电并且响应于所述放电信号而被放电;以及 
所述抖动序列生成器还被配置为接收与所述放电信号相关联的时钟信号,所述时钟信号与所述斜坡频率有关。 
28.如权利要求22所述的系统,其中,所述振荡器组件包括: 
计数器组件,被配置为接收与所述斜坡频率相关联的时钟信号,并且至少基于与所述时钟信号相关联的信息生成计数器信号; 
编码器组件,被配置为接收所述计数器信号并且至少基于与所述计数器信号相关联的信息生成编码信号; 
电流数模转换器,被配置为接收所述编码信号并且至少基于与所述编码信号相关联的信息生成抖动电流; 
电流控制振荡器,被配置为接收第一电流和所述抖动电流并且至少基于与所述第一电流和所述抖动电流相关联的信息输出所述时钟信号和所述斜坡信号; 
其中,所述抖动电流与在每个抖动周期中发生的所述斜坡频率的所述一个或多个改变有关。 
29.如权利要求22所述的系统,其中,所述振荡器组件还被配置为: 
伪随机地改变所述斜坡频率,以使得在与伪随机抖动频率相对应的每个伪随机抖动周期中使所述斜坡频率发生一个或多个改变; 
其中,所述伪随机抖动频率小于所述预定音频范围的下限。 
30.如权利要求29所述的系统,其中,所述振荡器组件包括: 
移位寄存器组件,被配置为接收与所述斜坡频率相关联的时钟信号,并且至少基于与所述时钟信号相关联的信息生成寄存器信号; 
编码器组件,被配置为接收所述寄存器信号并且至少基于与所述寄存器信号相关联的信息生成编码信号; 
电流数模转换器,被配置为接收所述编码信号并且至少基于与所述编码信号相关联的信息生成抖动电流;以及 
电流控制振荡器,被配置为接收第一电流和所述抖动电流,并且至少基于与所述第一电流和所述抖动电流相关联的信息输出所述时钟信号和所述斜坡信号; 
其中,所述抖动电流与在每个伪随机抖动周期中发生的所述斜坡频率的所述一个或多个改变有关。 
31.如权利要求22所述的系统,还包括: 
输出组件,被配置为接收所述一个或多个比较信号并且为所述环路滤波器组件生成作为反馈的一个或多个输出信号。 
32.一种用于放大多个输入信号以生成多个输出信号的系统,该系统包括: 
振荡器组件,被配置为生成与斜坡频率相关联的斜坡信号,所述斜坡频率对应于一个或多个斜坡周期; 
环路滤波器,被配置为接收一个或多个输入信号并且至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及 
比较器组件,被配置为接收所述一个或多个滤波处理后的信号以及所 述斜坡信号,并且至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号; 
其中,所述振荡器组件还被配置为,在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期; 
其中,所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。 
33.如权利要求32所述的系统,其中,所述振荡器组件还被配置为,在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同。 
34.如权利要求32所述的系统,其中,所述振荡器组件包括: 
第一电流源,被配置为提供放电电流; 
第二电流源,被配置为提供充电电流; 
电容器,被配置为由所述充电电流充电并且由所述放电电流放电,所述斜坡信号关联于与所述电容器有关的电压; 
跨导放大器,被配置为接收与所述充电电流或所述放电电流相关联的输入电流,并且至少基于与所述输入电流相关联的信息输出所述斜坡信号;以及 
抖动序列生成器,被配置为周期性地改变所述充电电流和所述放电电流,以使得在与抖动频率相对应的每个抖动周期中使所述充电电流和所述放电电流发生一个或多个改变; 
其中,所述跨导放大器还被配置为响应于所述电容器被充电而增大所述斜坡信号的大小,并且响应于所述电容器被放电而减小所述斜坡信号的大小。 
35.如权利要求34所述的系统,其中,所述振荡器组件还包括: 
第一比较器,被配置为接收所述斜坡信号和第一参考信号,并且至少基于与所述斜坡信号和所述第一参考信号相关联的信息输出第一比较信号; 
第二比较器,被配置为接收所述斜坡信号和第二参考信号,并且至少 基于与所述斜坡信号和所述第二参考信号相关联的信息输出第二比较信号;以及 
信号处理组件,被配置为接收所述第一比较信号和所述第二比较信号,并且至少基于与所述第一比较信号和所述第二比较信号相关联的信息生成放电信号和充电信号; 
其中: 
所述电容器还被配置为响应于所述充电信号而被充电并且响应于所述放电信号而被放电;以及 
所述抖动序列生成器还被配置为接收与所述放电信号相关联的时钟信号,所述时钟信号与所述斜坡频率有关。 
36.如权利要求32所述的系统,其中,所述第二斜坡周期紧随着所述第一斜坡周期。 
37.如权利要求32所述的系统,还包括: 
输出组件,被配置为接收所述一个或多个比较信号并且为所述环路滤波器组件生成作为反馈的一个或多个输出信号。 
38.一种用于放大多个输入信号以生成多个输出信号的方法,该方法包括: 
生成与斜坡频率相关联的斜坡信号; 
接收一个或多个输入信号; 
处理与所述一个或多个输入信号相关联的信息; 
至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号; 
接收所述一个或多个滤波处理后的信号以及所述斜坡信号; 
处理与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息;以及 
至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号; 
其中,生成与斜坡频率相关联的斜坡信号包括: 
周期性地改变所述斜坡频率以使得在与抖动频率相对应的每个抖 动周期中使得所述斜坡频率发生一个或多个改变;以及 
输出与改变后斜坡频率相关联的所述第一斜坡信号; 
其中,所述抖动频率大于预定音频范围的上限。 
39.如权利要求38所述的方法,其中,所述预定音频范围包括20kHz的上限和20Hz的下限。 
40.一种用于放大多个输入信号以生成多个输出信号的方法,该方法包括: 
生成与斜坡频率相关联的斜坡信号,所述斜坡频率对应于一个或多个斜坡周期; 
接收一个或多个输入信号; 
处理与所述一个或多个输入信号相关联的信息; 
至少基于与所述一个或多个输入信号相关联的信息生成一个或多个滤波处理后的信号;以及 
接收所述一个或多个滤波处理后的信号以及所述斜坡信号;以及 
至少基于与所述一个或多个滤波处理后的信号以及所述斜坡信号相关联的信息生成一个或多个比较信号; 
其中,生成与斜坡频率相关联的斜坡信号包括:在第一斜坡周期的结束处,改变充电电流或放电电流以使得所述第一斜坡周期的第一持续时间和第二斜坡周期的第二持续时间不同,所述第二斜坡周期跟随着所述第一斜坡周期; 
其中,所述第一持续时间和所述第二持续时间对应于所述斜坡频率的不同频率值。 
CN201310368267.1A 2013-08-21 2013-08-21 具有一个或多个通道的放大系统和方法 Active CN103441739B (zh)

Priority Applications (12)

Application Number Priority Date Filing Date Title
CN201310368267.1A CN103441739B (zh) 2013-08-21 2013-08-21 具有一个或多个通道的放大系统和方法
US14/014,177 US9054644B2 (en) 2013-08-21 2013-08-29 Amplification systems and methods with one or more channels
TW102145701A TWI524662B (zh) 2013-08-21 2013-12-11 A system and a method for amplifying one or more input signals to generate one or more output signals
US14/157,431 US8975957B1 (en) 2013-08-21 2014-01-16 Amplification systems and methods with one or more channels
US14/504,229 US9369096B2 (en) 2013-08-21 2014-10-01 Amplification systems and methods with one or more channels
US14/584,907 US9716469B2 (en) 2013-08-21 2014-12-29 Amplification systems and methods with one or more channels
US14/678,136 US9685919B2 (en) 2013-08-21 2015-04-03 Amplification systems and methods with output regulation
US15/140,367 US10355644B2 (en) 2013-08-21 2016-04-27 Amplification systems and methods with one or more channels
US15/418,313 US10505507B2 (en) 2013-08-21 2017-01-27 Amplification systems and methods with output regulation
US16/431,014 US11190136B2 (en) 2013-08-21 2019-06-04 Amplification systems and methods with one or more channels
US16/661,906 US10951186B2 (en) 2013-08-21 2019-10-23 Amplification systems and methods with output regulation
US17/509,019 US20220190784A1 (en) 2013-08-21 2021-10-24 Amplification systems and methods with one or more channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310368267.1A CN103441739B (zh) 2013-08-21 2013-08-21 具有一个或多个通道的放大系统和方法

Publications (2)

Publication Number Publication Date
CN103441739A CN103441739A (zh) 2013-12-11
CN103441739B true CN103441739B (zh) 2015-04-22

Family

ID=49695418

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310368267.1A Active CN103441739B (zh) 2013-08-21 2013-08-21 具有一个或多个通道的放大系统和方法

Country Status (3)

Country Link
US (7) US9054644B2 (zh)
CN (1) CN103441739B (zh)
TW (1) TWI524662B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102984630B (zh) 2011-09-06 2015-12-02 昂宝电子(上海)有限公司 用于音频放大系统中减少失真的系统和方法
CN104702228B (zh) * 2015-03-16 2018-03-23 昂宝电子(上海)有限公司 具有输出调节的放大系统及方法
US9685919B2 (en) 2013-08-21 2017-06-20 On-Bright Electronics (Shanghai) Co., Ltd. Amplification systems and methods with output regulation
CN103441739B (zh) 2013-08-21 2015-04-22 昂宝电子(上海)有限公司 具有一个或多个通道的放大系统和方法
GB2519540B (en) * 2013-10-23 2018-05-09 Cirrus Logic Int Semiconductor Ltd Class-D Amplifier Circuits
CN106374884B (zh) * 2015-07-22 2021-05-07 恩智浦美国有限公司 扩频时钟发生器
US10148312B2 (en) * 2016-03-17 2018-12-04 Texas Instruments Incorporated Circuit and method to reduce fundamental and modulation spurs with spread spectrum
RU2659161C1 (ru) * 2017-11-17 2018-06-28 Общество С Ограниченной Ответственностью "Ива Фарм" Фармацевтическая композиция, включающая дисульфид глутатиона и глутатион дисульфид s-оксид
KR102483436B1 (ko) * 2018-02-08 2022-12-29 주식회사 디비하이텍 버퍼 증폭기
US10819363B2 (en) 2018-09-25 2020-10-27 Cirrus Logic, Inc. Modulators
US10574256B1 (en) * 2018-09-25 2020-02-25 Cirrus Logic, Inc. Modulators
CN210518805U (zh) * 2019-12-25 2020-05-12 锐迪科微电子(上海)有限公司 放大电路和播放设备
US11177785B1 (en) 2020-09-18 2021-11-16 Texas Instruments Incorporated Pulse width modulated amplifier
US11329617B1 (en) 2021-01-19 2022-05-10 Cirrus Logic, Inc. Dual-channel class-D audio amplifier having quantizer-combined orthogonal modulation

Family Cites Families (105)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL282484A (zh) 1961-08-25
US3632886A (en) 1969-12-29 1972-01-04 Peter Scheiber Quadrasonic sound system
US3671836A (en) * 1971-03-31 1972-06-20 Gen Electric Power conversion control system
US4182994A (en) * 1977-08-22 1980-01-08 Rca Corporation Phase locked loop tuning system including stabilized time interval control circuit
US4227186A (en) * 1978-03-20 1980-10-07 Rca Corporation Self-stabilizing analog to digital converter useful in phase locked loop tuning systems
US4293821A (en) 1979-06-15 1981-10-06 Eprad Incorporated Audio channel separating apparatus
US4415863A (en) 1981-03-24 1983-11-15 Pioneer Electronic Corporation Pulse width modulation amplifier
GB2131240A (en) 1982-11-05 1984-06-13 Philips Electronic Associated Frequency synthesiser
US4862272A (en) * 1985-11-15 1989-08-29 Karlock James A Video switcher/effects generator
US4890248A (en) 1987-06-01 1989-12-26 Hughes Aircraft Company Method and apparatus for reducing aliasing in signal processing
US5363055A (en) 1993-03-15 1994-11-08 General Electric Company Photodiode preamplifier with programmable gain amplification
AU6339594A (en) * 1993-06-09 1994-12-15 Alcatel N.V. Synchronized clock
US6201417B1 (en) * 1994-09-02 2001-03-13 Semiconductor Components Industries, Llc. Shaping a current sense signal by using a controlled slew rate
US5659587A (en) * 1994-11-23 1997-08-19 Tektronix, Inc. Spread spectrum phase-locked loop clock generator with VCO driven by a symmetrical voltage ramp signal
US5841313A (en) 1995-08-30 1998-11-24 Cherry Semiconductor Corporation Switch with programmable delay
US5973368A (en) * 1996-06-05 1999-10-26 Pearce; Lawrence G. Monolithic class D amplifier
US6016075A (en) 1997-06-04 2000-01-18 Lord Corporation Class-D amplifier input structure
US7010131B1 (en) 1998-05-15 2006-03-07 Cirrus Logic, Inc. Quasi-differential power amplifier and method
US6069804A (en) 1998-07-28 2000-05-30 Condor D.C. Power Supplies, Inc. Bi-directional dc-to-dc power converter
US6229389B1 (en) 1998-11-18 2001-05-08 Intersil Corporation Class D modulator with peak current limit and load impedance sensing circuits
TW427053B (en) 1999-03-10 2001-03-21 Nat Science Council Low voltage switched capacitor integrator having offset voltage compensation and the filter using the same
US6975665B1 (en) 2000-05-26 2005-12-13 Freescale Semiconductor, Inc. Low power, high resolution timing generator for ultra-wide bandwidth communication systems
US6452443B1 (en) 2001-08-08 2002-09-17 Young Chang Company Limited Stable, low-noise bimodal audio filter circuit
US7091795B1 (en) 2001-10-09 2006-08-15 Zilog, Inc. Modulating ramp angle in a digital frequency locked loop
US6897636B2 (en) * 2002-03-29 2005-05-24 Intersil Americas Inc. Method and circuit for scaling and balancing input and output currents in a multi-phase DC-DC converter using different input voltages
DE10231183A1 (de) 2002-07-10 2004-01-29 Infineon Technologies Ag Verstärkerschaltung
JP4110926B2 (ja) 2002-07-11 2008-07-02 富士電機デバイステクノロジー株式会社 Dc−dcコンバータ
US7038535B2 (en) 2003-03-29 2006-05-02 Wai Laing Lee PWM digital amplifier with high-order loop filter
US7002406B2 (en) 2003-05-16 2006-02-21 Texas Instruments Incorporated Loop filter for class D amplifiers
US6998850B2 (en) 2003-10-10 2006-02-14 Agilent Technologies, Inc. Systems and methods for measuring picoampere current levels
US7378904B2 (en) * 2003-10-15 2008-05-27 Texas Instruments Incorporated Soft transitions between muted and unmuted states in class D audio amplifiers
US7119612B1 (en) * 2004-01-05 2006-10-10 National Semiconductor Corporation Dual-channel instrumentation amplifier
US7075353B1 (en) * 2004-01-05 2006-07-11 National Semiconductor Corporation Clock generator circuit stabilized over temperature, process and power supply variations
US7345533B2 (en) 2004-03-26 2008-03-18 Asp Technologies PWM digital amplifier with high-order loop filter
WO2005114833A2 (en) 2004-05-18 2005-12-01 Nphysics, Inc. Self-oscillation switching amplifier
US7315202B2 (en) 2004-07-02 2008-01-01 Yamaha Corporation Pulse-width modulation amplifier and suppression of clipping therefor
JP2006066998A (ja) 2004-08-24 2006-03-09 Flying Mole Corp 帰還回路
TWI344752B (en) 2004-10-18 2011-07-01 Monolithic Power Systems Inc Method for high efficiency audio amplifier
WO2006061924A1 (ja) 2004-12-08 2006-06-15 Sanken Electric Co., Ltd. 多出力電流共振型dc-dcコンバータ
TWI309105B (en) 2005-08-12 2009-04-21 Anpec Electronics Corp Amplifier circuit having a compensating amplifier unit for improving loop gain and linearity
GB2429351B (en) 2005-08-17 2009-07-08 Wolfson Microelectronics Plc Feedback controller for PWM amplifier
US7557622B2 (en) * 2005-10-17 2009-07-07 Harman International Industries, Incorporated Precision triangle waveform generator
US7250813B1 (en) 2005-10-21 2007-07-31 National Semiconductor Corporation Split amplifier architecture for cross talk cancellation
US7355473B2 (en) 2005-11-03 2008-04-08 Amazion Electronics, Inc. Filterless class D power amplifier
US7332962B2 (en) * 2005-12-27 2008-02-19 Amazion Electronics, Inc. Filterless class D power amplifier
US7489186B2 (en) * 2006-01-18 2009-02-10 International Rectifier Corporation Current sense amplifier for voltage converter
US7400191B2 (en) 2006-04-07 2008-07-15 Manuel De Jesus Rodriguez Switching power amplifier
WO2007130437A2 (en) * 2006-05-02 2007-11-15 International Rectifier Corporation Switched mode power supply with frequency modulation control
KR100746201B1 (ko) 2006-05-13 2007-08-03 삼성전자주식회사 Pwm변조기와 이를 구비하는 d급 증폭기
US7492219B1 (en) 2006-08-10 2009-02-17 Marvell International Ltd. Power efficient amplifier
US7446603B2 (en) 2006-08-17 2008-11-04 Matsushita Electric Industrial Co., Ltd. Differential input Class D amplifier
TWM309289U (en) 2006-10-03 2007-04-01 Princeton Technology Corp Audio amplifier capable of performing self-oscillation
US7944192B2 (en) 2006-10-06 2011-05-17 Intersil Americas Inc. Hysteretic power-supply controller with adjustable switching frequency, and related power supply, system, and method
US7889875B2 (en) 2006-11-09 2011-02-15 National Chiao Tung University Class-D driving method for stereo load
WO2008056309A2 (en) 2006-11-10 2008-05-15 Koninklijke Philips Electronics, N.V. Ecg electrode contact quality measurement system
US7705672B1 (en) * 2007-02-12 2010-04-27 Manuel De Jesus Rodriguez Buck converters as power amplifier
EP2127070B1 (en) 2007-03-14 2018-12-26 Nxp B.V. A data processing system for clipping correction
CN101282079B (zh) 2007-04-05 2011-06-01 昂宝电子(上海)有限公司 用于功率控制器的系统和方法
US8022756B2 (en) 2007-05-15 2011-09-20 Qualcomm, Incorporated Output circuits with class D amplifier
TWI343173B (en) 2007-08-09 2011-06-01 Ind Tech Res Inst Power amplifier and method for reducing common noise of power amplifier
JP4971086B2 (ja) * 2007-09-13 2012-07-11 株式会社リコー スイッチングレギュレータ及びそのパルス幅制限値調整方法
TWI361427B (en) 2007-11-23 2012-04-01 Sunplus Technology Co Ltd Apparatus and method for detecting a defect of an optical disc
US7554390B1 (en) * 2007-12-20 2009-06-30 Texas Instruments Incorporated Method and system for transitioning between operation states in an output system
WO2009080027A1 (en) 2007-12-21 2009-07-02 The Tc Group A/S Two-channel amplifier with common signal
TWI353718B (en) 2007-12-25 2011-12-01 Anpec Electronics Corp Switching amplifier
TWI348264B (en) 2007-12-31 2011-09-01 Niko Semiconductor Co Ltd Synchronous rectifying controller and a forward synchronous rectifying circuit
US9059632B2 (en) 2008-03-24 2015-06-16 O2Micro, Inc. Controllers for DC to DC converters
GB2459304B (en) * 2008-04-18 2013-02-20 Nujira Ltd Improved pulse width modulation
US7821338B2 (en) * 2008-04-18 2010-10-26 Fairchild Semiconductor Corporation Amplifier current drive reversal
US8008902B2 (en) 2008-06-25 2011-08-30 Cirrus Logic, Inc. Hysteretic buck converter having dynamic thresholds
US7746130B2 (en) 2008-07-14 2010-06-29 Elite Semiconductor Memory Technology, Inc. Triangular wave generating circuit having synchronization with external clock
JP2010050614A (ja) 2008-08-20 2010-03-04 Rohm Co Ltd 半導体装置および増幅装置
WO2010047689A1 (en) * 2008-10-21 2010-04-29 Semiconductor Components Industries, L.L.C. Amplifier with reduced output transients and method therefor
JP5475793B2 (ja) * 2008-10-23 2014-04-16 ヴァーサタイル パワー インコーポレイテッド 超音波トランスデューサを駆動するシステム及び方法
TWI339006B (en) 2008-11-19 2011-03-11 Ind Tech Res Inst Power amplifier and modulator therein
US20100207691A1 (en) 2009-02-18 2010-08-19 Integrant Technologies Inc. Phase mismatch compensation device
US7893768B2 (en) 2009-03-10 2011-02-22 Texas Instruments Incorporated Automatic gain control
TWM365017U (en) 2009-04-03 2009-09-11 Amazing Microelectronic Corp D-class amplifier
US8855335B2 (en) 2009-06-11 2014-10-07 Invensense, Inc. Distortion suppression in high-level capable audio amplification circuit
US9083288B2 (en) 2009-06-11 2015-07-14 Invensense, Inc. High level capable audio amplification circuit
US8351880B1 (en) 2009-07-22 2013-01-08 Rf Micro Devices, Inc. Saturation corrected power amplifier integration loop
TWI413359B (zh) 2009-07-24 2013-10-21 Wistron Corp 高效率音頻放大器及其相關方法
US7852156B1 (en) 2009-08-21 2010-12-14 Amazing Microelectronic Corp. Class-D power amplifier having distortion-suppressing function
TWI395082B (zh) 2009-11-11 2013-05-01 Richtek Technology Corp 用於變頻式電壓調節器的頻率控制電路及方法
US8913971B2 (en) * 2010-04-20 2014-12-16 Rf Micro Devices, Inc. Selecting PA bias levels of RF PA circuitry during a multislot burst
WO2012035474A1 (en) * 2010-09-13 2012-03-22 Nxp B.V. A method of controlling a switched mode power supply and controller therefor
JP5664265B2 (ja) 2011-01-19 2015-02-04 ヤマハ株式会社 ダイナミックレンジ圧縮回路
US20120321279A1 (en) 2011-06-15 2012-12-20 Rovi Technologies Corporation Method and apparatus for providing an interactive and or electronic programming guide
JP5942552B2 (ja) 2011-06-17 2016-06-29 三菱電機株式会社 信号処理装置
US8604890B2 (en) * 2011-07-29 2013-12-10 Analog Devices, Inc. Method and circuit for increasing the resolution of a digitally controlled oscillator
CN102984629B (zh) 2011-09-06 2014-12-17 昂宝电子(上海)有限公司 用于音频放大系统中降噪的方法
CN102984630B (zh) 2011-09-06 2015-12-02 昂宝电子(上海)有限公司 用于音频放大系统中减少失真的系统和方法
CN103078489B (zh) 2011-10-25 2015-12-16 昂宝电子(上海)有限公司 用于利用开关频率抖动减少电磁干扰的系统和方法
US9356567B2 (en) 2013-03-08 2016-05-31 Invensense, Inc. Integrated audio amplification circuit with multi-functional external terminals
US9604254B2 (en) * 2013-07-05 2017-03-28 Versatile Power, Inc. Phase track controller improvement to reduce loss of lock occurrence
US9685919B2 (en) 2013-08-21 2017-06-20 On-Bright Electronics (Shanghai) Co., Ltd. Amplification systems and methods with output regulation
CN103441739B (zh) 2013-08-21 2015-04-22 昂宝电子(上海)有限公司 具有一个或多个通道的放大系统和方法
US9496833B2 (en) 2014-04-08 2016-11-15 Analog Devices, Inc. Apparatus and methods for multi-channel autozero and chopper amplifiers
US9806679B2 (en) * 2014-09-10 2017-10-31 Skyworks Solutions, Inc. High-linearity CMOS WiFi RF power amplifiers in wide range of burst signals
US10156461B2 (en) 2014-10-31 2018-12-18 Allegro Microsystems, Llc Methods and apparatus for error detection in a magnetic field sensor
JP6360453B2 (ja) 2015-03-16 2018-07-18 株式会社東芝 電力増幅装置
US9806683B2 (en) * 2015-06-18 2017-10-31 Crestron Electronics, Inc. Average current-mode feedback control of multi-channel class-D audio amplifier
US9729109B2 (en) 2015-08-11 2017-08-08 Analog Devices, Inc. Multi-channel amplifier with chopping
KR102612384B1 (ko) * 2016-02-08 2023-12-12 위트리시티 코포레이션 Pwm 커패시터 제어
KR102384867B1 (ko) * 2017-10-16 2022-04-08 삼성전자주식회사 증폭기, 이를 포함하는 아날로그-디지털 변환 회로 및 이미지 센서

Also Published As

Publication number Publication date
US20150054580A1 (en) 2015-02-26
US9369096B2 (en) 2016-06-14
US20150188503A1 (en) 2015-07-02
US10355644B2 (en) 2019-07-16
US20220190784A1 (en) 2022-06-16
US20160344348A1 (en) 2016-11-24
US20150054578A1 (en) 2015-02-26
US20150054577A1 (en) 2015-02-26
TW201509120A (zh) 2015-03-01
CN103441739A (zh) 2013-12-11
US8975957B1 (en) 2015-03-10
US9054644B2 (en) 2015-06-09
TWI524662B (zh) 2016-03-01
US20190348951A1 (en) 2019-11-14
US11190136B2 (en) 2021-11-30
US9716469B2 (en) 2017-07-25

Similar Documents

Publication Publication Date Title
CN103441739B (zh) 具有一个或多个通道的放大系统和方法
US10951186B2 (en) Amplification systems and methods with output regulation
CN102984629B (zh) 用于音频放大系统中降噪的方法
JP3262760B2 (ja) デルタシグマパルス幅変調器による制御回路
US9019012B2 (en) Amplifier circuit with offset control
EP1965496A2 (en) Delta-sigma type ad converter, class-d amplifier, and dc-dc coverter
US20040232978A1 (en) Filterless class D amplifiers using spread spectrum PWM modulation
CN109687853B (zh) 脉冲宽度调制电路、对应的设备和方法
US7545207B2 (en) Control circuit and method for a switching amplifier
US7825725B2 (en) Class D amplifier
CN112910427A (zh) D类音频放大器及其自适应脉宽调整方法、电子设备
US6724249B1 (en) Multi-level class-D amplifier by means of 3 physical levels
CN111224627A (zh) 用于g类应用的具有嵌入式降压控制器的音频放大器
GB2496664A (en) A digital offset-cancelling loop for a class-D amplifier
US7388426B2 (en) Control circuit and method for a switching amplifier
CN104702228A (zh) 具有输出调节的放大系统及方法
EP2555423B1 (en) Digital amplifier

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant