TWI524662B - A system and a method for amplifying one or more input signals to generate one or more output signals - Google Patents

A system and a method for amplifying one or more input signals to generate one or more output signals Download PDF

Info

Publication number
TWI524662B
TWI524662B TW102145701A TW102145701A TWI524662B TW I524662 B TWI524662 B TW I524662B TW 102145701 A TW102145701 A TW 102145701A TW 102145701 A TW102145701 A TW 102145701A TW I524662 B TWI524662 B TW I524662B
Authority
TW
Taiwan
Prior art keywords
signal
ramp
signals
information associated
input signals
Prior art date
Application number
TW102145701A
Other languages
English (en)
Other versions
TW201509120A (zh
Inventor
ting-zhi Yuan
Yao-Zhang Chen
lie-yi Fang
Original Assignee
On Bright Electronics Shanghai
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by On Bright Electronics Shanghai filed Critical On Bright Electronics Shanghai
Publication of TW201509120A publication Critical patent/TW201509120A/zh
Application granted granted Critical
Publication of TWI524662B publication Critical patent/TWI524662B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • H03F3/185Low frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2173Class D power amplifiers; Switching amplifiers of the bridge type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2175Class D power amplifiers; Switching amplifiers using analogue-digital or digital-analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/68Combinations of amplifiers, e.g. multi-channel amplifiers for stereophonics
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/171A filter circuit coupled to the output of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/351Pulse width modulation being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/78A comparator being used in a controlling circuit of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/20Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F2203/21Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F2203/211Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • H03F2203/21106An input signal being distributed in parallel over the inputs of a plurality of power amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/20Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F2203/21Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F2203/211Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • H03F2203/21145Output signals are combined by switching a plurality of paralleled power amplifiers to a common output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/20Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F2203/21Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F2203/211Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • H03F2203/21157A filter circuit being added at the output of a power amplifier stage

Description

用於放大一個或多個輸入信號以生成一個或多個輸出信號的系統和方法
本發明涉及積體電路。更具體地,本發明提供了具有一個或多個通道的放大系統和方法。僅僅作為示例,本發明已應用於D類(Class-D)放大器。但是將認識到,本發明具有更廣泛的應用範圍。
第1圖是示出使用具有一個通道的D類放大器的放大系統的簡化傳統圖式。該放大系統100包括調製器102、輸出級104、低通濾波器106和輸出負載116。調製器102包括振盪器(Oscillator,OSC)108、比較器(Comparator,COMP)110和環路濾波器112。例如,輸出負載116是揚聲器。在另一示例中,調製器102、輸出級104和低通濾波器106被包括在D類放大器中。在又一示例中,低通濾波器106包括一個或多個電感器和/或一個或多個電容器。在又一示例中,低通濾波器106包括一個或多個磁珠(bead core)和/或一個或多個電容器。
環路濾波器112接收輸入音訊信號118和輸出信號120(例如,脈寬調製信號)並向比較器110輸出濾波處理後的信號122。例如,輸入音訊信號118包括一對輸入信號。振盪器108生成時鐘信號(CLK)126和斜坡信號(RAMP)124,斜坡信號124由比較器110接收。比較器110輸出指示斜坡信號124與濾波處理後的信號122之間的比較器輸出信號128。輸出級104接收比較器輸出信號128並生成輸出信號120。低通濾波器106將輸出信號120轉換為音訊信號130以驅動輸出負載116。如第1圖所示,實現了包括調製器102和輸出級104的一個通道。多個通道可用於音訊放大應用。
在一實施例中,環路濾波器112放大輸入音訊信號118與回饋信號之間的誤差信號,回饋信號與輸出信號120相關聯。例如,環路濾 波器112包括在低頻範圍具有非常高的增益(例如,大於1000的高增益)並且在高頻範圍具有非常低的增益(例如,遠小於1的低增益)的低通濾波器。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器112以高增益放大低頻分量並且以低增益(例如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統100的開關頻率,則環路濾波器112衰減該高頻分量。在一個實施例中,環路濾波器112包括一級或多級模擬積分器。
第2圖是具有多個通道的放大系統的簡化圖式。該放大系統300包括多個通道2021,...,202n,...,202N,其中N2並且1nN。第一通道2021包括環路濾波器2041、比較器2061和2081、邏輯控制器2101、驅動元件2121和2141、電晶體2161,2181,2201和2221、以及低通濾波器2241。邏輯控制器2101包括一個或多個緩衝器。例如,低通濾波器2241包括一個或多個電感器和/或一個或多個電容器。在另一示例中,低通濾波器2241包括一個或多個磁珠和/或一個或多個電容器。其它通道具有與第一通道類似的元件。如第2圖所示,這些通道2021,...,202n,...,202N共用共同的斜坡信號228並生成輸出信號(例如,2341,...,234n,...,234N和/或2361,...,236n,...,236N),以使得音訊信號被分別提供給輸出負載2261,...,226n,...,226N(例如,揚聲器)。
在一實施例中,環路濾波器2041放大輸入差分信號與回饋差分信號之間的誤差信號,該回饋差分信號與輸出差分信號相關聯。輸入差分信號表示輸入信號2301與2321之差,並且輸出差分信號表示輸出信號2341和2361之差。例如,環路濾波器2041是低通濾波器並且其在低頻範圍中具有非常高的增益(例如,大於1000的高增益)且在高頻範圍中具有非常低的增益(例如,遠小於1的低增益)。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器2041以高增益放大低頻分量並且以低增益(例如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統200的開關頻率,則環路濾波器2041衰減該高頻分量。在一個實施例中,環路濾波器2041包括一級或多級模擬積分器。在一些實施例中,其它通道中的環路濾波器與環路濾波器2041相同。
放大系統100和200常常具有某些缺點。因此,改善這樣的放大系統變得非常重要。
本發明涉及積體電路。更具體地,本發明提供了具有一個或多個通道的放大系統和方法。僅僅作為示例,本發明已應用於D類放大器。但是將認識到,本發明具有更廣泛的應用範圍。
根據一實施例,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道、第二通道和第三通道。第一通道被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。第三通道被配置為接收一個或多個第三輸入信號,處理與所述一個或多個第三輸入信號以及第三斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第三輸入信號以及所述第三斜坡信號相關聯的資訊生成一個或多個第三輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位和所述第二相位不同。
根據另一實施例,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道和第二通道。第一通道被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位與所述第二相位之差等於180度。
根據又一實施例,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道和第二通道。第一通道包括第一環路濾波器、第一信號處理元件和第一輸出元件,並且被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道包括第二環路濾波器、第二信號處理元件和第二輸出元件,並且被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一環路濾波器被配置為處理與所述一個或多個第一輸入信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號。所述第一信號處理元件被配置為處理與所述一個或多個第一濾波處理後的信號相關聯的資訊,並且至少基於與所述一個或多個第一濾波處理後的信號相關聯的資訊生成一個或多個第一經處理後的信號。所述第一輸出元件被配置為處理與所述一個或多個第一經處理後的信號相關聯的資訊並且至少基於與所述一個或多個第一經處理後的信號相關聯的資訊生成所述一個或多個第一輸出信號。所述第二環路濾波器被配置為處理與所述一個或多個第二輸入信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號。所述第二信號處理元件被配置為處理與所述一個或多個第二濾波處理後的信號相關聯的資訊,並且至少基於與所述一個或多個第二濾波處理後的信號相關聯的資訊生成一個或多個第二經處理後的信號。所述第二輸出元件被配置為處理與所述一個或多個第二經處理後的信號相關聯的資訊並且至少基於與所述一個或多個第二經處理後的信號相關聯的資訊生成所述一個或多個第二輸出信號。所述一個或多個第一經處理後的信號與第一相位相關聯。所述一個或多個第二經處理後的信號與第二相位相關聯。所述第一相位與所述第二相位之差等於180度。
在一實施例中,一種用於放大多個輸入信號以生成多個輸出 信號的系統包括第一通道和第二通道。第一通道包括第一環路濾波器和一個或多個第一比較器,並且被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道包括第二環路濾波器和一個或多個第二比較器,並且被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一環路濾波器被配置為處理與所述一個或多個第一輸入信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號。所述一個或多個第一比較器包括一個或多個第一端子和一個或多個第二端子,並且被配置為在所述第一端子處接收所述一個或多個第一濾波處理後的信號並且在所述第二端子處接收所述斜坡信號,至少基於與所述第一濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第一比較信號,並且輸出所述一個或多個第一比較信號以便生成所述一個或多個第一輸出信號。所述第二環路濾波器被配置為處理與所述一個或多個第二輸入信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號。所述一個或多個第二比較器包括一個或多個第三端子和一個或多個第四端子,並且被配置為在所述第三端子處接收所述一個或多個第二濾波處理後的信號並且在所述第四端子處接收所述斜坡信號,至少基於與所述第二濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第二比較信號,並且輸出所述一個或多個第二比較信號以便生成所述一個或多個第二輸出信號。所述一個或多個第二端子包括一個或多個反相端子並且所述一個或多個第四端子包括一個或多個非反相端子,或者所述一個或多個第二端子包括一個或多個非反相端子並且所述一個或多個第四端子包括一個或多個反相端子。
在另一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的系統包括:振盪器元件,被配置為生成與斜坡頻率相關聯的斜坡 信號;環路濾波器,被配置為接收一個或多個輸入信號並且至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及比較器元件,被配置為接收所述一個或多個濾波處理後的信號以及所述斜坡信號,並且至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變,並且輸出與改變後斜坡頻率相關聯的所述第一斜坡信號。所述抖動頻率大於預定音訊範圍的上限。
在又一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的系統包括:振盪器元件,被配置為生成與斜坡頻率相關聯的斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;環路濾波器,被配置為接收一個或多個輸入信號並且至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及比較器元件,被配置為接收所述一個或多個濾波處理後的信號以及所述斜坡信號,並且至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期。所述第一持續時間和所述第二持續時間對應於所述斜坡頻率的不同頻率值。
根據一實施例,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。另外,該方法還包括:接收一個或多個第三輸入信號;處理與所述一個或多個第三輸入信號以及第三斜坡信號相關聯 的資訊;以及至少基於與所述一個或多個第三輸入信號以及所述第三斜坡信號相關聯的資訊生成一個或多個第三輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位和所述第二相位不同。
根據另一實施例,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位與所述第二相位之差等於180度。
根據又一實施例,一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:由包括第一環路濾波器、第一信號處理元件和第一輸出元件的第一通道接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:由包括第二環路濾波器、第二信號處理元件和第二輸出元件的第二通道接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊包括:由所述第一環路濾波器處理與所述一個或多個第一輸入信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號;由所述第一信號處理元件處理與所述一個或多個第一濾波處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第一濾波處理後的信號相關聯的資訊生成一個或多個第 一經處理後的信號。至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號包括:由所述第一輸出元件處理與所述一個或多個第一經處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第一經處理後的信號相關聯的資訊生成所述一個或多個第一輸出信號。處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊包括:由所述第二環路濾波器處理與所述一個或多個第二輸入信號相關聯的資訊;至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號;由所述第二信號處理元件處理與所述一個或多個第二濾波處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第二濾波處理後的信號相關聯的資訊生成一個或多個第二經處理後的信號。至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號包括:由所述第二輸出元件處理與所述一個或多個第二經處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第二經處理後的信號相關聯的資訊生成所述一個或多個第二輸出信號。所述一個或多個第一經處理後的信號與第一相位相關聯,所述一個或多個第二經處理後的信號與第二相位相關聯,並且所述第一相位與所述第二相位之差等於180度。
在一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:由包括第一環路濾波器和一個或多個第一比較器的第一通道接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:由包括第二環路濾波器和一個或多個第二比較器的第二通道接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊包括:在所述第一環路濾波器處理與所述一個或多個第一輸入信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波 處理後的信號。至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號包括:由所述一個或多個第一比較器的一個或多個第一端子接收所述一個或多個第一濾波處理後的信號;由所述一個或多個第一比較器的一個或多個第二端子接收所述斜坡信號;至少基於與所述第一濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第一比較信號;輸出所述一個或多個第一比較信號;以及至少基於與所述一個或多個第一比較信號相關聯的資訊生成所述一個或多個第一輸出信號。處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊包括:由所述第二環路濾波器處理與所述一個或多個第二輸入信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號。至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號包括:由所述一個或多個第二比較器的一個或多個第三端子接收所述一個或多個第二濾波處理後的信號;由所述一個或多個第二比較器的一個或多個第四端子接收所述斜坡信號;至少基於與所述第二濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第二比較信號;輸出所述一個或多個第二比較信號;以及至少基於與所述一個或多個第二比較信號相關聯的資訊生成所述一個或多個第二輸出信號。所述一個或多個第二端子包括一個或多個反相端子並且所述一個或多個第四端子包括一個或多個非反相端子,或者所述一個或多個第二端子包括一個或多個非反相端子並且所述一個或多個第四端子包括一個或多個反相端子。
在另一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:生成與斜坡頻率相關聯的斜坡信號;接收一個或多個輸入信號;以及處理與所述一個或多個輸入信號相關聯的資訊。該方法還包括:至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;接收所述一個或多個濾波處理後的信號以及所述斜坡信號;處理與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊;以及至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。生成與斜坡頻率相關聯的斜 坡信號包括:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號。所述抖動頻率大於預定音訊範圍的上限。
在又一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:生成與斜坡頻率相關聯的斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;接收一個或多個輸入信號;以及處理與所述一個或多個輸入信號相關聯的資訊。該方法還包括:至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;接收所述一個或多個濾波處理後的信號以及所述斜坡信號;以及至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。生成與斜坡頻率相關聯的斜坡信號包括:在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期。所述第一持續時間和所述第二持續時間對應於所述斜坡頻率的不同頻率值。
取決於實施例,可以獲得一個或多個益處。參考下面的詳細描述和附圖可以全面地理解本發明的這些益處以及各個另外的目的、特徵和優點。
100,200,300,500,600,800,1600‧‧‧放大系統
102,802‧‧‧調製器
104,804‧‧‧輸出級
106,2241,3241,324N,542,544,642,644,806,1642,1644‧‧‧低通濾波器
108,808‧‧‧振盪器(OSC)
110,2061,2081,3061,306N,3081,308N,506,508,510,512,606,608,610,612,810,914,918,1514,1518,1606,1608,1610,1612‧‧‧比較器(COMP)
112,2041,3041,304N,502,504,602,604,812,1602,1604‧‧‧環路濾波器
116,2221,...,222n,...,222N,2261,226N,3261,326N,546,548,646,648,816,1646,1648‧‧‧輸出負載
118,818‧‧‧輸入音訊信號
120,2341,...,234n,...,234N,2361,...,236n,...,236N,3341,334N,3361,336N,572,574,576,578,672,674,676,678,820,1672,1674,1676,1678‧‧‧輸出信號
122,584,586,684,686,822,1684,1686‧‧‧濾波處理後的信號
126,826‧‧‧時鐘信號
124,228,3281,3282,3283,...,328N,568,570,668,824,1668‧‧‧斜坡信號
128,588,590,592,594,688,690,692,694,828,1688,1690,1692,1694‧‧‧比較器輸出信號
130,580,582,680,682,830,1680,1682‧‧‧音訊信號
2021,...,202n,...,202N,3021,...,302n,...,302N‧‧‧通道
2021,3021‧‧‧第一通道
202N‧‧‧第二通道
302N‧‧‧第三通道
2101,3101,310N,514,516,614,616,1614,1616‧‧‧邏輯控制器
2121,2141,3121,312N,3141,314N,518,520,522,524,618,620,622,624,1618,1620,1622,1624‧‧‧驅動元件
2161,2181,2201,2221,3161,316N,3181,318N,3201,320N,3221,322N,526,528,530,532,534,536,538,540,626,628,630,632,634,636,638,640,1626,1628,1630,1632,1634,1636,1638,1640‧‧‧電晶體
2301,2321,3301,330N,3321,332N,560,562,564,566,660,662,664,666,1660,1662,1664,1666‧‧‧輸入信號
4021,4022,4023,402N,702,1006,1008,1102,1202,‧‧‧波形
550,552,554,556,650,652,654,656,924,1524,1650,1652,1654,1656‧‧‧緩衝器
596,597,598,599,696,697,698,699,930,1322,1326,1412,1530,1696,1697,1698,1699‧‧‧信號
902,1502‧‧‧抖動序列生成器
904,906,1504,1506‧‧‧電流源
908,910,1508,1510‧‧‧開關
912,1512‧‧‧跨導放大器
916,1516‧‧‧電容器
920,922,1520,1522‧‧‧反及閘
926,1526‧‧‧放電信號
928,1528‧‧‧充電信號
932,1532‧‧‧放電電流
934,1534‧‧‧充電電流
996,998‧‧‧參考信號
1018,1020,1022,1024,1026‧‧‧大小
1028,1030‧‧‧上升沿
1302,1410‧‧‧電流控制振盪元件
1304‧‧‧線性回饋移位暫存器(LFSR)
1306,1312‧‧‧編碼器元件
1308,1314,1408‧‧‧電流數模轉換器(DAC)
1310,1404‧‧‧計數器元件
1406‧‧‧編碼器
1316,1318,1320,1402,1416‧‧‧電流信號
1324,1328,1414‧‧‧編碼信號
第1圖是示出使用具有一個通道的D類放大器的放大系統的簡化傳統圖式。
第2圖是具有多個通道的放大系統的簡化圖式。
第3圖是根據本發明一個實施例的具有多個通道的放大系統的簡化圖式。
第4圖是根據本發明一個實施例的如第3圖所示放大系統的簡化時序圖。
第5A圖是示出根據本發明一個實施例的具有兩個通道的放大系統的簡化圖式。
第5B圖是示出根據本發明另一實施例的具有兩個通道的放大系統的簡化圖式。
第5C圖是示出根據本發明又一實施例的具有兩個通道的放大系統的簡化圖式。
第6圖是根據本發明一個實施例的放大系統的簡化圖式。
第7圖是根據本發明一個實施例的作為如第6圖所示放大系統一部分的具有週期性抖動的振盪器的簡化時序圖。
第8A圖是根據本發明一個實施例的作為如第6圖所示放大系統一部分的具有週期性抖動的振盪器的某些元件的簡化圖式。
第8B圖是根據本發明一個實施例的作為放大系統一部分的如第8A圖所示振盪器的簡化時序圖。
第8C圖是根據本發明另一實施例的作為如第6圖所示放大系統一部分的具有週期性抖動的振盪器的某些元件的簡化圖式。
第9圖是根據本發明一個實施例的包括具有週期性抖動的振盪器並且接收一個或多個輸入信號的如第6圖所示放大系統的簡化時序圖。
第10圖是示出根據本發明又一實施例的作為如第6圖所示放大系統一部分的振盪器的週期性抖動和偽隨機抖動的組合的簡化頻譜圖式。
第11圖是根據本發明一個實施例的如果輸入信號為零,則包括具有週期性抖動和偽隨機抖動的振盪器的如第6圖所示放大系統的簡化頻譜圖式。
第12A圖是根據本發明一個實施例的作為如第6圖所示放大系統一部分的具有週期性抖動和偽隨機抖動的組合的振盪器的某些元件的簡化圖式。
第12B圖是根據本發明另一實施例的作為如第6圖所示放大系統一部分的具有週期性抖動和偽隨機抖動的組合的振盪器的某些元件 的簡化圖式。
本發明涉及積體電路。更具體地,本發明提供了具有一個或多個通道的放大系統和方法。僅僅作為示例,本發明已應用於D類放大器。但是將認識到,本發明具有更廣泛的應用範圍。
參考第2圖,當多個通道接收共同的斜坡信號時,輸出信號(例如,2341,...,234n,...,234N和/或2361,...,236n,...,236N)可能為相同頻率並且具有相同相位。即,所有功率級可能幾乎同時被接通和關斷,這對於施加給放大系統200的電源來說常常導致大的紋波。
第3圖是根據本發明一個實施例的具有多個通道的放大系統的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。放大系統300包括多個通道3021,...,302n,...,302N,其中N2並且1nN。
作為一個示例,第一通道3021包括環路濾波器3041、比較器3061和3081、邏輯控制器3101、驅動元件3121和3141、電晶體3161,3181,3201和3221、以及低通濾波器3241。根據某些實施例,其它通道具有與第一通道類似的元件。例如,電晶體3161,3181,3201和3221是N溝道電晶體。在另一示例中,低通濾波器3241包括一個或多個電感器和/或一個或多個電容器。在又一示例中,低通濾波器3241包括一個或多個磁珠和/或一個或多個電容器。在一個實施例中,環路濾波器3041放大輸入差分信號與回饋差分信號之間的誤差信號,該回饋差分信號與輸出差分信號相關聯。輸入差分信號表示輸入信號3301與3321之差,並且輸出差分信號表示輸出信號3341和3361之差。例如,環路濾波器3041包括低通濾波器,其在低頻範圍中具有非常高的增益(例如,大於1000的高增益)且在高頻範圍中具有非常低的增益(例如,遠小於1的低增益)。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器3041以高增益放大低頻分量並且以低增益(例如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統300的開關頻率,則環路濾波器3041衰減該高頻分量。 在一實施例中,環路濾波器3041包括一級或多級模擬積分器。
根據一些實施例,不同通道接收的斜坡信號(例如,3281,...,328N)具有相同頻率,但具有不同相位。在一實施例中,這些斜坡信號是三角波信號。在一個實施例中,不同通道接收的斜坡信號之間的相移相等。作為一個示例,第一通道3021接收用於處理輸入信號3301和3321的斜坡信號3281。在另一實施例中,第二通道3022(未在第3圖中示出)接收 斜坡信號3282並且斜坡信號3282和斜坡信號3281之間的相移為,第三 通道3023接收的斜坡信號3283(未在第3圖中示出)與斜坡信號3281之間 的相移為,並且最後一個通道302N接收的斜坡信號328N與斜坡信號3281 之間的相移為。在又一實施例中,不同通道接收的斜坡信號之間 的相移不同。作為一個示例,第一通道3021和第二通道3022之間的相移不 同於第二通道3022和第三通道3023之間的相移。
第4圖是根據本發明一個實施例的放大系統300的簡化時序圖。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。波形4021表示作為時間的函數的斜坡信號3281,波形4022表示作為時間的函數的斜坡信號3282,波形4023表示作為時間的函數的斜坡信號3283,並且波形402N表示作為時間的函數的斜坡信號328N。根據某些實施例,如第4圖所示,斜坡信號3281與斜坡信號3282之間的相移為φ1,斜坡信號3282與斜坡信號3283之間的相移為φ',並且斜坡信號3281與斜坡信號328N之間的相移為φN。例如,相移φ1與相移φ'相等或不同。
第5A圖是示出根據本發明一個實施例的具有兩個通道的放大系統的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。放大系統500包括環路濾波器502和504、比較器506,508,510和512、邏輯控制器514和516、驅動元件518,520,522和524、電晶體526,528,530,532,534,536,538和540、以及低通濾波器542和544。例如,放大系統500是N等於2的放大系統300。
在一實施例中,環路濾波器502、比較器506和508、邏輯 控制器514、驅動元件518和520、電晶體526,528,530和532、以及低通濾波器542包括在第一通道中。在另一實施例中,環路濾波器504、比較器510和512、邏輯控制器516、驅動元件522和524、電晶體534,536,538和540、以及低通濾波器544包括在第二通道中。邏輯控制器514包括兩個緩衝器550和552,並且邏輯控制器516包括兩個緩衝器554和556。在一些實施例中,電晶體526,528,530,532,534,536,538和540是N溝道電晶體,例如,N溝道金屬氧化物半導體場效應電晶體(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET)。在某些實施例中,電晶體526,530,534和538是P溝道電晶體(例如,P溝道MOSFET),並且電晶體528,532,536和540是N溝道電晶體(例如,N溝道MOSFET)。作為一個示例,低通濾波器542和544各自包括一個或多個電感器和/或電容器。在另一個示例中,低通濾波器542和544各自包括一個或多個磁珠和/或一個或多個電容器。
在又一示例中,環路濾波器502、比較器506和508、邏輯控制器514、驅動元件518和520、電晶體526,528,530和532、以及低通濾波器542分別與環路濾波器3041、比較器3061和3081、邏輯控制器3101、驅動元件3121和3141、電晶體3161,3181,3201和3221、以及低通濾波器3241相同。在又一示例中,環路濾波器504、比較器510和512、邏輯控制器516、驅動元件522和524、電晶體534,536,538和540、以及低通濾波器544分別與環路濾波器3041、比較器3061和3081、邏輯控制器3101、驅動元件3121和3141、電晶體3161,3181,3201和3221、以及低通濾波器3241相同。
根據一實施例,第一通道接收輸入信號560和562以及斜坡信號568,並且生成輸出信號572和574以提供一個或多個音訊信號580給輸出負載546(例如,揚聲器)。在一實施例中,斜坡信號568是三角波信號。具體地,例如,環路濾波器502接收輸入信號560和562並且生成分別由比較器506和508接收的濾波處理後的信號584和586。作為一個示例,比較器506和508也接收斜坡信號568並且分別生成比較器輸出信號588和590。邏輯控制器514將信號596和598分別輸出給驅動元件518和520。例如,環路濾波器502接收輸出信號572和574作為回饋。在一個示例中, 如果比較器輸出信號588為邏輯高電平,則信號596為邏輯高電平,並且如果比較器輸出信號588為邏輯低電平,則信號596為邏輯低電平。在另一示例中,如果比較器輸出信號590為邏輯高電平,則信號598為邏輯高電平,並且如果比較器輸出信號590為邏輯低電平,則信號598為邏輯低電平。
根據另一實施例,第二通道接收輸入信號564和566以及斜坡信號570,並且生成輸出信號576和578以提供一個或多個音訊信號582給輸出負載548(例如,揚聲器)。在一個實施例中,斜坡信號570是三角波信號。具體地,例如,環路濾波器504接收輸入信號564和566並且生成分別由比較器510和512接收的濾波處理後的比較器輸出信號588和590。作為一個示例,比較器510和512也接收斜坡信號570並且分別生成比較器輸出信號592和594。邏輯控制器516將信號597和599分別輸出給驅動元件522和524。例如,環路濾波器504接收輸出信號576和578作為回饋。在一個示例中,如果比較器輸出信號592為邏輯高電平,則信號597為邏輯高電平,並且如果比較器輸出信號592為邏輯低電平,則信號597為邏輯低電平。在另一示例中,如果比較器輸出信號594為邏輯高電平,則信號599為邏輯高電平,並且如果比較器輸出信號594為邏輯低電平,則信號599為邏輯低電平。
作為一示例,斜坡信號568和570為相同頻率,並且斜坡信號568和斜坡信號570之間的相移為π(例如,180°)。即,斜坡信號568與斜坡信號570反相。在一個實施例中,斜坡信號568和570是三角波信號。
在一實施例中,環路濾波器502放大輸入差分信號與回饋差分信號之間的誤差信號,該回饋差分信號與輸出差分信號相關聯。輸入差分信號表示輸入信號560與562之差,並且輸出差分信號表示輸出信號572和574之差。例如,環路濾波器502是低通濾波器並且其在低頻範圍中具有非常高的增益(例如,大於1000的高增益)且在高頻範圍中具有非常低的增益(例如,遠小於1的低增益)。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器502以高增益放大低頻分量並且以低增益(例 如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統500的開關頻率,則環路濾波器502衰減該高頻分量。在一個實施例中,環路濾波器502包括一級或多級模擬積分器。在一些實施例中,環路濾波器504與環路濾波器502相同。
第5B圖是示出根據本發明另一實施例的具有兩個通道的放大系統的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。該放大系統600包括環路濾波器602和604、比較器606,608,610和612、邏輯控制器614和616、驅動元件618,620,622和624、電晶體626,628,630,632,634,636,638和640、以及低通濾波器642和644。
在一實施例中,環路濾波器602、比較器606和608、邏輯控制器614、驅動元件618和620、電晶體626,628,630和632、以及低通濾波器642被包括在第一通道中。在另一實施例中,環路濾波器604、比較器610和612、邏輯控制器616、驅動元件622和624、電晶體634,636,638和640、以及低通濾波器644包括在第二通道中。邏輯控制器614包括兩個緩衝器650和652,並且邏輯控制器616包括兩個緩衝器654和656。在一些實施例中,電晶體626,628,630,632,634,636,638和640是N溝道電晶體,例如,N溝道MOSFET。在某些實施例中,電晶體626,630,634和638是P溝道電晶體(例如,P溝道MOSFET),並且電晶體628,632,636和640是N溝道電晶體(例如,N溝道MOSFET)。作為一個示例,低通濾波器642和644各自包括一個或多個電感器和/或電容器。在另一個示例中,低通濾波器642和644各自包括一個或多個磁珠和/或一個或多個電容器。在又一示例中,環路濾波器602、比較器606和608、邏輯控制器614、驅動元件618和620、電晶體626,628,630和632、以及低通濾波器642分別與環路濾波器3041、比較器3061和3081、邏輯控制器3101、驅動元件3121和3141、電晶體3161,3181,3201和3221、以及低通濾波器3241相同。在又一示例中,環路濾波器604以及比較器610和612分別與環路濾波器3041以及比較器3061和3081相同。
根據一實施例,第一通道接收輸入信號660和662以及斜坡 信號668,並且生成輸出信號672和674以提供一個或多個音訊信號680給輸出負載646(例如,揚聲器)。在一實施例中,斜坡信號668是三角波信號。具體地,例如,環路濾波器602接收輸入信號660和662以及作為回饋的輸出信號672和674,並且生成分別由比較器606和608接收的濾波處理後的信號684和686。作為一個示例,比較器606和608也接收斜坡信號668並且分別生成比較器輸出信號688和690。邏輯控制器614將信號696和698分別輸出給驅動元件618和620。例如,如果比較器輸出信號688為邏輯高電平,則信號696為邏輯高電平,並且如果比較器輸出信號688為邏輯低電平,則信號696為邏輯低電平。在另一示例中,如果比較器輸出信號690為邏輯高電平,則信號698為邏輯高電平,並且如果比較器輸出信號690為邏輯低電平,則信號698為邏輯低電平。在某些實施例中,邏輯控制器614被去除,並且比較器輸出信號688和690分別與信號696和698相同。例如,比較器606,608,610和612各自在非反相端子(例如,“+”端子)處接收斜坡信號668。在另一示例中,比較器606,608,610和612各自在反相端子(例如,“-”端子)處接收斜坡信號668。
根據另一實施例,第二通道接收輸入信號664和666以及斜坡信號668,並且生成輸出信號676和678以提供一個或多個音訊信號682給輸出負載648(例如,揚聲器)。具體地,例如,環路濾波器604接收輸入信號664和666以及作為回饋的輸出信號676和678,並且生成分別由比較器610和612接收的比較器輸出信號692和694。作為一個示例,比較器610和612也接收斜坡信號668並且分別生成比較器輸出信號692和694。邏輯控制器616將信號697和699分別輸出給驅動元件622和624。例如,如果比較器輸出信號692為邏輯高電平,則信號697為邏輯低電平,並且如果比較器輸出信號692為邏輯低電平,則信號697為邏輯高電平。在另一示例中,如果比較器輸出信號694為邏輯高電平,則信號699為邏輯低電平,並且如果比較器輸出信號694為邏輯低電平,則信號699為邏輯高電平。在又一示例中,比較器606在反相端子(例如,“-”端子)處接收濾波處理後的信號684;比較器608在反相端子(例如,“-”端子)處接收濾波處理後的信號686;比較器610在反相端子(例如,“-”端子)處接收比 較器輸出信號688;以及比較器612在反相端子(例如,“-”端子)處接收比較器輸出信號690。
在一實施例中,環路濾波器602放大輸入差分信號與回饋差分信號之間的誤差信號,該回饋差分信號與輸出差分信號相關聯。輸入差分信號表示輸入信號660與662之差,並且輸出差分信號表示輸出信號672和674之差。例如,環路濾波器602是低通濾波器並且其在低頻範圍中具有非常高的增益(例如,大於1000的高增益)且在高頻範圍中具有非常低的增益(例如,遠小於1的低增益)。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器602以高增益放大低頻分量並且以低增益(例如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統600的開關頻率,則環路濾波器602衰減該高頻分量。在一個實施例中,環路濾波器602包括一級或多級模擬積分器。在一些實施例中,環路濾波器604與環路濾波器602相同。
第5C圖是示出根據本發明又一實施例的具有兩個通道的放大系統的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。該放大系統1600包括環路濾波器1602和1604、比較器1606,1608,1610和1612、邏輯控制器1614和1616、驅動元件1618,1620,1622和1624、電晶體1626,1628,1630,1632,1634,1636,1638和1640、以及低通濾波器1642和1644。
在一實施例中,環路濾波器1602、比較器1606和1608、邏輯控制器1614、驅動元件1618和1620、電晶體1626,1628,1630和1632、以及低通濾波器1642被包括在第一通道中。在另一實施例中,環路濾波器1604、比較器1610和1612、邏輯控制器1616、驅動元件1622和1624、電晶體1634,1636,1638和1640、以及低通濾波器1644包括在第二通道中。邏輯控制器1614包括兩個緩衝器1650和1652,並且邏輯控制器1616包括兩個緩衝器1654和1656。在一些實施例中,電晶體1626,1628,1630,1632,1634,1636,1638和1640是N溝道電晶體,例如,N溝道MOSFET。在某些實施例中,電晶體1626,1630,1634和1638是P溝道電晶體(例如,P溝道MOSFET),並且電晶體1628,1632,1636和1640是N溝道電晶體(例 如,N溝道MOSFET)。作為一個示例,低通濾波器1642和1644各自包括一個或多個電感器和/或電容器。在另一個示例中,低通濾波器1642和1644各自包括一個或多個磁珠和/或一個或多個電容器。在又一示例中,環路濾波器1602、比較器1606和1608、邏輯控制器1614、驅動元件1618和1620、電晶體1626,1628,1630和1632、以及低通濾波器1642分別與環路濾波器3041、比較器3061和3081、邏輯控制器3101、驅動元件3121和3141、電晶體3161,3181,3201和3221、以及低通濾波器3241相同。在又一示例中,環路濾波器1604以及比較器1610和1612分別與環路濾波器3041以及比較器3061和3081相同。
根據一實施例,第一通道接收輸入信號1660和1662以及斜坡信號1668,並且生成輸出信號1672和1674以提供一個或多個音訊信號1680給輸出負載1646(例如,揚聲器)。在一實施例中,斜坡信號1668是三角波信號。具體地,例如,環路濾波器1602接收輸入信號1660和1662以及作為回饋的輸出信號1672和1674,並且生成分別由比較器1606和1608接收的濾波處理後的信號1684和1686。作為一個示例,比較器1606和1608也接收斜坡信號1668並且分別生成比較器輸出信號1688和1690。邏輯控制器1614將信號1696和1698分別輸出給驅動元件1618和1620。例如,如果比較器輸出信號1688為邏輯高電平,則信號1696為邏輯高電平,並且如果比較器輸出信號1688為邏輯低電平,則信號1696為邏輯低電平。在另一示例中,如果比較器輸出信號1690為邏輯高電平,則信號1698為邏輯高電平,並且如果比較器輸出信號1690為邏輯低電平,則信號1698為邏輯低電平。在某些實施例中,邏輯控制器1614被去除,並且比較器輸出信號1688和1690分別與信號1696和1698相同。在一些實施例中,邏輯控制器1616被去除,並且比較器輸出信號1692和1694分別與信號1697和1699相同。例如,比較器1610和1612各自在非反相端子(例如,“+”端子)處接收斜坡信號1668,並且比較器1606和1608各自在反相端子(例如,“-”端子)處接收斜坡信號1668。
根據另一實施例,第二通道接收輸入信號1664和1666以及斜坡信號1668,並且生成輸出信號1676和1678以提供一個或多個音訊信 號1682給輸出負載1648(例如,揚聲器)。具體地,例如,環路濾波器1604接收輸入信號1664和1666以及作為回饋的輸出信號1676和1678,並且生成分別由比較器1610和1612接收的比較器輸出信號1688和1690。作為一個示例,比較器1610和1612也接收斜坡信號1668並且分別生成比較器輸出信號1692和1694。在另一示例中,邏輯控制器1616將信號1697和1699分別輸出給驅動元件1622和1624。在又一示例中,比較器1606在正相端子(例如,“+”端子)處接收濾波處理後的信號1684;比較器1608在正相端子(例如,“+”端子)處接收濾波處理後的信號1686;比較器1610在反相端子(例如,“-”端子)處接收比較器輸出信號1688;以及比較器1612在反相端子(例如,“-”端子)處接收比較器輸出信號1690。
在一實施例中,環路濾波器1602放大輸入差分信號與回饋差分信號之間的誤差信號,該回饋差分信號與輸出差分信號相關聯。輸入差分信號表示輸入信號1660與1662之差,並且輸出差分信號表示輸出信號1672和1674之差。例如,環路濾波器1602是低通濾波器並且其在低頻範圍中具有非常高的增益(例如,大於1000的高增益)且在高頻範圍中具有非常低的增益(例如,遠小於1的低增益)。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器1602以高增益放大低頻分量並且以低增益(例如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統1600的開關頻率,則環路濾波器1602衰減該高頻分量。在一實施例中,環路濾波器1602包括一級或多級模擬積分器。在一些實施例中,環路濾波器1604與環路濾波器1602相同。
如上面討論並在此進一步強調的,第3圖、第5A圖、第5B圖和第5C圖僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。例如,斜坡信號568和570之間的相移不等於π。在一實施例中,斜坡信號568和570是三角波信號。在另一示例中,通道3021,...,302N各自包括用於分別生成斜坡信號3281,...,328N的單獨振盪器。在又一示例中,通道3021,...,302N共用生成斜坡信號3281,...,328N的共同振盪器。在一實施例中,斜坡信號3281,...,328N是三角波信號。在又一示例中,如第5A圖所示的兩個通道各自包括分別生成斜 坡信號568和570的單獨振盪器。在又一示例中,如第5A圖所示的兩個通道共用生成斜坡信號568和570的共同振盪器。
返回參考第2圖,放大系統200常常涉及高的開關頻率,並且電磁干擾問題可能是重要的。
第6圖是根據本發明一個實施例的放大系統的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。該放大系統800包括調製器802、輸出級804、低通濾波器806和輸出負載816。調製器802包括環路濾波器812、振盪器(OSC)808和比較器(COMP)810。例如,輸出負載816是揚聲器。在另一示例中,低通濾波器806包括一個或多個電感器和/或一個或多個電容器。在又一示例中,低通濾波器806包括一個或多個磁珠和/或一個或多個電容器。在又一示例中,調製器802、輸出級804和低通濾波器806包括在D類放大器中。
根據一實施例,環路濾波器812接收輸入音訊信號818並向比較器810輸出濾波處理後的信號822。例如,輸入音訊信號818包括一對輸入信號。在另一示例中,振盪器808生成時鐘信號(CLK)826和斜坡信號(RAMP)824。作為一個示例,比較器810接收斜坡信號824,並且將比較器輸出信號828提供給輸出級804,輸出級804生成輸出信號820。在一個示例中,環路濾波器812接收作為回饋的輸出信號820。在一個實施例中,斜坡信號824是三角波信號。例如,低通濾波器806將輸出信號820轉換為音訊信號830以驅動輸出負載816。如第6圖所示,根據某些實施例,調製器802、輸出級804和低通濾波器806被包括在多通道放大系統的一個通道中。例如,輸出信號820包括一個或多個信號。在另一示例中,輸出信號820表示兩個信號之差。
根據另一實施例,振盪器808被配置為向時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率提供週期性抖動。例如,時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率回應於週期性抖動在特定範圍中變化。在另一示例中,週期性抖動的頻率(例如,重複速率)大於音訊範圍(例如,約20Hz至約20KHz)的上限。在又一示例中,時鐘信號826 的振盪頻率等於斜坡信號824的斜坡頻率。
根據又一實施例,振盪器808被配置為向時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率提供週期性抖動和偽隨機抖動的組合。例如,時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率回應於週期性抖動和偽隨機抖動的組合在特定範圍中變化。在另一示例中,偽隨機抖動的頻率(例如,重複速率)小於音訊範圍(例如,約20Hz至約20KHz)的下限。
根據又一實施例,斜坡信號824被與一個或多個斜坡週期相關聯,一個或多個斜坡週期與斜坡信號824的斜坡頻率相關。例如,振盪器808被配置為在第一斜坡週期中調節斜坡信號824以影響下一斜坡週期中斜坡信號824的斜率和/或該下一斜坡週期的持續時間。具體地,在一些實施例中,振盪器808被配置為改變與斜坡信號824相關聯的傾斜上升斜率和/或傾斜下降斜率(例如,以週期性方式或以偽隨機方式)。根據某些實施例,如第6圖所示的放大系統800可以在如第3圖、第5A圖和/或第5B圖的一個或多個通道中實現以進一步改善這一個或多個通道。例如,週期性抖動或者週期性抖動與偽隨機抖動的組合被提供給實現與放大系統800類似的放大系統的這一個或多個通道。
在一實施例中,環路濾波器812放大輸入音訊信號818與回饋信號之間的誤差信號,回饋信號與輸出信號820相關聯。例如,環路濾波器812包括在低頻範圍具有非常高的增益(例如,大於1000的高增益)並且在高頻範圍具有非常低的增益(例如,遠小於1的低增益)的低通濾波器。在另一示例中,如果信號包括低頻分量和高頻分量,則環路濾波器812以高增益放大低頻分量並且以低增益(例如,遠小於1的低增益)放大高頻分量。在又一示例中,如果高頻分量靠近放大系統800的開關頻率,則環路濾波器812衰減該高頻分量。在一個實施例中,環路濾波器812包括一級或多級模擬積分器。
第7圖是根據本發明一個實施例的作為放大系統800一部分的具有週期性抖動的振盪器808的簡化時序圖。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變 體、替換和修改。波形702表示作為時間的函數的與時鐘信號826相關聯的振盪頻率和/或與振盪器808的斜坡信號824相關聯的斜坡頻率。第7圖示出了開始於t0並結束於t8的抖動週期T0。例如,t0 t1 t2 t3 t4 t5 t6 t7 t8
根據一實施例,多個頻率步階出現在該抖動週期T0中,其中,每個頻率步階對應於特定振盪頻率值或特定斜坡頻率值。例如,在t0與t1之間,振盪頻率或斜坡頻率具有值f1。作為一個示例,振盪頻率或斜坡頻率在t1與t2之間增大到另一值f2,並且然後在t3與t4之間增大到值f3。根據某些實施例,在t4與t5之間,振盪頻率或斜坡頻率增大至抖動週期T0內的峰值f4。作為一個示例,在t5與t8之間,振盪頻率或斜坡頻率的值減小直到抖動週期T0的結束,並且然後下一抖動週期開始。例如,頻率值f1,f2,f3,f4,f5,f6和f7再次出現在下一抖動週期期間。在另一示例中,頻率抖動的重複速率(例如,抖動序列的重複)與抖動週期T0成反比。在又一示例中,重複速率的大小大於音訊範圍(例如,約20Hz至約20KHz)的上限。根據一些實施例,作為一個示例,音訊信號830的頻率不受如第7圖所示的頻率抖動的影響。
第8A圖是根據本發明一個實施例的作為放大系統800一部分的具有週期性抖動的振盪器808的某些元件的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。振盪器808包括抖動序列生成器902、電流源904和906、開關908和910、跨導放大器912、電容器916、比較器914和918、反及閘920和922以及緩衝器924。
根據一實施例,抖動序列生成器902接收時鐘信號826,並且生成信號930以觸發與電流源904相關的放電電流932和/或與電流源906相關的充電電流934的改變。例如,開關908回應於放電信號926而斷開或閉合,並且開關910回應於充電信號928而斷開或閉合。在一個示例中,如果放電信號926為邏輯高電平,則充電信號928為邏輯低電平,並且如果放電信號926為邏輯低電平,則充電信號928為邏輯高電平。在另一示例中,時鐘信號826類似於充電信號928那樣在邏輯高電平與邏輯低電平之間改變。例如,時鐘信號826與時鐘信號826的振盪頻率所對應的一個 或多個振盪週期相關聯。在另一示例中,斜坡信號824與斜坡信號824的斜坡頻率所對應的一個或多個斜坡週期相關聯。在又一示例中,開關週期在持續時間上等於斜坡週期。在又一示例中,開關週期和斜坡週期在相同時間開始並且在相同時間結束。在又一示例中,在斜坡週期中,斜坡信號824的大小在斜坡週期內的一時間段期間增大,並且其大小在該斜坡週期內的另一時間段期間減小。
根據另一實施例,抖動序列生成器902檢測時鐘信號826的上升沿,並且生成信號930以改變放電電流932和/或充電電流934,以使時鐘信號826的頻率和/或斜坡信號824的斜坡頻率抖動。例如,時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率的改變由放電電流932和/或充電電流934的大小來確定。在另一示例中,在時鐘信號826的上升沿,斜坡信號824達到斜坡週期期間的峰值大小。在又一示例中,放電電流932的大小等於充電電流934。在又一示例中,放電電流932和充電電流934的大小相等。在又一示例中,用於對電容器916充電的充電週期基於斜坡信號824與參考信號998(例如,VREF+)之間的比較來確定。在又一示例中,用於對電容器916放電的放電週期基於斜坡信號824與參考信號996(例如,VREF-)之間的比較來確定。
第8B圖是根據本發明一個實施例的作為放大系統800一部分的如第8A圖所示的振盪器808的簡化時序圖。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。波形1006表示作為時間的函數的時鐘信號826,並且波形1008表示作為時間的函數的斜坡信號824。例如,t9 t10 t11 t12 t13
根據一實施例,如第8B圖所示,在第一斜坡週期(例如,Tn)期間,斜坡信號824從大小1018(例如,t9處)下降到大小1020(例如,t10處),並且然後增大到大小1022(例如,t11處)。例如,在該斜坡週期(例如,Tn)期間,放電電流932和/或充電電流934保持在特定範圍(例如,最大大小與最小大小之間的範圍)內的第一大小。根據一些實施例,在t11,第二斜坡週期(例如,Tn+1)開始,並且上升沿1028出現在時鐘信號826中。例如,抖動序列生成器902輸出信號930以改變放電電流932 和/或充電電流934,從而使時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率抖動。在另一示例中,回應於放電電流932和/或充電電流934的改變,斜坡信號824在第二斜坡週期(例如,Tn+1)中的斜率變得不同於第一斜坡週期(例如,Tn)中的斜率。在又一示例中,回應於放電電流932和/或充電電流934的改變,第二斜坡週期(例如,Tn+1)的持續時間變得不同於第一斜坡週期(例如,Tn)。在一些實施例中,斜坡信號824的斜率的改變(例如,傾斜上升斜率和/或傾斜下降斜率)引起與斜坡信號824相關聯的斜坡頻率和/或與時鐘信號826相關聯的振盪頻率的改變。
根據另一實施例,在第二斜坡週期(例如,Tn+1)期間,斜坡信號824從大小1022(例如,t11處)減小到大小1024(例如,t12處),並且然後增大到大小1026(例如,t13處)。例如,在第二斜坡週期(例如,Tn+1)期間,放電電流932和/或充電電流934保持為最大大小與最小大小之間的範圍內的第二大小。在另一示例中,第二大小不同於第一大小。根據一些實施例,在t13,第三斜坡週期(例如,Tn+2)開始,並且另一上升沿1030出現在時鐘信號826中。例如,抖動序列生成器902改變信號930以再次改變放電電流932和/或充電電流934,從而使時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率抖動。在另一示例中,回應於放電電流932和/或充電電流934的改變,斜坡信號824在第三斜坡週期(例如,Tn+2)中的斜率變得不同於第二斜坡週期(例如,Tn+1)中的斜率。在又一示例中,回應於放電電流932和/或充電電流934的改變,第三斜坡週期(例如,Tn+2)的持續時間變得不同於第一斜坡週期(例如,Tn+1)。在一些實施例中,斜坡信號824的斜率的改變(例如,傾斜上升斜率和/或傾斜下降斜率)引起與斜坡信號824相關聯的斜坡頻率和/或與時鐘信號826相關聯的振盪頻率的改變。例如,斜坡信號824的大小1018,1022和1026與參考信號998(例如,VREF+)相關,並且斜坡信號824的大小1020和1024與參考信號996(例如,VREF-)相關。
第8C圖是根據本發明另一實施例的作為放大系統800一部分的具有週期性抖動的振盪器808的某些元件的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識 到許多變體、替換和修改。振盪器808包括電流控制振盪元件1410、編碼器1406、電流數模轉換器(Digital to Analog Converter,DAC)1408和計數器元件1404。例如,計數器元件1404、編碼器1406和電流DAC 1408包括在抖動序列生成器902中。在另一示例中,電流DAC(例如,電流DAC 1408)被包括在電流源904和/或電流源906中。在又一示例中,電流控制振盪元件1410包括電流源904和906、開關908和910、電容器916、跨導放大器912、比較器914和918、反及閘920和922、以及緩衝器924。
根據一實施例,計數器元件1404接收時鐘信號826並且生成由編碼器1406接收的信號1412。作為一個示例,經編碼信號1414由電流DAC 1408接收,電流DAC 1408輸出電流信號1416(例如,Idac2)給電流控制振盪元件1410。在另一示例中,電流控制振盪元件1410還接收電流信號1402(例如,I0)並且輸出時鐘信號826和斜坡信號824。如第8C圖所示,計數器元件1404回應於時鐘信號826而改變信號1412,以使時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率抖動。例如,時鐘信號826與時鐘信號826的振盪頻率所對應的一個或多個開關週期相關聯。在另一示例中,斜坡信號824與斜坡信號824的斜坡頻率所對應的一個或多個斜坡週期相關聯。在又一示例中,開關週期在持續時間上等於斜坡週期。在又一示例中,開關週期和斜坡週期在相同時間開始並且在相同時間結束。在又一示例中,電流信號1402是固定的。
根據另一實施例,在第一開關週期的開始處,計數器元件1404生成第一值的信號1412,並且電流DAC 1408回應於信號1412為第一值而生成第一大小的電流信號1416。例如,時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率回應於電流信號1416為第一大小而抖動。在另一示例中,在第一開關週期之後的第二開關週期的開始處,計數器元件1404生成第二值的信號1412,並且電流DAC 1408回應於信號1412為第二值而生成第二大小的電流信號1416。在又一示例中,時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率回應於電流信號1416為第二大小而再次被抖動。
根據又一實施例,斜坡信號824的斜坡頻率如下來確定: 其中,β表示常數,I0表示直流電流信號1402,並且Idac2表示電流信號1416。
根據某些實施例,如果Idac2<<I0,則斜坡信號824的斜坡頻率如下這樣確定: 基於式2,斜坡信號824的斜坡頻率由電流信號1416調製。例如,放電電流932和充電電流934滿足下式:I charge =I discharge =I 0+I dac2 (式3)
根據又一實施例,如果沒有輸入信號被放大系統800接收,則與輸出信號820(例如,PWM)相關聯的調製週期如下這樣確定: 其中,Ti,PWM表示與輸出信號820相關聯的當前調製週期,Ti-1,RAMP表示前一斜坡週期,並且Ti,RAMP表示當前斜坡週期。
根據又一實施例,如果放大系統800接收一個或多個輸入信號,則輸出信號820的占空比改變,並且與輸出信號820相關聯的調製週期如下這樣確定: 其中,α表示與輸入信號相關聯的正數。根據一些實施例,基於式5,如果α隨著輸入信號的增大而改變,則輸出信號820的占空比增大,並且輸出信號820的更多頻率值出現。
第9圖是根據本發明一個實施例的包括具有週期性抖動的振盪器808並且接收輸入音訊信號818的放大系統800的簡化時序圖。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。波形1102表示作為時間的函數的與放大系統800的輸出信號820(例如,PWM)相關聯的調製頻率的值。例如,放大系統800包括如第7圖、第8A圖、第8B圖和/或第8C圖所示的具有週期性抖動的振盪器808。
如第9圖所示,存在兩個抖動週期T1和Tm。根據一個實施例,多個頻率步階出現在抖動週期T1和Tm的每個中,其中,每個頻率步階 對應於特定開關頻率值。但是,在某些實施例中,抖動週期T1的頻率值不同於抖動週期Tm的頻率值,並且此外,出現在抖動週期T1和Tm中的頻率值不同於其他抖動週期中的頻率值,如第9圖所示。根據一些實施例,與第7圖相比,由於改變放電電流932和充電電流934引起的斜坡信號824的抖動,更多頻率值隨著時間出現。
如上面討論並在此進一步強調的,第7圖、第8A圖、第8B圖、第8C圖和第9圖僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。在某些實施例中,抖動序列生成器902在振盪器808外面。在一些實施例中,計數器元件1404、編碼器1406和電流DAC 1408在振盪器808外面。例如,第7圖和第9圖示出了週期性抖動,但是週期性抖動可以與偽隨機抖動相組合,如第10圖所示。
第10圖是示出根據本發明又一實施例的作為放大系統800一部分的振盪器808的週期性抖動和偽隨機抖動的組合的簡化頻譜圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。
根據一實施例,音訊範圍在頻率值fc1(例如,大約20Hz)和頻率值fc2(例如,大約20kHz)之間,並且時鐘信號826的振盪頻率(例如,fosc)在大小上大於音訊範圍的上限。作為一個示例,與如第7圖和/或第9圖所示的週期性抖動相關聯的頻率(例如,fj1)在大小上大於音訊範圍的上限。在另一示例中,與偽隨機抖動相關聯的頻率(例如,fj2)在大小上小於音訊範圍的下限。根據某些實施例,音訊信號830的頻率分量不受週期性抖動和/或偽隨機抖動的影響。根據另一實施例,如果週期性抖動的頻率值的個數為Nj1並且偽隨機抖動的頻率值的個數為Nj2,則在沒有任何輸入信號情況下與輸出信號820相關聯的頻率值的個數如下這樣確定:N total =N j1×N j2 (式6)
其中,Ntotal表示與輸出信號820相關聯的頻率值的個數。例如,如果Nj1=7並且Nj2=16,則Ntotal=112。根據某些實施例,如果放大系統800接收輸入信號,則更多頻率值出現,如第10圖所示。
第11圖是根據本發明一個實施例的如果輸入音訊信號818為零,則包括具有週期性抖動和偽隨機抖動的振盪器808的放大系統800的簡化頻譜圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。波形1202表示作為頻率的函數的與放大系統800的輸出信號820(例如,PWM)相關聯的大小。
第12A圖是根據本發明一個實施例的作為放大系統800一部分的具有週期性抖動和偽隨機抖動的組合的振盪器808的某些元件的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。振盪器808包括抖動序列生成器1502、電流源1504和1506、開關1508和1510、跨導放大器1512、電容器1516、比較器1514和1518、反及閘1520和1522以及緩衝器1524。
根據一實施例,抖動序列生成器1502接收時鐘信號826,並且生成信號1530以觸發與電流源1504相關的放電電流1532和/或與電流源1506相關的充電電流1534的改變,從而向時鐘信號826的振盪頻率和/或斜坡信號824的斜坡頻率提供週期性抖動和偽隨機抖動的組合。例如,開關1508回應於放電信號1526而斷開或閉合,並且開關1510回應於充電信號1528而斷開或閉合。在一個示例中,如果放電信號1526為邏輯高電平,則充電信號1528為邏輯低電平,並且如果放電信號1526為邏輯高電平,則充電信號1528為邏輯低電平。在另一示例中,時鐘信號826類似於充電信號1528那樣在邏輯高電平與邏輯低電平之間改變。
第12B圖是根據本發明另一實施例的作為放大系統800一部分的具有週期性抖動和偽隨機抖動的組合的振盪器808的某些元件的簡化圖式。該圖式僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。振盪器808包括電流控制振盪元件1302、線性回饋移位暫存器(Linear Feedback Shift Register,LFSR)元件1304、編碼器元件1306和1312、電流數模轉換器(DAC)1308和1314、以及計數器元件1310。例如,計數器元件1310、編碼器元件1312、電流DAC 1314、LFSR 1304、編碼器元件1306和電流DAC 1308被包括在 抖動序列生成器1502中。在另一示例中,電流DAC(例如,電流DAC 1308或電流DAC 1314)被包括在電流源1504和/或電流源1506中。在又一示例中,電流控制振盪元件1302包括電流源1504和1506、開關1508和1510、電容器1516、跨導放大器1512、比較器1514和1518、反及閘1520和1522、以及緩衝器1524。
根據一實施例,被實現用於偽隨機抖動的LFSR元件1304接收時鐘信號826,並且生成由編碼器元件1306編碼的信號1322。例如,經編碼信號1324由電流DAC 1308接收,電流DAC 1308輸出電流信號1318(例如,Idac1)給電流控制振盪元件1302。在另一示例中,被實現用於週期性抖動的計數器元件1310接收時鐘信號826並且生成由編碼器元件1312編碼的信號1326。作為一個示例,經編碼信號1328由電流DAC 1314接收,電流DAC 1314輸出電流信號1320(例如,Idac2)給電流控制振盪元件1302。在另一示例中,電流控制振盪元件1302還接收電流信號1316(例如,I0)並且輸出時鐘信號826和斜坡信號824。在另一示例中,電流信號1316是固定的。
根據另一實施例,斜坡信號824的斜坡頻率如下這樣確定: 其中,β表示常數,I0表示電流信號1316,Idac1表示電流信號1318,並且Idac2表示電流信號1320。
根據某些實施例,如果Idac1+Idac2<<I0,則斜坡信號824的斜坡頻率如下這樣確定: 基於式8,斜坡信號824的斜坡頻率由電流信號1318和1320調製。例如,放電電流932和充電電流934滿足下式:|I charge |=|I discharge |=|I 0+I dac1+I dac2| (式9)
如上面討論並在此進一步強調的,第12A圖和第12B圖僅僅是示例,其不應當不當地限制申請專利範圍的範圍。本領域技術人員將認識到許多變體、替換和修改。在一實施例中,斜坡信號824是三角波信號,斜坡信號824的上升斜率與下降斜率相等。在某些實施例中,抖動序 列生成器1502在振盪器808外面。在一些實施例中,電流源1504和1506,開關1508在振盪器808外面。
根據一實施例,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道、第二通道和第三通道。第一通道被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。第三通道被配置為接收一個或多個第三輸入信號,處理與所述一個或多個第三輸入信號以及第三斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第三輸入信號以及所述第三斜坡信號相關聯的資訊生成一個或多個第三輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位和所述第二相位不同。例如,該系統至少根據第3圖和/或第4圖實現。
根據另一實施例,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道和第二通道。第一通道被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位與所述第二相位之差等於180度。例如,該系統至少根據第5A圖實現。
根據又一實施例,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道和第二通道。第一通道包括第一環路濾波器、 第一信號處理元件和第一輸出元件,並且被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道包括第二環路濾波器、第二信號處理元件和第二輸出元件,並且被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一環路濾波器被配置為處理與所述一個或多個第一輸入信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號。所述第一信號處理元件被配置為處理與所述一個或多個第一濾波處理後的信號相關聯的資訊,並且至少基於與所述一個或多個第一濾波處理後的信號相關聯的資訊生成一個或多個第一經處理後的信號。所述第一輸出元件被配置為處理與所述一個或多個第一經處理後的信號相關聯的資訊並且至少基於與所述一個或多個第一經處理後的信號相關聯的資訊生成所述一個或多個第一輸出信號。所述第二環路濾波器被配置為處理與所述一個或多個第二輸入信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號。所述第二信號處理元件被配置為處理與所述一個或多個第二濾波處理後的信號相關聯的資訊,並且至少基於與所述一個或多個第二濾波處理後的信號相關聯的資訊生成一個或多個第二經處理後的信號。所述第二輸出元件被配置為處理與所述一個或多個第二經處理後的信號相關聯的資訊並且至少基於與所述一個或多個第二經處理後的信號相關聯的資訊生成所述一個或多個第二輸出信號。所述一個或多個第一經處理後的信號與第一相位相關聯。所述一個或多個第二經處理後的信號與第二相位相關聯。所述第一相位與所述第二相位之差等於180度。例如,該系統至少根據第5B圖實現。
在一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的系統包括第一通道和第二通道。第一通道包括第一環路濾波器和一個或多個第一比較器,並且被配置為接收一個或多個第一輸入信號,處理 與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。第二通道包括第二環路濾波器和一個或多個第二比較器,並且被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一環路濾波器被配置為處理與所述一個或多個第一輸入信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號。所述一個或多個第一比較器包括一個或多個第一端子和一個或多個第二端子,並且被配置為在所述第一端子處接收所述一個或多個第一濾波處理後的信號並且在所述第二端子處接收所述斜坡信號,至少基於與所述第一濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第一比較信號,並且輸出所述一個或多個第一比較信號以便生成所述一個或多個第一輸出信號。所述第二環路濾波器被配置為處理與所述一個或多個第二輸入信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號。所述一個或多個第二比較器包括一個或多個第三端子和一個或多個第四端子,並且被配置為在所述第三端子處接收所述一個或多個第二濾波處理後的信號並且在所述第四端子處接收所述斜坡信號,至少基於與所述第二濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第二比較信號,並且輸出所述一個或多個第二比較信號以便生成所述一個或多個第二輸出信號。所述一個或多個第二端子包括一個或多個反相端子並且所述一個或多個第四端子包括一個或多個非反相端子,或者所述一個或多個第二端子包括一個或多個非反相端子並且所述一個或多個第四端子包括一個或多個反相端子。例如,該系統至少根據第5C圖實現。
在另一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的系統包括:振盪器元件,被配置為生成與斜坡頻率相關聯的斜坡信號;環路濾波器,被配置為接收一個或多個輸入信號並且至少基於與所 述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及比較器元件,被配置為接收所述一個或多個濾波處理後的信號以及所述斜坡信號,並且至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變,並且輸出與改變後斜坡頻率相關聯的所述第一斜坡信號。所述抖動頻率大於預定音訊範圍的上限。例如,該系統至少根據第6圖、第7圖、第8A圖、第8B圖、第8C圖和/或第9圖實現。
在又一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的系統包括:振盪器元件,被配置為生成與斜坡頻率相關聯的斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;環路濾波器,被配置為接收一個或多個輸入信號並且至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及比較器元件,被配置為接收所述一個或多個濾波處理後的信號以及所述斜坡信號,並且至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期。所述第一持續時間和所述第二持續時間對應於所述斜坡頻率的不同頻率值。例如,該系統至少根據第6圖、第7圖、第8A圖、第8B圖、第8C圖、第9圖、第10圖、第11圖、第12A圖和/或第12B圖實現。
根據一實施例,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生 成一個或多個第二輸出信號。另外,該方法還包括:接收一個或多個第三輸入信號;處理與所述一個或多個第三輸入信號以及第三斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第三輸入信號以及所述第三斜坡信號相關聯的資訊生成一個或多個第三輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位和所述第二相位不同。例如,該方法至少根據第3圖和/或第4圖實現。
根據另一實施例,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號。所述第一斜坡信號對應於第一相位。所述第二斜坡信號對應於第二相位。所述第一相位與所述第二相位之差等於180度。例如,該方法至少根據第5A圖實現。
根據又一實施例,一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:由包括第一環路濾波器、第一信號處理元件和第一輸出元件的第一通道接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:由包括第二環路濾波器、第二信號處理元件和第二輸出元件的第二通道接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊包括:由所述第一環路濾波器處理與所述一個或多個第一輸入信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號;由所述第一信號處理元件處 理與所述一個或多個第一濾波處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第一濾波處理後的信號相關聯的資訊生成一個或多個第一經處理後的信號。至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號包括:由所述第一輸出元件處理與所述一個或多個第一經處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第一經處理後的信號相關聯的資訊生成所述一個或多個第一輸出信號。處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊包括:由所述第二環路濾波器處理與所述一個或多個第二輸入信號相關聯的資訊;至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號;由所述第二信號處理元件處理與所述一個或多個第二濾波處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第二濾波處理後的信號相關聯的資訊生成一個或多個第二經處理後的信號。至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號包括:由所述第二輸出元件處理與所述一個或多個第二經處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第二經處理後的信號相關聯的資訊生成所述一個或多個第二輸出信號。所述一個或多個第一經處理後的信號與第一相位相關聯,所述一個或多個第二經處理後的信號與第二相位相關聯,並且所述第一相位與所述第二相位之差等於180度。例如,該方法至少根據第5B圖實現。
在一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:由包括第一環路濾波器和一個或多個第一比較器的第一通道接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號。該方法還包括:由包括第二環路濾波器和一個或多個第二比較器的第二通道接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號。處理與所述 一個或多個第一輸入信號以及斜坡信號相關聯的資訊包括:在所述第一環路濾波器處理與所述一個或多個第一輸入信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號。至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號包括:由所述一個或多個第一比較器的一個或多個第一端子接收所述一個或多個第一濾波處理後的信號;由所述一個或多個第一比較器的一個或多個第二端子接收所述斜坡信號;至少基於與所述第一濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第一比較信號;輸出所述一個或多個第一比較信號;以及至少基於與所述一個或多個第一比較信號相關聯的資訊生成所述一個或多個第一輸出信號。處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊包括:由所述第二環路濾波器處理與所述一個或多個第二輸入信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號。至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號包括:由所述一個或多個第二比較器的一個或多個第三端子接收所述一個或多個第二濾波處理後的信號;由所述一個或多個第二比較器的一個或多個第四端子接收所述斜坡信號;至少基於與所述第二濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第二比較信號;輸出所述一個或多個第二比較信號;以及至少基於與所述一個或多個第二比較信號相關聯的資訊生成所述一個或多個第二輸出信號。所述一個或多個第二端子包括一個或多個反相端子並且所述一個或多個第四端子包括一個或多個非反相端子,或者所述一個或多個第二端子包括一個或多個非反相端子並且所述一個或多個第四端子包括一個或多個反相端子。例如,該方法至少根據第5C圖實現。
在另一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:生成與斜坡頻率相關聯的斜坡信號;接收一個或多個輸入信號;以及處理與所述一個或多個輸入信號相關聯的資訊。該方法還包括:至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個 濾波處理後的信號;接收所述一個或多個濾波處理後的信號以及所述斜坡信號;處理與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊;以及至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。生成與斜坡頻率相關聯的斜坡信號包括:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號。所述抖動頻率大於預定音訊範圍的上限。例如,該方法至少根據第6圖、第7圖、第8A圖、第8B圖、第8C圖和/或9圖實現。
在又一實施例中,一種用於放大多個輸入信號以生成多個輸出信號的方法包括:生成與斜坡頻率相關聯的斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;接收一個或多個輸入信號;以及處理與所述一個或多個輸入信號相關聯的資訊。該方法還包括:至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;接收所述一個或多個濾波處理後的信號以及所述斜坡信號;以及至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號。生成與斜坡頻率相關聯的斜坡信號包括:在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期。所述第一持續時間和所述第二持續時間對應於所述斜坡頻率的不同頻率值。例如,該方法至少根據第6圖、第7圖、第8A圖、第8B圖、第8C圖、第9圖、第10圖、第11圖、第12A圖和/或第12B圖實現。
例如,本發明各個實施例中的一些或所有元件單獨地和/或與至少另一元件相組合地是利用一個或多個軟體元件、一個或多個硬體元件和/或軟體與硬體元件的一種或多種組合來實現的。在另一示例中,本發明各個實施例中的一些或所有元件單獨地和/或與至少另一元件相組合地在一個或多個電路中實現,例如在一個或多個類比電路和/或一個或多個數位電路中實現。在又一示例中,本發明的各個實施例和/或示例可以相組合。
雖然已描述了本發明的具體實施例,然而本領域技術人員將 明白,還存在於所述實施例等同的其它實施例。因此,將明白,本發明不受所示具體實施例的限制,而是僅由申請專利範圍的範圍來限定。
300‧‧‧放大系統
3241,324N‧‧‧低通濾波器
3061,306N,3081,308N‧‧‧比較器(COMP)
3041,304N‧‧‧環路濾波器
3341,334N,3361,336N‧‧‧輸出信號
3281,328N‧‧‧斜坡信號
3021‧‧‧第一通道
302N‧‧‧通道
3101,310N‧‧‧邏輯控制器
3121,312N,3141,314N‧‧‧驅動元件
3161,316N,3181,318N,3201,320N,3221,322N‧‧‧電晶體
3301,330N,3321,332N‧‧‧輸入信號
3261,326N‧‧‧輸出負載

Claims (51)

  1. 一種用於放大多個輸入信號以生成多個輸出信號的系統,該系統包括:第一通道,被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號;第二通道,被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號;以及第三通道,被配置為接收一個或多個第三輸入信號,處理與所述一個或多個第三輸入信號以及第三斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第三輸入信號以及所述第三斜坡信號相關聯的資訊生成一個或多個第三輸出信號;其中:所述第一斜坡信號對應於第一相位;所述第二斜坡信號對應於第二相位;以及所述第一相位和所述第二相位不同。
  2. 如申請專利範圍第1項所述之系統,其中,所述第一通道包括:第一環路濾波器,被配置為接收所述一個或多個第一輸入信號和所述一個或多個第一輸出信號,並且至少基於與所述第一輸入信號和所述第一輸出信號相關聯的資訊生成一個或多個第一濾波處理後的信號;第一信號處理元件,被配置為接收所述一個或多個第一濾波處理後的信號和第一斜坡信號,並且至少基於與所述第一濾波處理後的信號和所述第一斜坡信號相關聯的資訊生成一個或多個第一經處理後的信號;以及第一輸出元件,被配置為接收所述一個或多個第一經處理後的信號並且至少基於與所述第一經處理後的信號相關聯的資訊生成所述第一或多個第一輸出信號。
  3. 如申請專利範圍第2項所述之系統,其中,所述第一信號處理元件包括:第一比較器,被配置為接收所述第一濾波處理後的信號中的一個和所 述第一斜坡信號,並且生成第一比較信號;以及第二比較器,被配置為接收所述第一濾波處理後的信號中的另一個和所述第二斜坡信號,並且生成第二比較信號。
  4. 如申請專利範圍第3項所述之系統,其中:所述第一比較器還被配置為在第一非反相端子處接收所述第一斜坡信號並且在第一反相端子處接收所述第一濾波處理後的信號中的所述一個;以及所述第二比較器還被配置為在第二非反相端子處接收所述第二斜坡信號並且在第二反相端子處接收所述第一濾波處理後的信號中的所述另一個。
  5. 如申請專利範圍第3項所述之系統,其中:所述第一比較器還被配置為在第一反相端子處接收所述第一斜坡信號並且在第一非反相端子處接收所述第一濾波處理後的信號中的所述一個;以及所述第二比較器還被配置為在第二反相端子處接收所述第二斜坡信號並且在第二非反相端子處接收所述第一濾波處理後的信號中的所述另一個。
  6. 如申請專利範圍第3項所述之系統,其中,所述第一信號處理元件還包括:第一驅動元件,被配置為至少基於與所述第一比較信號相關聯的資訊向所述第一輸出元件輸出一個或多個第一驅動信號;以及第二驅動元件,被配置為至少基於與所述第二比較信號相關聯的資訊向所述第一輸出元件輸出一個或多個第二驅動信號;其中,所述一個或多個第一驅動信號和所述一個或多個第二驅動信號被包括在所述第一經處理後的信號中。
  7. 如申請專利範圍第1項所述之系統,其中,所述第二相位和所述第三相位不同。
  8. 如申請專利範圍第7項所述之系統,其中,所述第一相位與所述第二相位之間的第一差在大小上等於所述第二相位與所述第三相位之間的第二差。
  9. 如申請專利範圍第7項所述之系統,其中,所述第一相位與所述第二相位之間的第一差不同於所述第二相位與所述第三相位之間的第二差。
  10. 如申請專利範圍第1項所述之系統,其中,所述第一通道包括:振盪器元件,被配置為生成與斜坡頻率相關聯的所述第一斜坡信號;其中,所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號;其中,所述抖動頻率大於預定音訊範圍的上限。
  11. 如申請專利範圍第1項所述之系統,其中,所述第一通道包括:振盪器元件,被配置為生成與斜坡頻率相關聯的所述第一斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;其中:所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;以及所述第一斜坡信號的大小和所述第二斜坡信號的大小對應於所述斜坡頻率的不同頻率值。
  12. 一種用於放大多個輸入信號以生成多個輸出信號的系統,該系統包括:第一通道,被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號;以及第二通道,被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號;其中:所述第一斜坡信號對應於第一相位; 所述第二斜坡信號對應於第二相位;以及所述第一相位與所述第二相位之差等於180度;其中,所述第一通道包括:振盪器元件,被配置為生成與斜坡頻率相關聯的所述第一斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;其中:所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;以及所述第一斜坡信號的大小和所述第二斜坡信號的大小對應於所述斜坡頻率的不同頻率值。
  13. 如申請專利範圍第12項所述之系统,其中,所述第一通道包括:第一環路濾波器,被配置為接收所述一個或多個第一輸入信號和所述一個或多個第一輸出信號,並且至少基於與所述第一輸入信號和所述第一輸出信號相關聯的資訊生成一個或多個第一濾波處理後的信號;第一信號處理元件,被配置為接收所述一個或多個第一濾波處理後的信號和第一斜坡信號,並且至少基於所述第一濾波處理後的信號和所述第一斜坡信號生成一個或多個第一經處理後的信號;以及第一輸出元件,被配置為接收所述一個或多個第一經處理後的信號並且至少基於與所述第一經處理後的信號相關聯的資訊生成所述第一或多個第一輸出信號。
  14. 如申請專利範圍第13項所述之系統,其中,所述第一信號處理元件包括:第一比較器,被配置為接收所述第一濾波處理後的信號中的一個和所述第一斜坡信號,並且生成第一比較信號;以及第二比較器,被配置為接收所述第一濾波處理後的信號中的另一個和所述第二斜坡信號,並且生成第二比較信號。
  15. 如申請專利範圍第14項所述之系統,其中:所述第一比較器還被配置為在第一非反相端子處接收所述第一斜坡信 號並且在第一反相端子處接收所述第一濾波處理後的信號中的所述一個;以及所述第二比較器還被配置為在第二非反相端子處接收所述第二斜坡信號並且在第二反相端子處接收所述第一濾波處理後的信號中的所述另一個。
  16. 如申請專利範圍第14項所述之系統,其中:所述第一比較器還被配置為在第一反相端子處接收所述第一斜坡信號並且在第一非反相端子處接收所述第一濾波處理後的信號中的所述一個;以及所述第二比較器還被配置為在第二反相端子處接收所述第二斜坡信號並且在第二非反相端子處接收所述第一濾波處理後的信號中的所述另一個。
  17. 如申請專利範圍第12項所述之系統,其中:所述振盪器元件,被配置為生成與所述斜坡頻率相關聯的所述第一斜坡信號;其中,所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號;其中,所述抖動頻率大於預定音訊範圍的上限。
  18. 一種用於放大多個輸入信號以生成多個輸出信號的系統,該系統包括:第一通道,包括第一環路濾波器、第一信號處理元件和第一輸出元件,並且被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號;以及第二通道,包括第二環路濾波器、第二信號處理元件和第二輸出元件,並且被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出 信號;其中:所述第一環路濾波器被配置為處理與所述一個或多個第一輸入信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號;所述第一信號處理元件被配置為處理與所述一個或多個第一濾波處理後的信號相關聯的資訊,並且至少基於與所述一個或多個第一濾波處理後的信號相關聯的資訊生成一個或多個第一經處理後的信號;所述第一輸出元件被配置為處理與所述一個或多個第一經處理後的信號相關聯的資訊並且至少基於與所述一個或多個第一經處理後的信號相關聯的資訊生成所述一個或多個第一輸出信號;所述第二環路濾波器被配置為處理與所述一個或多個第二輸入信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號;所述第二信號處理元件被配置為處理與所述一個或多個第二濾波處理後的信號相關聯的資訊,並且至少基於與所述一個或多個第二濾波處理後的信號相關聯的資訊生成一個或多個第二經處理後的信號;所述第二輸出元件被配置為處理與所述一個或多個第二經處理後的信號相關聯的資訊並且至少基於與所述一個或多個第二經處理後的信號相關聯的資訊生成所述一個或多個第二輸出信號;其中:所述一個或多個第一經處理後的信號與第一相位相關聯;所述一個或多個第二經處理後的信號與第二相位相關聯;以及所述第一相位與所述第二相位之差等於180度;其中,所述第一通道包括:振盪器元件,被配置為生成與斜坡頻率相關聯的所述斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;其中:所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;以 及所述第一斜坡信號的大小和所述第二斜坡信號的大小對應於所述斜坡頻率的不同頻率值。
  19. 如申請專利範圍第18項所述之系統,其中:所述第一環路濾波器被配置為接收作為回饋的所述一個或多個第一輸出信號;以及所述第二環路濾波器被配置為接收作為回饋的所述一個或多個第二輸出信號。
  20. 如申請專利範圍第18項所述之系統,其中,所述第一信號處理元件包括:第一比較器,被配置為接收所述第一濾波處理後的信號中的一個和所述斜坡信號,並且生成第一比較信號;以及第二比較器,被配置為接收所述第一濾波處理後的信號中的另一個和所述斜坡信號,並且生成第二比較信號。
  21. 如申請專利範圍第20項所述之系統,其中:所述第一比較器還被配置為在第一非反相端子處接收所述斜坡信號並且在第一反相端子處接收所述第一濾波處理後的信號中的所述一個;以及所述第二比較器還被配置為在第二非反相端子處接收所述斜坡信號並且在第二反相端子處接收所述第一濾波處理後的信號中的所述另一個。
  22. 如申請專利範圍第20項所述之系統,其中:所述第一比較器還被配置為在第一反相端子處接收所述斜坡信號並且在第一非反相端子處接收所述第一濾波處理後的信號中的所述一個;以及所述第二比較器還被配置為在第二反相端子處接收所述斜坡信號並且在第二非反相端子處接收所述第一濾波處理後的信號中的所述另一個。
  23. 如申請專利範圍第18項所述之系統,其中:所述振盪器元件,被配置為生成與所述斜坡頻率相關聯的所述斜坡信號;其中,所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及 輸出與改變後斜坡頻率相關聯的所述斜坡信號;其中,所述抖動頻率大於預定音訊範圍的上限。
  24. 一種用於放大多個輸入信號以生成多個輸出信號的系統,該系統包括:第一通道,包括第一環路濾波器和一個或多個第一比較器,並且被配置為接收一個或多個第一輸入信號,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號;以及第二通道,包括第二環路濾波器和一個或多個第二比較器,並且被配置為接收一個或多個第二輸入信號,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號;其中:所述第一環路濾波器被配置為處理與所述一個或多個第一輸入信號相關聯的資訊,並且至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號;所述一個或多個第一比較器包括一個或多個第一端子和一個或多個第二端子,並且被配置為在所述第一端子處接收所述一個或多個第一濾波處理後的信號並且在所述第二端子處接收所述斜坡信號,至少基於與所述第一濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第一比較信號,並且輸出所述一個或多個第一比較信號以便生成所述一個或多個第一輸出信號;所述第二環路濾波器被配置為處理與所述一個或多個第二輸入信號相關聯的資訊,並且至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號;所述一個或多個第二比較器包括一個或多個第三端子和一個或多個第四端子,並且被配置為在所述第三端子處接收所述一個或多個第二濾波處理後的信號並且在所述第四端子處接收所述斜坡信號,至少基於與所述第二濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第二比較信號,並且輸出所述一個或多個第二比較信號以便生成所述一個或多個第二輸出信號;其中,所述一個或多個第二端子包括一個或多個反相端子並且所 述一個或多個第四端子包括一個或多個非反相端子,或者所述一個或多個第二端子包括一個或多個非反相端子並且所述一個或多個第四端子包括一個或多個反相端子。
  25. 如申請專利範圍第24項所述之系統,其中:如果所述一個或多個第二端子是一個或多個反相端子,則所述一個或多個第四端子是一個或多個非反相端子;以及如果所述一個或多個第二端子是一個或多個非反相端子,則所述一個或多個第四端子是一個或多個反相端子。
  26. 如申請專利範圍第24項所述之系統,其中,所述第一通道還包括:振盪器元件,被配置為生成與斜坡頻率相關聯的所述斜坡信號;其中,所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號;其中,所述抖動頻率大於預定音訊範圍的上限。
  27. 如申請專利範圍第24項所述之系統,其中,所述第一通道還包括:振盪器元件,被配置為生成與斜坡頻率相關聯的所述斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;其中:所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;以及所述第一斜坡信號的大小和所述第二斜坡信號的大小對應於所述斜坡頻率的不同頻率值。
  28. 如申請專利範圍第24項所述之系統,其中:所述第一環路濾波器被配置為接收作為回饋的所述一個或多個第一輸出信號;以及所述第二環路濾波器被配置為接收作為回饋的所述一個或多個第二輸出信號。
  29. 一種用於放大一個或多個輸入信號以生成一個或多個輸出信號的系統,該系統包括:振盪器元件,被配置為生成與斜坡頻率相關聯的斜坡信號;環路濾波器,被配置為接收一個或多個輸入信號並且至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及比較器元件,被配置為接收所述一個或多個濾波處理後的信號以及所述斜坡信號,並且至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號;其中,所述振盪器元件還被配置為:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號;其中,所述抖動頻率大於預定音訊範圍的上限。
  30. 如申請專利範圍第29項所述之系統,其中,所述預定音訊範圍包括20kHz的上限和20Hz的下限。
  31. 如申請專利範圍第29項所述之系統,其中,所述比較器元件包括兩個比較器。
  32. 如申請專利範圍第29項所述之系統,其中,所述振盪器元件還被配置為,在特定抖動週期期間,在多個頻率值間改變所述斜坡頻率。
  33. 如申請專利範圍第29項所述之系統,其中,所述振盪器元件包括:第一電流源,被配置為提供放電電流;第二電流源,被配置為提供充電電流;電容器,被配置為回應於所述充電電流被充電並且回應於所述放電電流被放電,所述斜坡信號關聯於與所述電容器有關的電壓;跨導放大器,被配置為接收與所述充電電流或所述放電電流相關聯的輸入電流,並且至少基於與所述輸入電流相關聯的資訊輸出所述斜坡信號;以及抖動序列生成器,被配置為週期性地改變所述充電電流和所述放電電流,以使得在每個抖動週期中使所述充電電流和所述放電電流發生一個或 多個改變;其中,所述跨導放大器還被配置為回應於所述電容器被充電而增大所述斜坡信號的大小,並且回應於所述電容器被放電而減小所述斜坡信號的大小。
  34. 如申請專利範圍第33項所述之系統,其中,所述振盪器元件還包括:第一比較器,被配置為接收所述斜坡信號和第一參考信號,並且至少基於與所述斜坡信號和所述第一參考信號相關聯的資訊輸出第一比較信號;第二比較器,被配置為接收所述斜坡信號和第二參考信號,並且至少基於與所述斜坡信號和所述第二參考信號相關聯的資訊輸出第二比較信號;以及信號處理元件,被配置為接收所述第一比較信號和所述第二比較信號,並且至少基於與所述第一比較信號和所述第二比較信號相關聯的資訊生成放電信號和充電信號;其中:所述電容器還被配置為回應於所述充電信號而被充電並且回應於所述放電信號而被放電;以及所述抖動序列生成器還被配置為接收與所述放電信號相關聯的時鐘信號,所述時鐘信號與所述斜坡頻率有關。
  35. 如申請專利範圍第29項所述之系統,其中,所述振盪器元件包括:計數器元件,被配置為接收與所述斜坡頻率相關聯的時鐘信號,並且至少基於與所述時鐘信號相關聯的資訊生成計數器信號;編碼器元件,被配置為接收所述計數器信號並且至少基於與所述計數器信號相關聯的資訊生成編碼信號;電流數模轉換器,被配置為接收所述編碼信號並且至少基於與所述編碼信號相關聯的資訊生成抖動電流;電流控制振盪器,被配置為接收第一電流和所述抖動電流並且至少基於與所述第一電流和所述抖動電流相關聯的資訊輸出所述時鐘信號和所述斜坡信號;其中,所述抖動電流與在每個抖動週期中發生的所述斜坡頻率的所述 一個或多個改變有關。
  36. 如申請專利範圍第29項所述之系統,其中,所述振盪器元件還被配置為:偽隨機地改變所述斜坡頻率,以使得在與偽隨機抖動頻率相對應的每個偽隨機抖動週期中使所述斜坡頻率發生一個或多個改變;其中,所述偽隨機抖動頻率小於所述預定音訊範圍的下限。
  37. 如申請專利範圍第36項所述之系統,其中,所述振盪器元件包括:移位暫存器元件,被配置為接收與所述斜坡頻率相關聯的時鐘信號,並且至少基於與所述時鐘信號相關聯的資訊生成寄存器信號;編碼器元件,被配置為接收所述寄存器信號並且至少基於與所述寄存器信號相關聯的資訊生成編碼信號;電流數模轉換器,被配置為接收所述編碼信號並且至少基於與所述編碼信號相關聯的資訊生成抖動電流;以及電流控制振盪器,被配置為接收第一電流和所述抖動電流,並且至少基於與所述第一電流和所述抖動電流相關聯的資訊輸出所述時鐘信號和所述斜坡信號;其中,所述抖動電流與在每個偽隨機抖動週期中發生的所述斜坡頻率的所述一個或多個改變有關。
  38. 如申請專利範圍第29項所述之系統,還包括:輸出元件,被配置為接收所述一個或多個比較信號並且為所述環路濾波器元件生成作為回饋的一個或多個輸出信號。
  39. 一種用於放大多個輸入信號以生成多個輸出信號的系統,該系統包括:振盪器元件,被配置為生成與斜坡頻率相關聯的斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;環路濾波器,被配置為接收一個或多個輸入信號並且至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及比較器元件,被配置為接收所述一個或多個濾波處理後的信號以及所述斜坡信號,並且至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號; 其中,所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;其中,所述第一持續時間和所述第二持續時間對應於所述斜坡頻率的不同頻率值。
  40. 如申請專利範圍第39項所述之系統,其中,所述振盪器元件還被配置為,在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同。
  41. 如申請專利範圍第39項所述之系統,其中,所述振盪器元件包括:第一電流源,被配置為提供放電電流;第二電流源,被配置為提供充電電流;電容器,被配置為由所述充電電流充電並且由所述放電電流放電,所述斜坡信號關聯於與所述電容器有關的電壓;跨導放大器,被配置為接收與所述充電電流或所述放電電流相關聯的輸入電流,並且至少基於與所述輸入電流相關聯的資訊輸出所述斜坡信號;以及抖動序列生成器,被配置為週期性地改變所述充電電流和所述放電電流,以使得在與抖動頻率相對應的每個抖動週期中使所述充電電流和所述放電電流發生一個或多個改變;其中,所述跨導放大器還被配置為回應於所述電容器被充電而增大所述斜坡信號的大小,並且回應於所述電容器被放電而減小所述斜坡信號的大小。
  42. 如申請專利範圍第41項所述之系統,其中,所述振盪器元件還包括:第一比較器,被配置為接收所述斜坡信號和第一參考信號,並且至少基於與所述斜坡信號和所述第一參考信號相關聯的資訊輸出第一比較信號;第二比較器,被配置為接收所述斜坡信號和第二參考信號,並且至少基於與所述斜坡信號和所述第二參考信號相關聯的資訊輸出第二比較信號;以及信號處理元件,被配置為接收所述第一比較信號和所述第二比較信 號,並且至少基於與所述第一比較信號和所述第二比較信號相關聯的資訊生成放電信號和充電信號;其中:所述電容器還被配置為回應於所述充電信號而被充電並且回應於所述放電信號而被放電;以及所述抖動序列生成器還被配置為接收與所述放電信號相關聯的時鐘信號,所述時鐘信號與所述斜坡頻率有關。
  43. 如申請專利範圍第39項所述之系統,其中,所述第二斜坡週期緊隨著所述第一斜坡週期。
  44. 如申請專利範圍第39項所述之系統,還包括:輸出元件,被配置為接收所述一個或多個比較信號並且為所述環路濾波器元件生成作為回饋的一個或多個輸出信號。
  45. 一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號;接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號;接收一個或多個第三輸入信號;處理與所述一個或多個第三輸入信號以及第三斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第三輸入信號以及所述第三斜坡信號相關聯的資訊生成一個或多個第三輸出信號;其中:所述第一斜坡信號對應於第一相位;所述第二斜坡信號對應於第二相位;以及所述第一相位和所述第二相位不同。
  46. 一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及第一斜坡信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號以及所述第一斜坡信號相關聯的資訊生成一個或多個第一輸出信號;接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號以及所述第二斜坡信號相關聯的資訊生成一個或多個第二輸出信號;其中:所述第一斜坡信號對應於第一相位;所述第二斜坡信號對應於第二相位;以及所述第一相位與所述第二相位之差等於180度;其中:在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;以及所述第一斜坡信號的大小和所述第二斜坡信號的大小對應於所述斜坡頻率的不同頻率值。
  47. 一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:由包括第一環路濾波器、第一信號處理元件和第一輸出元件的第一通道接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號;由包括第二環路濾波器、第二信號處理元件和第二輸出元件的第二通道接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊; 至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號;其中,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊包括:由所述第一環路濾波器處理與所述一個或多個第一輸入信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個或多個第一濾波處理後的信號;由所述第一信號處理元件處理與所述一個或多個第一濾波處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第一濾波處理後的信號相關聯的資訊生成一個或多個第一經處理後的信號;其中,至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號包括:由所述第一輸出元件處理與所述一個或多個第一經處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第一經處理後的信號相關聯的資訊生成所述一個或多個第一輸出信號;其中,處理與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊包括:由所述第二環路濾波器處理與所述一個或多個第二輸入信號相關聯的資訊;至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號;由所述第二信號處理元件處理與所述一個或多個第二濾波處理後的信號相關聯的資訊;以及至少基於與所述一個或多個第二濾波處理後的信號相關聯的資訊生成一個或多個第二經處理後的信號;其中,至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號包括:由所述第二輸出元件處理與所述一個或多個第二經處理後的信號 相關聯的資訊;以及至少基於與所述一個或多個第二經處理後的信號相關聯的資訊生成所述一個或多個第二輸出信號;其中:所述一個或多個第一經處理後的信號與第一相位相關聯;所述一個或多個第二經處理後的信號與第二相位相關聯;以及所述第一相位與所述第二相位之差等於180度;其中:在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;以及所述第一斜坡信號的大小和所述第二斜坡信號的大小對應於所述斜坡頻率的不同頻率值。
  48. 一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:由包括第一環路濾波器和一個或多個第一比較器的第一通道接收一個或多個第一輸入信號;處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊;至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號;由包括第二環路濾波器和一個或多個第二比較器的第二通道接收一個或多個第二輸入信號;處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊;至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號;其中,處理與所述一個或多個第一輸入信號以及斜坡信號相關聯的資訊包括:在所述第一環路濾波器處理與所述一個或多個第一輸入信號相關聯的資訊;以及至少基於與所述一個或多個第一輸入信號相關聯的資訊生成一個 或多個第一濾波處理後的信號;其中,至少基於與所述一個或多個第一輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第一輸出信號包括:由所述一個或多個第一比較器的一個或多個第一端子接收所述一個或多個第一濾波處理後的信號;由所述一個或多個第一比較器的一個或多個第二端子接收所述斜坡信號;至少基於與所述第一濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第一比較信號;輸出所述一個或多個第一比較信號;以及至少基於與所述一個或多個第一比較信號相關聯的資訊生成所述一個或多個第一輸出信號;其中,處理與所述一個或多個第二輸入信號以及第二斜坡信號相關聯的資訊包括:由所述第二環路濾波器處理與所述一個或多個第二輸入信號相關聯的資訊;以及至少基於與所述一個或多個第二輸入信號相關聯的資訊生成一個或多個第二濾波處理後的信號;其中,至少基於與所述一個或多個第二輸入信號以及所述斜坡信號相關聯的資訊生成一個或多個第二輸出信號包括:由所述一個或多個第二比較器的一個或多個第三端子接收所述一個或多個第二濾波處理後的信號;由所述一個或多個第二比較器的一個或多個第四端子接收所述斜坡信號;至少基於與所述第二濾波處理後的信號和所述斜坡信號相關聯的資訊生成一個或多個第二比較信號;輸出所述一個或多個第二比較信號;以及至少基於與所述一個或多個第二比較信號相關聯的資訊生成所述一個或多個第二輸出信號;其中,所述一個或多個第二端子包括一個或多個反相端子並且所述一個或多個第四端子包括一個或多個非反相端子,或者所述一個或多個第二 端子包括一個或多個非反相端子並且所述一個或多個第四端子包括一個或多個反相端子。
  49. 一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:生成與斜坡頻率相關聯的斜坡信號;接收一個或多個輸入信號;處理與所述一個或多個輸入信號相關聯的資訊;至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;接收所述一個或多個濾波處理後的信號以及所述斜坡信號;處理與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊;以及至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號;其中,生成與斜坡頻率相關聯的斜坡信號包括:週期性地改變所述斜坡頻率以使得在與抖動頻率相對應的每個抖動週期中使得所述斜坡頻率發生一個或多個改變;以及輸出與改變後斜坡頻率相關聯的所述第一斜坡信號;其中,所述抖動頻率大於預定音訊範圍的上限。
  50. 如申請專利範圍第49項所述之方法,其中,所述預定音訊範圍包括20kHz的上限和20Hz的下限。
  51. 一種用於放大多個輸入信號以生成多個輸出信號的方法,該方法包括:生成與斜坡頻率相關聯的斜坡信號,所述斜坡頻率對應於一個或多個斜坡週期;接收一個或多個輸入信號;處理與所述一個或多個輸入信號相關聯的資訊;至少基於與所述一個或多個輸入信號相關聯的資訊生成一個或多個濾波處理後的信號;以及接收所述一個或多個濾波處理後的信號以及所述斜坡信號;以及至少基於與所述一個或多個濾波處理後的信號以及所述斜坡信號相關聯的資訊生成一個或多個比較信號; 其中,生成與斜坡頻率相關聯的斜坡信號包括:在第一斜坡週期的結束處,改變充電電流或放電電流以使得所述第一斜坡週期的第一持續時間和第二斜坡週期的第二持續時間不同,所述第二斜坡週期跟隨著所述第一斜坡週期;其中,所述第一持續時間和所述第二持續時間對應於所述斜坡頻率的不同頻率值。
TW102145701A 2013-08-21 2013-12-11 A system and a method for amplifying one or more input signals to generate one or more output signals TWI524662B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310368267.1A CN103441739B (zh) 2013-08-21 2013-08-21 具有一个或多个通道的放大系统和方法

Publications (2)

Publication Number Publication Date
TW201509120A TW201509120A (zh) 2015-03-01
TWI524662B true TWI524662B (zh) 2016-03-01

Family

ID=49695418

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102145701A TWI524662B (zh) 2013-08-21 2013-12-11 A system and a method for amplifying one or more input signals to generate one or more output signals

Country Status (3)

Country Link
US (7) US9054644B2 (zh)
CN (1) CN103441739B (zh)
TW (1) TWI524662B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102984630B (zh) 2011-09-06 2015-12-02 昂宝电子(上海)有限公司 用于音频放大系统中减少失真的系统和方法
CN104702228B (zh) * 2015-03-16 2018-03-23 昂宝电子(上海)有限公司 具有输出调节的放大系统及方法
US9685919B2 (en) 2013-08-21 2017-06-20 On-Bright Electronics (Shanghai) Co., Ltd. Amplification systems and methods with output regulation
CN103441739B (zh) 2013-08-21 2015-04-22 昂宝电子(上海)有限公司 具有一个或多个通道的放大系统和方法
GB2557050B (en) 2013-10-23 2018-08-22 Cirrus Logic Int Semiconductor Ltd Class-D Amplifier circuits
CN106374884B (zh) * 2015-07-22 2021-05-07 恩智浦美国有限公司 扩频时钟发生器
US10148312B2 (en) * 2016-03-17 2018-12-04 Texas Instruments Incorporated Circuit and method to reduce fundamental and modulation spurs with spread spectrum
RU2659161C1 (ru) * 2017-11-17 2018-06-28 Общество С Ограниченной Ответственностью "Ива Фарм" Фармацевтическая композиция, включающая дисульфид глутатиона и глутатион дисульфид s-оксид
KR102483436B1 (ko) * 2018-02-08 2022-12-29 주식회사 디비하이텍 버퍼 증폭기
US10574256B1 (en) * 2018-09-25 2020-02-25 Cirrus Logic, Inc. Modulators
US10819363B2 (en) 2018-09-25 2020-10-27 Cirrus Logic, Inc. Modulators
CN210518805U (zh) * 2019-12-25 2020-05-12 锐迪科微电子(上海)有限公司 放大电路和播放设备
US11177785B1 (en) 2020-09-18 2021-11-16 Texas Instruments Incorporated Pulse width modulated amplifier
US11329617B1 (en) * 2021-01-19 2022-05-10 Cirrus Logic, Inc. Dual-channel class-D audio amplifier having quantizer-combined orthogonal modulation

Family Cites Families (105)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL282484A (zh) 1961-08-25
US3632886A (en) 1969-12-29 1972-01-04 Peter Scheiber Quadrasonic sound system
US3671836A (en) * 1971-03-31 1972-06-20 Gen Electric Power conversion control system
US4182994A (en) * 1977-08-22 1980-01-08 Rca Corporation Phase locked loop tuning system including stabilized time interval control circuit
US4227186A (en) * 1978-03-20 1980-10-07 Rca Corporation Self-stabilizing analog to digital converter useful in phase locked loop tuning systems
US4293821A (en) 1979-06-15 1981-10-06 Eprad Incorporated Audio channel separating apparatus
US4415863A (en) 1981-03-24 1983-11-15 Pioneer Electronic Corporation Pulse width modulation amplifier
GB2131240A (en) 1982-11-05 1984-06-13 Philips Electronic Associated Frequency synthesiser
US4862272A (en) * 1985-11-15 1989-08-29 Karlock James A Video switcher/effects generator
US4890248A (en) 1987-06-01 1989-12-26 Hughes Aircraft Company Method and apparatus for reducing aliasing in signal processing
US5363055A (en) 1993-03-15 1994-11-08 General Electric Company Photodiode preamplifier with programmable gain amplification
AU6339594A (en) * 1993-06-09 1994-12-15 Alcatel N.V. Synchronized clock
US6201417B1 (en) * 1994-09-02 2001-03-13 Semiconductor Components Industries, Llc. Shaping a current sense signal by using a controlled slew rate
US5659587A (en) * 1994-11-23 1997-08-19 Tektronix, Inc. Spread spectrum phase-locked loop clock generator with VCO driven by a symmetrical voltage ramp signal
US5841313A (en) 1995-08-30 1998-11-24 Cherry Semiconductor Corporation Switch with programmable delay
US5973368A (en) * 1996-06-05 1999-10-26 Pearce; Lawrence G. Monolithic class D amplifier
US6016075A (en) 1997-06-04 2000-01-18 Lord Corporation Class-D amplifier input structure
US7010131B1 (en) 1998-05-15 2006-03-07 Cirrus Logic, Inc. Quasi-differential power amplifier and method
US6069804A (en) 1998-07-28 2000-05-30 Condor D.C. Power Supplies, Inc. Bi-directional dc-to-dc power converter
US6229389B1 (en) 1998-11-18 2001-05-08 Intersil Corporation Class D modulator with peak current limit and load impedance sensing circuits
TW427053B (en) 1999-03-10 2001-03-21 Nat Science Council Low voltage switched capacitor integrator having offset voltage compensation and the filter using the same
US6975665B1 (en) 2000-05-26 2005-12-13 Freescale Semiconductor, Inc. Low power, high resolution timing generator for ultra-wide bandwidth communication systems
US6452443B1 (en) 2001-08-08 2002-09-17 Young Chang Company Limited Stable, low-noise bimodal audio filter circuit
US7091795B1 (en) 2001-10-09 2006-08-15 Zilog, Inc. Modulating ramp angle in a digital frequency locked loop
US6897636B2 (en) * 2002-03-29 2005-05-24 Intersil Americas Inc. Method and circuit for scaling and balancing input and output currents in a multi-phase DC-DC converter using different input voltages
DE10231183A1 (de) 2002-07-10 2004-01-29 Infineon Technologies Ag Verstärkerschaltung
JP4110926B2 (ja) 2002-07-11 2008-07-02 富士電機デバイステクノロジー株式会社 Dc−dcコンバータ
US7038535B2 (en) 2003-03-29 2006-05-02 Wai Laing Lee PWM digital amplifier with high-order loop filter
US7002406B2 (en) 2003-05-16 2006-02-21 Texas Instruments Incorporated Loop filter for class D amplifiers
US6998850B2 (en) 2003-10-10 2006-02-14 Agilent Technologies, Inc. Systems and methods for measuring picoampere current levels
US7378904B2 (en) * 2003-10-15 2008-05-27 Texas Instruments Incorporated Soft transitions between muted and unmuted states in class D audio amplifiers
US7075353B1 (en) * 2004-01-05 2006-07-11 National Semiconductor Corporation Clock generator circuit stabilized over temperature, process and power supply variations
US7119612B1 (en) * 2004-01-05 2006-10-10 National Semiconductor Corporation Dual-channel instrumentation amplifier
US7271650B2 (en) 2004-03-26 2007-09-18 Asp Technologies PWM digital amplifier with high-order loop filter
WO2005114833A2 (en) 2004-05-18 2005-12-01 Nphysics, Inc. Self-oscillation switching amplifier
US7315202B2 (en) 2004-07-02 2008-01-01 Yamaha Corporation Pulse-width modulation amplifier and suppression of clipping therefor
JP2006066998A (ja) 2004-08-24 2006-03-09 Flying Mole Corp 帰還回路
TWI344752B (en) 2004-10-18 2011-07-01 Monolithic Power Systems Inc Method for high efficiency audio amplifier
KR100791717B1 (ko) 2004-12-08 2008-01-03 산켄덴키 가부시키가이샤 다출력 전류 공진형 dc-dc 컨버터
TWI309105B (en) 2005-08-12 2009-04-21 Anpec Electronics Corp Amplifier circuit having a compensating amplifier unit for improving loop gain and linearity
GB2429351B (en) 2005-08-17 2009-07-08 Wolfson Microelectronics Plc Feedback controller for PWM amplifier
US7557622B2 (en) * 2005-10-17 2009-07-07 Harman International Industries, Incorporated Precision triangle waveform generator
US7250813B1 (en) 2005-10-21 2007-07-31 National Semiconductor Corporation Split amplifier architecture for cross talk cancellation
US7355473B2 (en) 2005-11-03 2008-04-08 Amazion Electronics, Inc. Filterless class D power amplifier
US7332962B2 (en) * 2005-12-27 2008-02-19 Amazion Electronics, Inc. Filterless class D power amplifier
US7489186B2 (en) * 2006-01-18 2009-02-10 International Rectifier Corporation Current sense amplifier for voltage converter
US7400191B2 (en) 2006-04-07 2008-07-15 Manuel De Jesus Rodriguez Switching power amplifier
US8228051B2 (en) * 2006-05-02 2012-07-24 International Rectifier Corporation Switched mode power supply with frequency modulation control
KR100746201B1 (ko) 2006-05-13 2007-08-03 삼성전자주식회사 Pwm변조기와 이를 구비하는 d급 증폭기
US7492219B1 (en) 2006-08-10 2009-02-17 Marvell International Ltd. Power efficient amplifier
US7446603B2 (en) 2006-08-17 2008-11-04 Matsushita Electric Industrial Co., Ltd. Differential input Class D amplifier
TWM309289U (en) 2006-10-03 2007-04-01 Princeton Technology Corp Audio amplifier capable of performing self-oscillation
US7944192B2 (en) 2006-10-06 2011-05-17 Intersil Americas Inc. Hysteretic power-supply controller with adjustable switching frequency, and related power supply, system, and method
US7889875B2 (en) 2006-11-09 2011-02-15 National Chiao Tung University Class-D driving method for stereo load
US8086300B2 (en) 2006-11-10 2011-12-27 Koninklijke Philips Electronics N.V. ECG electrode contact quality measurement system
US7705672B1 (en) * 2007-02-12 2010-04-27 Manuel De Jesus Rodriguez Buck converters as power amplifier
US8081022B2 (en) 2007-03-14 2011-12-20 Nxp B.V. Data processing system for clipping correction
CN101282079B (zh) 2007-04-05 2011-06-01 昂宝电子(上海)有限公司 用于功率控制器的系统和方法
US8022756B2 (en) 2007-05-15 2011-09-20 Qualcomm, Incorporated Output circuits with class D amplifier
TWI343173B (en) 2007-08-09 2011-06-01 Ind Tech Res Inst Power amplifier and method for reducing common noise of power amplifier
JP4971086B2 (ja) * 2007-09-13 2012-07-11 株式会社リコー スイッチングレギュレータ及びそのパルス幅制限値調整方法
TWI361427B (en) 2007-11-23 2012-04-01 Sunplus Technology Co Ltd Apparatus and method for detecting a defect of an optical disc
US7554390B1 (en) * 2007-12-20 2009-06-30 Texas Instruments Incorporated Method and system for transitioning between operation states in an output system
US20100272294A1 (en) 2007-12-21 2010-10-28 The Tc Group A/S Two-channel amplifier with common signal
TWI353718B (en) 2007-12-25 2011-12-01 Anpec Electronics Corp Switching amplifier
TWI348264B (en) 2007-12-31 2011-09-01 Niko Semiconductor Co Ltd Synchronous rectifying controller and a forward synchronous rectifying circuit
US9059632B2 (en) 2008-03-24 2015-06-16 O2Micro, Inc. Controllers for DC to DC converters
GB2459304B (en) * 2008-04-18 2013-02-20 Nujira Ltd Improved pulse width modulation
US7821338B2 (en) * 2008-04-18 2010-10-26 Fairchild Semiconductor Corporation Amplifier current drive reversal
US8008902B2 (en) 2008-06-25 2011-08-30 Cirrus Logic, Inc. Hysteretic buck converter having dynamic thresholds
US7746130B2 (en) 2008-07-14 2010-06-29 Elite Semiconductor Memory Technology, Inc. Triangular wave generating circuit having synchronization with external clock
JP2010050614A (ja) 2008-08-20 2010-03-04 Rohm Co Ltd 半導体装置および増幅装置
US8471628B2 (en) * 2008-10-21 2013-06-25 Semiconductor Components Industries, Llc Amplifier with reduced output transients and method therefor
US8115366B2 (en) * 2008-10-23 2012-02-14 Versatile Power, Inc. System and method of driving ultrasonic transducers
TWI339006B (en) 2008-11-19 2011-03-11 Ind Tech Res Inst Power amplifier and modulator therein
US20100207691A1 (en) 2009-02-18 2010-08-19 Integrant Technologies Inc. Phase mismatch compensation device
US7893768B2 (en) 2009-03-10 2011-02-22 Texas Instruments Incorporated Automatic gain control
TWM365017U (en) 2009-04-03 2009-09-11 Amazing Microelectronic Corp D-class amplifier
US9083288B2 (en) 2009-06-11 2015-07-14 Invensense, Inc. High level capable audio amplification circuit
US8855335B2 (en) 2009-06-11 2014-10-07 Invensense, Inc. Distortion suppression in high-level capable audio amplification circuit
US8351880B1 (en) 2009-07-22 2013-01-08 Rf Micro Devices, Inc. Saturation corrected power amplifier integration loop
TWI413359B (zh) 2009-07-24 2013-10-21 Wistron Corp 高效率音頻放大器及其相關方法
US7852156B1 (en) 2009-08-21 2010-12-14 Amazing Microelectronic Corp. Class-D power amplifier having distortion-suppressing function
TWI395082B (zh) 2009-11-11 2013-05-01 Richtek Technology Corp 用於變頻式電壓調節器的頻率控制電路及方法
US8913971B2 (en) * 2010-04-20 2014-12-16 Rf Micro Devices, Inc. Selecting PA bias levels of RF PA circuitry during a multislot burst
EP2617131A1 (en) * 2010-09-13 2013-07-24 Nxp B.V. A method of controlling a switched mode power supply and controller therefor
JP5664265B2 (ja) 2011-01-19 2015-02-04 ヤマハ株式会社 ダイナミックレンジ圧縮回路
US20120321279A1 (en) 2011-06-15 2012-12-20 Rovi Technologies Corporation Method and apparatus for providing an interactive and or electronic programming guide
JP5942552B2 (ja) 2011-06-17 2016-06-29 三菱電機株式会社 信号処理装置
US8604890B2 (en) * 2011-07-29 2013-12-10 Analog Devices, Inc. Method and circuit for increasing the resolution of a digitally controlled oscillator
CN102984630B (zh) 2011-09-06 2015-12-02 昂宝电子(上海)有限公司 用于音频放大系统中减少失真的系统和方法
CN102984629B (zh) 2011-09-06 2014-12-17 昂宝电子(上海)有限公司 用于音频放大系统中降噪的方法
CN103078489B (zh) 2011-10-25 2015-12-16 昂宝电子(上海)有限公司 用于利用开关频率抖动减少电磁干扰的系统和方法
US9356567B2 (en) 2013-03-08 2016-05-31 Invensense, Inc. Integrated audio amplification circuit with multi-functional external terminals
US9604254B2 (en) * 2013-07-05 2017-03-28 Versatile Power, Inc. Phase track controller improvement to reduce loss of lock occurrence
CN103441739B (zh) 2013-08-21 2015-04-22 昂宝电子(上海)有限公司 具有一个或多个通道的放大系统和方法
US9685919B2 (en) 2013-08-21 2017-06-20 On-Bright Electronics (Shanghai) Co., Ltd. Amplification systems and methods with output regulation
US9496833B2 (en) 2014-04-08 2016-11-15 Analog Devices, Inc. Apparatus and methods for multi-channel autozero and chopper amplifiers
JP6567655B2 (ja) * 2014-09-10 2019-08-28 スカイワークス ソリューションズ,インコーポレイテッドSkyworks Solutions,Inc. 無線周波数(rf)電力増幅器回路とrf電力増幅器バイアス回路
US10156461B2 (en) 2014-10-31 2018-12-18 Allegro Microsystems, Llc Methods and apparatus for error detection in a magnetic field sensor
JP6360453B2 (ja) 2015-03-16 2018-07-18 株式会社東芝 電力増幅装置
US9806683B2 (en) * 2015-06-18 2017-10-31 Crestron Electronics, Inc. Average current-mode feedback control of multi-channel class-D audio amplifier
US9729109B2 (en) 2015-08-11 2017-08-08 Analog Devices, Inc. Multi-channel amplifier with chopping
CN109075614B (zh) * 2016-02-08 2021-11-02 韦特里西提公司 可变电容装置、阻抗匹配系统、传输系统、阻抗匹配网络
KR102384867B1 (ko) * 2017-10-16 2022-04-08 삼성전자주식회사 증폭기, 이를 포함하는 아날로그-디지털 변환 회로 및 이미지 센서

Also Published As

Publication number Publication date
US9716469B2 (en) 2017-07-25
US20150054580A1 (en) 2015-02-26
US20220190784A1 (en) 2022-06-16
US10355644B2 (en) 2019-07-16
CN103441739B (zh) 2015-04-22
US20150188503A1 (en) 2015-07-02
US20150054578A1 (en) 2015-02-26
US20190348951A1 (en) 2019-11-14
US20150054577A1 (en) 2015-02-26
US9369096B2 (en) 2016-06-14
US9054644B2 (en) 2015-06-09
US11190136B2 (en) 2021-11-30
US20160344348A1 (en) 2016-11-24
TW201509120A (zh) 2015-03-01
CN103441739A (zh) 2013-12-11
US8975957B1 (en) 2015-03-10

Similar Documents

Publication Publication Date Title
TWI524662B (zh) A system and a method for amplifying one or more input signals to generate one or more output signals
US10951186B2 (en) Amplification systems and methods with output regulation
US7323919B2 (en) Pulse-width modulation circuits of self-oscillation type and pulse-width modulation methods
JPH11266579A (ja) デルタシグマパルス幅変調器による制御回路
US9531271B2 (en) Spread spectrum power converter
CN109687853B (zh) 脉冲宽度调制电路、对应的设备和方法
US7545207B2 (en) Control circuit and method for a switching amplifier
JP4785801B2 (ja) D級増幅器
JP4789878B2 (ja) デルタシグマ変調器及びデルタシグマad変換器
TWI581560B (zh) A system and a method for amplifying a plurality of input signals and modulating a plurality of output signals
US7388426B2 (en) Control circuit and method for a switching amplifier
CN113949249B (zh) 包括开关型输出级的电子装置、对应电路布置和方法
US11750163B2 (en) Deglitching circuit and method in a class-D amplifier
US8134420B2 (en) Communication apparatus and signal processing method thereof
EP2562933A1 (en) Class D amplifier and control method
WO2018047448A1 (ja) 信号生成回路
JP2013157847A (ja) 三角波発生回路およびd級増幅器
JP2014124036A (ja) パルス生成器
JP2009135718A (ja) スイッチングアンプ