RU2020572C1 - Компьютерная система - Google Patents
Компьютерная система Download PDFInfo
- Publication number
- RU2020572C1 RU2020572C1 SU904830179A SU4830179A RU2020572C1 RU 2020572 C1 RU2020572 C1 RU 2020572C1 SU 904830179 A SU904830179 A SU 904830179A SU 4830179 A SU4830179 A SU 4830179A RU 2020572 C1 RU2020572 C1 RU 2020572C1
- Authority
- RU
- Russia
- Prior art keywords
- microprocessor
- reset
- unit
- signal
- phase mismatch
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microcomputers (AREA)
- Debugging And Monitoring (AREA)
- Multi Processors (AREA)
- Hardware Redundancy (AREA)
- Retry When Errors Occur (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Изобретение относится (в основном) к базирующимся на микропроцессорах компьютерным системам и, в частности, к схеме сброса в исходное состояние таких компьютерных систем. Цель изобретения - расширение области применения. Для этого система содержит микропроцессор, блок формирования сигналов сброса, генератор тактовых импульсов, блок коррекции фазового несовпадения, блок обнаружения несовпадения фаз и блок регенерации сигналов сброса. Схема сброса обеспечивает возможность микропроцессору i 486 работать в компьютере, который первоначально работал с микропроцессором i 386. 5 ил.
Description
Изобретение относится (в основном) к базирующимся на микропроцессорах компьютерным системам и, в частности, к схеме сброса в исходное состояние таких компьютерных систем.
Целью изобретения является расширение области применения за счет обеспечения возможности микропроцессору i 486 работать в компьютере, который первоначально работал с микропроцессором i 386.
На фиг. 1 представлена блок-схема компьютерной системы; на фиг.2 - блок-схема сброса, являющаяся частью компьютерной системы; на фиг.3 - тактовая диаграмма, иллюстрирующая работу схемы сброса, когда нет фазового рассогласования; на фиг.4 - тактовая диаграмма, иллюстрирующая работу схемы сброса, когда имеет место фазовое рассогласование; на фиг.5 - тактовая диаграмма, имеющая ось "сжатого времени" и иллюстрирующая работу схемы сброса.
На фиг.1 и 2 показаны синхронизирующий элемент 1, генератор 2 тактовых импульсов, элемент 3 задержки, блок 4 регенерации сигналов сброса, выход 5 "Новый сигнал сброса" блока 4, вход 6 сброса блока 4, блок 7 коррекции фазового несовпадения, элемент 8 задержки, блок 9 обнаружения несовпадения фаз, блок 10 формирования сигналов сброса, выход 11 блока 10, блок 12 управления и синхронизации шины, выход 13 блока 7, вход 14 сброса микропроцессора, локальная шина 15 центрального процессорного устройства, микропроцессор 16, буфер 17, адресная шина 18, шина 19 данных, шина 20 управления, устройство 21 фиксации, буферирования и декодирования, планарная шина 22 ввода-вывода, периферийное устройство 23, локальная шина 24 системы, память 25 с контроллером, буфер 26, гнезда 27 для микроканалов, центральный арбитражный блок 28, контроллер 29 прямого доступа, выход 30 сигнала блокировки, делитель 31 частоты.
Схема сброса работает следующим образом. Когда на компьютер подается питание или когда блок 10 получает команду создать импульс сброса, он создает исходный импульс сброса RESET. Исходный импульс сброса RESET поступает на регенерируемый сигнал сброса блок 4, который пропускает этот исходный импульс RESET на микропроцессор 16 по линии NEWRESET. Исходный импульс RESET (сброса) заставляет микропроцессор 16 выполнить внутреннюю операцию его сброса в исходное состояние. Этот исходный импульс RESET поступает также на блок 9.
Логика, встроенная в схему сброса, выполняет операцию деления на два на блоке 7 по тактовому сигналу CLKZ генератора 2, работающего с удвоенной (двукратной) частотой, чтобы микропроцессор 16 получал на свой вход тактовый сигнал CPUCLK однократной частоты. Затем блок 9 определяет, есть или нет фазового рассогласования между сигналом CPUCLK и сигналом RESET, вырабатываемым блоком 10. Сигнал RESET несет признак фазы внешнего тактового сигнала CLK однократной частоты. Наличие несовпадения фаз является обычным явлением при включении питания микропроцессора. Если обнаружено несовпадение фаз, то блок 7 исправляет фазу сигнала CPUCLK. Однако, когда фаза сигнала CPUCLK таким образом корректируется и смещается, оказывается нарушенной спецификация синхронизации Intel, касающаяся стабильности тактирования i 486 (по спецификации t1а стабильность равна 0,1% максимального изменения между смежными тактовыми импульсами CPUCLK).
Если необходимо выполнить корректирующее смещение фазы сигнала CPUCLK, то регенерирующий сигнал сброса блок 4 создает новый импульс сброса NEWRESET, который поступает на вход MPRESET микропроцессора 16, чтобы микропроцессор вернулся в исходное состояние. Другими словами, если по причине обнаружения фазового несовпадения необходимо сдвинуть фазу CPUCLK, то вход MPRESET микропроцессора 16 переводится в активное состояние и удерживает в нем полную длительность сигнала сброса (приблизительно 1 мс), тем самым устраняя все внутренние ошибки микропроцессора 16, вызванные погрешностью фазы сигнала CPUCLK.
Ниже приведены работа схем сброса, представленных на фиг.1 и 2, а также разнообразные сигналы, используемые схемой сброса, представленной на фиг.2. Выходные сигналы CPUCLKA, CPUCKLB и CPUCLKC на фиг.2 являются задержанными по времени тактовыми сигналами, порождаемыми тактовым сигналом CLKZ генератора 2. Эти сигналы применяются для компенсации временных задержек, порождаемых блоком 7. Элемент 3, применяемый для создания этих сигналов, обеспечивает минимальность отклонений от требований синхронности в остальной части системной схемы.
CLK и CLKX на фиг.2 являются дублированными версиями разделенного на два или однократной частоты сигнала CPUCLK, который используется для тактирования микропроцессора 16. DCLK является задержанной версией CPUCLK, причем сигнал DCLK является одним из входных сигналов блока 9. DPHERR является логическим сигналом, используемым блоком 7 для установки правильной фазы сигналов CPUCLK, CLK или CLKX. Выход PHERR переходит на низкий уровень (становится активным), если обнаруживается фазовое рассогласование между сигналами CPUCLK (представленным DCLK и RESET) и CACHERESET), поступающими на блок 9. Сигнал несовпадения фаз PHERR применяется в регенерирующем сигнал сброса блоке 4 для подачи активного (высокого уровня) сигнала NEWRESET на вход микропроцессора 16, чтобы возвратить микропроцессор в исходное состояние.
Как видно на фиг.1, центральный арбитражный блок 28 имеет выход BHOLD для запроса блокировки шины. Когда обнаружено упомянутое выше фазовое несовпадение, зависящее от временного согласования сигнала BHOLD, выход RCLK выдает импульс низкого уровня, отражающий состояние сигнала BHOLD (инвертированного). Сигнал BHOLD, подаваемый на регенерирующий сигнал сброса блок 4, используется в качестве сигнала таймера. В конкретном варианте осуществления изобретения, в котором сигнал CPUCLK имеет частоту 25 МГц, импульсы сигнала BHOLD появляются приблизительно каждые 15,6 мкс. Импульсы BHOLD порождают импульсы на выходе RCLK, регенерирующие сигнал сброса блока 4. Это действие увеличивает на единицу содержимое счетчика в синхронизирующем элементе 1 каждые (приблизительно) 15,6 мкс. Содержимое этого счетчика возрастает до показания 27 за приблизительно 1 мс, после чего битовый разряд 27 счетчика, соединенный с RCNT6, становится активным. Когда бит RCNT6 этого элемента становится активным, он деактивирует сигнал NEWRESET. Таким образом, устанавливается и управляется длительность импульса NEWRESET (новый сигнал сброса). Когда сигнал NEWRESET становится неактивным, микропроцессор 16 и остальная часть компьютерной системы входят в синхронизм и может начаться работа компьютерной системы.
Сигналы CRESETSYNC и RCNTSYVC используются логикой PAL схемы сброса, представленной на фиг.2. Альтернативно CRESETSYNC используется для обнуления содержимого счетчика до его исходного (нулевого) состояния.
В приведенном выше описании раскрыт способ сброса (в исходное состояние) микропрцессора. Такой способ используется в компьютерной системе, имеющей микропроцессор, который имеет вход "Сброс" и вход для тактирующего сигнала. Компьютерные системы, в которых этот способ реализован, способны генерировать сигнал сброса микропроцессора. Более конкретно раскрыт способ сброса микропроцессора в подобной системе, включающий в себя шаг обнаружения фазового несовпадения между названным тактовым сигналом и сигналом сброса. Способ также включает в себя шаг настройки фазы тактового сигнала, если обнаружено несовпадение, с тем, чтобы существенно минимизировалось это фазовое несовпадение. Способ также содержит шаг, на котором новый сигнал сброса подается на вход "Сброс" микропроцессора в том случае, если происходит настройка фазы тактового сигнала.
Выше даны описания устройства и способа для сброса (в исходное состояние) входа "Сброс" в построенной на микропроцессорах компьютерной системе. Устройство и способ определяют схему сброса, которая в одном из вариантов осуществления позволяет микропроцессору i 486 работать в компьютере, который первоначально предназначался для работы с микропроцессором i 386. Устройство и способ позволяют создать схему сброса, которая требует минимального изменения компьютера на микропроцессоре i 386, когда такой компьютер усовершенствует с помощью микропроцессора i 486. В одном из вариантов осуществления изобретения эти устройство и способ позволяют преодолеть трудности синхронизации сброса, которые появляются в компьютерной системе, когда предпринимается попытка модернизировать процессор заменой микропроцессора i 386 на i 486.
Claims (1)
- КОМПЬЮТЕРНАЯ СИСТЕМА, содержащая микропроцессор, блок формирования сигналов сброса и генератор тактовых импульсов, отличающаяся тем, что, с целью расширения области применения, дополнительно содержит блок коррекции фазового несовпадения, блок обнаружения несовпадения фаз и блок регенерации сигналов сброса, выход которого соединен с входом сброса микропроцессора, тактовый вход которого соединен с тактовым входом блока обнаружения несовпадения фаз и выходом блока коррекции фазового несовпадения, тактовый вход которого соединен с выходом генератора тактовых импульсов, выход блока обнаружения несовпадения фаз соединен с входами управления коррекцией блока коррекции фазового несовпадения, и блок регенерации сигналов сброса, вход сигнала сброса которого соединен с выходом блока формирования сигналов сброса и входом сигнала сброса блока обнаружения несовпадения фаз.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US367653 | 1989-06-19 | ||
US07/367,653 US5109506A (en) | 1989-06-19 | 1989-06-19 | Microcomputer system including a microprocessor reset circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2020572C1 true RU2020572C1 (ru) | 1994-09-30 |
Family
ID=23448058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904830179A RU2020572C1 (ru) | 1989-06-19 | 1990-06-18 | Компьютерная система |
Country Status (21)
Country | Link |
---|---|
US (1) | US5109506A (ru) |
EP (1) | EP0404415B1 (ru) |
JP (1) | JPH0329014A (ru) |
KR (1) | KR930005797B1 (ru) |
CN (1) | CN1019149B (ru) |
AR (1) | AR243691A1 (ru) |
AT (1) | ATE142034T1 (ru) |
AU (1) | AU618192B2 (ru) |
BR (1) | BR9002875A (ru) |
CA (1) | CA2016401C (ru) |
CS (1) | CS304190A2 (ru) |
DE (2) | DE4018505A1 (ru) |
HK (1) | HK203596A (ru) |
HU (1) | HUT57917A (ru) |
MX (1) | MX171592B (ru) |
NZ (1) | NZ233751A (ru) |
PE (1) | PE7091A1 (ru) |
PL (1) | PL164463B1 (ru) |
PT (1) | PT94400A (ru) |
RU (1) | RU2020572C1 (ru) |
SG (1) | SG64850A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2520399C2 (ru) * | 2009-10-15 | 2014-06-27 | Эл И ТЕК КО., ЛТД. | Микрокомпьютер и способ его работы |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5761479A (en) * | 1991-04-22 | 1998-06-02 | Acer Incorporated | Upgradeable/downgradeable central processing unit chip computer systems |
EP0510241A3 (en) * | 1991-04-22 | 1993-01-13 | Acer Incorporated | Upgradeable/downgradeable computer |
US5455935A (en) * | 1991-05-31 | 1995-10-03 | Tandem Computers Incorporated | Clock synchronization system |
EP0529142A1 (en) * | 1991-08-30 | 1993-03-03 | Acer Incorporated | Upgradeable/downgradeable computers |
US5473766A (en) * | 1991-09-11 | 1995-12-05 | Compaq Computer Corp. | Signal routing circuit for interchangeable microprocessor socket |
US5535414A (en) * | 1992-11-13 | 1996-07-09 | International Business Machines Corporation | Secondary data transfer mechanism between coprocessor and memory in multi-processor computer system |
AU677722B2 (en) * | 1993-12-10 | 1997-05-01 | Alcatel Australia Limited | Watchdog timer circuit |
US5600802A (en) * | 1994-03-14 | 1997-02-04 | Apple Computer, Inc. | Methods and apparatus for translating incompatible bus transactions |
JPH07321946A (ja) * | 1994-05-24 | 1995-12-08 | Fujitsu Ltd | 変復調装置の無停止運用制御装置 |
US5557623A (en) * | 1994-08-12 | 1996-09-17 | Honeywell Inc. | Accurate digital fault tolerant clock |
DE69430372D1 (de) * | 1994-10-27 | 2002-05-16 | St Microelectronics Srl | Schaltung zum Nachweis eines Fehlerzustandes eines Taktsignals für elektronische Mikroprozessorschaltungen |
US5758170A (en) * | 1995-03-20 | 1998-05-26 | Dell Usa, L.P. | System for preventing corruption during CPU reset |
KR0177093B1 (ko) * | 1995-05-31 | 1999-05-15 | 윤종용 | Cpu 리셋회로 |
CN1075643C (zh) * | 1995-09-20 | 2001-11-28 | 盛群半导体股份有限公司 | 复位信号产生装置 |
CN1077988C (zh) * | 1995-12-15 | 2002-01-16 | 盛群半导体股份有限公司 | 系统重置状态的设定装置 |
US5784625A (en) * | 1996-03-19 | 1998-07-21 | Vlsi Technology, Inc. | Method and apparatus for effecting a soft reset in a processor device without requiring a dedicated external pin |
US5758134A (en) * | 1996-09-04 | 1998-05-26 | Radisys Corporation | Microprocessor embedded control system having an automatic clock slowdown circuit |
US6035346A (en) * | 1997-11-03 | 2000-03-07 | Compaq Computer Corporation | Method and apparatus to reprogram flash ROM without proxy code |
US6088800A (en) * | 1998-02-27 | 2000-07-11 | Mosaid Technologies, Incorporated | Encryption processor with shared memory interconnect |
US6438686B1 (en) * | 1999-04-20 | 2002-08-20 | Intel Corporation | Method and apparatus for eliminating contention with dual bus masters |
CN1311317C (zh) * | 2002-09-20 | 2007-04-18 | 松下电器产业株式会社 | 相位检测装置、度盘式检测装置及相位检测方法 |
CN102467417B (zh) | 2010-11-19 | 2014-04-23 | 英业达股份有限公司 | 计算机系统 |
TWI421701B (zh) * | 2010-12-06 | 2014-01-01 | Inventec Corp | 計算機系統 |
GB201207838D0 (en) | 2012-05-03 | 2012-06-20 | Psp Technology Ltd | Pneumatic mattress |
FR3113746B1 (fr) | 2020-08-27 | 2022-07-29 | St Microelectronics Rousset | Circuit intégré, procédé de réinitialisation et produit programme d’ordinateur |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2946081C3 (de) * | 1979-11-15 | 1995-09-21 | Wabco Vermoegensverwaltung | Schaltungsanordnung zur Überwachung der Funktion eines Mikroprozessors |
DE3119117C2 (de) * | 1981-05-14 | 1993-10-21 | Bosch Gmbh Robert | Vorrichtung zum Rücksetzen von Recheneinrichtungen |
US4410991A (en) * | 1981-06-03 | 1983-10-18 | Gte Laboratories Incorporated | Supervisory control apparatus |
JPS58219633A (ja) * | 1982-06-14 | 1983-12-21 | Alps Electric Co Ltd | マイコン化エンコ−ダを有するキ−ボ−ド |
US4538273A (en) * | 1982-11-12 | 1985-08-27 | Honeywell Inc. | Dual input watchdog timer |
US4803682A (en) * | 1985-03-04 | 1989-02-07 | Sanyo Electric Co., Ltd. | Resetting system |
US4701856A (en) * | 1985-03-12 | 1987-10-20 | Pitney Bowes Inc. | Reset delay circuit for an electronic postage meter |
DE3515611A1 (de) * | 1985-04-30 | 1986-10-30 | Siemens AG, 1000 Berlin und 8000 München | Verfahren und anordnung zum einstellen vorgegebener startverhaeltnisse in einem mikrorechner |
JPS63221437A (ja) * | 1987-03-11 | 1988-09-14 | Alps Electric Co Ltd | Cpuの暴走検出方式 |
JPH0797721B2 (ja) * | 1987-10-08 | 1995-10-18 | 原田工業株式会社 | 自動車用アンテナ制御装置 |
JPH01159716A (ja) * | 1987-12-16 | 1989-06-22 | Alpine Electron Inc | マイコンのリセット回路 |
-
1989
- 1989-06-19 US US07/367,653 patent/US5109506A/en not_active Expired - Fee Related
-
1990
- 1990-05-09 CA CA002016401A patent/CA2016401C/en not_active Expired - Fee Related
- 1990-05-18 AU AU55708/90A patent/AU618192B2/en not_active Ceased
- 1990-05-21 NZ NZ233751A patent/NZ233751A/en unknown
- 1990-05-29 KR KR1019900007751A patent/KR930005797B1/ko not_active IP Right Cessation
- 1990-05-30 CN CN90103967A patent/CN1019149B/zh not_active Expired
- 1990-06-09 DE DE4018505A patent/DE4018505A1/de active Granted
- 1990-06-11 DE DE69028253T patent/DE69028253T2/de not_active Expired - Fee Related
- 1990-06-11 SG SG1995002311A patent/SG64850A1/en unknown
- 1990-06-11 EP EP90306344A patent/EP0404415B1/en not_active Expired - Lifetime
- 1990-06-11 AR AR90317072A patent/AR243691A1/es active
- 1990-06-11 AT AT90306344T patent/ATE142034T1/de not_active IP Right Cessation
- 1990-06-13 JP JP2152890A patent/JPH0329014A/ja active Granted
- 1990-06-18 RU SU904830179A patent/RU2020572C1/ru active
- 1990-06-18 HU HU903890A patent/HUT57917A/hu unknown
- 1990-06-18 PT PT94400A patent/PT94400A/pt not_active Application Discontinuation
- 1990-06-18 PE PE1990170881A patent/PE7091A1/es unknown
- 1990-06-18 BR BR909002875A patent/BR9002875A/pt not_active Application Discontinuation
- 1990-06-18 MX MX021196A patent/MX171592B/es unknown
- 1990-06-19 CS CS903041A patent/CS304190A2/cs unknown
- 1990-06-19 PL PL90285686A patent/PL164463B1/pl unknown
-
1996
- 1996-11-07 HK HK203596A patent/HK203596A/xx not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
Персональные компьютеры фирмы "IBM". Киев; Наукова думка, 1991. * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2520399C2 (ru) * | 2009-10-15 | 2014-06-27 | Эл И ТЕК КО., ЛТД. | Микрокомпьютер и способ его работы |
US8954801B2 (en) | 2009-10-15 | 2015-02-10 | L E Tech Co., Ltd. | Microcomputer and method of operation thereof |
Also Published As
Publication number | Publication date |
---|---|
JPH0545972B2 (ru) | 1993-07-12 |
CA2016401C (en) | 1994-01-11 |
SG64850A1 (en) | 1999-05-25 |
MX171592B (es) | 1993-11-08 |
AU5570890A (en) | 1990-12-20 |
DE69028253D1 (de) | 1996-10-02 |
PL285686A1 (en) | 1991-03-11 |
HU903890D0 (en) | 1990-11-28 |
JPH0329014A (ja) | 1991-02-07 |
DE4018505C2 (ru) | 1991-08-29 |
CA2016401A1 (en) | 1990-12-19 |
HK203596A (en) | 1996-11-15 |
HUT57917A (en) | 1991-12-30 |
EP0404415A3 (en) | 1992-05-06 |
PE7091A1 (es) | 1991-03-05 |
AU618192B2 (en) | 1991-12-12 |
KR910001514A (ko) | 1991-01-31 |
AR243691A1 (es) | 1993-08-31 |
DE69028253T2 (de) | 1997-03-13 |
CN1019149B (zh) | 1992-11-18 |
CS304190A2 (en) | 1991-11-12 |
US5109506A (en) | 1992-04-28 |
PL164463B1 (pl) | 1994-08-31 |
EP0404415B1 (en) | 1996-08-28 |
BR9002875A (pt) | 1991-08-20 |
CN1048270A (zh) | 1991-01-02 |
PT94400A (pt) | 1992-02-28 |
DE4018505A1 (de) | 1990-12-20 |
EP0404415A2 (en) | 1990-12-27 |
NZ233751A (en) | 1992-08-26 |
KR930005797B1 (ko) | 1993-06-25 |
ATE142034T1 (de) | 1996-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2020572C1 (ru) | Компьютерная система | |
US5948111A (en) | Real time comparison of integrated circuit operation | |
US4719593A (en) | Apparatus for generating digital timing waveforms | |
US5539345A (en) | Phase detector apparatus | |
US5185877A (en) | Protocol for transfer of DMA data | |
KR100301720B1 (ko) | 클록제어장치 및 방법 | |
JP5044849B2 (ja) | 遅延線同期装置および方法 | |
JPH0659769A (ja) | ディジタルコンピュータのクロック生成回路および方法 | |
JP4288011B2 (ja) | マルチプルコンポーネントシステムに対するリセットシステム | |
US6895525B1 (en) | Method and system for detecting phase-locked loop (PLL) clock synthesis faults | |
EP0249128B1 (en) | Ttl technology digital timing unit | |
US5745742A (en) | Apparatus for coordinating clock distribution in a fully redundant computer system | |
JPH064301A (ja) | 時分割割込制御方式 | |
KR100278284B1 (ko) | 동기 버스 클록 및 프로그래머블 인터페이스를 이용한 클록 스큐 최소화 방법 및 장치 | |
JP3027447B2 (ja) | オンライン情報制御方式 | |
JPH0145800B2 (ru) | ||
JP2645880B2 (ja) | システムクロック二重化方式 | |
JP2005182693A (ja) | 多重化システムおよびプロセッサモジュール | |
JPH0630035B2 (ja) | クロック同期型システムにおけるクロック切替え制御方式 | |
JPH0544684B2 (ru) | ||
JPH02174329A (ja) | 外部同期クロック発生回路 | |
JPH0799624B2 (ja) | マイクロプロセッサシステムのramリフレッシュ方式 | |
JPH06131072A (ja) | コンピューターのクロック供給装置 | |
JPH08263266A (ja) | バッファ回路 | |
JPH04311120A (ja) | フレームアライナ回路 |