KR970060029A - 엘시디(lcd) 패널 구동을 위한 다계조 전압 발생 회로 - Google Patents

엘시디(lcd) 패널 구동을 위한 다계조 전압 발생 회로 Download PDF

Info

Publication number
KR970060029A
KR970060029A KR1019960001210A KR19960001210A KR970060029A KR 970060029 A KR970060029 A KR 970060029A KR 1019960001210 A KR1019960001210 A KR 1019960001210A KR 19960001210 A KR19960001210 A KR 19960001210A KR 970060029 A KR970060029 A KR 970060029A
Authority
KR
South Korea
Prior art keywords
voltage
voltage level
level
gradation
bits
Prior art date
Application number
KR1019960001210A
Other languages
English (en)
Other versions
KR0171169B1 (ko
Inventor
윤상영
Original Assignee
구자홍
Lg 전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, Lg 전자주식회사 filed Critical 구자홍
Priority to KR1019960001210A priority Critical patent/KR0171169B1/ko
Priority to US08/744,302 priority patent/US5982349A/en
Publication of KR970060029A publication Critical patent/KR970060029A/ko
Application granted granted Critical
Publication of KR0171169B1 publication Critical patent/KR0171169B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 LCD패널을 구동하기 위한 다계조 전압 발생 회로로소, 다수의 기준 전압레벨을 인가받고, 비디오 데이터 중에서 일부의 비트를 디코딩하여 상기 기준 전압레벨들 사이의 전압 구간을 선택하고, 선택된 전압 구간의 양단 전압을 레벨을 제1전압레벨과 제2전압레벨로 출력하는 전압선택부와; 가중치 전압을 발생하기 위하여 어떤 두 개의 전압레벨 사이에 다수의 전압레벨 구간을 만들고, 다수의 비디오 데이터 신호 중에서 상기 전압선택부에서 사용하고 난 나머지 비트를 디코딩하여 다수의 전압레벨 구간 중에서 하나의 전압레벨 구간을 발생하여 그 양단 전압레벨을 제3전압레벨과 4전압레벨로 출력하는 전압발생부와; 전압선택부에서 출력되는 제1전압레벨과 제2전압레벨, 및 전압발생부에서 출력되는 제3전압레벨과 제4전압레벨을 입력으로 받아서, 제1전압레벨과 제2전압레벨 사이의 전압과 제3전압레벨과 제4전압레벨 사이의 전압을 서로 곱하여 그 곱한 전압값을 승산 전압으로 출력하는 아날로그곱셈기와; 제1전압과 승산전압을 서로 더하여 최종적으로 다계조 출력전압을 발생하는 아나로그덧셈기를 포함하여 이루어진다.

Description

엘시디(LCD) 패널 구동을 위한 다계조 전압 발생 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 다계조 전압 발생 회로의 블록도이다.
제4도는 본 발명의 구체적인 실시예를 보인 회로도이다.
제5도는 길버터 셀의 특성 그래프이다.
제6도 및 제7도는 전압발생부의 다른 실시예들 회로도이다.

Claims (9)

  1. LCD 패널을 구동하기 위한 다계조 전압 발생 회로로서, 다수의 기준 전압레벨을 인가 받고, 비디오 데이터 중에서 일부의 비트를 디코딩하여 상기 기준 전압레벨들 사이의 전압 구간을 선택하고, 선택된 전압 구간의 양단 전압레벨을 제1전압레벨과 제2전압레벨로 출력하는 전압 선택부와; 가중치 전압을 발생하기 위하여 어떤 두개의 전압레벨 사이에 다수의 전압레벨구간을 만들고, 다수의 비디오 데이터 신호 중에서 상기 전압선택부에서 사용하고 난 나머지 비트를 디코딩하여 다수의 전압레벨 구간 중에서 하나의 전압레벨 구간을 발생하여 그 양단 전압레벨을 제3전압레벨과 제4전압레벨로 출력하는 전압발생부와; 상기 전압선택부에서 출력되는 제1전압레벨과 제2전압레벨, 및 전압발생부에서 출력되는 제3전압레벨과 제4전압레벨을 입력으로 받아서, 제1전압레벨과 제2전압레벨 사이의 전압과 제3전압레벨과 제4전압레벨 사이의 전압을 서로 곱하여 그 곱한 전압값을 승산전압으로 출력하는 아날로그곱샘기와; 상기 제1전압과 승산전압을 서로 더하여 최종적으로 다계조 출력전압을 발생하는 아날로그덧셈기를 포함하여 이루어지는 다계조 전압 발생 회로.
  2. 제1항에 있어서, 상기 전압선택기는 제1전압선택기와 제2전압선택기, 및 디코더로 구성되어서, 화상 데이터를 디코딩하는 디코더의 신호에 따라서 제1전압선택기와 제2전압선택기가 다수의 기존전압레벨 중에서 제1전압레벨과 제2전압레벨을 선택하여 출력하는 것이 특징인 다계조 전압 발생 회로.
  3. 제1항에 있어서, 상기 전압발생부는 3개의 모스트랜지스터와 바이어스 저항수단으로 구성되는데, 3개의 모스트랜지스터의 각 소오스와 각 드레인이 모두 병렬로 연결되고, 드레인들이 바이어스 저항을 통하여 전원에 연결되며, 그 게이트에는 화상 데이터 비트 중에서 일부 비트가 연결되어서, 화상 데이터의 상태에 따라 바이어스 저항에 흐르는 전류가 변화되어 결국 바이어스 저항 양단의 전위인 가중치 전압을 제3전압레벨과 제4전압레벨로 만들어서 출력되는 것이 특징인 다계조 전압 발생 회로.
  4. 제3항에 있어서, 상기 바이어스 저항수단을 모스트랜지스터로서 구성하는 것이 특징인 다계조 전압 발생 회로.
  5. 제4항에 있어서, 상기 모스트랜지스터는 엔모스트랜지스터인 것이 특징인 다계조 전압 발생 회로.
  6. 제1항에 있어서, 상기 아날로그 곱셈기는 길버트셀을 이용하는 것이 특징인 다계조 전압 발생 회로.
  7. 제1항에 있어서, 상기 화상 데이터는 6개의 비트로 이루어지는 것이 특징인 다계조 전압 발생 회로.
  8. 제7항에 있어서, 상기 화상 데이터 6개의 비트 중에서 상위 비트 3개와 하위 비트 3개로 나누어서 상위 비트 3개로서 전압선택부에 인가하고 하위 비트 3개를 전압발생부에 인가하는 것이 특징인 다계조 전압 발생회로.
  9. 제1항에 있어서, 상기 아날로그덧셈기는 증폭도가 1인 차동증폭기와 덧셈기로 구성되고, 상기 아날로그곱셈기의 승산전압이 차동증폭기에 입력된 후 상기 덧셈기에 서 제1전압레벨과 합산되어서 최종적인 단계조 출력 전압으로 출력되도록 구성된 것이 특징인 단계조 전압 발생 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960001210A 1996-01-20 1996-01-20 엘시디 패널 구동을 위한 다계조 전압 발생 회로 KR0171169B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960001210A KR0171169B1 (ko) 1996-01-20 1996-01-20 엘시디 패널 구동을 위한 다계조 전압 발생 회로
US08/744,302 US5982349A (en) 1996-01-20 1996-11-06 Multiple voltage generator for driving LCD panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960001210A KR0171169B1 (ko) 1996-01-20 1996-01-20 엘시디 패널 구동을 위한 다계조 전압 발생 회로

Publications (2)

Publication Number Publication Date
KR970060029A true KR970060029A (ko) 1997-08-12
KR0171169B1 KR0171169B1 (ko) 1999-03-30

Family

ID=19449829

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960001210A KR0171169B1 (ko) 1996-01-20 1996-01-20 엘시디 패널 구동을 위한 다계조 전압 발생 회로

Country Status (2)

Country Link
US (1) US5982349A (ko)
KR (1) KR0171169B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3411494B2 (ja) * 1997-02-26 2003-06-03 シャープ株式会社 マトリクス型表示装置の駆動用電圧生成回路
JP3506219B2 (ja) * 1998-12-16 2004-03-15 シャープ株式会社 Da変換器およびそれを用いた液晶駆動装置
JP3681580B2 (ja) * 1999-07-09 2005-08-10 株式会社日立製作所 液晶表示装置
JP2002311915A (ja) * 2001-04-16 2002-10-25 Nec Corp 階調電圧生成方法、階調電圧生成回路及び液晶表示装置
ATE428422T1 (de) * 2004-02-05 2009-05-15 Schering Corp Piperidin-derivate als ccr3-antagonisten
KR100825027B1 (ko) * 2006-06-29 2008-04-24 주식회사 하이닉스반도체 내부전압 발생기
KR100816725B1 (ko) * 2006-09-28 2008-03-27 주식회사 하이닉스반도체 내부전압 발생기 및 그 구동 방법
KR100849719B1 (ko) * 2006-12-29 2008-08-01 주식회사 하이닉스반도체 프리차지 전압공급회로 및 반도체 장치
JP5329465B2 (ja) * 2010-03-30 2013-10-30 ルネサスエレクトロニクス株式会社 レベル電圧選択回路、データドライバ及び表示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4031905C2 (de) * 1989-10-09 1993-12-09 Hitachi Ltd Mehrpegel-Anzeigesystem und Verfahren zur Darstellung von Grautönen mit einem solchen System
CA2111945C (en) * 1992-12-21 1997-12-09 Katsuji Kimura Analog multiplier using an octotail cell or a quadritail cell

Also Published As

Publication number Publication date
US5982349A (en) 1999-11-09
KR0171169B1 (ko) 1999-03-30

Similar Documents

Publication Publication Date Title
KR970013707A (ko) 레벨 시프트 반도체 장치
KR970060029A (ko) 엘시디(lcd) 패널 구동을 위한 다계조 전압 발생 회로
KR970051206A (ko) 저전력용 센스앰프회로
KR960701515A (ko) 반도체 장치
KR960032498A (ko) 복수의 임계 레벨로 세트가능한 마스크 판독 전용 메모리(rom)를 갖는 반도체 메모리
US5276365A (en) Output buffer circuit with two level shifts and bias
KR910002127A (ko) 전원절환회로
KR960010420A (ko) 전류 모드 논리 회로
KR100429895B1 (ko) 복수개의 출력을 가지는 레벨 시프터
KR970060218A (ko) 단일의 전하 인출 트랜지스터를 갖는 논리 회로 및 이를 사용한 반도체 집적 회로
KR880011802A (ko) 반도체장치
JP4340195B2 (ja) 信号発生回路および信号発生回路付きレベルシフタ
KR960015197A (ko) 고속 다이나믹 바이너리 인크리멘터
KR950012459A (ko) 다(多)비트 출력 메모리 회로용 출력 회로
KR100283905B1 (ko) 전압레벨시프트회로
KR970071787A (ko) 전원 공급 전압에 응답하여 기판 전위 변화를 일으킬 수 있는 기판 전위 제어 회로
KR950033825A (ko) 신호선 절환 회로
KR970076798A (ko) 반도체 메모리장치의 내부 전원전압 발생회로
KR960016308A (ko) 음성수신기의 dtmf신호 발생회로
KR0113059Y1 (ko) 다중 기준전압 발생장치
KR970053835A (ko) 다중전원회로를 갖는 반도체 칩
KR950020720A (ko) 어드레스 천이 검출회로
KR960036313A (ko) 비교 회로
KR970049454A (ko) 리플 캐리 가산기
KR910007239A (ko) 푸쉬풀 출력회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140918

Year of fee payment: 17

EXPY Expiration of term