KR970009026A - 에지 인터럽트 동작 및 타이머 인터럽트 동작을 갖는 비동기 직렬 데이터 전송 장치 - Google Patents

에지 인터럽트 동작 및 타이머 인터럽트 동작을 갖는 비동기 직렬 데이터 전송 장치 Download PDF

Info

Publication number
KR970009026A
KR970009026A KR1019960030826A KR19960030826A KR970009026A KR 970009026 A KR970009026 A KR 970009026A KR 1019960030826 A KR1019960030826 A KR 1019960030826A KR 19960030826 A KR19960030826 A KR 19960030826A KR 970009026 A KR970009026 A KR 970009026A
Authority
KR
South Korea
Prior art keywords
data transfer
timer
edge
transfer bus
response
Prior art date
Application number
KR1019960030826A
Other languages
English (en)
Other versions
KR100203608B1 (ko
Inventor
히사지 마쯔모토
Original Assignee
가네꼬 히사시
닛본덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR970009026A publication Critical patent/KR970009026A/ko
Application granted granted Critical
Publication of KR100203608B1 publication Critical patent/KR100203608B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/45Transmitting circuits; Receiving circuits using electronic distributors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
    • H04L12/4135Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD] using bit-wise arbitration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/16Half-duplex systems; Simplex/duplex switching; Transmission of break signals non-automatically inverting the direction of transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L2012/4026Bus for use in automation systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/044Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Communication Control (AREA)
  • Small-Scale Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Selective Calling Equipment (AREA)
  • Information Transfer Systems (AREA)

Abstract

데이터 전송 버스(2)에 접속된 직렬 데이터 전송 장치에서, 에지 검출기(18)는 데이터 전송 버스에서 신호 내의 에지를검출한다. 에지 인터럽트 동작은 에지에 응답하여 타이머를 동작시키도록 실행된다. 에지 인터럽트 동작은 타이머가 동작될 때 정지된다. 타이머 인터럽트 동작은 그 내용이 선정된 값이 도달하는 상기 타이머 수단에 응답하여, 수신 모드 중에는 상기 데이터 전송 버스를 통한 비트 데이터의 페치 동작을 실행시키거나, 전송 모드 중에는 상기 데이터 전송 버스에비트 데이터의 전송 동작을 실행시킨다.

Description

에지 인터럽트 동작 및 타이머 인터럽트 동작을 갖는 비동기 직렬 데이터 전송 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 직렬 데이터 전송 장치의 실시예를 도시하는 블록도.

Claims (9)

  1. 데이터 전송 버스(2)에 접속된 직렬 데이터 전송 장치에 있어서, 상기 데이터 전송 버스에서 신호 내의 에지를 검출하는 에지 검출수단(18); 타이머 수단; 상기 에지에 응답하여 상기 타이머 수단을 동작시키고, 상기 타이머 수단이 동작될 때 정지되는 제1 동작 수단; 및 그 내용이 선정된 값에 도달하는 상기 타이머 수단에 응답하여, 상기 데이터전송 버스를 통해 비트 데이터를 페치하는 동작과 상기 데이터 전송 버스에 비트 데이터를 전송하는 동작 중 한 동작을실행하기 위한 제2 동작 수단을 포함하는 것을 특징으로 하는 직렬 데이터 전송 장치.
  2. 제1항에 있어서, 상기 제2 동작 수단은 그 내용이 상기 선정된 값에 도달하는 상기 타이머 수단에 응답하여, 상기 타이머 수단을 재기동 시키는 것을 특징으로 하는 직렬 데이터 전송 장치.
  3. 제1항에 있어서, 상기 제2 동작 수단은 비정상적인 상기 페치 동작에 의해 페치된 상기 비트 데이터에 응답하여, 상기 타이머 수단을 정지시키고, 상기 제1 동작을 동작시키는 것을 특징으로 하는 직렬 데이터 전송 장치.
  4. 제3항에 있어서, 상기 제2 동작 수단은 상기 제1 동작 수단이 동작될 때 수신 모드에 대해 상기 장치를 스탠바이(standby) 상태로 설정하는 것을 특징으로 하는 직렬 데이터 전송 장치.
  5. 제1항에 있어서, 상기 제2 동작 수단은 비정상적인 상기 전송 동작에 의해 전송된 상기 비트 데이터에 응답하여, 상기 타이머 수단을 정지시키고, 상기 제1 동작을 동작시키는 것을 특징으로 하는 직렬 데이터 전송 장치.
  6. 제5항에 있어서, 상기 제2 동작 수단은 상기 제1 동작 수단이 동작될 때 수신 모드에 대해 상기 장치를 스탠바이 상태로 설정하는 것을 특징으로 하는 직렬 데이터 전송 장치.
  7. 제1항에 있어서, 상기 제2 동작 수단은 상기 전송 동작이 실행될 때의 타이밍으로부터 지연된 타이밍으로상기 데이터 전송 버스를 통해 비트 데이터를 페치하기 위한 페치수단; 및 상기 페치 수단에 의해 페치된 데이터를 상기전송 동작에 의해 전송된 상기 비트 데이터와 비교하여, 상기 장치가 상기 데이터 전송 버스를 점유하고 있는 지의 여부를 결정하기 위한 수단을 포함하는 것을 특징으로 하는 직렬 데이터 전송 장치.
  8. 제7항에 있어서, 상기 제2 동작 수단은 상기 장치가 상기 데이터 전송 버스를 점유하고 있지 않을 때 수신모드에 대해 상기 장치를 스탠바이 상태로 전가하기 위한 수단을 더 포함하는 것을 특징으로 하는 직렬 데이터 전송 장치.
  9. 데이터 전송 버스(2)에 접속된 직렬 데이터 전송 장치에 있어서, 상기 데이터 전송 버스에서 신호 내의 에지를 검출하기 위한 에지 검출 수단(18); 타이머 수단; 상기 에지에 응답하여 상기 타이머 수단을 동작시키고, 상기 타이머 수단이 동작될 때 정지되는 에지 인터럽트 동작 수단; 및 그 내용이 선정된 값에 도달하는 상기 타이머 수단에 응답하여, 수신 모드 중에는 상기 데이터 전송 버스를 통한 비트 데이터의 페치 동작을 실행시키고, 전송 모드 중에는 상기 데이터 전송 버스로의 비트 데이터의 전송 동작을 실행시키며, 상기 타이머 수단을 재기동시키기 위한 타이머 인터럽트 동작 수단을 포함하는 것을 특징으로 하는 직렬 데이터 전송 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960030826A 1995-07-28 1996-07-27 에지 인터럽트 동작 및 타이머 인터럽트 동작을 갖는 비동기 직 렬 데이터 전송 장치 KR100203608B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP19368895A JP2704144B2 (ja) 1995-07-28 1995-07-28 シリアルデータ伝送装置及びその制御方法
JP95-193688 1995-07-28

Publications (2)

Publication Number Publication Date
KR970009026A true KR970009026A (ko) 1997-02-24
KR100203608B1 KR100203608B1 (ko) 1999-06-15

Family

ID=16312133

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960030826A KR100203608B1 (ko) 1995-07-28 1996-07-27 에지 인터럽트 동작 및 타이머 인터럽트 동작을 갖는 비동기 직 렬 데이터 전송 장치

Country Status (5)

Country Link
US (1) US5838747A (ko)
EP (1) EP0756401B1 (ko)
JP (1) JP2704144B2 (ko)
KR (1) KR100203608B1 (ko)
DE (1) DE69607701T2 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3180054B2 (ja) * 1997-05-16 2001-06-25 インターナショナル・ビジネス・マシーンズ・コーポレ−ション ネットワーク・セキュリティ・システム
US6779030B1 (en) * 1997-10-06 2004-08-17 Worldcom, Inc. Intelligent network
US7030428B2 (en) * 2001-12-03 2006-04-18 Cree, Inc. Strain balanced nitride heterojunction transistors
US9148409B2 (en) 2005-06-30 2015-09-29 The Chamberlain Group, Inc. Method and apparatus to facilitate message transmission and reception using different transmission characteristics
US8422667B2 (en) 2005-01-27 2013-04-16 The Chamberlain Group, Inc. Method and apparatus to facilitate transmission of an encrypted rolling code
USRE48433E1 (en) 2005-01-27 2021-02-09 The Chamberlain Group, Inc. Method and apparatus to facilitate transmission of an encrypted rolling code
EP2309677B1 (en) * 2009-10-06 2012-09-05 Nxp B.V. Wake up detector for a bus transceiver
US20110316668A1 (en) * 2010-06-24 2011-12-29 Laird Edward T Method and Apparatus to Facilitate Message Transmission and Reception Via Wireline Using Different Transmission Characteristics
GB2516837B (en) 2013-07-31 2015-12-09 Ip Access Ltd Network elements, wireless communication system and methods therefor
US10484139B2 (en) * 2014-09-19 2019-11-19 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Address verification on a bus
US10652743B2 (en) 2017-12-21 2020-05-12 The Chamberlain Group, Inc. Security system for a moveable barrier operator
US11074773B1 (en) 2018-06-27 2021-07-27 The Chamberlain Group, Inc. Network-based control of movable barrier operators for autonomous vehicles
CA3107457A1 (en) 2018-08-01 2020-02-06 The Chamberlain Group, Inc. Movable barrier operator and transmitter pairing over a network
US10997810B2 (en) 2019-05-16 2021-05-04 The Chamberlain Group, Inc. In-vehicle transmitter training

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4308418A1 (de) * 1993-03-17 1994-09-22 Elsa Gmbh Bitratenerkennung
US5450450A (en) * 1993-03-31 1995-09-12 Panasonic Technologies, Inc. Asynchronous data transmitting and receiving system
JP2752030B2 (ja) * 1993-04-16 1998-05-18 沖電気工業株式会社 ローカルエリアネットワーク回線における信号送受信装置

Also Published As

Publication number Publication date
DE69607701D1 (de) 2000-05-18
JP2704144B2 (ja) 1998-01-26
KR100203608B1 (ko) 1999-06-15
US5838747A (en) 1998-11-17
EP0756401A3 (en) 1997-07-30
DE69607701T2 (de) 2000-11-02
EP0756401A2 (en) 1997-01-29
JPH0946361A (ja) 1997-02-14
EP0756401B1 (en) 2000-04-12

Similar Documents

Publication Publication Date Title
KR970009026A (ko) 에지 인터럽트 동작 및 타이머 인터럽트 동작을 갖는 비동기 직렬 데이터 전송 장치
WO2000067113A3 (en) Method and apparatus for thread switching within a multithreaded processor
KR960035262A (ko) 데이터 처리 시스템에서 인터럽트 대기의 선택적인 제어를 위한 방법과 장치
JPH11250029A (ja) 少なくとも2つのプロセッサからなるコンピュータ装置のモニタ方法および装置
US4839895A (en) Early failure detection system for multiprocessor system
JPH0644093A (ja) 二重化装置切替方式
JP2636562B2 (ja) 計算機
JPH0561572A (ja) デイジタル・コンピユータの外部電源瞬断対処装置
JP2879480B2 (ja) 冗長計算機システムの同期外れ時の切替方式
KR100291138B1 (ko) 인터럽트손실방지장치
KR100404283B1 (ko) 마이크로프로세서, 마이크로프로세서를 포함하는 시스템및 마이크로프로세서의 버스 사이클 제어 방법
JPH04107663A (ja) 同期式通信システムの制御方式
JPH08212110A (ja) システムの遠隔メンテナンス方式
JPS6389941A (ja) マイクロプロセツサ応用機器の監視制御装置
JPS62182936A (ja) プロセツサシステムの緊急動作装置
KR0167937B1 (ko) 데이터 전송망의 시작신호 판별장치
JPH0968897A (ja) 複写機
JPS57105049A (en) Fault processing method of data processing device
JP2004094695A (ja) ハードウェア保護制御回路
JPH0944276A (ja) 省電力システム
KR950022666A (ko) 티티와이(tty) 단말기의 알에스(rs)-232c 신호 감지방법
JPS6148181B2 (ko)
JP2000347985A (ja) 携帯無線端末とその操作方法
JPS57143643A (en) Data processing device
JPS647136A (en) System for automatically saving log information in system control mechanism

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090311

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee