KR970002604A - 프로그래머블 직렬 입출력회로 - Google Patents

프로그래머블 직렬 입출력회로 Download PDF

Info

Publication number
KR970002604A
KR970002604A KR1019950015380A KR19950015380A KR970002604A KR 970002604 A KR970002604 A KR 970002604A KR 1019950015380 A KR1019950015380 A KR 1019950015380A KR 19950015380 A KR19950015380 A KR 19950015380A KR 970002604 A KR970002604 A KR 970002604A
Authority
KR
South Korea
Prior art keywords
clock
shift
output
flip
flop
Prior art date
Application number
KR1019950015380A
Other languages
English (en)
Other versions
KR0158490B1 (ko
Inventor
김태진
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950015380A priority Critical patent/KR0158490B1/ko
Publication of KR970002604A publication Critical patent/KR970002604A/ko
Application granted granted Critical
Publication of KR0158490B1 publication Critical patent/KR0158490B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)
  • Information Transfer Systems (AREA)

Abstract

1. 청구 범위에 기재된 발명이 속한 기술분야
마이크로 콘트롤러의 직렬 입출력 회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
마이크로 콘트롤러에서 출력되는 데이타의 비트수를 가변하여 전송할 수 있는 프로그래머블 직렬 입출력회로를 제공한다.
3. 발명의 해결방법의 요지
개시된 직렬 입출력회로는, 내부버스에 연결되며 인가되는 시프트 클럭에 따라 직렬 데이타를 시프팅하는 시프트 버퍼와, 상기 내부버스에 연결되며 데이타에 대한 송신 및 수신 모드를 결정하는 입출력 모드지정부와, 내부 및 외부클럭을 선택적으로 수신하여 상기 시프트 클럭을 발생하는 클럭 선택기와, 상기 시프트 클럭에 응답하여 미리 프로그램된 카운팅 값을 시프팅하여 상기 직렬 데이타의 출력 비트수를 결정하는 인터럽트 소스신호를 출력하는 프로그래머블 시프트 카운터를 포함한다.
4. 발명의 중요한 용도
마이크로 콘트롤러내의 데이타의 비트수를 가변하여 전송하는 분야에 유효 적합하게 사용된다.

Description

프로그래머블 직렬 입출력회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따르는 프로그래머블 직렬 입출력회로도, 및 제3도는 제2도중 시프트 카운터부의 구체회로도이다.

Claims (4)

  1. 마이크로 콘트롤러의 직렬 입출력 회로에 있어서: 상기 미이크로 콘트롤러의 내부버스에 연결되어 인가되는 시프트 클럭에 따라 직렬 데이타를 시프팅하는 시프트 버퍼와; 상기 내부버스에 연결되며 데이타에 대한 송신 및 수신 모드를 결정하는 입출력 모드지정부와; 내부 및 외부클럭을 선택적으로 수신하여 상기 시프트 클럭을 발생하는 클럭선택기와; 상기 시프트 클럭에 응답하여 미리 프로그램된 카운팅 값을 시프팅하여 상기 직렬 데이타의 출력 비트수를 결정하는 인터럽트 소스 신호를 출력하는 프로그래머블 시프트 카운터를 가짐을 특징으로 하는 회로.
  2. 제1항에 있어서, 상기 시프트 카운터는, 상기 내부버스의 최하위 비트라인에 데이타 입력단이 연결되고 상기 시프트 클럭 및 반전된 시프트 클럭을 클럭단 및 반전 클럭단으로 수신하는 제1플립플롭과, 상기 제1플립플롭의 반전 출력단에 반전 클럭단이 연결되고 비반전 출력단에 클럭단이 연결되며 상기 최하위 비트라인의 한비트 상위 라인에 데이타 입력단이 연결된 제2플립플롭과, 상기 제2플립플롭에 대하여 종속적으로 각기 연결되고 상기 최하위 비트라인의 한비트 상위 라인에서부터 최상위 비트라인에까지 데이타 입력단이 각기 연결된 플립플롭소자들과, 상기 제1, 2 및 플립플롭소자들의 각각의 비반전 출력단의 신호를 노아게이팅하는 노아게이트부를 포함하는 것을 특징으로 하는 회로.
  3. 제2항에 있어서, 상기 플립플롭소자들은 12비트의 시프트 경우에 2개로 이루어짐을 특징으로 하는 회로.
  4. 마이크로 콘트롤러의 프로그래머블 직렬 입출력회로에 있어서: 상기 마이크로 콘트롤러의 내부버스에 연결되며 인가되는 시프트 클럭에 따라 직렬 데이타를 시프팅하며, 인터럽트 소스신호에 응답하여 시프팅을 중지하는 시프트 버퍼와; 상기 내부버스에 연결되며 데이타에 대한 송신 및 수신 모드를 결정하는 입출력 모드 지정부와; 내부 및 외부클럭을 선택적으로 수신하여 상기 시프트 클럭을 발생하는 클럭 선택기와; 플립플롭소자 및 오아 게이트를 내부적으로 구비하며, 상기 시프트 클럭에 응답하여 미리 프로그램된 카운팅 값을 시프팅하여 상기 직렬 데이타의 출력 비트수를 결정하는 상기 언터럽트 소스 신호를 출력하는 프로그래머블 시프트 카운터를 가짐을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950015380A 1995-06-12 1995-06-12 프로그래머블 직렬 입출력회로 KR0158490B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950015380A KR0158490B1 (ko) 1995-06-12 1995-06-12 프로그래머블 직렬 입출력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950015380A KR0158490B1 (ko) 1995-06-12 1995-06-12 프로그래머블 직렬 입출력회로

Publications (2)

Publication Number Publication Date
KR970002604A true KR970002604A (ko) 1997-01-28
KR0158490B1 KR0158490B1 (ko) 1998-12-15

Family

ID=19416857

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950015380A KR0158490B1 (ko) 1995-06-12 1995-06-12 프로그래머블 직렬 입출력회로

Country Status (1)

Country Link
KR (1) KR0158490B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324317B1 (ko) * 1999-04-01 2002-02-16 김영환 시리얼 프로그램 제어회로

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100414867B1 (ko) * 2001-12-29 2004-01-13 주식회사 하이닉스반도체 저잡음 내장형 클럭생성기를 구비한 마이크로 컨트롤러 및그를 탑재한 시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324317B1 (ko) * 1999-04-01 2002-02-16 김영환 시리얼 프로그램 제어회로

Also Published As

Publication number Publication date
KR0158490B1 (ko) 1998-12-15

Similar Documents

Publication Publication Date Title
KR900015464A (ko) 논리신호 기억과 전송회로
US4618849A (en) Gray code counter
KR890006003A (ko) 데이타 입출력 회로
KR880008536A (ko) 반도체 논리회로
KR910021051A (ko) 어드레스 디코드회로
KR840000114A (ko) 위상 비교기
KR970002604A (ko) 프로그래머블 직렬 입출력회로
KR890001104A (ko) 반도체집적회로
KR960030020A (ko) 마이크로컴퓨터
KR100239437B1 (ko) 직렬 통신 인터페이스
KR850004669A (ko) 연산 기능 회로 내의 선택 및 로킹회로
KR950001439Y1 (ko) R-s 플립플롭
KR960025714A (ko) 개선된 시프트 레지스터
KR880002745Y1 (ko) 프로그램어블한 64비트 쉬프트 레지스터
KR0131448Y1 (ko) 데이타 직, 병렬 변환회로
SU1561211A1 (ru) Устройство дл передачи дискретной информации
KR900002573A (ko) 비트수 변환회로
KR0171848B1 (ko) 디지탈 인터페이스회로
KR950024065A (ko) 파이프라인(pipeline) 레지스터
KR970004648A (ko) 클럭신호 선택 출력회로
KR940007700A (ko) 마우스 및 키보드의 호환장치
KR100248722B1 (ko) 이종송수신클록의 피씨엠데이터처리장치
KR960001979A (ko) 배럴 쉬프터 회로
KR970049425A (ko) 시프트 레지스터
KR970055542A (ko) 앤드게이트회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050705

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee