KR970004648A - 클럭신호 선택 출력회로 - Google Patents

클럭신호 선택 출력회로 Download PDF

Info

Publication number
KR970004648A
KR970004648A KR1019950016303A KR19950016303A KR970004648A KR 970004648 A KR970004648 A KR 970004648A KR 1019950016303 A KR1019950016303 A KR 1019950016303A KR 19950016303 A KR19950016303 A KR 19950016303A KR 970004648 A KR970004648 A KR 970004648A
Authority
KR
South Korea
Prior art keywords
clock signal
signal
clock
flop
flip
Prior art date
Application number
KR1019950016303A
Other languages
English (en)
Inventor
최용식
김재형
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950016303A priority Critical patent/KR970004648A/ko
Publication of KR970004648A publication Critical patent/KR970004648A/ko

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

본 발명의 클럭신호 선택 출력회로는 두개의 클럭신호를 공급받아 어느 하나의 클럭을 선택하여 출력하는 것이다.
본 발명은 입력되는 2개의 클럭신호중에서 하나의 클럭신호를 선택하여 출력하고, 현재 출력하는 클럭신호에 이상이 있을 경우에 다른 하나의 클럭신호를 절체하여 출력하고, 이상이 있는 클럭신호가 다시 정상으로 입력되어도 클럭신호를 절체하지 않는 것으로서 클럭신호에 따라 플립플롭(1)이 제2클럭 상태신호(ST1)를 출력하고, 플립플롭(1)의 비반전 및 반전 출력신호와 제1 및 제2클럭 상태신호(ST1)(ST2)를 앤드 게이트(AD1)(AD2)가 각기 논리곱하며, 앤드 게이트(AD1)(AD2)의 출력신호를 오아 게이트(OR1)가 논리 합하여 플립플롭(1)에 클럭신호로 인가하며, 플립플롭(1)의 출력신호에 따라 클럭신호 절체부(2)가 제1클럭신호(CLK1) 또는 제2클럭신호(CLK2)를 선택 출력한다.

Description

클럭신호 선택 출력회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 클럭신호 선택 출력회로도이다.

Claims (2)

  1. 클럭신호에 따라 제2클럭 상태신호(ST2)를 출력하는 플립플롭(1)과, 상기 플립플롭(1)의 비반전 및 반전 출력신호와 제1 및 제2클럭 상태신호(ST1)(ST2)를 각기 논리곱하는 앤드 게이트(AD1)(AD2)와, 상기 앤드 게이트(AD1)(AD2)의 출력신호를 논리 합하여 상기 플립플롭(1)에 클럭신호로 인가하는 오아 게이트(OR1)와, 상기 플립플롭(1)의 출력신호에 따라 제1클럭신호(CLK1) 또는 제2클럭신호(CLK2)를 선택 출력하는 클럭신호 절체부(2)를 구비하는 것을 특징으로 하는 클럭신호 선택 출력회로.
  2. 제1항에 있어서, 클럭신호 절체부(2)는 플립플롭(1)의 출력단자(Q)(/Q)신호와 제1 및 제2클럭신호(CLK1)(CLK2)를 각기 논리 곱하는 앤드 게이트(AD3)(AD4)와, 상기 앤드 게이트(AD3)(AD4)의 출력신호를 논리곱하는 오아 게이트(OR2)로 구성됨을 특징으로 하는 클럭신호 선택 출력회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950016303A 1995-06-19 1995-06-19 클럭신호 선택 출력회로 KR970004648A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950016303A KR970004648A (ko) 1995-06-19 1995-06-19 클럭신호 선택 출력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950016303A KR970004648A (ko) 1995-06-19 1995-06-19 클럭신호 선택 출력회로

Publications (1)

Publication Number Publication Date
KR970004648A true KR970004648A (ko) 1997-01-29

Family

ID=66524513

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950016303A KR970004648A (ko) 1995-06-19 1995-06-19 클럭신호 선택 출력회로

Country Status (1)

Country Link
KR (1) KR970004648A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100468678B1 (ko) * 1997-08-20 2005-04-06 삼성전자주식회사 시스템 클럭 발생장치 및 방법
KR100699802B1 (ko) * 2006-06-20 2007-03-28 박환기 평판 프린터를 이용한 명찰 제작방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100468678B1 (ko) * 1997-08-20 2005-04-06 삼성전자주식회사 시스템 클럭 발생장치 및 방법
KR100699802B1 (ko) * 2006-06-20 2007-03-28 박환기 평판 프린터를 이용한 명찰 제작방법

Similar Documents

Publication Publication Date Title
KR970060485A (ko) 입출력 장치
KR860009427A (ko) 2-위상 클록신호 공급 쉬프트 레지스터형 반도체 메모리장치
KR930006539A (ko) 가산기
KR970004648A (ko) 클럭신호 선택 출력회로
KR970076821A (ko) 래치회로
KR960027338A (ko) 암 쇼트 보호장치
KR970019079A (ko) 클럭버퍼(Clock Buffer)회로
KR930024292A (ko) 시프트레지스터를 이용한 입력회로
KR940003188A (ko) 동기식 카운터회로
KR910021050A (ko) 디코더 회로
KR960006272A (ko) 주/종속 플립-플롭
KR960036334A (ko) 가변형 지연회로
KR860008687A (ko) 지속기간-감지 디지탈 신호 게이트
KR920008770A (ko) 동기형 메모리 장치의 타이밍 제어회로
KR960039647A (ko) 가변 지연소자를 가진 펄스 발생기
KR910015930A (ko) 더블 쉬프터 로직회로
KR980006846A (ko) 플립플롭회로(flip-flop circuit)
KR920019093A (ko) 바이씨모스 로직의 다중 입력 낸드회로
KR970053948A (ko) 비동기 입력 펄스의 폭을 확장하는 확장 블럭회로
KR940017143A (ko) 펄스폭 신장회로
KR930018867A (ko) 디코딩 회로
KR930008867A (ko) 고속 테스트 장치를 가지는 시리얼 입출력 메모리
KR970019031A (ko) 위상 지연을 선택할 수 있는 위상 변환 회로
KR970016987A (ko) 직렬 인터페이스 회로
KR930017314A (ko) 어드레스 디코딩 방법 및 회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination