KR930024292A - 시프트레지스터를 이용한 입력회로 - Google Patents

시프트레지스터를 이용한 입력회로 Download PDF

Info

Publication number
KR930024292A
KR930024292A KR1019920009204A KR920009204A KR930024292A KR 930024292 A KR930024292 A KR 930024292A KR 1019920009204 A KR1019920009204 A KR 1019920009204A KR 920009204 A KR920009204 A KR 920009204A KR 930024292 A KR930024292 A KR 930024292A
Authority
KR
South Korea
Prior art keywords
circuit
input
input signal
switch
sensing circuit
Prior art date
Application number
KR1019920009204A
Other languages
English (en)
Other versions
KR940011335B1 (ko
Inventor
성무경
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019920009204A priority Critical patent/KR940011335B1/ko
Publication of KR930024292A publication Critical patent/KR930024292A/ko
Application granted granted Critical
Publication of KR940011335B1 publication Critical patent/KR940011335B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

데이타를 입력하여 출력하기 위한 입력 회로는 외부노이즈 및 채트링을 방지하기 위해 입력신호를 생성하는 스위치 혹은 감지회로와, 상기 클럭 발생회로와 상기 스위치 혹은 감지회로에 연결되어 미리 설정된 N개 이상의 정상적인 상기 입력신호가 인가될 경우에만 입력신호를 출력하는 필터부를 구비하고 있다.

Description

시프트레지스터를 이용한 입력회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 입력ㆍ회로도.

Claims (3)

  1. 데이타를 입력하여 출력하기 위한 입력 회로에 있어서, 입력신호를 생성하는 스위치 혹은 감지회로(100)와, 상기 클럭 발생회로(200)와 상기 스위치 혹은 감지회로(100)에 연결되어 미리 설정된 N개 이상의 정상적인 상기 입력신호가 인가될 경우에만 입력신호를 출력하는 필터부(300)로 구성됨을 특징으로 하는 회로.
  2. 제1항에 있어서, 상기 필터부(300)가 상기 클럭 발생회로(200)의 클럭에 응답하여 제1,2입력단(R.S)으로 인가되는 상기 스위치 혹은 감지회로(100)의 입력신호를 순차로 시프팅 출력하는 다수의 플립플롭(301-305)으로 이루어진 샤프트 레지스터 소자와, 상기 소프트레지스터 소자와 상기 플립플롭(301-305)의 시프팅 출력을 게이팅 하기 위한 게이트부(301)로 구성됨을 특징으로 하는 회로.
  3. 제2항에 있어서, 상기 게이트부가 N입력에 대한 논리곱 용량을 가지는 앤드게이트로 구성됨을 특징으로 한는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920009204A 1992-05-28 1992-05-28 시프트레지스터를 이용한 입력회로 KR940011335B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920009204A KR940011335B1 (ko) 1992-05-28 1992-05-28 시프트레지스터를 이용한 입력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920009204A KR940011335B1 (ko) 1992-05-28 1992-05-28 시프트레지스터를 이용한 입력회로

Publications (2)

Publication Number Publication Date
KR930024292A true KR930024292A (ko) 1993-12-22
KR940011335B1 KR940011335B1 (ko) 1994-12-05

Family

ID=19333800

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920009204A KR940011335B1 (ko) 1992-05-28 1992-05-28 시프트레지스터를 이용한 입력회로

Country Status (1)

Country Link
KR (1) KR940011335B1 (ko)

Also Published As

Publication number Publication date
KR940011335B1 (ko) 1994-12-05

Similar Documents

Publication Publication Date Title
KR860002870A (ko) 집적회로 장치
KR940025183A (ko) 액티브-레벨로 배치가능한 핀을 갖는 집적회로 및 그 배치 방법
KR920003644A (ko) 마스터슬레이브형 플립플롭회로
KR890006010A (ko) Fm 라디오 수신기
KR920002393A (ko) 자동차용 입력인터페이스
KR920020971A (ko) 디지틀 전송 테스트 신호 발생 회로
KR910006986A (ko) 기능선택회로
KR930024292A (ko) 시프트레지스터를 이용한 입력회로
JPS554178A (en) Information control system
KR970004648A (ko) 클럭신호 선택 출력회로
KR910021030A (ko) 스큐 클램프 회로
KR860008687A (ko) 지속기간-감지 디지탈 신호 게이트
KR930008867A (ko) 고속 테스트 장치를 가지는 시리얼 입출력 메모리
KR960027338A (ko) 암 쇼트 보호장치
KR920020843A (ko) 잡음신호 제거회로
KR970002653A (ko) 랜덤 억세서블 fifo
KR970019562A (ko) 디지탈 복합 영상 기기의 입출력 클럭 주파수 제어회로
KR970055594A (ko) Ppm 통신방식에서의 로직 디코딩 회로
KR920015712A (ko) 선택적 펄스 발생회로 장치
KR970019083A (ko) 업/다운 카운터
KR920015737A (ko) 연산회로
KR940023045A (ko) 유휴 잡음이 감소된 디지탈-아날로그 변환기 및 유휴 잡음을 감소시키는 방법
KR890004509A (ko) 아날로그와 디지탈 신호의 루프백 회로
KR970016987A (ko) 직렬 인터페이스 회로
KR890012450A (ko) 논리회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19991126

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee