KR970016987A - 직렬 인터페이스 회로 - Google Patents

직렬 인터페이스 회로 Download PDF

Info

Publication number
KR970016987A
KR970016987A KR1019950033245A KR19950033245A KR970016987A KR 970016987 A KR970016987 A KR 970016987A KR 1019950033245 A KR1019950033245 A KR 1019950033245A KR 19950033245 A KR19950033245 A KR 19950033245A KR 970016987 A KR970016987 A KR 970016987A
Authority
KR
South Korea
Prior art keywords
registers
data
storing
response
shifted
Prior art date
Application number
KR1019950033245A
Other languages
English (en)
Inventor
김만용
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950033245A priority Critical patent/KR970016987A/ko
Publication of KR970016987A publication Critical patent/KR970016987A/ko

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

본 발명은 직렬 인터페이스 회로를 공개한다. 그 회로는 복수개의 제1데이타를 저장하기 위한 복수개의 제1레지스터들, 인에이블신호에 응답하여 상기 복수개의 제1레지스터들로부터의 데이타들을 입력하고 직렬로 쉬프트하여 출력하기 위한 복수개의 제1쉬프트 레지스터들, 클럭신호에 응답하여 상기 복수개의 제1쉬프트 레지스터들로부터 병렬로 쉬프트되는 데이타들을 저장하기 위한 복수개의 제2레지스터들, 복수개의 제2데이타를 저장하기 위한 복수개의 제3레지스터들; 상기 인에이블 신호에 응답하여 상기 복수개의 제2레지스터들로부터의 데이타들을 입력하고 직렬로 쉬프트하여 출력되는 직렬 데이타를 제1라인을 통하여 상기 제1쉬프트 레지스터에 저장하고, 상기 복수개의 제1쉬프트 레지스터들로부터 쉬프트되어 출력되는 직렬 데이타를 제2라인을 통하여 저장하기 위한 복수개의 제2쉬프트 레지스터들, 및 상기 클럭신호에 응답하여 상기 복수개의 제2쉬프트 레지스터들로부터 병렬로 쉬프트되는 데이타를 저장하기 위한 복수개의 제4레지스터들로 구성되어 있다. 따라서, 직렬로 송수신하고자 하는 데이타가 많더라도 하드웨어의 크기를 증가함이 없이 데이타를 전송할 수 있다.

Description

직렬 인터페이스 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 직렬 인터페이스 회로를 나타내는 것이다.

Claims (1)

  1. 복수개의 제1데이타를 저장하기 위한 복수개의 제1레지스터들; 인에이블신호에 응답하여 상기 복수개의 제1레지스터들로부터의 데이타들을 입력하고 직렬로 쉬프트하여 출력하기 위한 복수개의 제1쉬프트 레지스터들; 클럭신호에 응답하여 상기 복수개의 제1쉬프트 레지스터들로부터 병렬로 쉬프트되는 데이타들을 저장하기 위한 복수개의 제2레지스터들; 복수개의 제2데이타를 저장하기 위한 복수개의 제3레지스터들; 상기 인에이블 신호에 응답하여 상기 복수개의 제2레지스터들로부터의 데이타들을 입력하고 직렬로 쉬프트하여 출력되는 직렬 데이타를 제1라인을 통하여 상기 제1쉬프트 레지스터에 저장하고, 상기 복수개의 제1쉬프트 레지스터들로부터 쉬프트되어 출력되는 직렬 데이타를 제2라인을 통하여 저장하기 위한 복수개의 제2쉬프트 레지스터들; 및 상기 클럭신호에 응답하여 상기 복수개의 제2쉬프트 레지스터들로부터 병렬로 쉬프트되는 데이타를 저장하기 위한 복수개의 제4레지스터들을 구비한 것을 특징으로 하는 직렬 인터페이스 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950033245A 1995-09-30 1995-09-30 직렬 인터페이스 회로 KR970016987A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950033245A KR970016987A (ko) 1995-09-30 1995-09-30 직렬 인터페이스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950033245A KR970016987A (ko) 1995-09-30 1995-09-30 직렬 인터페이스 회로

Publications (1)

Publication Number Publication Date
KR970016987A true KR970016987A (ko) 1997-04-28

Family

ID=66582429

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950033245A KR970016987A (ko) 1995-09-30 1995-09-30 직렬 인터페이스 회로

Country Status (1)

Country Link
KR (1) KR970016987A (ko)

Similar Documents

Publication Publication Date Title
KR940007649A (ko) 디지탈 신호 처리장치
KR930006539A (ko) 가산기
KR970016939A (ko) 무작위 수 발생기로부터 판독되는 수의 무작위성을 향상시키는 대기 제어 회로를 지니는 무작위 수 발생기
KR970016987A (ko) 직렬 인터페이스 회로
KR920001830A (ko) 입력가중형 트랜스 버셜필터
KR970049664A (ko) 직렬 인터페이스 회로
KR880014737A (ko) 다중입력 디지탈 필터
KR960032930A (ko) 데이터 전송 회로
KR970002653A (ko) 랜덤 억세서블 fifo
KR880014576A (ko) 전하 결합 소자
KR970022679A (ko) 마이크로컴퓨터의 입출력포트 확장 방법 및 회로
KR970056034A (ko) 개인통신 시스템용 역인터리빙장치
KR950024065A (ko) 파이프라인(pipeline) 레지스터
KR970004648A (ko) 클럭신호 선택 출력회로
KR970056030A (ko) 개인통신 시스템용 역인터리빙장치
SU483669A1 (ru) Устройство дл отбора информации
KR950028316A (ko) 레지스터를 이용한 난수 생성용 조합회로
KR960001978A (ko) 배럴 쉬프터 회로
KR970012125A (ko) 쉬프트 레지스터와 가산기를 이용한 고정 승산기회로
KR980004015A (ko) 파이프라인 스테이지를 이용한 고속 승산기
KR970055594A (ko) Ppm 통신방식에서의 로직 디코딩 회로
KR960027376A (ko) 런 길이 복호화(rld)에서의 런처리 회로
KR970056027A (ko) 개인통신 시스템용 역인터리빙장치
KR970056019A (ko) 개인통신 시스템용 역인터리빙장치
KR950022358A (ko) 디지탈 전송시스템의 프레임 시프트 동기회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination