KR960009748A - 비디오 신장 프로세서로 디램(dram)의 효율적인 어드레싱을 행하기 위한 방법 및 장치 - Google Patents

비디오 신장 프로세서로 디램(dram)의 효율적인 어드레싱을 행하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR960009748A
KR960009748A KR1019950024966A KR19950024966A KR960009748A KR 960009748 A KR960009748 A KR 960009748A KR 1019950024966 A KR1019950024966 A KR 1019950024966A KR 19950024966 A KR19950024966 A KR 19950024966A KR 960009748 A KR960009748 A KR 960009748A
Authority
KR
South Korea
Prior art keywords
pixel data
ram
video frame
prediction region
tile
Prior art date
Application number
KR1019950024966A
Other languages
English (en)
Other versions
KR100376207B1 (ko
Inventor
후젠붐 크리스
뷰옹 바오
Original Assignee
로버트 에이. 스코트
제너럴 인스트루먼트 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로버트 에이. 스코트, 제너럴 인스트루먼트 코포레이션 filed Critical 로버트 에이. 스코트
Publication of KR960009748A publication Critical patent/KR960009748A/ko
Application granted granted Critical
Publication of KR100376207B1 publication Critical patent/KR100376207B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/43Hardware specially adapted for motion estimation or compensation
    • H04N19/433Hardware specially adapted for motion estimation or compensation characterised by techniques for memory access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/423Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/61Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding

Abstract

픽셀 데이터는 픽셀 데이터의 일부분을 회복하기 위하여 어드레스 되어야만 하는 RAM의 다른 열 시간의 수를 감소하는 방법으로 비디오 신장 프로세서의 랜덤 액세스 메모리로 축적하고 순차적으로 독출한다. 비디오 프레임에서 픽셀 데이터는 page의 다수로서 RAM에 축적한다. 각 page는 실질적으로 RAM의 다른 열을 채우고 비디오 프레임의 다른 부분에 연결된다. 동작 백터는 비디오 프레임 내 예측영역의 위치를 결정하기 위하여 디코드 한다. 본 발명에 있어서, 예측영역은 비디오 프레임의 page의 하나보다도 더욱 강조되고, 픽셀 데이터는 한시간에 한 page를 회복하고, 열 변화의 수 최소화는 데이터를 회복하기 위하여 RAM을 어드레싱 할때 요구된다.
[선택도] : 제 1도

Description

비디오 신장 프로세서로 디램(DRAM)의 효율적인 어드레싱을 행하기 위한 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 밭명에 따른 비디오 신장 프로세서의 블럭도,
제11도는 본 발명에 따른 예측 어드레스 발생기의 블럭도.

Claims (13)

  1. 본 발명의 상기 비디오 프레임의 타일의 하나 보다 더욱 강조된 예측영역에 있어서, 상기 예측영역으로부터 경계된 모든 픽셀 데이터가 한시간에 한타일을 회복할 때까지 각각 다음 타일에서 예측영역으로부터 경계된 픽셀 데이터를 회복하기 위하여 진행 전에 한 타일에서 예측영역으로부터 경계된 픽셀 데이터를 회복하는 단계와, 상기 예측영역이 H픽셀로부터 차지한 수직 공간에 동등한 높이와 W픽셀로부틴 차지한 수평 공간에 동등한 폭을 가지는 상기 앞선 비디오 프레임 내 예측영역의 위치를 결정하기 위하여 동작 벡터를 디코딩하는 단계 및, 상기 각 타일이 실제로 상기 RAM의 다른 열을 채우고 상기 비디오 프레임의 다른 부분에 부함하는 M픽셀의 높이와 N픽셀의 폭을 가지는 상기 RAM이 타일의 다수로서 상기 앞선 비디오 프레임을 축적하는 단계로 구성되고, 상기 픽셀 데이터로부터 나타낸 앞선 비디오 프레임으로 현재 비디오 프레임을 복원할 수 있는 상기 회복된 부분에서 상기 픽셀 데이터의 일부분을 회복하기 위하여 어드레스 해야만 하는 상기 RAM의 다른 열시간의 수를 감소시키기 위한 랜덤 액세스 메모리(RAM)로 픽셀 데이터를 축적하고 순서데로 독출하는 것을 특징으로 하는 방법.
  2. 제1항에 있어서, 상기 예측영역이 H〈M과 W〈N과 같이 타일보다 더욱 작은 것을 특징으로 하는 방법.
  3. 제2항에 있어서, 크기 M과 N이 H : W이 비율에 가깝게 하는 M : N의 비율과 같이 선택하는 것을 특징으로 하는 방법.
  4. 제1항에 있어서, 크기 M과 N이 H : W의 비율에 가깝게 하는 M : N의 비율과 같이 선택하는 것을 특징으로 하는 방법.
  5. 제1항에 있어서, 상기 회복하는 단계가 지그제그 명령으로 각 분리하는 타일로 예측영역으로부터 경계된 회복하는 픽셀 데이터의 단계로 구성된 것을 특징으로 하는 방법.
  6. 제1항에 있어서, 상기 앞선 비디오 프레임에서 크로미넌스 데이터의 타일이 상기 앞선 비디오 프래임으로 루미넌스 데이터의 부합하는 타일과 같은 똑같은 방법으로 회복하지만 각각 축적되는 것을 특징으로 하는 방법.
  7. 상기 비디오 프레임의 타일의 하나 보다 더욱 강조된 예측영역이 된다는 점에 있어서, 상기 예측영역으로 부터 경계된 모든 픽셀 데이터가 한시간에 한타일을 회복할 때까지 예측영역으로부터 경계된 어느 다른 타일에서 픽셀 데이터를 회복하기 위하여 진행되기 전에 예측영역으로부터 경계된 한타일에서 픽셀 데이터의 모두를 회복하는 명령으로 상기 독출 어드레스를 제공하는 상기 메모리 매니저와, 상기 RAM의 싱글 열의 능력에 본질적으로 부합하는 데이터의 양을 포항하는 각 타일의 다수에 상기 앞선 비디오 프레임을 나타내는 픽셀 데이터를 분할 하기 위한 수단, 열 기초마다 한타일에 상기 RAM으로 타일을 기록하기 위하여 기록 어드레스를 발생하기 위한 메모리 매니저, 상기 앞선 비디오 프레임 내 예측영역의 위치를 결정하기 위하여 상기 동작 벡터를 디코딩하기 위한 압축된 현재 프레임 비디오 프레임에 따라 받아들여지는 동작 벡터에 연결되는 동작 벡터 디코더 및, 상기 RAM에서 예측영역 내 픽셀 데이터를 독출하기 위하여 독출 어드레스를 발생하기 위한 상기 동작 벡터 디코더에 답하는 에측 어드레스 발생기에 따른 상기 메모리 매니저로 구성되고, 상기 픽셀 데이터로부터 나타내는 앞선 비디오 프레임에서 현재 비디오 프레임을 복원하기 위하여 필요한 픽셀 데이터의 다른 열시간의 수를 감소하는 것을 특징으로 하는 비디오 신장 프로세서의 랜덤 액세스 메모리(RAM) 어드레싱을 위한 장치.
  8. 제7항에 있어서, 상기 메모리 매니저가 각 분리되는 타일 내 지그제그 명령으로 한타일보다 더 경계되는 예측영역을 위한 상기 독출 어드레스를 제공하는 것을 특징으로 하는 장치.
  9. 제7항에 있어서, 상기 RAM에 의해 기록하고 RAM으로 독출하기 위한 32-비트 데이터 버스를 가지는 것을 특징으로 하는 장치.
  10. 제7항에 있어서. 상기 비디오 프레임의 타일의 하나 보다도 더욱 예측영역이 강조될 때 상기 독출 어드레스의 발생을 용이하게 하기 위하여 상기 메모리 매니저에 따라 동작되는 상기 이미 알려진 수단인 상기 RAM에 축적된 필셀 데이터의 타일 사이에서 수직과 수평 경계를 증명하기 위하여 제공하는 수단으로 더욱 구비하여 구성된 것을 특징으로 하는 장치.
  11. 제7항에 있어서, 상기 RAM에서 버퍼 데이터 출력에 연결되는 적어도 한 레이트 콘트를 버퍼로 더욱 구비하여 구성된 것을 특징으로 하는 장치.
  12. 제7항에 있어서, 상기 RAM에 축적된 데이터의 기록과 독출을 모니터링하기 위한 수단 및, 만약 상기 새로운 픽셀 데이터가 디스플레이를 위해 요구된 상기 RAM에 축적된 픽셀 데이터가 초자기록 한다면, 상기 RAM에 기록되기 위하여 새로운 픽셀 데이터의 디코딩을 일시적으로 보류하기 위한 상기 모니터링 수단에 답하는 수단으로 더욱 구비하여 구성된 것을 특징으로 하는 장치.
  13. 제7항에 있어서, 상기 RAM은 비디오 디코딩 프로세스의 다수를 위한 데이터를 제공하기 위하여 액세스되고 상기 메모리 매니저는 상기 디코딩 프로세스의 요구를 데이터 액세스에 의존하는 다른 복수로 상기 비디오 디코딩 프로세스의 각각을 제공하는 것을 특징으로 하는 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950024966A 1994-08-15 1995-08-14 비디오신장프로세서에있어서디램(dram)의효율적인어드레싱을행하기위한방법및장치 KR100376207B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US29037294A 1994-08-15 1994-08-15
US08/290,372 1994-08-15

Publications (2)

Publication Number Publication Date
KR960009748A true KR960009748A (ko) 1996-03-22
KR100376207B1 KR100376207B1 (ko) 2003-05-01

Family

ID=23115695

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950024966A KR100376207B1 (ko) 1994-08-15 1995-08-14 비디오신장프로세서에있어서디램(dram)의효율적인어드레싱을행하기위한방법및장치

Country Status (12)

Country Link
US (1) US5675387A (ko)
EP (1) EP0697794B1 (ko)
JP (1) JPH08195960A (ko)
KR (1) KR100376207B1 (ko)
CN (1) CN1110965C (ko)
AU (1) AU688521B2 (ko)
BR (1) BR9503640A (ko)
CA (1) CA2155260C (ko)
DE (1) DE69526470T2 (ko)
HK (1) HK1012140A1 (ko)
NO (1) NO953193L (ko)
TW (1) TW245871B (ko)

Families Citing this family (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
PT1098529E (pt) * 1993-03-24 2013-11-25 Sony Corp Método para codificar e descodificar vetores de movimento e respetivo dispositivo e método para codificar e descodificar sinais de imagem e respetivo dispositivo
EP0710033A3 (en) * 1994-10-28 1999-06-09 Matsushita Electric Industrial Co., Ltd. MPEG video decoder having a high bandwidth memory
US5946044A (en) * 1995-06-30 1999-08-31 Sony Corporation Image signal converting method and image signal converting apparatus
EP0793389B1 (en) * 1996-02-27 2001-08-16 STMicroelectronics S.r.l. Memory reduction in the MPEG-2 main profile main level decoder
EP0793390A3 (fr) * 1996-02-28 1999-11-03 Koninklijke Philips Electronics N.V. Dispositif de décodage de signaux de type MPEG
KR100194039B1 (ko) * 1996-04-19 1999-06-15 윤종용 엠펙 시스템의 우선순위 처리회로
US5854757A (en) * 1996-05-07 1998-12-29 Lsi Logic Corporation Super-compact hardware architecture for IDCT computation
EP0817498B1 (en) * 1996-06-28 2001-08-22 STMicroelectronics S.r.l. MPEG-2 decoding with a reduced RAM requisite by ADPCM recompression before storing MPEG-2 decompressed data optionally after a subsampling algorithm
JP3825888B2 (ja) * 1996-07-19 2006-09-27 キヤノン株式会社 信号処理装置/方法及びメモリ記憶方法
EP0859524B1 (en) * 1996-08-29 2007-06-27 Matsushita Electric Industrial Co., Ltd. Image decoder and image memory overcoming various kinds of delaying factors caused by hardware specifications specific to image memory by improving storing system and reading-out system
US6028635A (en) 1996-12-03 2000-02-22 Stmicroelectronics, Inc. Reducing the memory required for decompression by storing compressed information using DCT based techniques
US6005624A (en) * 1996-12-20 1999-12-21 Lsi Logic Corporation System and method for performing motion compensation using a skewed tile storage format for improved efficiency
US5883679A (en) * 1997-02-20 1999-03-16 C-Cube Microsystems, Inc. Scanning scheme for images stored in dynamic random access memory
GB2329802B (en) * 1997-06-28 1999-08-18 United Microelectronics Corp Adaptive-selection method for memory access priority control in MPEG processor
US6088047A (en) * 1997-12-30 2000-07-11 Sony Corporation Motion compensated digital video decoding with buffered picture storage memory map
AU9388298A (en) * 1997-09-19 1999-04-12 Sony Electronics Inc. Motion compensated digital video decoding with buffered picture storage memory map
US6215822B1 (en) 1997-12-30 2001-04-10 Sony Corporation Motion compensated digital video decoding and buffer memory addressing therefor
NL1007453C2 (nl) * 1997-11-05 1999-05-07 United Microelectronics Corp Zich aanpassende kieswerkwijze voor het regelen van de geheugentoegangsprioriteit in een MPEG-processor.
US6104416A (en) * 1997-11-18 2000-08-15 Stmicroelectronics, Inc. Tiling in picture memory mapping to minimize memory bandwidth in compression and decompression of data sequences
US6028612A (en) * 1997-11-18 2000-02-22 Stmicroelectronics, Inc. Picture memory mapping to minimize memory bandwidth in compression and decompression of data sequences
US6198773B1 (en) * 1997-12-18 2001-03-06 Zoran Corporation Video memory management for MPEG video decode and display system
KR100282389B1 (ko) * 1997-12-31 2001-02-15 구자홍 에이치디티브이 비디오 디코더의 메모리 제어 방법
US6823016B1 (en) * 1998-02-20 2004-11-23 Intel Corporation Method and system for data management in a video decoder
CA2267870A1 (en) * 1998-04-01 1999-10-01 Scott Hartog A linear surface memory to spatial tiling algorithm/mechanism
US6310919B1 (en) * 1998-05-07 2001-10-30 Sarnoff Corporation Method and apparatus for adaptively scaling motion vector information in an information stream decoder
US6567981B1 (en) 1998-08-03 2003-05-20 Elysium Broadband Inc. Audio/video signal redistribution system
CN1266942C (zh) * 1998-12-15 2006-07-26 松下电器产业株式会社 图像处理装置
FR2787669B1 (fr) 1998-12-22 2001-03-02 Thomson Multimedia Sa Procede d'adressage pour la memorisation de blocs d'image
US6377713B1 (en) 1999-01-27 2002-04-23 General Instrument Corporation Synchronous DRAM bandwidth optimization for display downsizing of an MPEG-2 image
US6115072A (en) * 1999-01-27 2000-09-05 Motorola, Inc. 16:9 aspect ratio conversion by letterbox method for an MPEG image
JP2001157204A (ja) * 1999-11-25 2001-06-08 Nec Corp 動画像復号化方法及び装置
KR100349058B1 (ko) * 2000-06-15 2002-08-21 (주)씨앤에스 테크놀로지 영상압축복원장치
US6724818B1 (en) * 2000-07-17 2004-04-20 Telefonaktiebolaget Lm Ericsson (Publ) Alternative block orders for better prediction
EP1185109A1 (de) * 2000-08-10 2002-03-06 Siemens Aktiengesellschaft Verfahren und Vorrichtung zur Speicherung von Videobildern sowie Mobilfunkgerät
US7225320B2 (en) * 2000-12-28 2007-05-29 Koninklijke Philips Electronics N.V. Control architecture for a high-throughput multi-processor channel decoding system
EP1231793A1 (en) * 2001-02-09 2002-08-14 STMicroelectronics S.r.l. A process for changing the syntax, resolution and bitrate of MPEG bitstreams, a system and a computer program product therefor
EP1231794A1 (en) * 2001-02-09 2002-08-14 STMicroelectronics S.r.l. A process for changing the resolution of MPEG bitstreams, a system and a computer program product therefor
TW515952B (en) * 2001-04-23 2003-01-01 Mediatek Inc Memory access method
US8401084B2 (en) 2002-04-01 2013-03-19 Broadcom Corporation System and method for multi-row decoding of video with dependent rows
US8037261B2 (en) 2002-06-12 2011-10-11 International Business Machines Corporation Closed-loop system for dynamically distributing memory bandwidth
JP4496209B2 (ja) 2003-03-03 2010-07-07 モービリゲン コーポレーション メモリワードアレイ構成およびメモリアクセス予測結合
US8428349B2 (en) 2003-05-21 2013-04-23 Broadcom Corporation Method and apparatus for DRAM 2D video word formatting
US7715479B2 (en) * 2003-07-21 2010-05-11 International Business Machines Corporation Power-aware on-chip memory management for video coding algorithms
US7400683B2 (en) * 2003-11-18 2008-07-15 Lsi Corporation Device with virtual tilized image memory
KR20050078706A (ko) * 2004-01-31 2005-08-08 삼성전자주식회사 메모리 액세스 방법 및 메모리 액세스 장치
US8948263B2 (en) * 2004-02-03 2015-02-03 Broadcom Corporation Read/write separation in video request manager
US20050232355A1 (en) * 2004-04-15 2005-10-20 Srinivas Cheedela Video decoder for supporting both single and four motion vector macroblocks
US8861600B2 (en) * 2004-06-18 2014-10-14 Broadcom Corporation Method and system for dynamically configurable DCT/IDCT module in a wireless handset
JP4909779B2 (ja) * 2006-04-17 2012-04-04 パナソニック株式会社 画像データ転送方法、画像処理装置、及び撮像システム
JP2007300396A (ja) * 2006-04-28 2007-11-15 Matsushita Electric Ind Co Ltd 映像再生装置
US7768520B2 (en) * 2006-05-03 2010-08-03 Ittiam Systems (P) Ltd. Hierarchical tiling of data for efficient data access in high performance video applications
FR2902906A1 (fr) * 2006-06-21 2007-12-28 St Microelectronics Sa Gestion de donnes pour un traitement d'images
US20080158601A1 (en) * 2006-12-29 2008-07-03 Steven Tu Image memory tiling
US8477146B2 (en) * 2008-07-29 2013-07-02 Marvell World Trade Ltd. Processing rasterized data
US8127058B1 (en) * 2008-07-29 2012-02-28 Marvell International Ltd. System and method of video decoding using hybrid buffer
KR101661931B1 (ko) * 2010-02-12 2016-10-10 삼성전자주식회사 3차원 그래픽스 랜더링 장치 및 그 방법
US9544587B2 (en) 2012-05-14 2017-01-10 Google Technology Holdings LLC Scalable video coding with enhanced base layer
US10085016B1 (en) 2013-01-18 2018-09-25 Ovics Video prediction cache indexing systems and methods
US9762919B2 (en) 2014-08-28 2017-09-12 Apple Inc. Chroma cache architecture in block processing pipelines
TWI681362B (zh) * 2018-03-01 2020-01-01 瑞昱半導體股份有限公司 有限記憶體頻寬系統及其動態限制圖形處理器的記憶體頻寬的方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03238990A (ja) * 1990-02-15 1991-10-24 Canon Inc メモリ制御回路
US5091782A (en) 1990-04-09 1992-02-25 General Instrument Corporation Apparatus and method for adaptively compressing successive blocks of digital video
US5068724A (en) 1990-06-15 1991-11-26 General Instrument Corporation Adaptive motion compensation for digital television
US5093720A (en) 1990-08-20 1992-03-03 General Instrument Corporation Motion compensation for interlaced digital television signals
JPH04139986A (ja) * 1990-09-29 1992-05-13 Victor Co Of Japan Ltd 画像信号の動き補償予測符号化/復号化装置
US5293593A (en) * 1990-10-11 1994-03-08 Hewlett-Packard Company Method and apparatus for the mapping of physically non-contiguous memory fragments to be linearly addressable
US5057916A (en) 1990-11-16 1991-10-15 General Instrument Corporation Method and apparatus for refreshing motion compensated sequential video images
JPH04207788A (ja) * 1990-11-30 1992-07-29 Sony Corp 画像信号符号化装置及び方法
CA2062200A1 (en) * 1991-03-15 1992-09-16 Stephen C. Purcell Decompression processor for video applications
AU657510B2 (en) * 1991-05-24 1995-03-16 Apple Inc. Improved image encoding/decoding method and apparatus
US5235419A (en) 1991-10-24 1993-08-10 General Instrument Corporation Adaptive motion compensation using a plurality of motion compensators
US5315388A (en) * 1991-11-19 1994-05-24 General Instrument Corporation Multiple serial access memory for use in feedback systems such as motion compensated television
US5379070A (en) * 1992-10-02 1995-01-03 Zoran Corporation Parallel encoding/decoding of DCT compression/decompression algorithms
US5386233A (en) * 1993-05-13 1995-01-31 Intel Corporation Method for efficient memory use
US5406311A (en) * 1993-08-25 1995-04-11 Data Translation, Inc. Storing a digitized stream of interlaced video image data in a memory in noninterlaced form
US5398072A (en) * 1993-10-25 1995-03-14 Lsi Logic Corporation Management of channel buffer in video decoders

Also Published As

Publication number Publication date
NO953193L (no) 1996-02-16
JPH08195960A (ja) 1996-07-30
AU688521B2 (en) 1998-03-12
KR100376207B1 (ko) 2003-05-01
DE69526470T2 (de) 2002-12-19
CN1110965C (zh) 2003-06-04
US5675387A (en) 1997-10-07
TW245871B (en) 1995-04-21
EP0697794A2 (en) 1996-02-21
EP0697794A3 (en) 1998-04-29
DE69526470D1 (de) 2002-05-29
CN1121673A (zh) 1996-05-01
CA2155260A1 (en) 1996-02-16
NO953193D0 (no) 1995-08-14
HK1012140A1 (en) 1999-07-23
CA2155260C (en) 2001-12-04
AU2729195A (en) 1996-02-29
BR9503640A (pt) 1996-05-28
EP0697794B1 (en) 2002-04-24

Similar Documents

Publication Publication Date Title
KR960009748A (ko) 비디오 신장 프로세서로 디램(dram)의 효율적인 어드레싱을 행하기 위한 방법 및 장치
KR100852084B1 (ko) 메모리 어드레스 변환 장치, 메모리 어드레스 변환 방법 및 이미지 처리 장치
KR960020470A (ko) 비디오 신장 프로세서용 픽셀보간필터 및 픽셀보간방법
US5742272A (en) Accelerated full screen video playback
JPH10191236A (ja) 画像処理装置及び画像データメモリ配置方法
JPH08123953A (ja) 画像処理装置
JPH09172601A (ja) 動画像復号器におけるフレームメモリ及びsdramに1フレームの画像信号を記録する方法
KR960033131A (ko) 메모리제어장치 및 그것을 사용한 화상디코더
KR100612414B1 (ko) 영상 데이터 처리 시스템 및 영상 데이터 독출/기입 방법
KR940017886A (ko) 이동 화상 디코딩 시스템
KR940017882A (ko) 동화상(動畵像)복호 장치
US4591845A (en) Character and graphic signal generating apparatus
JPH08294115A (ja) Mpeg復号化器及びその復号化方法
US6560686B1 (en) Memory device with variable bank partition architecture
MY133444A (en) Motion compensated digital video decoding with buffered picture storage memory map
CN100403276C (zh) 存储器存取方法
KR940017887A (ko) 동화상 복호 장치
JP2963269B2 (ja) 動き補償予測装置
CN1309257C (zh) 视讯解码的存储器存取方法
JP2008146235A (ja) 画像処理装置
KR950033862A (ko) Ram과의 인터페이스 방법 및 장치
JPH10262220A (ja) 半導体集積回路
JP3405079B2 (ja) メモリ割り付け方法
KR970002748A (ko) 화상 데이타 처리 장치
KR0123086B1 (ko) 순차주사방식의 영상복호방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060113

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee