KR940017882A - 동화상(動畵像)복호 장치 - Google Patents
동화상(動畵像)복호 장치 Download PDFInfo
- Publication number
- KR940017882A KR940017882A KR1019930026336A KR930026336A KR940017882A KR 940017882 A KR940017882 A KR 940017882A KR 1019930026336 A KR1019930026336 A KR 1019930026336A KR 930026336 A KR930026336 A KR 930026336A KR 940017882 A KR940017882 A KR 940017882A
- Authority
- KR
- South Korea
- Prior art keywords
- image data
- signal component
- memory
- data
- time
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/43—Hardware specially adapted for motion estimation or compensation
- H04N19/433—Hardware specially adapted for motion estimation or compensation characterised by techniques for memory access
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/907—Television signal recording using static stores, e.g. storage tubes or semiconductor memories
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/186—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a colour or a chrominance component
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/423—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/60—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
- H04N19/61—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Color Television Systems (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
MC(움직임 보상)시와 표시시에 4개의 메모리 소자(DRAM)에서 동시에 독출하는 1워드의 데이타의 조합, 소위 오드 구성을 서로 다르게 한다. 즉, MC시에는 각각 Y(휘도 신호 성분) 데이타 D0, D1, D2, D3으로만 이루어지는 1워드를 동시에 독출하는 것과, 각각 C(크로마 신호 성분)데이타, 즉 Cb, Cr(색차 신호 성분)데이타 D2, D3, D0, D1로만 이루어지는 1워드를 동시에 독출하는 것으로 시분할로 변환한다. 표시시에는 4개의 메모리 소자로부터 2개의 Y 데이타 D0, D1(또는 D2, D3)과, Cb, Cr 데이타 D2, D3(또는 D0, D1)을 동시에 독출한다. MC시의 타이밍 조정용 버퍼 메모리 용량이 작아도 되고, 표시시의 표시용 버퍼 메모리가 불필요하게 된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 동화상 복호 장치의 제1실시예의 개략적인 구성을 도시한 블럭 회로도, 제2도는 본 실시예의 구성 중의 프레임 메모리 및 메모리 제어부의 구체적인 구성의 일부를 도시한 블럭 회로도, 제3도는 본 실시예의 워드 구성의 도시도, 제4도는 본 실시예의 프레임 메모리의 메모리 맵의 한 예의 도시도, 제5도는 본 실시예의 워드 구성의 MC(움직임 보상)시와 표시시와의 교체상태의 도시도, 제6도는 본 실시예의 프레임 간차분 데이타 전송의 마크로블럭의 도시도.
Claims (5)
- 움직임 벡터에 따라 화상 메모리에 의해 화상 데이타를 독출하여 움직임 보상을 수반하는 동화상 복호를 행함과 동시에 표시를 위하여 화상 메모리에서 일정한 순서로 화상 데이타를 독출하는 동화상 복호 장치에 있어서, 움직임 보상시에는 상기 화상 메모리에서의 휘도 신호 성분의 화상 데이타만의 독출로서 크로마 신호 성분의 화상 데이타 만의 독출을 시분할로 행하고, 표시시에는 상기 화상 메모리에서 휘도 신호 성분의 화상 데이타와 크로마신호 성분의 화상 데이타를 동시에 독출하며, 상기 화상 메모리에 대한 화상 데이타 엑세스 단위로 되는 워드 구성을 움직임 보상시와 표시시에서 변환한 것을 특징으로 하는 동화상 복호장치.
- 제1항에 있어서, 상기 화상 메모리에는, 상기 움직임이 보상된 데이타와 플레임간 차분 데이타를 가산하여 얻어진 화상 데이타가 기입되는 것을 특징으로 하는 동화상 복호 장치.
- 제1 또는 2항에 있어서, 상기 화상 메모리는 복수의 메모리 소자로 이루어지고, 각 메모리 소자는 각각의 휘도 신호 성분의 화상 데이타를 기억하는 제1의 기억 영역과 크로마 신호 성분의 화상 데이타를 기억하는 제2의 기억 영역을 가지며, 상기 움직임 보상시에는 모든 메모리 소자의 상기 제1의 기억 영역으로 부터 상기 휘도 신호 성분의 화상데이타를 독출하는 동작과, 모든 메모리 소자의 상기 각 제2의 기억 영역에서 상기 크로마 신호 성분의 화상 데이타를 독출하는 동작을 시분할로 변환하고, 상기 표시시에는 일부의 메모리 소자의 상기 제1의 기억영역으로부터 상기 휘도 신호 성분의 화상 데이타를 독출함과 동시에 다른 메모리 소자의 상기 각 제2의 기억영역으로 부터 상기 크로마 신호 성분의 화상 데이타를 독출하는 것을 특징으로 하는 동화상 복호 장치.
- 제3항에 있어서, 상기 움직임 보상시는, 2차원 화면상에서 m행 n열의 휘도신호 성분 화상 데이타로 이루어지는 워드와 m행 n/2열의 2개의 색차 신호 성분 화상 데이타로 이루어지는 워드를 시분할로 변환하는 것을 특징으로 하는 동화상 복호 장치.
- 제4항에 있어서, 상기 움직임 보상시의 워드 구성에 있어서의 상기 m행 n/2열의 2개의 색차 신호 성분 화상 데이타가 기입되어 있는 메모리 소자를, 같은 행의 휘도 신호 성분 화상 데이타가 기입되어 있는 메모리 소자와 다르게 하는 것을 특징으로 하는 동화상 복호 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-325751 | 1992-12-04 | ||
JP32575192A JP3381077B2 (ja) | 1992-12-04 | 1992-12-04 | 動画像復号装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940017882A true KR940017882A (ko) | 1994-07-27 |
Family
ID=18180239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930026336A KR940017882A (ko) | 1992-12-04 | 1993-12-03 | 동화상(動畵像)복호 장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5583572A (ko) |
EP (1) | EP0600510B1 (ko) |
JP (1) | JP3381077B2 (ko) |
KR (1) | KR940017882A (ko) |
CN (1) | CN1092587A (ko) |
DE (1) | DE69324549T2 (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0134483B1 (ko) * | 1994-06-14 | 1998-05-15 | 배순훈 | 디코더에 있어서 어드레스 보정 회로(address correction circuit of the decoder) |
US6301299B1 (en) * | 1994-10-28 | 2001-10-09 | Matsushita Electric Industrial Co., Ltd. | Memory controller for an ATSC video decoder |
US5920352A (en) * | 1994-10-28 | 1999-07-06 | Matsushita Electric Industrial Co., Ltd. | Image memory storage system and method for a block oriented image processing system |
DE4441295A1 (de) * | 1994-11-21 | 1996-05-23 | Sican Gmbh | Verfahren und Schaltungsanordnung zur Adressierung von Komponenten blockweise organisierter digitaler Bilddaten in einem Speicher mit Page-Adressierung |
GB9512565D0 (en) * | 1995-06-21 | 1995-08-23 | Sgs Thomson Microelectronics | Video signal processor |
US5929911A (en) * | 1997-10-27 | 1999-07-27 | International Business Machines Corporation | Multiformat reduced memory MPEG-2 compliant decoder |
US6205181B1 (en) * | 1998-03-10 | 2001-03-20 | Chips & Technologies, Llc | Interleaved strip data storage system for video processing |
US6442206B1 (en) | 1999-01-25 | 2002-08-27 | International Business Machines Corporation | Anti-flicker logic for MPEG video decoder with integrated scaling and display functions |
US6470051B1 (en) * | 1999-01-25 | 2002-10-22 | International Business Machines Corporation | MPEG video decoder with integrated scaling and display functions |
EP1091590A4 (en) * | 1999-03-23 | 2005-12-07 | Sanyo Electric Co | video encoder |
KR20020001064A (ko) * | 2000-06-24 | 2002-01-09 | 박종섭 | 고화질 텔레비전의 움직임 보상 및 화면 디스플레이 장치 |
JP3791922B2 (ja) * | 2002-09-06 | 2006-06-28 | 富士通株式会社 | 動画像復号化装置及び方法 |
CN101043628B (zh) * | 2002-09-06 | 2010-12-15 | 富士通株式会社 | 运动图像解码方法和运动图像解码装置 |
US20050036555A1 (en) * | 2003-08-13 | 2005-02-17 | Lakshmanan Ramakrishnan | Automatic direct memory access engine |
US8045810B2 (en) | 2008-02-28 | 2011-10-25 | Research In Motion Limited | Method and system for decoding encoded images and reducing the size of said images |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4758881A (en) * | 1987-06-02 | 1988-07-19 | Eastman Kodak Company | Still video frame store memory |
US4918523A (en) * | 1987-10-05 | 1990-04-17 | Intel Corporation | Digital video formatting and transmission system and method |
FR2625638B1 (fr) * | 1987-12-30 | 1994-06-17 | Thomson Grand Public | Procede de synchronisation pour la transmission, sur un canal asynchrone, d'une suite d'images codees au moyen d'un code a longueur variable, et dispositif pour la mise en oeuvre de ce procede |
JPH03141752A (ja) * | 1989-10-27 | 1991-06-17 | Hitachi Ltd | 画像信号伝送方法 |
JPH0782747B2 (ja) * | 1990-05-07 | 1995-09-06 | インターナショナル・ビジネス・マシーンズ・コーポレイション | ランダムアクセスポートおよびシリアルアクセスポートを有するメモリアレイ |
JP2828324B2 (ja) * | 1990-06-21 | 1998-11-25 | 富士通株式会社 | 遠隔監視システム |
JP2650472B2 (ja) * | 1990-07-30 | 1997-09-03 | 松下電器産業株式会社 | ディジタル信号記録装置およびディジタル信号記録方法 |
US5122875A (en) * | 1991-02-27 | 1992-06-16 | General Electric Company | An HDTV compression system |
CA2062200A1 (en) * | 1991-03-15 | 1992-09-16 | Stephen C. Purcell | Decompression processor for video applications |
JP2977104B2 (ja) * | 1991-07-26 | 1999-11-10 | ソニー株式会社 | 動画像データエンコード方法および装置、並びに動画像データデコード方法および装置 |
US5144424A (en) * | 1991-10-15 | 1992-09-01 | Thomson Consumer Electronics, Inc. | Apparatus for video data quantization control |
US5315388A (en) * | 1991-11-19 | 1994-05-24 | General Instrument Corporation | Multiple serial access memory for use in feedback systems such as motion compensated television |
ATE171831T1 (de) * | 1991-12-27 | 1998-10-15 | Sony Corp | Bilddatenkodier/dekodierverfahren und - vorrichtung |
US5289276A (en) * | 1992-06-19 | 1994-02-22 | General Electric Company | Method and apparatus for conveying compressed video data over a noisy communication channel |
US5287178A (en) * | 1992-07-06 | 1994-02-15 | General Electric Company | Reset control network for a video signal encoder |
-
1992
- 1992-12-04 JP JP32575192A patent/JP3381077B2/ja not_active Expired - Lifetime
-
1993
- 1993-12-03 EP EP19930119544 patent/EP0600510B1/en not_active Expired - Lifetime
- 1993-12-03 DE DE69324549T patent/DE69324549T2/de not_active Expired - Fee Related
- 1993-12-03 KR KR1019930026336A patent/KR940017882A/ko not_active Application Discontinuation
- 1993-12-04 CN CN93121605A patent/CN1092587A/zh active Pending
-
1995
- 1995-06-05 US US08/461,182 patent/US5583572A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0600510B1 (en) | 1999-04-21 |
CN1092587A (zh) | 1994-09-21 |
EP0600510A2 (en) | 1994-06-08 |
JPH06178283A (ja) | 1994-06-24 |
DE69324549T2 (de) | 1999-08-12 |
EP0600510A3 (en) | 1994-12-14 |
DE69324549D1 (de) | 1999-05-27 |
US5583572A (en) | 1996-12-10 |
JP3381077B2 (ja) | 2003-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940017882A (ko) | 동화상(動畵像)복호 장치 | |
KR930011726A (ko) | 모션보상 텔레비젼과 같은 피드백 시스템용 다중 시리얼 억세스 메모리 | |
KR960009754A (ko) | 운동 벡터 검출 회로 | |
KR100304211B1 (ko) | 화상 기록 재생 장치 | |
KR970009392A (ko) | Sdram을 프레임메모리로 사용하는 동화상복호기 및 sdram에 1프레임의 영상신호를 기록하는 방법 | |
KR930003756A (ko) | 디스플레이 시스템 | |
KR940008488A (ko) | 병렬 구조를 갖는 기억 장치 | |
KR940017886A (ko) | 이동 화상 디코딩 시스템 | |
KR19990060797A (ko) | 복호화된 이미지 데이타의 메모리 할당방법과 그장치 | |
KR940023250A (ko) | 영상신호처리장치 및 그 방법 | |
KR19980081641A (ko) | 동화상 복호 방법 및 동화상 복호 장치 | |
KR970025184A (ko) | 예측매크로블럭 변환을 이용한 동화상 복호기 | |
MY133444A (en) | Motion compensated digital video decoding with buffered picture storage memory map | |
KR950005061A (ko) | 화상처리용 메모리 집적회로 | |
KR100826343B1 (ko) | 트랜스 포즈 방법 및 장치 | |
KR100243479B1 (ko) | 프레임 메모리의 출력 데이터 재배열장치 | |
ES2082134T3 (es) | Sistema y metodo de almacenamiento de imagenes fijas y metodo con acceso a imagen simple. | |
KR100243477B1 (ko) | 프레임 메모리에 있어서 디스플레이 어드레스 발생장치 | |
JP3078136B2 (ja) | 画像メモリ装置 | |
KR19990034351A (ko) | 프레임 메모리의 출력 데이터 재배열장치 | |
KR100235488B1 (ko) | 프레임 메모리의 독출 방법에 따른 출력 데이터 재배열장치 | |
KR100237486B1 (ko) | 프레임 메모리의 출력 데이터 재배열장치 | |
KR960006923Y1 (ko) | 화소 기록 어드레스 발생회로 | |
KR100269425B1 (ko) | 프레임메모리의출력데이터재배열장치 | |
KR100565713B1 (ko) | 영상 움직임 보상용 어드레스 발생 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |