CN1092587A - 移动图象解码器 - Google Patents

移动图象解码器 Download PDF

Info

Publication number
CN1092587A
CN1092587A CN93121605A CN93121605A CN1092587A CN 1092587 A CN1092587 A CN 1092587A CN 93121605 A CN93121605 A CN 93121605A CN 93121605 A CN93121605 A CN 93121605A CN 1092587 A CN1092587 A CN 1092587A
Authority
CN
China
Prior art keywords
memory
data
pictorial data
character code
motion compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN93121605A
Other languages
English (en)
Inventor
住广博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN1092587A publication Critical patent/CN1092587A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/43Hardware specially adapted for motion estimation or compensation
    • H04N19/433Hardware specially adapted for motion estimation or compensation characterised by techniques for memory access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/186Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a colour or a chrominance component
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/423Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/61Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

一种移动图象解码器,根据移动矢量从图象存贮 器中读取图象数据以对移动补偿的移动图象解码,还 按预定显示顺序读取图象数据。设置同时从四个 DRAM中读取的数据的组合,使对移动补偿和显示 不同。即,移动补偿时,亮度信号部分数据D0、D1、 D2和D3构成的字码的同时读取时分地变换到由彩 色信号部分数据D2、D3、D0和D1构成的字码的同 时读出。显示时,两个亮度数据D0和D1(D2和 D3)2与彩色信号部分数据D2、D3(或D0和D1)同 时读出。

Description

本发明涉及一种移动图象解码器,在该装置中,从图象存储器中读出与移动矢量相对应的图象数据以进行补偿移动的移动图象的解码,而且也按预定的顺序读出图象数据以作显示。
有许多用于压缩和编码移动图象信号的系统,例如电视电话/电视会议信号或电视节目信号:最近,一种混合编码系统,如MC-DCT,它是指一种称作移动补偿的(MC)帧问预测和离散的余弦变换(DCT)的结合,认为是有前景的。
图1图示了一种描述上述MC-DCT混合系统的电路,在该图中,移动图象信号,例如电视信号,作为输入信号输入到输入端111,这些输入信号通过用作帧存储器的图象存储器112而输送到移动探测电路113和减法结点114。减法结点114的输出被送到用于离散的余弦变换的DCT电路115,接着115的输出在被输送到一个用作局部解码器的一组电路之前先送到一于量化的数字转换器116,这里的一组电路由一个反量化单元117和反DCT(IDCT)电路118构成。IDCT电路的输出通过一个加法结点119而输送到用作场存储器的图象存储器120,从图象存储器120中读出的输出被传送到移动探测电路113和移动补偿电路121。如来自移动探测电路113的移动矢量的移动探测信息被送到移动补偿电路121。移动补偿电路121的输出送到减法结点114和加法结点119。
应注意到输入信号暂存在场存储器112中并根据预定大小的数据块依次读出和被处理。移动探测电路113将来自图象存储器112中信号块的象素的值与来自图象存储器120中用于探测移动矢量的局部解码信号的象素的值相比较。移动补偿电路121根据这个移动矢量输出一个参考块到减法结点114。减法结点114输出输入图象信号块和参考块之间的差值。这种差值输出通过DCT电路115进行离散余弦转换并通过数字转换器116量化后,被送到可变长度编码单元123(例如平均信息量编码单元)用于可变长度编码。来自移动探测电路113的移动矢量也被送到可变长度编码单元123用于可变长度编码。
可变长度编码单元123的输出被送到一个传送缓冲存储器125中,在此要传送的编码数据暂时被存储起来。控制数字转换器116的量化以及可变长度编码单元123的编码,以便单位时间传送的数字量是恒定的。缓冲存储器125的输出经过输出端126输出以便传送到通讯网络上或记录/再现在记录介质上,或由记录介质记录/再现:
若输入信号是由Y(亮度)信号和C(彩色)信号构成的彩色分量图象信号,则根据Y信号数据和C信号数据进行MC和DCT操作。C信号由分别对应于称作B-Y信号和R-Y信号的颜色差值信号Cb和Cr构成。对于采样的数量或采样频率,Y∶Cb∶Cr的比率设置成4∶2∶2,以便一个Cb象素数据和一个Cr象素数据对应于两个Y象素数据产生。
在对用上述的MC-DCT混合编码操作处理过的信号进行解码时,必须根据移动矢量从帧存储器中直接读出先于目前帧的一帧的数据以进行其移动补偿。另一方面,在显示元件,如阴极射线管(CRT)监视器上显示信号时,必须根据用于显示的扫描操作从存储器中依次读出数据。
帧存储器由许多,(例如4个)存储器(如DRM之类)组成,帧存储器适合于通过从存储器中并行读出例如4个字节作为一个字码,以从每个存储器中读出一个字节的速率来读出数据。
在帧存储器中存取数据时,可以认为按这样一种字码格式,例如由Y数据中的2个字节和Cb、Cr数据中的各一个字节,共4个字节组成一个字码。这样的字码格式省去了一个用于显示的缓冲存储器。然而,带来的问题是当把移动补偿图象数据与帧间差值数据相加时,用于调整定时的缓冲存储器的容量要增加。另一方面,如果使用一种对MC处理方便的字码格式,例如这样一种字码格式,在这种格式中一种仅由4个Y字节构成的字码随着时间的过去而变换到仅由4个C字节构成的字码,或者与其相反的变换,那么就须有一个用于显示的缓冲存储存器,同时,即便用于MC处理数据的定时调整的缓冲存储器的容量可以减少,从用于MC处理的帧存储器中读取数据的次数却会增加。
考虑到本领域的上述状况,本发明的目的就是要提供一个移动图解码器,在该解码器中用于显示的缓冲存储器可以省去,在MC处理过程中从帧存储器中读取数据的次数不会增加,而为移动补偿数据的定时调整的缓冲存储器的容量可以减少。
根据本发明,提供一个移动图象解码器,在该装置中,从图象存储器中读出与移动矢量相对应的图象数据以进行移动补偿的移动图象的解码,而且在该解码器中,也按预定的顺序从图象存储器中读出图象数据用于显示。在移动补偿期间,亮度信号部分的图象数据只能时分地从图象存储器中读取,彩色信号部分的图象数据也只能时分地从图象存储器中读取,而在显示期间,亮度信号部分的图象数据和彩色信号部分的图象数据同时从图象存储器中读取。作为访问图象存储器的一个图象数据单元的一个字码格式随移动补偿和显示而变化。
借助于移动图象解码器,由称作MC-DCT混合编码系统编码的信号作为输入信号输入,在反DCT时产生的帧间差值数据和根据移动矢量从图象存储器中读出的图象数据相加在一起,所得到的和信号写入图象存储器中。
图象存储器由许多存储器组成,每一个存储器都有一个用于存储亮度信号部分的图象数据的第一存储区和一个用于存储彩色信号部分的图象数据的第二存储区。在移动补偿中,从所有存储器的第一存储区中读取亮度信号部分的图象数据的操作是时分地变化到从所有存储器的第二存储区中读取彩色信号部分的图象数据的操作的。而在显示时,从一个或多个存储器的第一存储区中读取亮度信号部分的图象数据与从其余的存储器中的第二存储区中读取彩色信号部分的图象数据是同时进行的。
在移动补偿期间,由m行乘n列亮度信号部分图象数据组成的字码在二维屏幕上是时分地变化到m行乘n/2列彩色信号部分图象数据组成的字码。
此外,在移动补偿期间,字码格式中的两组m行乘n/2列彩色信号部分图象数据被写在存储器中,但这些存储器不同于同行的亮度信号部分图象数据写入的存储器。具体而论,当在显示期间同时读Y数据和C数据时,从存储器M0和M1读出偶数行Y数据,从存储器M2和M3中读出相同偶数行的Cb和Cr数据,而从存储器M2和M3中读出奇数行Y数据,从存储器M0和M1中读出相同奇数行Cb和Cr数据。
借助于根据本发明的移动图象解码器,在移动补偿期间,从图象存储器中时分地读取亮度信号部分的图象数据,也从图象存储器中时分地读出彩色信号部分的图象数据,这样,用于相对于移动补偿数据时定时匹配的缓冲存储器的容量就可以减少。此外,在显示时Y数据和C数据同时读出,因此可以省去用于显示的缓冲存储器。另外,通过在移动补偿时将Y数据的字码(例如一个4个字节的字码)设置成m行乘n列字码(例如2行乘2列的字码),与每个字码被设置为一个一行的字码(例如4个字节的一行字码)的情况相比较,就可避免每个宏模块读出数据的次数的增加。
图1是一电路方框图,它表示移动补偿(MC)-离散余弦变换(ICT)混合式编码系统的基本设计的一个例子。
图2是表示根据本发明的移动图象解码器的示意方框电路图。
图3是表示根据本发明的构成移动图象解码器的帧存储器和存储器控制单元的具体方案的一个电路方框图。
图4表示用于根据本发明的移动图象解码器的字码格式。
图5表示根据本发明的移动图象解码器的帧存储器的存储位置的例子。
图6表示在移动补偿(MC)期间和显示期间之间的字码格式的转换状态。
图7表示根据本发明的移动图象解码器的用于帧间差值数据转换的宏模块。
图8表示了一个适于显示的惯用的字码格式的例子。
图9表示在使用图8所示的字码格式的情况下的帧存储器的每一个存储器的存储位置。
图10表示在使用图8所示字码的情况下,在进行MC处理期间读每个宏模的次数。
图11表示了一个适合于MC处理的惯用字码格式的例子。
图12表示在使用图11所示字码格式的情况下帧存储器的每一个存储器的存储位置。
图13表示在采用图11所示字码格式时,在进行MC处理期间读每个宏模块的次数。
图14表示在使用图11所示字码格式时,在进行MC处理期间读每个模块的次数。
图2通过一原理的方框电路图表示了根据本发明和移动图象解码器的实施例的方案。
将一个信号数据串或者通常所说的比特流,提供给在图2的方框电路图中所示的本实施例的输入端11,这种比特流已根据例如上述所述的MC-DCT编码进行了编码。这种输入信号也提供给了反可变长度编码电路(IVLC)12,用作反可变长度解码,为移动补偿产生压缩数据和移动矢量。
来自IVC电路12的压缩数据在送到加法结点14之前,被传送到用于反DCT操作的反DCT电路13,即DCT操作的反操作来自IVLC电路12的用于移动补偿的移动矢量数据被送到移动补偿电路15,基于移动补偿矢量读出的移动补偿模块的地址从移动补偿电路15送到用作图象存储器的帧存储器20的存储器控制器21移动补偿模块的数据按该读出的地址从帧存储器20中读出并送到移动补偿电路15。来自移动补偿电路15的移动补偿图象数据经过一个定时调整缓冲存储器16送到加法结点14。
来自加法结点14的输出数据送到帧存储器20以便写入由写入地址计数器17的地址指定的位置,写入地址计数器17可以对来自加法结点14的和数据中的每一个输出计时进行计数。
为了顺序读出写入帧存储器20中的图象数据以便在显示元件(如CRT监视器)上显示,要将来自显示地址计数器31的地址数据送到存储器控制单元21,而按照显示地址读出的显示数据有时要经显示缓冲存储器33在输出端33上输出。
在本实施例中,作为用于移动补偿的图象数据的一个读出单元的一个字码的字码格式和作为用于显示的图象数据的一个读出单元的一个字码的字码格式都变换到一个相应的合适的字码格式。为此,设置按图3详细表示的帧存储器20和存储器控制单元21,以实现图4和图6中所示的存储器与图象数据之间的关系。
图3表示存储器控制的一个具体方案的一个例子,在存储器控制中,图中所示的重点放在对于帧存储器20的读出地址和来自帧存储器的读出数据。一个将移动补偿(MC)变换到显示以及按相反方向的变换控制信号送到输入端22。MC/显示变换的变换信号送到选择器23、24的每一个变换控制端。
对于选择器23的选择输入端A,提供用于移动补偿(MC)的读出图象数据的地址的二进制位,从最低有效位(LSB)直到最高有效位(MSB),以此作为MC地址数据。更具体地说,这些二进制码由下述二进制码构成:用于列座标点X1到X8(除X0外)的8个二进制码,用于行座标点Y1到Y8(除Y0外)的8个二进制码以及用于Y数据/C数据选择标志的一个二进制码。对于选择器23的选择输入端B,提供用于读出显示图象数据的地址的二进制码,从最低有效位(LSB)到最高有效位(MSB),以此作为显示的地址数据。更具体地讲,这些二进制码由下述二进制码构成:用于列的座标点X1到X8(除X0外)的8个二进制码以及一个用于Y0数据的二进制码。根据变换控制信号选择这些选择输入之一以便在S输出端输出。用Y/C二进制码表示MC地址的偶数和奇数行,它是作为用于后面要描述的选择器26、27的变换控制信号提供的。同时,如果显示屏幕的象素由显示地址的一个二维矩阵表示,按图中没有表示出的方式,可用行地址的较低的最高位(如一个地址A9)当作变换控制信号,以表示奇数行或偶数行。
选择器23的S输出作为每个DRAM的地址数据(DRAM地址)送往各存储器,如构成场存储器20和DRAM    M0、M1、M2和M3。值得注意的是选择器24的S输出还被用作存储器M2和M3的地址中的每个MSB。
选择器23的S输出的MSB用作选择器24的选择输入A,而S输出的补码经变换器(非门)25用作选择器24的选择输入B。这些选择输入之一根据MC/显示变换控制信号来选择,以便为存储器M2和M3用作地址数据的MSB。
从存储器M0、M1和M3读取的图象数据作为移动补偿(MC)数据取出。此外,从存储器M0、M1读取的图象数据分别被用作选择器26的选择输入A和选择器27的选择输入B,而从存储器M2、M3读出的图象数据分别用作选择器26的选择输入B和选择器27的选择输入A。选择器26和27根据在显示期间从选择器23输出的行的较低最高位-(即指示偶数行或奇数行的位)来选择选择A输入或选择B输入之一。来自选择器26和S输出和来自选择器27的S输出分别被用作在显示期间的亮度(Y)部分和彩色(C)部分。
如果从构成场存储器20和4个存储器(DRAM)M0、M1、M2和M3中读取的图象数据分别用D0、D1、D2和D3表示,那么,象素数据D0、D1、D2和D3与在一场二维阵列上的象素位置之间的关系如图4所示,图中表示了在MC处理期间的两个字码。存储器M0、M1、M2和M3的存储位置,如图5所示。在MC处理时对于两个字码的字码格式和在显示时对于两个字码的字码格式分别表示在图6(A)和(B)中。
从4个存储器M0、M1、M2和M3中的每一个中读取图象数据的每一个字节,这样,4个字节的总和就被同时读出。这些4个字节就构成了作为图象数据读取单元的一个字码。即通常作为图象数据存取单元的一个字码指的是在图象存储的存储器中的同时访问的一组图象数据。一个字码可以设置为除4个字节外的许多字节,如8个或者16个字节。
在本实施例中,将MC处理期间的字码格式设置为不同于在显示时的字码格式,如图6的A和B所示,用这样一种方式,适合于MC处理或者显示的字码格式可以分别用作MC处理或显示。这些字码格式的主要特征在于仅由亮度(Y)部分构成的字码在MC处理期间时分地变换成由彩色(C)部分构成的字码,或者反之亦然,而显示的字码是由Y和C部分构成的字码。
更详细的解释参见图4:至于Y数据,是指亮度信号的图象数据,2个垂直象素乘2个水平象素表示座标点(2i,2j),这里2i代表水平位置(i=0到359),2j代表垂直位置(2j=0到119),每一个帧由720个水平象素×240个垂直象素构成。2个垂直象素×2个水平象素分别对应存储器M0、M1、M2和M3的数据D0、D1、D2和D3。至于Cb数据,指的是彩色部分Cb的图象数据,在2个垂直象素×1个水平象素的阵列中,存储器M2、M0的象素数据D2,D0对应于在由360个水平象素×240垂直象素构成的一帧的二维区域中的座标点(i,2j),其中i代表水平位置(i=0到359),2j代表垂直位置(j=0到119)。至于Cr数据,是指彩色部分Cr的图象数据,在2个垂直象素×1个水平象素的阵列中,存储器M3、M1的数据D3、D1对应于在由369个水平象素×240个垂直象素构成的帧的二维区域中的座标点(i,2j),其中i表示水平位置(1=0到359),2j表示垂直位置(j=0到119)。
从图4看到,一场Y、Cb和Cr数据存储器的位置是这样设计的,使记录指定行(如2j行)的Y数据D0和D1存储器M0和M1与记录同一行Cb数据D2和Cr数据D3的存储器M2和M3不同。
图5表示了对于4个存储器M0、M1、M2和M3的典型存储位置。在图4中,存储器M0、M1、M2和M3中的每一个都有一个Y数据存储区和C(Cb.Cr)数据存储区,每一个存储区都有一个等于1/2总存储容量的存储容量。在存储器M0的Y数据存储区,存储偶数列和偶数行的Y数据,对应的座标指示是2i和2j,而在存储器M1的Y数据存储区,存储奇数列和偶数行的Y数据,对应的座标位置为2i和2j。在存储器M2的Y数据存储区,存储偶数列和奇数行的Y数据,对应的座标位置为2i和2j+1,而在存储器M3的Y数据存储区,存储奇数列和奇数行的Y数据,对应的座标指示为2i+1和2j+1。在存储器M0、M11、M2,和M3的C数据存储区,分别存储奇数行的Cb数据,奇数行的Cr数据、偶数行的Cb数据和偶数行的Cr数据。
回到图3,设想使用如上所述定位的存储器,其操作是:对于移动补偿,选择器23在选择A输入端处选择和输出MC地址,而选择器24不经补码输出MSB。因此,在对于Y数据的移动补偿期间,Y数据D0、D1、D2、和D3分别从存储器M0、M1、M2和M3的Y数据存储区读出,而在对于C数据(Cb和Cr数据)的移动补偿期间,Cb数据D0和D2及Cr数据D3和D1分别从存储器M0、M1、M2和M3的对应的C数据存储区读出,这些数据作为MC数据被输出。
至于显示期间的操作,选择器23选择选择输入B的显示地址提供S输出,而选择器24提供S输出,其中的MSB已经由反向器25进行补码变换。另一方面,输入显示地址行的较低的最高位,(即指示行是偶数行或奇数行的二进制码)例如二进制码A9,分别从选择器23中输出以便送给选择器26、27的变换控制端。如果表示奇数/偶数行的二进制码是0,即如果行是偶数,则选择器26从存储器M0和M1中输出图象数据,那就是Y数据D0和D1,而选择端27从存储器M2和3M中输出图象数据,即Cb和Cr数据D2和D3。如果指示奇数/偶数行的二进制码是1,即如果行是奇数,选择器26从存储器M2和M3输出图象数据,即Y数据D2和D3,而选择器27从存储器M2和M3中输出图象数据,即Cb和Cr数据D0和D1。
上述可以概括为图6中A和B所示:即,在MC操作时,仅由Y数据D0、D1、D2和D3构成的字码和仅由C(Cb和Cr)数据D2、D3、D0和D1构成的字码被时分地读出,而在显示时,由Y数据D0和D1以及C(Cb和Cr)数据D2和D3构成的字码按偶数行读出,由Y数据D2和D3以及C(Cb和Cr)数据D0和D1构成的字码按奇数行读出。
如果采用图6中A所示的字码格式,那么对于图1所示的用于显示器的缓冲存储器32可以省去,对于图1所示的用于定时调整的缓冲存储器可以减少容量,而在移动补偿时每个宏模块读出的数据的次数可以减少。现在参考图7来对宏模块进行描述。
图7表示了对于图2的电路装置中IDC电路13的图象数据的传送顺序,即帧间差值数据,用数字1到8表示。每块由8×8个象素组成的8个模块构成一个宏模块。可以减少2所示的定时调整缓冲存储器16的容量,即按图7所示的数据传送顺序。首先进行只由Y数据构成的字码的处理,接着对只由C(Cb和Cr)数据构成的字码进行处理。另一方面,与通常的字码格式相对比,可以避免读出每个宏模块数据的次数的增加。
为了清楚本实施例的操作和效果,现在描述访问帧存储器的惯用数据。
图8表示了适合于显示的字码格式,在这个图示的字码格式中,Y数据由D0和D1两个字节形成,Cb数据是D2的一个字节,Cr数据是一个D3的字节。在这种情况下,使用存储器M0和M1,存储器M2和存储器M3就足够分别只存储Y数据、Cb数据和Cr数据。
如果使用如图8所示的字码格式,那么在移动补偿时对帧存储器读取数据的次数就可以减少,正如图10所示。即当图7所示的Y数据宏模块由16×16个象素构成时,用于移动补偿的移动矢量就按0.5个象素为基数表示,这样,如果有小数0.5,那么就有必要在两个象素之间取平均值。从而,必须读出17×17个象素区。按图8所示的字码格式,当移动矢量的水平分量VX(沿X轴的分量)是0或0.5时,就可以采用由图9中实线所示的数据。另一方面,如果VX是或1.5,就采用虚线所示的数据。而如果VX是2,那么把2加到存储器M0到M3中每一个的列地址上以进行与VX等于0的相同操作。由于数据D0到D3是作为一个字码一起读取的,因此在列方向读取的数据要进行9次,而在行方向读取数据要进行17次,这样读取数据的次数就等于17×9=153。Y数据和C数据同时读取。于是读取图7中每个宏模块数据的次数就等于153。
然而,如果采用图8所示的字码格式,其中Y数据和C数据是同时读取的,那么就必须为图2中的定时调整缓冲存储器16提供对应于512个字节的8个模块的存储器容量,以按图2所示的传送顺序相对于从IDCT电路13到加法结点14的数据传来送实现定时调整。
也可以考虑如图11所示的采用只由Y数据的4个字节构成的字码和只由C(Cb和Cr)数据的4个字节构成的字码作为适合于移动补偿的字码格式,或者作为有助于定时调整缓冲存储器16的容量减少的字码格式。在这种情况下,如果按提供给图7所示的IDCT电路13的数据的传送顺序,先对只由Y数据构成的字码进行处理,然后处理只由C数据构成的字码,那么对应于256个字节的4个模块的定时调整缓冲存储器16的容量就足够了。图12表示了在这种情况下的存储器M0、M1、M2和M3的存储位置的例子。值得注意的是存储器中每一个都有Y数据存储区和C数据存储区。
然而,如果采用图11所示的字码格式,那么正如图12中可看到的,在帧存储器上读出每个宏模块的数据的次数会增加。即,如果移动矢量VX的水平分量(X分量)是0或0.5,那么采用图13所示的实线数据,而如果VX是3或3.5,那就采用图13所示的虚线数据。如果VX在1到2.5的范围内,所用数据就在实线与虚线之间如果VX是4,就把2加到存储器M0到M3的列地址上去以进行类似于当VX是0时操作。由于数据D0到D3是作为一个字码一同读取的,在列方向读出数据要进行5次,而在行方向读出数据要进行17次,这样读取数据的次数就等于17×5=85。此外,由于Y数据和C数据两者需要读取,所以读图7中每个宏模块的次数等于170。
此外,如果采用图11所示的字码格式,就有必要给图2中所示的显示缓冲存储器32提供4个字节或者更多的容量,因为在显示时Y数据和C数据不能同时读取。
相反,如果采用图4所示的字码格式,即使用图6A和6B中的格式,就可以解决图8或11的字码格式的不足。
也就是说,通过在如图6(B)所示的显示期间同时读出的Y和C数据,就可以省去用于显示的缓冲存储器32。此外,通过在如图6(A)所示的在MC处理期间时间分割地读取Y数据或C数据,用于定时调整的缓冲存储器16的容量可以减少到对应于256个字节的4个模块。另外,与采用图11所示的字码格式相比较,在MC处理期间读取每个宏模块的数据的次数可以减少。
图14表示了Y宏模块数据的读取。为了给移动补偿确保17×17个象素的区域,如果移动矢量的水平分量VX(X方向分量)是0或0.5,就可以采用图14的实线数据,而如果移动矢量的水平分量VX(X方向分量)是1或1.5,则采用图14中的虚线数据,如果VX是2,把1加到存储器M0到M3的列地址,进行Vx等于0的操作就足够了。另一方面,如果移动矢量的垂直分量Vy(y方向分量)是0或0.5,就可以采用图14所示的实线数据,而如果移动矢量的垂直分量Vy(y方向分量)是1或1.5,则可采用图14所示的虚线数据。如果VX等于2,把1加到存储器M0到M3的行地址,进行Vy等于0时的操作就行了。由于数据D0到D3作为一个字码一同读取,因此在列方向读取数据要读9次,而在行方向读取数据要读9次,这样读取数据的次数等于9×9=81。此外,由于Y数据和C数据两者都需要读取,所以,读取在图7中每个宏模块的数据的次数就等于81×2=162。
上述内容可以概述在下面表1中:
表 1
用于计时调整的缓冲存储器16 用于显示的缓冲存储器32 读取每个宏模块的数据的次数(MC期间)
图3和4的字码格式 4个模块(256个字节) 不必要 162
图7和8的字码格式 8个模块(512个字节) 不必要 153
图10和11的字码格式 4个模块(256个字节) 必  要(4个字节或更多) 170
从上表可以看到,用于计时调整的缓冲存储器16的容量可以减少到对应于256个字节的4个模块,而用于显示的缓冲存储器32可去掉。另一方面尽管在MC处理时读每个宏模块的数据的次数不少于采用图8所示字码格式的153,但它明显小于对应于图10所示的字码格式读取次数170。
应注意到,本发明并不限于上述实施例。例如,每个字码的字节数不限于4,而可以设置到任意值,例如8或16。尽管2行×2列的字码阵列被用作移动补偿,但也可以采用m行×n列的字码阵列,其中m最好为不小于2的整数,n是偶数。

Claims (8)

1、一种移动图象解码器,在该解码器中,根据移动矢量从图象存储器中读出图象数据以进行移动补偿的移动图象的解码,所说的图象数据也按照预定的顺序从用于显示的图象存储器中读出,其特征在于:
在移动补偿时,信号部分的图象数据从所说的图象存储器中时间分割地读取,彩色信号部分的图象数据也从所说的图象存储器中时间分割地读取,
在显示时,亮度信号部分的图象数据和彩色信号部分的图象数据从所说的图象存储器中同时读取,而且
作为访问所说的图象存储器的一个图象数据的单元的字码格式针对移动补偿并针对显示进行变换转接。
2、按权利要求1所述的移动图象的解码器,其中把通过将移动补偿数据与帧间差值数据相加得到的图象数据写入所说的图象存储器中。
3、按权利要求1所述的移动图象的解码器,其中所说的图象存储器由多个存储器组成,每个存储器都有一个存储亮度信号部分的图象数据的第一存储器和存储彩色信号部分的图象数据的第二存储区,在移动补偿时,从所说的存储器中所朋的第一存储区读取亮度信号部分的图象数据的操作是时间分割地变换到从所说的存储器中所有的第二存储区读取彩色信号部分的图象数据的操作的,在显示时,从一个或多个存储器的第一存储区中读取所说的亮度信号的图象数据与从其余其它的存储器中的第二存储区中读取彩色信号部分的图象数据是同时进行的。
4、根据权利要求2所述的移动图象解码器,其中所说的图象存储器由多个存储器组成,其中每一个都有用于存储亮度信号部分的图象数据的第一存储区和用于存储彩色信号部分的图象数据的第二存储区,在移动补偿时,从所说的存储器所有的第一存储区读取信号部分的图象数据的操作是时间分割地变换到从所说的存储器中所有的第二存储区读彩色信号部分的图象数据的操作的,而且其中,在显示时,从一个或多个存储器的第一存储区中读取所说的亮度信号的图象数据与从其余其它的存储器中的第二存储区中读取彩色信号部分的图象数据是同时进行的。
5、按权利要求3所述的移动图象解码器,其中,在移动补偿时,由m行乘n列亮度信号部分的图象数据构成的字码在二维屏幕上是时分地变换到由2个m乘n/2到彩色信号部分的图象数据构成的字码的。
6、按权利要求4所述的移动图象解码器,其中在所说移动补偿时,由m行乘n列亮度信号部分的图象数据构成的字码在二维屏幕上是时分地变换到出m行乘n/2列彩色信号部分图象数据构成的字码的。
7、按权利要求5所述的移动图象解码器,其中,在移动补偿时,将用该字码格式表示的2个m行乘n/2列彩色信号部分的图象数据写入与相同行的亮度信号部分的图象数据写入的存储器不同的存储器中。
8、按权利要求6所述的移动图象解码器,其中,在移动补偿时,将按该字码格式表示的2个m行乘n/2列彩色信号部分的图象数据写入与相同行的亮度信号部分的图象数据写入的存储器不同的存储器中。
CN93121605A 1992-12-04 1993-12-04 移动图象解码器 Pending CN1092587A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP32575192A JP3381077B2 (ja) 1992-12-04 1992-12-04 動画像復号装置
JP325751/92 1992-12-04

Publications (1)

Publication Number Publication Date
CN1092587A true CN1092587A (zh) 1994-09-21

Family

ID=18180239

Family Applications (1)

Application Number Title Priority Date Filing Date
CN93121605A Pending CN1092587A (zh) 1992-12-04 1993-12-04 移动图象解码器

Country Status (6)

Country Link
US (1) US5583572A (zh)
EP (1) EP0600510B1 (zh)
JP (1) JP3381077B2 (zh)
KR (1) KR940017882A (zh)
CN (1) CN1092587A (zh)
DE (1) DE69324549T2 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0134483B1 (ko) * 1994-06-14 1998-05-15 배순훈 디코더에 있어서 어드레스 보정 회로(address correction circuit of the decoder)
US6301299B1 (en) * 1994-10-28 2001-10-09 Matsushita Electric Industrial Co., Ltd. Memory controller for an ATSC video decoder
US5920352A (en) * 1994-10-28 1999-07-06 Matsushita Electric Industrial Co., Ltd. Image memory storage system and method for a block oriented image processing system
DE4441295A1 (de) * 1994-11-21 1996-05-23 Sican Gmbh Verfahren und Schaltungsanordnung zur Adressierung von Komponenten blockweise organisierter digitaler Bilddaten in einem Speicher mit Page-Adressierung
GB9512565D0 (en) * 1995-06-21 1995-08-23 Sgs Thomson Microelectronics Video signal processor
US5929911A (en) * 1997-10-27 1999-07-27 International Business Machines Corporation Multiformat reduced memory MPEG-2 compliant decoder
US6205181B1 (en) * 1998-03-10 2001-03-20 Chips & Technologies, Llc Interleaved strip data storage system for video processing
US6442206B1 (en) 1999-01-25 2002-08-27 International Business Machines Corporation Anti-flicker logic for MPEG video decoder with integrated scaling and display functions
US6470051B1 (en) * 1999-01-25 2002-10-22 International Business Machines Corporation MPEG video decoder with integrated scaling and display functions
JP3813444B2 (ja) * 1999-03-23 2006-08-23 三洋電機株式会社 ビデオデコーダ
KR20020001064A (ko) * 2000-06-24 2002-01-09 박종섭 고화질 텔레비전의 움직임 보상 및 화면 디스플레이 장치
JP3791922B2 (ja) * 2002-09-06 2006-06-28 富士通株式会社 動画像復号化装置及び方法
CN1791225A (zh) * 2002-09-06 2006-06-21 富士通株式会社 运动图像解码设备和运动图像解码方法
US20050036555A1 (en) * 2003-08-13 2005-02-17 Lakshmanan Ramakrishnan Automatic direct memory access engine
US8045810B2 (en) * 2008-02-28 2011-10-25 Research In Motion Limited Method and system for decoding encoded images and reducing the size of said images

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4758881A (en) * 1987-06-02 1988-07-19 Eastman Kodak Company Still video frame store memory
US4918523A (en) * 1987-10-05 1990-04-17 Intel Corporation Digital video formatting and transmission system and method
FR2625638B1 (fr) * 1987-12-30 1994-06-17 Thomson Grand Public Procede de synchronisation pour la transmission, sur un canal asynchrone, d'une suite d'images codees au moyen d'un code a longueur variable, et dispositif pour la mise en oeuvre de ce procede
JPH03141752A (ja) * 1989-10-27 1991-06-17 Hitachi Ltd 画像信号伝送方法
JPH0782747B2 (ja) * 1990-05-07 1995-09-06 インターナショナル・ビジネス・マシーンズ・コーポレイション ランダムアクセスポートおよびシリアルアクセスポートを有するメモリアレイ
JP2828324B2 (ja) * 1990-06-21 1998-11-25 富士通株式会社 遠隔監視システム
JP2650472B2 (ja) * 1990-07-30 1997-09-03 松下電器産業株式会社 ディジタル信号記録装置およびディジタル信号記録方法
US5122875A (en) * 1991-02-27 1992-06-16 General Electric Company An HDTV compression system
CA2062200A1 (en) * 1991-03-15 1992-09-16 Stephen C. Purcell Decompression processor for video applications
JP2977104B2 (ja) * 1991-07-26 1999-11-10 ソニー株式会社 動画像データエンコード方法および装置、並びに動画像データデコード方法および装置
US5144424A (en) * 1991-10-15 1992-09-01 Thomson Consumer Electronics, Inc. Apparatus for video data quantization control
US5315388A (en) * 1991-11-19 1994-05-24 General Instrument Corporation Multiple serial access memory for use in feedback systems such as motion compensated television
WO1993013626A1 (en) * 1991-12-27 1993-07-08 Sony Corporation Image data coding method, image data decoding method, image data coding device, image data decoding device, and image recording medium
US5289276A (en) * 1992-06-19 1994-02-22 General Electric Company Method and apparatus for conveying compressed video data over a noisy communication channel
US5287178A (en) * 1992-07-06 1994-02-15 General Electric Company Reset control network for a video signal encoder

Also Published As

Publication number Publication date
EP0600510A3 (en) 1994-12-14
DE69324549D1 (de) 1999-05-27
EP0600510A2 (en) 1994-06-08
JP3381077B2 (ja) 2003-02-24
DE69324549T2 (de) 1999-08-12
EP0600510B1 (en) 1999-04-21
JPH06178283A (ja) 1994-06-24
US5583572A (en) 1996-12-10
KR940017882A (ko) 1994-07-27

Similar Documents

Publication Publication Date Title
US6104416A (en) Tiling in picture memory mapping to minimize memory bandwidth in compression and decompression of data sequences
US6002438A (en) Method and apparatus for storing decoded video information
CN1092587A (zh) 移动图象解码器
US5982936A (en) Performance of video decompression by using block oriented data structures
CN101208954B (zh) 具有可变压缩比和用于存储及检索参考帧数据的缓冲器的视频解码器以及视频解码方法
KR100347508B1 (ko) 촬상 장치
CN1036431C (zh) 变换图象信号的编码的编码电路和对该信号解码的解码电路
CN1246644A (zh) 数字照相机装置及其记录方法
GB2189106A (en) Image display
KR20040068231A (ko) 스케일링 가능한 선택적 향상된 fgc 부호화된이미지들의 동적 할당 방법 및 장치
US20060280245A1 (en) MPEG video storage address generation apparatuses and methods for uniformly fetching and storing video data
EP0917374A2 (en) Picture memory mapping to minimize memory bandwidth in compression and decompression of image sequences
CN1068924A (zh) 实时图像去压缩的帧缓存组织的控制
US6269183B1 (en) Image processing device and still image pickup device, and method for processing image
CN1215287A (zh) 数据转置系统
US6205181B1 (en) Interleaved strip data storage system for video processing
CN101415119B (zh) 用以压缩图像数据的装置及方法
CN1320821C (zh) 像素处理装置
US5805737A (en) Image signal compressing device
KR20010007273A (ko) 영상신호 셔플링, 부호화, 복호화 장치 및 그 프로그램기록매체
US7496235B2 (en) Scan line to block re-ordering buffer for image compression
US6249617B1 (en) Video encounter having an integrated scaling mechanism
JP3168183B2 (ja) データ処理装置
CN1091884A (zh) 运动图象译码装置
KR20040086399A (ko) 데이터 소자의 저장 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C01 Deemed withdrawal of patent application (patent law 1993)
WD01 Invention patent application deemed withdrawn after publication