KR960001979B1 - 디지탈 그레이 스케일용 액정 디스플레이 데이타 드라이버 회로 - Google Patents

디지탈 그레이 스케일용 액정 디스플레이 데이타 드라이버 회로 Download PDF

Info

Publication number
KR960001979B1
KR960001979B1 KR1019910016970A KR910016970A KR960001979B1 KR 960001979 B1 KR960001979 B1 KR 960001979B1 KR 1019910016970 A KR1019910016970 A KR 1019910016970A KR 910016970 A KR910016970 A KR 910016970A KR 960001979 B1 KR960001979 B1 KR 960001979B1
Authority
KR
South Korea
Prior art keywords
analog switches
driver circuit
terminals
input
analog
Prior art date
Application number
KR1019910016970A
Other languages
English (en)
Inventor
가즈히로 다까하라
다다히사 야마구찌
마사미 오다
Original Assignee
후지쓰 가부시끼가이샤
세끼자와 다다시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쓰 가부시끼가이샤, 세끼자와 다다시 filed Critical 후지쓰 가부시끼가이샤
Application granted granted Critical
Publication of KR960001979B1 publication Critical patent/KR960001979B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

내용 없음.

Description

디지탈 그레이 스케일용 액정 디스플레이 데이타 드라이버 회로
제1도는 액정 디스플레이의 아나로그 데이타 드라이버의 종래 회로도.
제2도는 아나로그 데이타 드라이버의 출력 전압 레벨의 불안정으로 인한 그레이 스케일의 최대수와 액정의 입력 전압대 투과특성 그라프.
제3도는 종래의 액정 디스플레이 판넬과 디스플레이 판넬 드라이버의 일반 개통도.
제4도는 제3도에 사용된 종래의 디지탈 데이타 드라이버의 회로도.
제5도는 제4도의 디지탈 데이타 드라이버 회로의 입력 데이타, 입력전압 및 출력전압간의 관계를 나타내는 테이블.
제6도는 제4도의 디지탈 데이타 드라이버 회로부의 개략도.
제7도는 종래의 디지탈 데이타 드라이버 회로부의 문제점들을 설명하는 테이블.
제8a도는 전원전압간의 파라메터로서 아나로그 스위치의 ON상태 저항치의 입력전압 의존성을 나타낸 그래프.
제8b도는 주위 온도 파라메터로서 아나로그 스위칭의 ON상태 저항치의 입력전압 의존성을 나타낸 그래프.
제9a도는 본 발명의 디스플레이 판넬과 디스플레이 판넬 드라이버들의 일반 개통도.
제9b도는 본 발명에 의한 제9a도의 디지탈 데이타 드라이버 회로의 제1실시예의 회로도.
제10a도는 본 발명에 의한 제1실시예의 요부 동작의 개략 설명도.
제10b도는 본 발명에 의한 제1실시예의 동작을 개략적으로 설명하는 제10a도의 등가
회로도.
제11도는 제9b도내의 디지탈 데이타 드라이버 회로의 입력데이타, 입력전압 및 출력전압간의 관계를 나타내는 테이블.
제12도는 제11도에 보인 출력전압에 의한 그레이 스케일과 액정의 투관전압 특성 그래프.
제13도는 본 발명에 의한 제9a도의 디지탈 데이타 드라이버 회로의 제2실시예의 회로도.
제14a도는 본 발명에 의한 제2실시예의 요부의 동작의 개략 설명도.
제14b도는 본 발명에 의한 제2실시예의 동작을 개략적으로 설명하는 제14a도의 등가회로도.
제15도는 제13도의 디지탈 데이타 드라이버 회로의 입력 데이타, 입력전압 및 출력전압간의 관계를 나타내는 테이블.
제16도는 제13도의 회로도의 일부 개통 회로도.
제17도는 본 발명에 의한 전압 선택회로 일예도.
제18도는 본 발명에 의한 제3실시예를 나타내는 제3a도내의 데이타 드라이버의 일부의 개통 회로도.
제19a∼19c도는 제18도의 제3실시예의 요부의 동작을 설명하는 등가회로도.
제20도는 제18도의 디지탈 데이타 드라이버 회로의 입력 데이타, 입력전압 및 출력전압간의 관계를 나타내는 테이블.
제21도는 본 발명에 의한 제4실시예를 나타내는 제9a도내의 데이타 드라이버의 일부의 개통 회로도.
제22a 및 22b도는 제21도의 제4실시예의 요부의 동작을 설명하는 등가회로도.
제23도는 제21도의 저항이 확산 저항으로 된 것을 나타내는 횡단면도.
제23b도는 제23a도의 저항의 단면도.
제23c도는 제23a 및 제23b도의 확산 저항의 등가회로도.
제24도는 제21도의 저항이 이온 주입 저항으로 된 것을 나타내는 단면도.
제25도는 제21도의 저항이 박막 저항으로 된 것을 나타내는 단면도.
제26도는 본 발명에 의한 제1실시예를 나타내는 제9a도내의 데이타 드라이버의 일부를 개봉 회로도.
본 발명은 디스플레이 판넬(display panel)을 형성하는 복수의 액정 디스플레이 소자들을 제어 및 구동하는 디스플레이 판넬 드라이버(driver)회로에 관한 것으로 특히, 디지탈 그레이 스케일(gray-scale)표시를 실현하는 액정 디스플레이 판넬의 데이타드라이버 회로에 관한 것이다.
최근에, 우수한 화질을 실현하는 박막 트렌지스터(TFT) 액정 칼라 디스플레이 유니트 등의 능동 매트릭스 타입 액정칼라 디스플레이가 시판되고 있다.
TFT액정 칼라 디스플레이 유니트들은 항후 대형 디스플레이 용량, 퍼스날 컴퓨터용 멀티칼라(8/16칼라) 및 TV세트용 전칼라를 실현한 것으로 기대되고 있다.
그러한 대형 디스플레이 용량의 대규모 액정 칼라 디스플레이 유니트를 구동 및 제어하는 디스플레이 판넬 드라이버 회로는 멀티 칼라 표시용 STN(슈퍼-트위스티드 네마틱:super-twisted nematic)모드용 드라이버 IC와 전칼라 표시용 아나로그 드라이버 IC를 사용한다. 그레이 스케일과 칼라(전칼라)로서 고화질을 표시할 수 있는 디스플레이 판넬 드라이버 회로를 형성하도록 이들 드라이버 IC들의 회로 규모를 간단하고도 콤팩트하게 해줘야 한다.
본 발명의 목적을 출력전압을 불안정하게 하지 않고, 입력 그레이 스케일 전압보다 더 큰 출력 그레이 스케일 전압들의 수를 실현시킬 수 있는 액정 디스플레이의 데이타 드라이버 회로를 제공하는데 있다.
본 발명의 제1태양에 의하면, 액정 디스플레이 데이타 드라이버 회로는 각각 상이한 전위(전압)레벨들을 갖는 복수의 전원전압 단자들과, 상기 전압단자들을 통해 입력된 전압들에 따라 디스플레이 판넬에 전압을 제공하는 출력 단자와, 상기 전압단자들과 출력 단자들간에 배치된 부하저항을 갖는 복수의 병렬 아나로그 스위치들과, 상기 입력신호에 따라 하나 또는 복수의 아나로그 스위치들을 선택적으로 도통하는 선택회로를 포함한다.
이 데이타 드라이버 회로는 아나로그 스위치들과 제각기 직렬로 접속되는 추가 저항들을 포함할 수도 있다.
본 발명의 제2태양에 의하면, 액정 디스플레이의 데이타 드라이버 회로는 각각 상이한 전압레벨들을 갖는 복수의 전원전압 단자들과 상기 전압 단자들을 통해 입력된 전압들에 따라 디스플레이 판넬에 전압을 제공하는 출력단자와, 각 전압단자와 상기 출력단자간에 제각기 배치되는 부하 저항을 갖는 병렬 아나로그 스위치군과, 입력신호에 따라 하나 또는 복수의 아나로그 스위치들을 선택적으로 턴온하기 위한 선택 회로를 포함한다. 이 데이타 드라이버 회로는 아나로그 스위치들과 제각기 직렬로 연결되는 추가 저항들을 포함할 수도 있다.
본 발명의 제1태양에 의하면, 상이한 전압 레벨들을 갖는 전원전압 단자들에 접속된 하나 이상의 아나로그 스위치들은 선택적으로 턴온되기 때문에, 턴온된 아나로그 스위치들의 부하 저항들은 전원전압들을 분할 하여 전원 전압들의 수보다 더 큰 출력전압들의 수를 제공한다. 이 간단한 회로 구성은 그레이 스케일로서 디스플레이 판넬을 구동시킬 수 있다. 추가저항들은 아나로그 스위치들의 부하 저항들이 액정되더라도 출력전압에서의 불안정을 억제할 수 있다.
본 발명의 제2태양에 의하면, 복수의 아나로그 스위치들은 각각의 전압단자들용으로 설비된다. 하나 이상의 아나로그 스위치들이 선택적으로 턴온되어, 복수의 전원전압이 턴온된 아나로그 스위치들의 부하저항들에 의해 분할된다. 결국 본 발명의 제1태양과 종래기술을 비교하면, 본 발명은 보다 작은 수의 전원전압 단자들로서 동일한 수의 그레이 스케일들을 실현한다.
또한, 종래의 것과 동일한 회로 사이즈로서, 본 발명은 더 많은 그레이 스케일들을 실현할 수 있다. 또한, 추가 저항들은 아나로그 스위치들의 부하 저항들이 불안정하더라도 출력 전압의 불안정을 억제할 수 있다.
이러한 방식으로, 본 발명은 전압레벨들내의 불안정을 최소화함은 물론 그레이 스케일 멀티칼라(전칼라) 디스플레이 제어를 실현하여 고화질을 제공할 수 있다.
이하 첨부 도면을 참조하여 본 발명의 양호한 실시예를 상세히 설명하면 다음과 같다.
양호한 실시예를 설명하기 전에 제1∼7도와 제8a 및 제8b도에 보인 바와같이 종래의 액정 디스플레이의 데이타 드라이버 회로에 관해 설명한다.
제1도는 아나로그 데이타 입력단자(Da), ON/OFF 스위치(SWa), 샘플 홀드 캐패시터(Ca), 버퍼(Ba) 및 출력단자(Yn)를 갖는 액정 디스플레이 패널을 구동시키는 아나로그 데이타 드라이버로서 사용가능한 종래의 아나로그 데이타 드라이버 회로의 개략도를 나타낸다. 스위칭 신호가 스위치(SWa)에 입력되면, 스위치는 턴온되어 그 입력단자(Da)에 입력된 아나로그 데이타가 캐패시터(Ca)에 의해 유지된 샘플이다. 유지된 아나로그 데이타는 버퍼(Ba)에 의해 출력단자(Yn)에 출력되고, 또한 액정 디스플레이의 그레이 스케일은 아나로그 데이타의 레벨에 의해 결정된다. 통상적으로 IC칩에는 제1도에 보인 바와같은 복수의 아나로그 데이타 드라이버 회로들이 내장된다.
상술한 구성을 갖는 아나로그 데이타 드라이버는 다음과 같은 문제점들을 갖는다.
우선, 아나로그 드라이버 회로의 그레이 스케일의 실제의 수는 약 16으로 제한된다. 왜냐하면 전칼라로 화상을 표시할 때 IC칩을 간에 아나로그 출력전압들이 동요하여 불안정하기 때문에다. 즉, 제2도에 보인 바와같이 IC칩들간의 출력전압들(△V)내의 불안정은 통상 200mV이므로, 액정 디스플레이의 흑백 레벨을 생성하기 위한 입력전압의 레벨들간의 전압차는 3V일 경우, 그레이 스케일들의 수는 3V/2000V=15이다.
그밖에 아나로그 회로부는 큰면적으로 차지하므로 각 칩의 사이즈가 증가하여 IC의 비용을 증가시킨다.
상술한 문제점들을 개선하기 위해, 디지탈 데이타 드라이버 회로가 제안된바 있다.
이와같은 종래의 디스플레이 판넬 드라이버 회로로서 작용하는 디지탈 데이타 드라이버 회로에 대해 제3, 4, 5 및 6도를 참조하여 설명한다. 제3도는 TFT형 LCD(액정디스플레이)의 통상의 디스플레이 판넬과 디지탈 데이타 드라이버들을 포함하는 디스플레이 판넬 드라이버들의 구성을 나타내는 일반 개략적인 개통도이고, 제4도는 제3도내의 종래의 디지탈 데이타 드라이버의 일부를 나타내는 디지탈 드라이버 회로이고, 제5도는 제4도내의 디지탈 데이타 드라이버 회로의 입력데이타, 입력전압 및 출력전압간의 관계를 나타내는 테이블이고 제6도는 제4도의 디지탈 데이타 디스플레이 회로의 개략도이다. 제3도에서, 참조번호(100)은 TFT-LCD 151∼158은 화상을 8그레이 스케일로서 표시할 수 있는 TFT-LCD(100)을 구동시키는 디스플레이 판넬 드라이버 회로로서 작용하는 종래의 디지탈 데이타 드라이버, 200은 제어회로, 300은CPU(중앙처리장치), 401∼403은 TFT-LCD(100)의 수평 전극들을 주사하는 주사 드라이버들을 나타낸다. TFT-LCD(100)을 구동시키기 위해, 데이타 드라이버들(151∼158)에는 데이타클록신호, 랫치신호등과 3비트 데이타 신호들이 입력되고, 주사 드라이버들(401∼403)에는 주사 클록 신호등이 입력된다. 또한 8레벨의 전원전압(V0∼V7)도 또한 데이타 드라이버들(151∼158)에 입력된다.
제4도는 제어회로(200), (제3)도에 의해 제공되는 클록신호등(CL1,CL2)에 따라 3비트들(D0∼D2)의 데이타 신호를 유지하기 위한 제1 및 제2랫치회로들(31, 32)과 제1 및 제2랫치 회로들(31, 32)에 의해 제공된 3비트들(D0∼D2)의 데이타 신호에 따라 전원전압들(V0∼V7)중 하나를 선택하기 위해 전압 선택신호들(S00∼S70)을 제공하는 전압선택회로(20)와, 전압선택기(2)에 의해 제공된 전압선택 신호들(S00∼S70)을 반전시켜 반전된 선택신호들(*S00∼*S70)을 제공하는 인버터들(10N∼17N), (제4도에 도시않됨)과 서로 병렬로 접속되며 그들중 하나가 아나로그 스위치들(10∼17)에 따라 전원전압들(V0∼V7)중 하나를 선택하여 출력 단자(Yn)를 통해 선택된 전원전압을 제공하기 위해 전압선택 신호들(S00∼S70)과 반전선택 신호들(*S00∼*S70)에 따라 구동되는 P-채널 MOS(P-MOS)FET와 n-채널 MOS(N-MOS)FET를 각각 갖는 복수의 아나로그 스위치들(10∼17)을 갖는 스위칭 회로(1)를 포함하는 화상을 8그레이 스케일로서 표시할 수 있는 TFT-LCD(100), (제3도)를 구동시키는 디스플레이 판넬 드라이버 회로로서 작용하는 종래의 디지탈 데이타 드라이버를 나타낸다.
그다음, 제3도의 종래의 디스플레이 판넬 드라이버의 동작과 상술한 구성을 갖는 제4도의 디지탈 데이타 디스플레이 회로를 설명한다.
CPU(300)로부터의 명령들에 의하여, 제어회로(200)는 데이타 드라이버들(151∼158)에 각각 3비트의 병렬 데이타 신호(000∼111) : 데이타 클록신호들(CL1∼CL2) 및 랫치 신호등을 제공하고 또한 주사 드라이버들(401∼403)중 하나에 1수평주사선의 주사선을 제공한다.
각각의 데이타 드라이버들(151∼158)에서, 제1랫치회로(31)는 클록신호(CL1)에 따라 3비트 데이타신호(즉, 출력)(000∼111)를 선택적으로 유지 또는 제공하고, 제2랫치회로(32)는 제1랫치회로(31)에 의해 선택적으로 제공된 3비트 데이타 신호(000∼111)를 수신하여 클록신호 (CL2)에 따라 유지 또는 제공한다.
제2랫치회로(32)에 의해 제공된 3비트 데이타신호(000∼111)는 전압선택회로(20)에 의해 수신되어, 스위칭 회로의 아나로그 스위치들(10∼17)을 구동 및 제어하여 제5도에 보인 출력전압의 특성에 따라 전원전압들(V0∼V7)중 하나를 선택하여 제공(즉 출력)한다. 아나로그 스위치(10∼17)의 ON/OFF 동작에 따라 전원전압들(V0∼V7)중 하나가 선택되어 출력단자(Yn), (제4도)를 통해 TFT-LCD(100), (제3도)에 제공되면 그에 의해 TFT-LCD(100)가 8그레이 스케일로서 제어된다.
아나로그 스위치들(10∼17)은 각 아나로그 스위치들내의 P-MOSFET 또는 N-MOSFET중 하나가 스위치가 접속되어 트랜지스터들에 입력된 전원전압들(V0∼V7)의 대응 스위치의 전압레벨에 따라 구동될 때 ON 또는 OFF 된다. 제6도는 상술한 종래의 디지탈 데이타 드라이버 회로를 나타내는 개략도이다.
디지탈 데이타 드라이버 회로는 아나로그 드라이버 회로와 달리 출력전압에서 불안정성을 야기하지 않는다. 그러나, 제7도에 보인 바와같이 디지탈 데이타 드라이버 회로는 그레이 스케일들의 수를 증가시킬수록 불가피하게 게이트들의 수와 칩 면적(=입력전압 및 아나로그 스위치들)을 증가시킨다. 그에 의해 칩의 사이즈가 급격이 증가한다. 따라서 그레이 스케일들의 수는 디지탈 데이타 드라이버 회로에서 약 8개로 제한된다.
또한, 아나로그 스위치의 부하저항치(ON상태 저항치)가 불안정할 경우, 그의 출력전압 또한 불안정하여 그레이 스케일들은 부정확하게 표시한다. 동일칩내에서 ON상태 저항은 입력전압에 따라 불안정(±10%)하다.
제8a도와 8b도는 ON상태 저항의 입력전압 의존성의 일예도로서, 특히 제8a도는 아나로그 스위치의 ON상태 저항치의 입력전압 의존성을 전원전압(VDD) 파라메터(함수로서)로서 보인 일예의 그래프, 제8b 는 주위온도(TA)의 파라메터로서 아나로그 스위치의 ON상태 저항치의 입력전압 의존성을 보인 일예의 그래프이다.
제8a 및 8b에 보인 아나로그 스위치에 의하면 ON상태 저항은 전원전압의 ±2.5V일 때 200Ω∼300Ω의 범위내에서 동요로 인해 불안정하다.
제9a 는 본 발명의 TFT-타입 LCD의 디스플레이어 판넬과 디지탈 데이타 드라이버들을 포함하는 디스플레이 판넬 드라이버들의 구성을 나타내는 일반 개략개통도이고, 제9b 는 본 발명의 제1실시예의 디지탈 데이타 드라이버들의 개략도이다.
제9a 에서, 참조번호 100은 TFT-LCD, 161∼168은 화상을 16그레이 스케일로서 표시할 수 있는 TFT-LCD(100)를 구동시키는 디스플레이 판넬 이버 회로로서 작용하는 본 발명의 디지탈 데이타 드라이버, 200은 제어회로 300은 CPU, 401∼403은 TFT-LCD(100)의 수평전극을 주사하는 주사 드라이버들을 나타낸다. TFT-LCD(100)를 구동시키기 위해 데이타 드라이버들(161∼168)에 데이타 클록신호, 랫치신호등 및 4비트 데이타 신호들을 입력하고 또한 주사 드라이버들(401∼403)에 주사 클록신호 등을 입력한다. 또한 데이타 드라이버들(161∼168)에 또한 8레벨의 전원전압들(V0∼V7)을 공통으로 입력한다.
제9b도는 제4도의 종래와 마찬가지로 제1 및 제2랫치회로들(31, 32), 인버터들(10N, 17N), 및 스위치회로(1)을 포함하며, 화상을 16그레이 스케일들로서 표시할 수 있는 TFT-LCD(100), (제9a도)를 구동시키는 디스플레이 판넬 드라이버 회로로서 기능하는 본 발명의 제1실시예의 디지탈 데이타 드라이버 회로를 나타낸다. 그밖에 제1실시예에는 제2랫치회로(32)에 의해 제공된 4비트의 데이타 신호(D0∼D3)중 2데이타 신호들(D0, D1)을 수신하여, 스위칭 회로(1)의 아나로그 스위치(10∼13)중 하나를 선택적으로 ON하도록 D0 및 D1신호의 2비트(00∼11)값에 따라 선택신호들(S0∼S3)을 발생시키는 제1전압선택회로(21)와, 4비트의 데이타신호들(D0∼D3)중 2데이타 신호들(D2, D3)을 수신하여, 스위칭 회로(1)의 아나로그 스위치들(1417)중 하나를 선택적으로 ON하도록 D2 및 D3신호의 2비트(00∼11)값에 따라 선택신호들(S4∼S7)을 발생시키는 제2전압선택회로(22)를 포함한다.
아나로그 스위치들(10∼17) 각각은 전원전압들(V0∼Vn)과 출력단자(Yn)간에 병렬로 접속된 상이한 도전형을 갖는 2트랜지스터들을 가질 수도 있으며, 또한 연관된 선택회로(21 또는 22)의 상응하는 출력에 의해 제공된 전압선택 신호와 인버터들(10N∼17N)중 연관된 것에 의해 제각기 발생된 전압선택신호의 반전 신호는 상이한 도전형을 갖는 2트랜지스터들의 제어단자들에 제각기 공급된다.
그다음, 상술한 구성을 갖는 제9A도의 디스플레이 판넬 드라이버들과 제9B의 디지탈 데이타 드라이버 회로의 동작을 설명한다.
우선, 제3동의 종래 기술에서와 같이 CPU(300)는 제어회로(200)에 명령하여 디스플레이 판넬 드라이버 회로를 각각에 4비트 데이타 신호, 데이타 클록신호, 랫치신호들을 제공한다. 디스플레이 판넬 드라이버 회로들은 또한 전원(도시안됨)으로부터 8레벨의 전원전압들(V0∼V7)도 공급받는다.
제9B도에 보인 바와같이, 신호들과 전원전압을 공급받는 디스플레이 판넬 드라이버 회로들 각각에서, 제2랫치회로(31)가 데이타 신호들(D0, D1)을 제1전압선택회로(21)에 공급하면 4비트의 선택신호(S0∼S3)가 아나로그 스위치들(10∼13)에 공급된다. 제2랫치회로(32)가 데이타 신호들(D2, D3)을 제2전압선택회로(22)에 공급하면 4비트의 선택신호(S4∼S7)가 아나로그 스위치들(14∼17)에 공급된다. 아나로그 스위치들(10∼13, 14∼17)에는 또한 인버터들(10N∼13N, 14N∼17N)에 의해 4비트 선택신호들(S0∼S3, S4∼S7)에 의해 4비트 반전선택신호들(*S0∼*S3,*S4∼*S7)을 제각기 공급받는다.
예를들어, 데이타 신호들(D0, D1)이 "0"일 때, 제1전압선책회로(21)는 선택신호들(S0∼S3)의 "1000"를 아나로그 스위치들(10∼13)에 제공하고, 또한 데이타 신호들(D2, D3)이 "0"일 때 제2저항 선택회로(22)는 아나로그 스위치들(14∼17)에 선택신호들(S4∼S7의 "1000"를 제공한다. 4비트 "1000"와 "1000"의 선택신호들(S0∼S3, S4∼S7)과 4비트 "111"과 "111"의 반전선택신호들(*S0∼*S3,*S4∼*S7)은 아나로그 스위치들(10∼17)에 의해 병렬로 수신되어, 그들 가운데 아나로그 스위치(10)의 N-MOSFET와 아나로그 스위치(14)의 P-MOSFET가 ON 된다.
제10A도는 아나로그 스위치(10, 11)가 ON될때의 개략 회로도이고, 제10B도는 제10A도의 동작을 설명하는 등가회로도이다.
ON된 2아나로그 스위치들(10, 14)은 그의 각 부하저항의 ON상태 저항(Ron)에 의한 전원전압(V0, V4)의 가산(즉, 합산)전압(V0+V4)을 전압(V0+V4)/2로 분할하며, 제10B도에 보인 바와같이 출력단자(Yn)로부터 동시에 제공된다. 아나로그 스위치들(10, 14) 각각의 ON상태 저항은 P-MOSFET와 N-MOSFET가 공핍 동작을 통해 부하소자들로서 작용될 때 형성된다.
이러한 식으로 4비트(D0∼D3)의 데이타 신호들은 데이타 신호들(D0, D1)과 (D2, D3)으로 나뉘고, 그에따라 아나로그 스위치들(10∼17)중 2이 선택되어 ON되므로 8레벨의 입력전원압들(V0∼V7)보다 수가 큰 16레벨의 전원전압이 출력단자(Yn)를 통해 제공된다.
8입력 전압이 V0=2(V), V1=2.4(V), V2=2.8(V), V3=3.2(B), V4=2(V), V5=3.6(V), V6=5.2(V), V7=6.8(V) 일 때, 제9B도의 디지탈 데이타 드라이버 회로의 입력 데이타, 입력전압 및 출력전압간의 관계는 제11도의 테이블에 보인 바와같다. 제12도는 제11도에 보인 출력전압치에 의한 그레이 스케일 레벨들과 액정의 투과-전압특성(그레이 스케일 특성)그래프이다. 이러한 식으로, 상이한 ON상태 저항을 갖는 아나로그 스위치들을 조합하여 보다 작은 수의 전원들과 아나로그 스위치들로서 많은 그레이 스케일 레벨들을 구동하는 디지탈 드라이버 IC를 실현할 수 있다.
또한 8입력 전압들이 기재된 바와같은 상태하에서, 최대 전력 소비에 의해 최대열량을 발생하는 최악의 경우, 아나로그 스위치들(10∼17)중 하나의 P-MOSFET와, N-MOSFET를 통해 흐르는 최대전류는 다음과 같이 구한다.
각 비트마다 전력소비("Pbit") :
Pbit=(|V0-V7|)×(|V0-V7|)/2Ron
=4.8×4.8/(2×2.5)
=4.6(mW)…………………………………………………………… (1)
각 칩마다 전력소비("pchip") :
Pchip=4.6(mW)×160bits
=740(mW)…………………………………………………………… (2)
인치당 판넬 전력소비(10" panel P) ;
10" panel P=4.6(mV)×640×3
=14.2(W)…………………………………………………………(3)
제13도는 본 발명의 제2실시예에 의한 회로도이다.
제13도에서, 제2실시예에 의한 디지탈 데이타 드라이버 회로는 제9b도의 실시예의 제1 및 제2전압 선택회로들(21, 22)과 스위칭 회로(1) 대신, 아나로그 스위치들(10∼18)을 갖는 스위칭 회로(1A)와 2인접 전원전압들(V0∼V8)에 상응하는 아나로그 스위치들(10∼17)중 2을 선택적으로 ON하기 위한 전압선택 회로(23)로 포함한다. 본 실시예의 스위칭회로(1A)는 제1실시예의 스위칭 회로(1)의 아나로그 스위치들(10∼17)이외에 아나로그 스위치(18) 및 인버터들(10N∼17N) 이외에 인버터(18N)를 갖고 있다.
제2실시예의 회로동작을 설명한다. 제1실시예와 마찬가지로 랫치회로들(31, 32)은 클록신호들(CL1, CL2)에 응답하여 4비트 데이타 신호들(D0∼D3)를 유지한다.
이 유지신호에 따라 전압선택회로(23)는 2인접 아나로그 스위치들(m;m+1), (m은 자연수)을 ON하여 미리 정해진 전원전압들(V0∼V8)중에서 2인접 전원전압들(Vm;Vm+1)을 선택한다.
제14a도는 아나로그 스위치들(m;m+1)이 ON되도록 선택될때의 개략 회로도이며, 제14b도는 제14a도의 동작을 설명하는 등가회로도이다. ON된 2아나로그 스위치들(m;m+1)은 그의 부하저항의 ON상태 저항(Ron)에 의해 전원전압(Vm;Vm;1)의 합산전압(Vm+Vm+1)을 제14b도에 보인 바와같이 출력단자(Yn)에서 제공된 전압(Vm+Vm+1)/2로 나눈다. 아나로그 스위치들(m,m+1)의 ON상태 저항(Ron)은 P-MOSFET와 N-MOSFET가 공핍동작을 통해 부하소자들로서 작용할때 형성된다.
이러한 식으로, 데이타 신호들(D0∼D3)에 따라서, 2인접 아나로그 스위치들(m,m+1)은 아나로그 스위치들(10∼18)로부터 선택되어 ON되므로 8레벨들의 입력 전원전압들(V0∼V8)보다 수가 큰 16레벨들의 전원전압들의 출력단자(Yn)를 통해 제공된다.
8입력전압들이 V0=2(V), V1=2.4(V), V2=2.8(V), V3=3.2(V), V4=3.6(V), V5=4(V), V6=4.4(V), V7=4.8(V), V8=5.2(V) 일 때, 제13도의 디지털 데이타 드라이버 회로의 입력 데이타, 입력전압 및 출력전압간의 관계를 제15도에 테이블로 나타낸다.
이런식으로, 전원전압(V0∼V8)중 2인접전압에 준한 출력전압(Yn)은 제15도에 나타낸 바와같이 16그레이 스케일들(실제적으로 17그레이 스케일들; 그들중16개가 선택됨)중 어떤 것에 상응한다. 전원전압들(V0∼V8)의 2인접 전압들간의 전압차는 0.4V이기 때문에, 전력소비는 전원전압들(V0∼V8)중에서 인접전압들을 선택함으로써 최소화 될 수 있다.
제1실시예의 전력 소비계산(식(1), (2), (3))과 마찬가지로 이 실시예의 전력소비는 다음과 같이 구한다.
각 비트마다 전력소비("pbit") :
pbit=(0.4V)2/2Ron=(0.4V)2/(2×2.5KΩ)
=0.032(mW)………………………………………………………(4)
각 칩마다 전력소비("pchip") :
pchip=0.032×160
=5.12(mW)………………………………………………………(5)
1인치마다
판넬 전력소비(10" panel P) :
10" panel P=0.032mW×1920
=61.4(mW)………………………………………………………(6)
이러한 식으로, 본 실시예는 전술한 실시예의 식(1), (2), (3)에 의해 결정된 것에 비하여 전력소모를 크게 줄일수 있다.
제16도는 제2실시예의 개략 개통회로도로서 본 발명에 의한 제1실시예의 개통 회로도에 비교하기 위한 참조 개봉 회로도이다.
제17도는 본 발명에 의한 전압선택회로(23)의 일예를 나타내는 회로도이다. 여기서, 전압선택회로(23)는 3데이타 신호들(D1∼D3)을 수신하여 8비트의 선택신호를 제공하는 디코더 회로(231)와, 8비트의 선택신호와 다른 데이타 신호(D0)의 AND논리합을 제공하는 AND회로(232)와 AND회로(232)의 출력들과 8비트의 선택신호의 OR논리합을 제공하는 OR회로(233)를 포함한다.
앞의 각 실시예들에서 전원전압들(V0∼V7 또는 V8)중 둘이 선택되어 나뉜다.
본 실시예는 복수의 전원전압레벨들과 그들중 2세트를 임의로 선택하여, 또는 그들의 조합을 분할하여 분할된 전압출력을 제공하여 다수의 그레이 스케일들을 실현시킬 수 있다.
제18도는 본 발명의 제3실시예에 의한 디지탈 데이타 드라이버 회로의 개랙 개통회로도이다.
본 실시예에 의한 디지탈 데이타 드라이버 회로는 제16도의 제2실시예의 전원전압(V0∼V8) 대신 전원 전압(V0∼V4)을 포함하며, 그 전원전압들(V0∼V4) 각각에는 아나로그 스위치들중 상응하는 2스위치들이 접속된다. 예들들어 2아나로그 스위치들(Ra0∼Rbo)은 전원전압(V0)에 접속된다. 상이한 전압레벨들의 전원선들에 접속된 아나로그 스위치들은 동시에 ON되어 전원전압을 분할하여 5입력전압 레벨들보다 더 높은 전압레벨들을 제공한다.
즉, 제18도의 실시예는 5전원들과 그 전원들 각각마다의 상응하는 2아나로그 스위치들 즉, 10아나로그 스위치들(180∼189)을 갖는다. 각 아나로그 스위치들의 ON상태 저항의 비는 1:2(Ral=2Rbi=Ron:i는0∼4)로 설정된다.
제19a, 19b, 19c도에 보인 바와같이, 스위치들은 인접 전원레벨들을 3등레벨(1/4, 1/2, 3/4)로 분할하도록 "1피스(piece)와 2피스", "1피스와 1피스" 또는 "2피스와 1피스"의 구성으로 선택될 수도 있다. 그 결과로서, 5전원들과 10아나로그 스위치들은 16그레이 출력레벨들을 제공할 수 있다.
제19a와 19c도에서 (1)은 단위값을 뜻하며, (1/2)은 Rb=Ra/2를 뜻한다.
제20도는 출력전압 특성도로서, 제18도의 5전원전압과 10아나로그 스위치들의 출력전압들 선택될 아나로그 스위치들, 실현한 16그레이 스케일 레벨들, 입력 데이타간의 관계도이다.
동일 전원에 접속된 2아나로그 스위치들의 ON상태 저항들은 Rai=4(kΩ), Rbi=2(kΩ)이다, 전원전압은 2.0(V), 2.8(V), 3.6(V), 4.4(V), 5.2(V)이다. 이들은 TFT-LCD판넬의 벡레벨(2.0V)와 흑레벨(5.0V)간의 16그레이 스케일들의 전압레벨들을 실현한다.
제3실시예에서는 상이한 ON상태 저항을 갖는 2아나로그 스위치들이 동일한 전원전압 레벨에 접속된다.
2이상의 아나로그 스위치들이 동일한 전원전압 레벨에 접속될 수도 있다. 임의의 전원전압레벨들을 동시에 선택 및 분할할 수도 있다. 이 실시예에 의하며, 복수의 아나로그 스위치들의 ON상태 저항들은 서로 상이하다. 이들은 서로 동일할 수도 있으며, 이들의 합성치는 전원전압들을 분할시 ON될 아나로그 스위치들의 수에 따라 변경될 수 있다.
제21도는 본 발명의 제4실시예에 의한 디지탈 데이타 드라이버 회로의 개략 개통 회로도이다.
본 실시예에 의한 디지탈 데이타 드라이버 회로는 제16도의 제2실시예의 전원선 접속점들과 아나로그 스위치들(10∼18)간에 직렬로 접속된다.
제22a도와 22b도는 본 실시예의 동작원리의 예시도이다. 제22a도와 22b도에서, 2아나로그 스위치들은 동시에 선택하여 선택된 아나로그 스위치들의 ON상태 저항들로서 그의 출력전압들을 분할하여 유도한 출력전압들에서의 불안정에 대해 종래 회로와 본 실시예의 회로를 서로 비교한다. 제22a도의 종래 기술에 의하면, 각 아나로그 스위치들의 ON상태 저항들내의 불안정(△R)이 출력에서 불안정으로 그대로 나타난다.
한편, 제22b도의 실시예에 의하면, 출력에서의 불안정은 주가 저항(γ)이 ON상태 저항에서의 불안정(△R)보다 크면 무시된다.
본 실시예는 ON상태 저항에서의 불안정을 억제하고, 주가된 캐패시턴스의 층방전시간에서의 불안정을 줄이고 또한 2아나로그 스위치들을 선택할 때 뿐만 아니라 1아나로그 스위치를 선택할 때 전압 파형의 상승 특성에서의 불안정으로 인한 표시의 불균등을 제거할 수 있다.
제21도의 제4실시예에 의하며, 드라이버 IC는 9아나로그 스위치들과 9전원들을 내장하여 16그레이 스케일 레벨들을 실현한다. 주기 저항(γ)은 각 아나로그 스위치들과 직렬로 접속된다. 제22a도 22b도에서의 아나로그 스위치의 ON상태 저항(Ron)이 5(kΩ)이고 ON상태 저항의 불안정(△R)이 50%, 즉, △R=250(Ω)일 경우, 또한 Vi=V(V)이고 Vj=0일 경우, 종래 회로의 출력전압(제22a도)은 다음과 같으므로
Yn=V×(1-△R/Ron)/2………………………………………………………(7)
출력에서의 불안정(△Yn)은 다음과 같다.
△Yn=-(V/2)×(△R/Ron)…………………………………………………(8)
그러므로 출력 불안정은 50%이다.
한편, 추가저항(γ)을 갖는 제22b도의 실시예의 출력은 다음과 같으므로,
Yn=V×[1-△R/(Ron+γ)]/2…………………………………………………(9)
출력에서의 불안정(△Yn)은 다음과 같다.
△Yn=-(V/2)×[△R/(Ron+γ)]……………………………………………(10)
즉, 출력불안정은 250/(500+5000)=0.045, 즉, 약 5%이다.
그다음, 추가 저항을 형성하는 방법을 설명한다.
집접회로내에 형성된 저항들은 반도체 저항 또는 박막 저항들이다. 반도체 저항들은 확산저항과 이온주입 저항들로 분류된다.
확산저항은 베이스 또는 에미터용 확산층을 사용한다. 제23a도는 npn 트랜지스터의 p형 베이스 확산층을 사용하는 확산저항의 소자구조를 나타내는 평면도이다. 또한, 제23b도는 제23a도의 단면도이다. 길이(L)와 폭(W)에 의해 저항치(R)를 다음과 같은 나타낸다.
R=pL/XjW (11)
상기 식중, P는 확산층의 평균저항비이고, Xj는 접합깊이이다.
실제의 저항설계에서, 층저항(또는 박막 저항)은 Rs=R/Xj이다. 층저항은 평균패턴상에서의 단위 스퀘어당 저항치로서 Ω/스퀘어 단위이다.
이식을 식(11)에 대해 치환하면 R=Rs(L/W)이다. Rs는 통상 베이스 확산층에 대해 50∼250Ω/스퀘어이고, 또한 에미터 확산층에 대해 2∼10Ω/스퀘어이다. 전자는 kΩ의 전도의 저항으로서 사용되며, 또한 후자는 수 Ω∼100Ω 정도의 저항으로서 사용된다. 캐리어의 이동도는 온도에 따라 감소하기 때문에, Rs는 약1000∼2000ppm/-의 정의 온도인자를 갖는다. Rs의 이러한 온도 의존성은 집적회로의 온도드리프트를 야기한다. 확산저항을 역바이어스의 pn 접합에 의해 기판으로부터 분리되기 때문에 기생효과로 인한 공핍증 캐패시턴스를 갖는다. 제23c도에 보인 바와같이 고주파 등가회로를 고주파수에 임피던스가 감소하는 분산 RC회로이다.
이온주입 저항은 오온주입 기술에 따라 붕활물과 같은 불순물을 주입하여 반도체 표면상에 형성된 층저항이다.
제24도는 이온주입 저항의 구획진 구성을 나타낸다.
실리콘 표면상에 형성된 통상 0.1∼0.8㎛ 두께의 박막층에는 불순물이 존재한다. 즉, 이온주입 저항은 2∼4㎛ 두께의 확산층보다 약 20배으므로 100KΩ 정도의 고저항치를 갖는다.
제25도에 나타낸 바와같이, 박막저항은 산화막상에 형성된 폴리시리콘 박막 또는 니크롬 박막이다. 박막 저항은 20∼500Ω/스퀘어의 층저항과, 작은 기상 캐패시턴스와, 저전압 의존성을 유지하기 때문에 사용하기 용이하다. 반도체 공정들에서는 폴리실리콘이 자주 사용되고 또한 LSI와 양호한 친화성을 갖는다.
니크롬은 쉽게 트리밍하여 정밀 D/A 콘버터용 부하저항으로서 사용할 수 있다.
사용되는 확산저항, 이온주입저항 및 박막 저항은 추가저항들의 필요성과 제조용이성에 따라 결정된다.
제4실시예에서는 추가 저항들의 전원들과 아나로그 스위치들간 또는 아나로그 스위치들과 출력간에 배치 될 수도 있다.
제26도는 본 발명의 제5실시예에 의한 디지탈 데이타 디스플레이 회로를 나타내는 대략 개통회로도이다. 여기서 볼 수 있는 바와같이, 본 실시예의 다지털 데이타 드라이버 회로는 제18도의 제3실시예의 전원선들과 아나로그 스위치들(180∼189)간에 배치되는 추가 저항들(ra0∼ra4)을 포함한다.
본 실시예의 동작원리는 제4실시예의 것과 동일하다. 아나로그 스위치들의 ON상태 저항들에서의 불안 정성은 고저항치를 갖는 추가 저항들에 의해 최소화된다.
상술한 바와같이, 본 발명은 상이한 상응전압 레벨들은 갖는 복수의 전원전압 단자들에 제각기 접속된 하나 이상의 아나로그 스위치들을 선택적으로 ON하여 온된 아나로그 스위치들의 부하저항들에 의해 복수의 전원전압들을 분할한다.
그 결과로서, 출력전압 레벨수는 전원전압 레벨수 보다 더 커질 수 있다. 종래 기술에 비해 회로구성을 간단히 하고 또한 회로의 사이즈를 증가시킴이 없이 본 발명은 디스플레이 판넬을 보다 많은 그레이 스케일들로 구동시킬 수 있다.
그밖에도, 본 발명은 전압레벨들간의 불안정과 각 아나로그 스위치의 ON상태 저항에서의 불안정을 최소화하여 그레이 스케일과 멀티칼라(전칼라)로서 고화질을 표시할 수 있다.

Claims (32)

  1. 액정 디스플레이용 제1복수 디지탈식 선택가능 그레이 스케일을 제공하는 데이타 드라이버 회로에 있어서, 상이한 전압레벨들이 입력되는 상기 제1복수보다 적은 제2복수의 전원전압 단자들(V0, V1∼Vn)과, 전압단자들(V0, V1∼Vn)을 통해 입력된 전압에 따라 디스플레이 판넬에 전압을 공급하는 드라이버 회로 출력단자(Y)와, 상기 전원전압 단자들(V0, V1∼Vn)중 상응하는 것에 접속된 입력단자, 상기 구동회로 출력단자(Y)에 접속된 출력단자 및 상응하는 입력 ON신호를 수신하는 연관된 스위칭단자를 각각 가지며, 또한 상기 입력 ON 신호에 따라 ON으로 스위치되며, 또한 상응하는 부하 저항들을 각각 갖는 복수의 아나로그 스위치들(10, 11∼1n)과, 액정 디스플에이에 의해 생성할 디스플레이의 제1복수의 그레이 스케일 값중 특정 그레이 스케일값을 한정하는 디스플레이 데이타 신호원(31, 32)과, 상기 디스플레이 데이타신호들을 수신하기 위해 상기 디스플레이 데이타 신호원에 접속되는 입력단자들을 가지며, 상기 복수의 아나로그 스위치들의 연관된 스위칭 단자들에 각각 접속되는 출력단자들을 가지며, 또한 생성할 상응하는 디스플레이를 위해 수신된 디스플레이 데이타 신호들에 의해 한정된 특정 그레이 스케일치에 따라 그에 응답하여 상기 복수의 아나로그 스위치들의 하나이상의 연관된 입력단자들에 하나 이상의 입력 ON 신호들을 상기 출력단자들로부터 선택적으로 발생 공급하기 위해 상기 수신된 디스플레이 데이타 신호에 응답하는 선택회로(21, 22)을 포함하며, 상기 아나로그 스위치들은 상기 선택회로로부터 ON 신호를 수신하여 상응하는 부하저항들을 통해 그의 각 출력단자들에서 출력들을 생성하여 그의 출력들을 상기 드라이버 회로 출력단자에서 상기 데이타 라인 드라이버 회로의 상기 선택된 그레이 스케일 디스플레이 구동신호출력을 조합하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플렝이의 디지탈 데이타 드라이버 회로.
  2. 제1항에 있어서, 상기 아나로그 스위치들(10, 11, 1n)은 복수(m)의 그룹들로 배치되며, 상기 선택회로(21, 22)는 상기 m 그룹들 각각내의 상응하는 하나 또는 복수의 아나로그 스위치들에 하나 또는 복수의 ON 신호를 선택적으로 공급하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  3. 제1항에 있어서, 상기 아나로그 스위치들(10, 11∼1n)은 복수(m)의 그룹들로 배치되며, 상기 선택회로(21, 22)는 상기 그룹들 각각내의 상응하는 하나 또는 복수의 아나로그 스위치들에 하나 또는 복수의 ON신호를 선택적으로 공급하며, 또한 ON 신호가 선택적으로 공급되는 각 그룹의 상응하는 복수의 아나로그 스위치의 각 입력단자들이 상이한 인접전압 레벨을 갖는 상응하는 전원전압 단자들에 접속되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지절 데이타 드라이버 회로,
  4. 제1항에 있어서, 상기 아나로그 스위치들(10, 11∼1n) 각각은 아나로그 스위치의 전압단자들(V0∼Vn)과 출력단자(Y)간에 병렬로 접속되며, 상응하는 제1 및 제2제어단자들을 가지며, 또한, 상이한 도전형을 갖는 제1 및 제2트랜지스터들을 가지며, 또한 상기 선택회로(21, 22)는 상기 각 아나로그 스위치마다 상기 제1 및 제2트랜지스터들의 제1 및 제2제어단자에 상응하는 제1 및 제2출력단자쌍을 각각 가지며, 또한 그의 각각의 상이한 도전형에 따라 상기 아나로그 스위치의 제1 및 제2트랜지스터들의 상기 제1 및 제2제어단자들에 제각기 선택신호와 반전된 선택신호를 ON신호로서 공급하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  5. 제1항에 있어서, 상기 아나로그 스위치들(10, 11∼1n) 각각의 상기 제1 및 제2트랜지스터들은 각각 게이트단자들을 갖는 채널 MOSFET와 n-채널 MOSFET로 또한, 상기 제1 및 제2트랜지스터의 각 제어단자들은 제각기 게이트단자들로 되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  6. 제1항에 있어서, 상기 복수의 아나로그 스위치들(10, 11∼1n)과 상기 전원전압단자들의 입력단자들간에 제각기 직렬 접속되는 복수의 저항들(γ0, γ1∼γn)을 더 포함하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  7. 제6항에 있어서, 상기 아나로그 스위치들(10, 11∼1n)은 복수(m)의 그룹들로 배치되며, 상기 선택회로(21, 22)는 상기 m그룹들 각각내의 상응하는 하나 또는 복수의 아나로그 스위치들에 하나 또는 복수의 ON 신호를 상기 디스플레이 데이타 입력신호에 따라 그에 응답하여 선택적으로 공급하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  8. 제6항에 있어서, 상기 아나로그 스위치들(10, 11∼1n)은 복수(m)의 그룹들로 배치되며, 상기 선택회로(21, 22)는 상기 m그룹들 각각내의 상응하는 하나 또는 복수 아나로그 스위치들에 하나 또는 복수의 ON 신호를 선택적으로 공급하며, 또한 ON신호가 선택적으로 공급되는 각 그룹의 상응하는 복수의 아나로그 스위치의 각 입력단자들이 상이한 인접전압 레벨을 갖는 상응하는 전원전압 단자들에 접속되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  9. 제6항에 있어서, 상기 아나로그 스위치들(10, 11∼1n) 각각은 상기 아나로그 스위치의 전압단자들(V0∼Vn)과 출력단자(Y)간에 병렬로 접속되며, 상응하는 제1 및 제2제어단자들을 가지며, 또한 상이한 도전형을 갖는 제1 및 제2트랜지스터들을 가지며, 또한 상기 선택회로(21, 22)는 상기 각 아나로그 스위치마다 상기 제1 및 제2트랜지스터들의 제1 및 제2제어단자에 상응하는 제1 및 제2출력단자쌍을 각각 가지며, 또한 그의 각각의 상이한 도젼형에 따라 상기 아나로그 스위치의 제1 및 제2트랜지스터들의 상기 제1 및 제2제어단자들에 제각기 선택신호와 반전된 선택신호를 ON신호로서 공급하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  10. 제6항에 있어서, 상기 아나로그 스위치들(10, 11∼1n) 각각의 상기 제1 및 제2트랜지스터들은 각각 게이트단자들을 갖는 채널 MOSFET와 n-채널 MOSFET로 되며 또한, 상기 제1 및 제2트랜지스터의 각제어단자들은 제각기 게이트단자들로 되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  11. 제6항에 있어서, 상기 아나로그 스위치들(10, 11∼1n) 각각은 상기 선택회로로부터 ON 신호수신에 의해 ON 상태로 스위치될 때 각각의 저항값을 가지며, 상기 복수의 저항들(γ0,γ1∼γn) 각각의 저항치가 상기 연관된 아나로그 스위치의 ON 상태에서 상기 부하저항의 저항치보다 큰 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  12. 제6항에 있어서, 상기 디스플레이 회로는 반도체 기판내에 실장되며, 상기 직렬접속된 저항들(γ0,γ1∼γn)은 확산저항법, 이온주입 저항법 또는 박막 저항법중 선택된 것에 따라 상기 기판내에 형성되는 거싱 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  13. 액정 디스플레이용 제1복수의 디지탈식 선택가능 그레이 스케일을 제공하는 데이타 드라이버 회로에 있어서, 상이한 전압레벨들이 입력되는 상기 제1복수보다 적은 제2복수의 전원전압 단자들(V0, V1∼Vn)과, 전압단자들(V0, V1∼Vn)을 통해 입력된 전압에 따라 디스플레이 판넬에 전압을 공급하는 드라이버 회로 출력단자(Y)와, 상기 전원전압 단자들(V0, V1=Vn)중 상응하는 것에 접속된 입력단자. 상기 구동회로 출력단자(Y)에 접속된 출력단자 및 상응하는 입력 ON신호를 수신하는 연관된 스위칭단자를 각각 가지며, 또한 상기 입력 ON신호에 따라 ON으로 스위치되며, 또한 병렬부하저항을 갖는 적어도 2아나로그 스위치들로 각각 구성된 복수의 아나로그 스위치그룹들(10,11∼1n)과, 액정 디스플레이에 의해 생성할 디스플레이의 제1복수의 그레이 스케일 값중 특정 그레이 스케일 값을 한정하는 디스플레이 데이타 신호원(31,32)과, 상기 디스플레이 데이타신호들을 수신하기 위해 상기 디스플레이 데이타 신호원에 접속되는 입력단자들을 가지며, 상기 복수의 아나로그 스위치들의 연관된 스위칭 단자들에 각각 접속되는 출력단자들을 가지며, 또한 생성할 승응하는 디스플레이를 위해 수신된 디스플레이 데이타 신호들에 의해 한정된 특정 그레이 스케일치에 따라 그에 응답하여 상기 복수의 아나로그 스위치들의 연관된 입력단자들에 적어도 하나의 입력ON 신호들을 상기 출력단자들로부터 선택적으로 발생 공급하기 위해 상기 수신된 디스플레이 데이타 신호에 응답하는 선택회로(21,22)를 포함하여, 상기 아나로그 스위치들은 상기 선택회로로부터 ON신호를 수신하여 상응하는 부하저항들을 통해 그의 각 출력단자들에서 출력들을 생성하여 그의 출력들을 상기 드라이버 회로 출력단자에서 상기 데이타라인 드라이버 회로의 상기 선택된 그레이 스케일 디스플레이 구동신호출력을 조합하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  14. 제13항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 각 부하 저항들은 서로 다른 것이 특징인 디지탈 스레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  15. 제14항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 수는 2이고, 그의 부하저항치의 비는 1대 2인 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  16. 제13항에 있어서, 상기 선택회로(21,22)는 상기 수신된 데이타 디스플레이 신호에 의해 한정된 특성 그레이 스케일 값에 따라 상기 그레이 스케일을 갖는 전원전압단자에 입력단자가 접속되는 특정 아나로그 스위치의 연관된 스위칭단자에 단하나의 입력 ON 신호를 선택적으로 생성공급하거나 또는 2상이한 아나로그 스위C 그룹들 각각으로부터 적어도 제1 및 제2아나로그 스위치의 연관된 입력단자들에 적어도 제1 및 제2입력 ON신호들을 동시에 선택적으로 발생 공급되며, 그에 의해 출력 전압이 선택된 아나로그 스위치들의 부하 저항들에 의해 분할된 2상이한 아나로그 스위치 그룹들중 상기 적어도 제1 및 제2선택된 아나로그 스위치들의 입력단자들에 접속된 각각의 전원전압단자의 전원전압 레벨의 중간레벨인 전압레벨을 갖는 디스플레이 드라이버 신호출력을 발생하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  17. 제16항에 있어서, 아나로그 스위치 그룹내의 아나로그 스위치들의 부하 저항들은 서로 다른 부하저항치를 갖는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  18. 제17항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 수는 2이고, 그의 부하저항치의 비는 1대 2인 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  19. 제16항에 있어서, 상기 선택회로(21,22)가 상기 수신된 디스플레이 데이타 신호에 따라 소정의 아나로그 스위치 그룹들의 상응하는 복수의 아나로그 스위치들의 복수의 연관된 입력단자들중 상응하는 수의 입력단자에 상응하는 수의 입력 ON신호를 동시에 발생 공급하고 그에 의해 상응하는 부하저항들의 합성치를 변경하기 위해 드라이버 회로 출력단자에 생성된 디스플레이 드라이버 신호출력의 출력단자(Y)의분할 전압 레벨이 변경되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 다지탈 데이타 드라이버 회로.
  20. 제19항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 상응하는 부하저항들은 서로 다른 저항치를 갖는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  21. 제20항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 수는 2이고, 그의 부하저항치의 비는 1대 2인 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  22. 제13항에 있어서 상기 복수의 아나로그 스위치의 입력단자들과 상기 상응하는 전원전압단자간에 제각기 접속되는 복수의 저항소자들을 더 포함하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  23. 제22항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 상응하는 부하저항들은 서로 다른 저항치를 갖는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  24. 제23항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 수는 2이고, 그의 부하저항치의 비는 1대 2인 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  25. 제22항에 있어서, 상기 선택회로(21,22)는 상기 수신된 데이타 디스플레이 신호에 의해 한정된 특정 그레이 스케일 값에 따라 상기 그레이 스케일을 갖는 전원전압단자에 입력단자가 접속되는 특정 아나로그 스위치의 연관된 스위칭단자에 단하나의 ON신호를 선택적으로 생성공급하거나 또는 2상이한 아나로그 스위치 그룹들 각각으로부터 적어도 제1 및 제2아나로그 스위치의 연관된 입력단자들에 적어도 제1 및 제2입력 ON신호들을 동시에 선택적으로 발생 공급되면, 그에 의해 출력전압이 선택된 아나로그 스위치들의 부하 저항들에 의해 분할된 2상이한 아나로그 스위치 그룹들중 상기 적어도 제1 및 제2선택된 아나로그 스위치들의 입력단자들에 접속된 각각의 전원전압단자의 전원전압 레벨의 중간 레벨인 전압레벨을 갖는 디스플레이 드라이버 신호출력을 발생하는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  26. 제25항에 있어서, 아나로그 스위치 그룹내의 아나로그 스위치들의 부하 저항들은 서로 다른 부하저항치를 갖는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  27. 제26항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 수는 2이고, 그의 부하저항치의 비는 1대 2인 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  28. 제25항에 있어서, 상기 선택회로(21,22)가 상기 수신된 디스플레이 데이타 신호에 따라 소정의 아나로그 스위치 그룹들의 상응하는 복수의 아나로그 스위치들의 복수의 연관된 입력단자들중 상응하는 수의 입력단자에 상응하는 수의 입력 ON신호를 동시에 발생 공급하고 그에 의해 상기 상응하는 부하 저항들의 합성치를 변경하기 위해 드라이버 회로 출력단자에 생성된 디스플레이 드라이버 신호출력의 출력단자(Y)의 분할 전압 레벨이 변경되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  29. 제28항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 상응하는 부하저항들은 서로 다른 저항치를 갖는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  30. 제29항에 있어서, 상기 각 아나로그 스위치 그룹내의 아나로그 스위치들의 수는 2이고, 그의 부하저항치의 비는 1대 2인 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
  31. 제13항에 있어서, 상기 아나로그 스위치들(10,11∼1n) 각각은 상기 선택회로로부터 ON신호수신에 의해 ON상태로 스위치될 때 각각의 저항값을 가지며, 상기 복수의 저항들(γ0,γ1∼γn) 각각의 저항치가 상기 연관된 아나로그 스위치의 ON상태에서 상기 부하저항의 저항치보다 큰 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이 디지탈 데이타 드라이버 회로.
  32. 제13항에 있어서, 상기 드라이버 회로는 반도체 기판내에 실장되며, 상기 직렬접속된 저항들(γ0,γ1∼γn)은 확산저항법, 이온주입 저항법 또는 박막 저항법중 선택된 것에 따라 상기 기판내에 형성되는 것이 특징인 디지탈 그레이 스케일용 액정 디스플레이의 디지탈 데이타 드라이버 회로.
KR1019910016970A 1990-09-28 1991-09-28 디지탈 그레이 스케일용 액정 디스플레이 데이타 드라이버 회로 KR960001979B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP90-259300 1990-09-28
JP25930090 1990-09-28
JP91-116036 1991-05-21
JP3116036A JP2659473B2 (ja) 1990-09-28 1991-05-21 表示パネル駆動回路

Publications (1)

Publication Number Publication Date
KR960001979B1 true KR960001979B1 (ko) 1996-02-08

Family

ID=26454426

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910016970A KR960001979B1 (ko) 1990-09-28 1991-09-28 디지탈 그레이 스케일용 액정 디스플레이 데이타 드라이버 회로

Country Status (5)

Country Link
US (1) US5196738A (ko)
EP (1) EP0478371B1 (ko)
JP (1) JP2659473B2 (ko)
KR (1) KR960001979B1 (ko)
DE (1) DE69123533D1 (ko)

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69115414T2 (de) * 1990-09-28 1996-06-13 Sharp Kk Steuerschaltung für ein Anzeigegerät
JP2794499B2 (ja) 1991-03-26 1998-09-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR960008104B1 (ko) * 1991-05-21 1996-06-19 샤프 가부시끼가이샤 표시장치의 구동방법과 표시장치의 구동회로 및 이를 이용한 표시장치
JPH05181443A (ja) * 1991-07-01 1993-07-23 Seiko Epson Corp コンピュータ
JPH0561432A (ja) * 1991-08-29 1993-03-12 Sharp Corp 液晶ドライバ回路
JPH05100635A (ja) * 1991-10-07 1993-04-23 Nec Corp アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法
JP2989952B2 (ja) * 1992-01-13 1999-12-13 日本電気株式会社 アクティブマトリクス液晶表示装置
US5495287A (en) * 1992-02-26 1996-02-27 Hitachi, Ltd. Multiple-tone display system
JP3288426B2 (ja) * 1992-05-19 2002-06-04 シチズン時計株式会社 液晶表示装置およびその駆動方法
FR2691568B1 (fr) * 1992-05-21 1996-12-13 Commissariat Energie Atomique Procede d'affichage de differents niveaux de gris et systeme de mise en óoeuvre de ce procede.
JP3276725B2 (ja) * 1992-10-07 2002-04-22 株式会社日立製作所 液晶表示装置
JP2831518B2 (ja) * 1992-10-30 1998-12-02 シャープ株式会社 表示装置の駆動回路
JP2849010B2 (ja) * 1992-11-25 1999-01-20 シャープ株式会社 表示装置の駆動回路
JPH0760301B2 (ja) * 1992-12-02 1995-06-28 日本電気株式会社 液晶駆動回路
JPH06274133A (ja) * 1993-03-24 1994-09-30 Sharp Corp 表示装置の駆動回路及び表示装置
JPH06314080A (ja) * 1993-04-14 1994-11-08 Internatl Business Mach Corp <Ibm> 液晶表示装置
FR2708129B1 (fr) * 1993-07-22 1995-09-01 Commissariat Energie Atomique Procédé et dispositif de commande d'un écran fluorescent à micropointes.
US5703617A (en) * 1993-10-18 1997-12-30 Crystal Semiconductor Signal driver circuit for liquid crystal displays
US5574475A (en) * 1993-10-18 1996-11-12 Crystal Semiconductor Corporation Signal driver circuit for liquid crystal displays
US5734366A (en) * 1993-12-09 1998-03-31 Sharp Kabushiki Kaisha Signal amplifier, signal amplifier circuit, signal line drive circuit and image display device
US5510748A (en) * 1994-01-18 1996-04-23 Vivid Semiconductor, Inc. Integrated circuit having different power supplies for increased output voltage range while retaining small device geometries
TW270993B (en) * 1994-02-21 1996-02-21 Hitachi Seisakusyo Kk Matrix liquid crystal display and driving circuit therefor
US5936604A (en) * 1994-04-21 1999-08-10 Casio Computer Co., Ltd. Color liquid crystal display apparatus and method for driving the same
JP3059048B2 (ja) * 1994-05-19 2000-07-04 シャープ株式会社 液晶表示装置及びその駆動方法
TW275684B (ko) * 1994-07-08 1996-05-11 Hitachi Seisakusyo Kk
JP3275991B2 (ja) * 1994-07-27 2002-04-22 シャープ株式会社 アクティブマトリクス型表示装置及びその駆動方法
JPH08101669A (ja) 1994-09-30 1996-04-16 Semiconductor Energy Lab Co Ltd 表示装置駆動回路
EP1280128A3 (en) * 1994-11-17 2003-03-05 Seiko Epson Corporation Display device, display device drive method and electronic instrument
JP2715943B2 (ja) * 1994-12-02 1998-02-18 日本電気株式会社 液晶表示装置の駆動回路
US5739805A (en) * 1994-12-15 1998-04-14 David Sarnoff Research Center, Inc. Matrix addressed LCD display having LCD age indication, and autocalibrated amplification driver, and a cascaded column driver with capacitor-DAC operating on split groups of data bits
JP3135810B2 (ja) * 1995-01-31 2001-02-19 シャープ株式会社 画像表示装置
WO1996036902A1 (fr) * 1995-05-17 1996-11-21 Seiko Epson Corporation Affichage a cristaux liquides, son procede d'excitation, circuit d'excitation et alimentation electrique employes a cet effet
US6184854B1 (en) * 1995-07-10 2001-02-06 Robert Hotto Weighted frame rate control with dynamically variable driver bias voltage for producing high quality grayscale shading on matrix displays
KR0149297B1 (ko) * 1995-07-12 1998-12-15 김광호 액정 표시 장치 및 그 구동 방법
JP3277106B2 (ja) * 1995-08-02 2002-04-22 シャープ株式会社 表示装置の駆動装置
KR0149296B1 (ko) * 1995-08-29 1998-12-15 김광호 광 시야각 구동회로와 그 구동방법
KR100205371B1 (ko) * 1996-03-26 1999-07-01 구자홍 액정의 다계화 구동회로
TW382736B (en) 1996-04-18 2000-02-21 Eastern Kk Circuit board for a semiconductor device and method of making the same
JPH09325319A (ja) * 1996-06-07 1997-12-16 Sharp Corp 単純マトリクス型液晶表示装置およびその駆動回路
JPH1078592A (ja) * 1996-09-03 1998-03-24 Semiconductor Energy Lab Co Ltd アクティブマトリクス表示装置
TW317354U (en) * 1996-09-10 1997-10-01 Ind Tech Res Inst Thin film transistor liquid crystal driving device
JP3403027B2 (ja) * 1996-10-18 2003-05-06 キヤノン株式会社 映像水平回路
KR100192429B1 (ko) * 1996-10-24 1999-06-15 구본준 액정표시소자의 구동장치
JP3501939B2 (ja) * 1997-06-04 2004-03-02 シャープ株式会社 アクティブマトリクス型画像表示装置
JPH10340070A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JPH1145076A (ja) 1997-07-24 1999-02-16 Semiconductor Energy Lab Co Ltd アクティブマトリクス型表示装置
JPH1173164A (ja) * 1997-08-29 1999-03-16 Sony Corp 液晶表示装置の駆動回路
JP4046811B2 (ja) * 1997-08-29 2008-02-13 ソニー株式会社 液晶表示装置
JP3613940B2 (ja) 1997-08-29 2005-01-26 ソニー株式会社 ソースフォロワ回路、液晶表示装置および液晶表示装置の出力回路
JP3464599B2 (ja) * 1997-10-06 2003-11-10 株式会社 日立ディスプレイズ 液晶表示装置
KR100292405B1 (ko) * 1998-04-13 2001-06-01 윤종용 오프셋 제거 기능을 갖는 박막트랜지스터 액정표시장치 소스드라이버
JP2001159881A (ja) * 1999-12-02 2001-06-12 Nec Corp 液晶表示コントローラ並びに液晶表示装置
US6346900B1 (en) 1999-12-10 2002-02-12 Winbond Electronics Corporation Driving circuit
US6344814B1 (en) * 1999-12-10 2002-02-05 Winbond Electronics Corporation Driving circuit
US7088322B2 (en) * 2000-05-12 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4579377B2 (ja) * 2000-06-28 2010-11-10 ルネサスエレクトロニクス株式会社 多階調デジタル映像データを表示するための駆動回路及びその方法
US7180496B2 (en) 2000-08-18 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving the same
TW514854B (en) * 2000-08-23 2002-12-21 Semiconductor Energy Lab Portable information apparatus and method of driving the same
JP2002311912A (ja) * 2001-04-16 2002-10-25 Hitachi Ltd 表示装置
US7030846B2 (en) * 2001-07-10 2006-04-18 Samsung Electronics Co., Ltd. Color correction liquid crystal display and method of driving same
JP3552699B2 (ja) * 2001-11-08 2004-08-11 セイコーエプソン株式会社 パルス幅変調信号生成回路、データライン駆動回路、電気光学装置及び電子機器
US6958651B2 (en) 2002-12-03 2005-10-25 Semiconductor Energy Laboratory Co., Ltd. Analog circuit and display device using the same
JP4623712B2 (ja) * 2004-07-02 2011-02-02 ルネサスエレクトロニクス株式会社 階調電圧選択回路、ドライバ回路、液晶駆動回路、液晶表示装置
KR100687041B1 (ko) * 2005-01-18 2007-02-27 삼성전자주식회사 소스 구동 장치, 이를 포함한 디스플레이 장치 및 소스구동 방법
US7834679B2 (en) * 2007-02-06 2010-11-16 Panasonic Corporation Semiconductor switch
CN107742497B (zh) * 2017-10-31 2019-08-27 昆山国显光电有限公司 异形显示屏的像素单元驱动方法和驱动装置
WO2024026602A1 (en) * 2022-08-01 2024-02-08 Jade Bird Display (shanghai) Limited Led driving system and method

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3560957A (en) * 1966-01-26 1971-02-02 Hitachi Ltd Signal conversion systems with storage and correction of quantization error
US3522420A (en) * 1968-05-10 1970-08-04 Telefunken Patent Analog-digital multiplying circuit
JPS542096A (en) * 1977-06-07 1979-01-09 Hitachi Ltd Drive unit for liquid crystal matrix panel
JPS5823090A (ja) * 1981-08-03 1983-02-10 株式会社日立製作所 表示装置
JPS61137193A (ja) * 1984-12-07 1986-06-24 沖電気工業株式会社 液晶駆動装置
JPS63141414A (ja) * 1986-12-03 1988-06-13 Matsushita Electric Ind Co Ltd Da変換装置
JP2664910B2 (ja) * 1987-10-29 1997-10-22 株式会社日立製作所 デイスプレイ
JP2737975B2 (ja) * 1989-01-27 1998-04-08 日本電気株式会社 薄膜二端子素子型アクティブマトリクス液晶表示装置
EP0391655B1 (en) * 1989-04-04 1995-06-14 Sharp Kabushiki Kaisha A drive device for driving a matrix-type LCD apparatus
DE69115414T2 (de) * 1990-09-28 1996-06-13 Sharp Kk Steuerschaltung für ein Anzeigegerät
US5099192A (en) * 1990-10-12 1992-03-24 Hewlett-Packard Company Light emitting diode array current power supply
JPH04194896A (ja) * 1990-11-28 1992-07-14 Internatl Business Mach Corp <Ibm> 階調表示方法及び装置

Also Published As

Publication number Publication date
JPH04226422A (ja) 1992-08-17
DE69123533D1 (de) 1997-01-23
JP2659473B2 (ja) 1997-09-30
EP0478371A2 (en) 1992-04-01
EP0478371B1 (en) 1996-12-11
US5196738A (en) 1993-03-23
EP0478371A3 (en) 1992-12-09

Similar Documents

Publication Publication Date Title
KR960001979B1 (ko) 디지탈 그레이 스케일용 액정 디스플레이 데이타 드라이버 회로
US8159486B2 (en) Level converter circuit and a liquid crystal display device employing the same
KR100297140B1 (ko) 저전력소비와 정밀한 전압출력을 갖는 액정 표시용 구동 회로
US6518941B1 (en) Display device
US7460098B2 (en) Liquid crystal display device having a gray-scale voltage producing circuit
KR0183487B1 (ko) 액정 표시 장치용 구동 회로
KR100366868B1 (ko) 디스플레이 장치의 구동 회로
US6459395B1 (en) Digital-to-analog converter and display unit with such digital-to-analog converter
US6970152B1 (en) Stacked amplifier arrangement for graphics displays
US6127997A (en) Driver for liquid crystal display apparatus with no operational amplifier
KR19990006574A (ko) 디지털-아날로그 변환기와 회로기판과 전자기기 및 액정표시장치
KR19980071688A (ko) 매트릭스형 표시장치의 구동용 전압 생성 회로
US6633192B2 (en) Level shift circuit and semiconductor device using the same
US7245283B2 (en) LCD source driving circuit having reduced structure including multiplexing-latch circuits
US6556182B1 (en) Liquid crystal display device having an improved video line driver circuit
KR100395831B1 (ko) 차동 증폭 장치, 반도체 장치, 전원회로 및 이를 이용한전자기기
US20040263464A1 (en) Low power source driver for liquid crystal display
JPH09230829A (ja) ソースドライバの出力回路
KR100501140B1 (ko) 표시 장치
JPH11242528A (ja) 基準電源回路
JP3505562B2 (ja) 電源回路
JP2005099821A (ja) 液晶表示装置
JP2001290123A (ja) 液晶パネル駆動用半導体集積回路
KR20050002326A (ko) 액정표시장치용 저전력 소스 드라이버
Hattori Accuracy of Current Delivery System in Current Source Data-Driver IC for AM-OLED

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080122

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee