KR930009257A - 2개의 샘플 홀드 회로를 사용한 리플 제거 위상 검출기 - Google Patents

2개의 샘플 홀드 회로를 사용한 리플 제거 위상 검출기 Download PDF

Info

Publication number
KR930009257A
KR930009257A KR1019920020326A KR920020326A KR930009257A KR 930009257 A KR930009257 A KR 930009257A KR 1019920020326 A KR1019920020326 A KR 1019920020326A KR 920020326 A KR920020326 A KR 920020326A KR 930009257 A KR930009257 A KR 930009257A
Authority
KR
South Korea
Prior art keywords
pulse
voltage
capacitor
sampling
reference pulse
Prior art date
Application number
KR1019920020326A
Other languages
English (en)
Other versions
KR960012801B1 (ko
Inventor
마사끼 이찌하라
Original Assignee
세끼모또 타다히로
닛본덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세끼모또 타다히로, 닛본덴기 가부시끼가이샤 filed Critical 세끼모또 타다히로
Publication of KR930009257A publication Critical patent/KR930009257A/ko
Application granted granted Critical
Publication of KR960012801B1 publication Critical patent/KR960012801B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • H03D13/005Circuits for comparing the phase or frequency of two mutually-independent oscillations in which one of the oscillations is, or is converted into, a signal having a special waveform, e.g. triangular
    • H03D13/006Circuits for comparing the phase or frequency of two mutually-independent oscillations in which one of the oscillations is, or is converted into, a signal having a special waveform, e.g. triangular and by sampling this signal by narrow pulses obtained from the second oscillation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)
  • Measuring Phase Differences (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

일정한 주파수의 기준 펄스 및 입력 펄스를 수신하여 이들 펄스들 사이의 위상차에 비례하는 램프 전압을 발생시키기 위한 램프 전압 발생기를 포함하는 위상검출기가 제공된다. 제1샘플링 펄스에 응답하여 램프 전압을 샘플링하고 샘플링된 전압을 홀드한다. 리플 성분을 제거하기 위해서, 또한 샘플링 펄스에 응답하여 정전압원으로부터의 전압을 샘플링하고 이 샘플링된 전압을 홀드시키기 위한 제2샘플 홀드 회로가 제공된다. 제1 및 제2샘플 홀드 회로에 의해 샘플링된 전압은 감산기에 입력되는데, 그곳에서 두 입력 전압 사이의 전압차가 검출된다. 2개의 샘플 홀드 회로에 의해 발생된 리플 성분은 감산기에 의해 제거된다.

Description

2개의 샘플 홀드 회로를 사용한 리플 제거 위상검출기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 위상검출기의 블럭도,
제2도는 제1도에 사용된 각 스위치의 상세도.

Claims (5)

  1. 선정된 일정 주파수의 기준 펄스 및 입력 펄스를 수신하여 상기 기준 펄스와 상기 입력 펄스 사이의 위상차에 비례하는 램프 전압을 나타내기 위한 램프 전압발생 수단(7,11,15,17,32), 기준 펄스에 따라 샘플링 펄스를 발생시키기 위한 수단(32), 상기 샘플링 펄스에 응답하여 상기 램프 전압을 샘플링하기 위한 제1 샘플홀드 수단(30,32), 상기 샘플링 펄스에 응답하여 정전압을 샘플링하기 위한 제2샘플 홀드 수단(32,32) 및 상기 제1 및 제2 샘플 수단에 의해 샘플된 전압 사이의 전압차를 검출하기 위한 수단(2)를 포함하는 것을 특징으로 하는 위상검출기.
  2. 제1항에 있어서, 상기 기준 펄스를 제1기준 펄스로 수신하여 제1기준 펄스에 대해 규정된 간격만큼 지연된 제2기준 펄스를 발생시키기 위한 지연수단(33) 및 상기 제1 및 제2기준 펄스를 수신하여 상기 규정된 간격에 비례하는 상기 정전압을 나타내기 위한 제2램프 전압 발생 수단(8,12,32)를 더 포함하는 것을 특징으로 하는 위상검출기.
  3. 제1집적회로 캐패시터(7), 상기 제1집적회로 캐패시터 내에 램프 전압을 나타내기 위해 선정된 일정 주파수의 기준 펄스 및 입력 펄스를 수신하고, 상기 기준 펄스와 상기 입력 펄스사이의 위상차에 대응하는 간격동안 상기 제1집적회로 캐패시터 내로 일정한 비율로 전류를 유입시키기 위한 충전 수단(15,17,32), 상기 제1집적회로 캐패시터(7)에 접속된 제1집적회로 샘플 홀드 회로(30,32), 정전압원(8,12,14,16)에 접속된 2집적회로 샘플 홀드 회로(31,32), 상기 제1 및 제2집적회로 샘플 홀드 회로가 각각 상기 램프 전압 및 상기 정전압을 상기 기준 펄스에 따른 간격동안 샘플링하도록 하는 샘플링 수단(32) 및 상기 제1 및 제2샘플 홀드 회로에 의해 샘플링된 전압 사이의 전압차를 검출하기 위한 수단(2)를 포함하는 것을 특징으로 하는 위상검출기.
  4. 제3항에 있어서, 상기 정전압원이, 상기 기준 펄스를 제1기준 펄스로 수신하여 상기 제1기준 펄스에 대해 규정된 간격만큼 지연된 제2기준 펄스를 발생시키기 위한 지연수단(33), 제2집적회로 캐패시터(8) 및 상기 제1 및 제2기준 펄스를 수신하고 상기 규정된 간격에 대응하는 간격동안 상기 제2집적 회로 캐패시터(8)내로 상기 일정한 비율로 전류를 유입시키기 위한 제2충전 수단(12,32)를 포함하는 것을 특징으로 하는 위상검출기.
  5. 선정된 일정 주파수의 제1기준 펄스 및 입력 펄스를 수신하여 상기 제1기준 펄스와 상기 입력 펄스 사이의 위상차에 대응하는 지속 기간의 상기 제1충전 타이밍 펄스를 발생시키고, 상기 선정된 일정 주파수의 제2기준펄스를 수신하여 상기 제1 및 제2기준 펄스 사이의 위상차에 대응하는 일정 지속 기간의 제2충전 타이밍 펄스를 발생시키며, 상기 제1기준 펄스의 하강 연부 후의 간격 동안 샘플링 펄스 및 방전 타이밍 펄스를 연속적으로 발생시키기 위한 스위칭 펄스원(32), 동일한 제1 및 제2정전류원(15,16,17), 제1캐패시터(7), 상기 제1충전 타이밍 펄스에 응답하여 상기 정전류원으로부터 상기 제1캐패시터(7)내로 전류를 유입시키고, 상기 방전 타이밍 펄스에 응답하여 상기 제1캐패시터(7)로부터 전류를 유입시키기 위한 제1스위치 수단(11,13), 상기 제1캐패시터 내에 나타나는 전압을 샘플링하고 상기 샘플링 전압을 홀드시키기 위해 상기 샘플링 펄스에 응답하는 제1샘플홀드 회로(30), 제2캐패시터(8), 상기 제2충전 타이밍 펄스에 응답하여 상기 정전류원으로부터 상기 제2캐패시터(8)내로 전류를 유입시키고, 상기 방전 타이밍 펄스에 응답하여 상기 제2캐패시터(8)로부터 전류를 유입시키기 위한 제2스위치 수단(12,14), 상기 제2캐패시터(8)내에 나타나는 전압을 샘플링하고 상기 샘플링된 전압을 홀드시키기 위해 상기 샘플링 펄스에 응답하는 제2 샘플 홀드 회로(31) 및 상기 제1 및 제2샘플 홀드 회로에 의해 샘플링된 상기 전압 사이의 전압차를 검출하기 위한 수단(2)를 포함하는 것을 특징으로 하는 위상검출기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920020326A 1991-10-31 1992-10-31 2개의 샘플 홀드 회로를 사용한 리플 제거 위상 검출기 KR960012801B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP3313437A JP2897795B2 (ja) 1991-10-31 1991-10-31 サンプルホールド型位相比較回路
JP91-313437 1991-10-31

Publications (2)

Publication Number Publication Date
KR930009257A true KR930009257A (ko) 1993-05-22
KR960012801B1 KR960012801B1 (ko) 1996-09-24

Family

ID=18041289

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920020326A KR960012801B1 (ko) 1991-10-31 1992-10-31 2개의 샘플 홀드 회로를 사용한 리플 제거 위상 검출기

Country Status (11)

Country Link
US (1) US5410195A (ko)
EP (1) EP0540052B1 (ko)
JP (1) JP2897795B2 (ko)
KR (1) KR960012801B1 (ko)
AU (1) AU656630B2 (ko)
CA (1) CA2081863C (ko)
DE (1) DE69226417T2 (ko)
ES (1) ES2118777T3 (ko)
HK (1) HK1008374A1 (ko)
SG (1) SG52382A1 (ko)
TW (1) TW259904B (ko)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0185756B1 (ko) * 1994-02-02 1999-05-15 정호선 비선형 회로와 이를 이용한 혼돈 신경망
US5532629A (en) * 1994-08-04 1996-07-02 Texas Instruments Incorporated Bipolar track and hold circuit
EP0696804B1 (en) * 1994-08-08 2001-06-13 Yozan Inc. Sampling and holding circuit
JP3529883B2 (ja) * 1995-03-16 2004-05-24 株式会社東芝 信号変換装置
US5734276A (en) * 1996-02-20 1998-03-31 Motorola, Inc. Circuit and method for reducing distortion in a track and hold amplifier
JPH09251651A (ja) * 1996-03-15 1997-09-22 Toshiba Corp 位相差電圧生成回路
JP4066211B2 (ja) * 1997-06-06 2008-03-26 財団法人国際科学振興財団 電荷転送増幅回路、電圧比較器及びセンスアンプ
SE9801120D0 (sv) * 1998-03-30 1998-03-30 Astra Ab Electrical device
US7515896B1 (en) 1998-10-21 2009-04-07 Parkervision, Inc. Method and system for down-converting an electromagnetic signal, and transforms for same, and aperture relationships
US6061551A (en) 1998-10-21 2000-05-09 Parkervision, Inc. Method and system for down-converting electromagnetic signals
US7236754B2 (en) 1999-08-23 2007-06-26 Parkervision, Inc. Method and system for frequency up-conversion
US6370371B1 (en) 1998-10-21 2002-04-09 Parkervision, Inc. Applications of universal frequency translation
US7039372B1 (en) 1998-10-21 2006-05-02 Parkervision, Inc. Method and system for frequency up-conversion with modulation embodiments
US6813485B2 (en) * 1998-10-21 2004-11-02 Parkervision, Inc. Method and system for down-converting and up-converting an electromagnetic signal, and transforms for same
US7209725B1 (en) 1999-01-22 2007-04-24 Parkervision, Inc Analog zero if FM decoder and embodiments thereof, such as the family radio service
US6879817B1 (en) 1999-04-16 2005-04-12 Parkervision, Inc. DC offset, re-radiation, and I/Q solutions using universal frequency translation technology
US6853690B1 (en) 1999-04-16 2005-02-08 Parkervision, Inc. Method, system and apparatus for balanced frequency up-conversion of a baseband signal and 4-phase receiver and transceiver embodiments
US7065162B1 (en) 1999-04-16 2006-06-20 Parkervision, Inc. Method and system for down-converting an electromagnetic signal, and transforms for same
US7693230B2 (en) 1999-04-16 2010-04-06 Parkervision, Inc. Apparatus and method of differential IQ frequency up-conversion
US7110444B1 (en) 1999-08-04 2006-09-19 Parkervision, Inc. Wireless local area network (WLAN) using universal frequency translation technology including multi-phase embodiments and circuit implementations
US8295406B1 (en) 1999-08-04 2012-10-23 Parkervision, Inc. Universal platform module for a plurality of communication protocols
US7010286B2 (en) 2000-04-14 2006-03-07 Parkervision, Inc. Apparatus, system, and method for down-converting and up-converting electromagnetic signals
US7454453B2 (en) 2000-11-14 2008-11-18 Parkervision, Inc. Methods, systems, and computer program products for parallel correlation and applications thereof
US7010559B2 (en) * 2000-11-14 2006-03-07 Parkervision, Inc. Method and apparatus for a parallel correlator and applications thereof
US7072427B2 (en) 2001-11-09 2006-07-04 Parkervision, Inc. Method and apparatus for reducing DC offsets in a communication system
US7321640B2 (en) * 2002-06-07 2008-01-22 Parkervision, Inc. Active polyphase inverter filter for quadrature signal generation
US7379883B2 (en) 2002-07-18 2008-05-27 Parkervision, Inc. Networking methods and systems
US7460584B2 (en) 2002-07-18 2008-12-02 Parkervision, Inc. Networking methods and systems
US6806742B1 (en) * 2003-05-23 2004-10-19 Standard Microsystems Corporation Phase detector for low power applications
US7256643B2 (en) * 2005-08-04 2007-08-14 Micron Technology, Inc. Device and method for generating a low-voltage reference
US20070038560A1 (en) * 2005-08-12 2007-02-15 Carl Ansley Transaction payment system and processing
US7705600B1 (en) 2006-02-13 2010-04-27 Cypress Semiconductor Corporation Voltage stress testing of core blocks and regulator transistors
DE102006024210A1 (de) 2006-05-23 2007-11-29 Deutsches Elektronen-Synchrotron Desy Selbstabgleichende driftfreie Hochfrequenz-Phasendetektor-Schaltung
US7872535B2 (en) * 2006-12-06 2011-01-18 Broadcom Corporation Phase locked loop with capacitive loop filter
JP5169008B2 (ja) * 2007-04-27 2013-03-27 日本電気株式会社 電圧制御発振器を内蔵したPLL(PhaseLockedLoop)回路の位相差検出回路
JP4553062B2 (ja) * 2009-11-09 2010-09-29 富士通株式会社 遅延ロックループ回路
CN105467214B (zh) * 2015-11-20 2018-05-18 珠海格力节能环保制冷技术研究中心有限公司 一种电压相位获取方法和装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55134508A (en) * 1979-04-06 1980-10-20 Mitsubishi Electric Corp Phase difference detecting circuit
NL7905540A (nl) * 1979-07-17 1981-01-20 Philips Nv Fasevergelijkschakeling.
CA1184979A (en) * 1982-08-18 1985-04-02 John G. Hogeboom Phase comparator
US4641324A (en) * 1984-09-14 1987-02-03 Eastman Kodak Company Signal correction apparatus
US4698523A (en) * 1985-11-01 1987-10-06 Advanced Micro Devices, Inc. Servo data demodulator
GB2193406B (en) * 1986-08-02 1990-04-25 Marconi Instruments Ltd Phase detector
JPS63114306A (ja) * 1986-10-31 1988-05-19 Koden Electronics Co Ltd 信号位相差検出装置
US4888558A (en) * 1988-10-26 1989-12-19 Hewlett-Packard Company Phase detector for amplitude modulated radio frequency signals containing a low frequency waveform
JPH02141009A (ja) * 1988-11-21 1990-05-30 Nippon Telegr & Teleph Corp <Ntt> サンプリング位相検波器
NL8901019A (nl) * 1989-04-24 1990-11-16 Philips Nv Sensorschakeling voor gecorreleerde dubbele signaalbemonstering.
GB2235839B (en) * 1989-08-22 1993-06-16 Plessey Co Plc Phase detector
GB2235799A (en) * 1989-09-06 1991-03-13 Philips Electronic Associated Differentiator circuit
US5006817A (en) * 1989-10-13 1991-04-09 Sierra Semiconductor Rail-to-rail CMOS operational amplifier
US5006819A (en) * 1990-05-21 1991-04-09 Archive Corporation Track and hold phase locked loop circuit
US5170075A (en) * 1991-06-11 1992-12-08 Texas Instruments Incorporated Sample and hold circuitry and methods
JP2768070B2 (ja) * 1991-08-02 1998-06-25 日本電気株式会社 位相比較器

Also Published As

Publication number Publication date
EP0540052B1 (en) 1998-07-29
JPH05175737A (ja) 1993-07-13
AU656630B2 (en) 1995-02-09
AU2748292A (en) 1993-05-06
SG52382A1 (en) 1998-09-28
DE69226417D1 (de) 1998-09-03
US5410195A (en) 1995-04-25
JP2897795B2 (ja) 1999-05-31
ES2118777T3 (es) 1998-10-01
CA2081863A1 (en) 1993-05-01
EP0540052A1 (en) 1993-05-05
DE69226417T2 (de) 1998-12-03
TW259904B (ko) 1995-10-11
KR960012801B1 (ko) 1996-09-24
HK1008374A1 (en) 1999-05-07
CA2081863C (en) 1997-10-14

Similar Documents

Publication Publication Date Title
KR930009257A (ko) 2개의 샘플 홀드 회로를 사용한 리플 제거 위상 검출기
KR950035044A (ko) 전압 램프 신호 제공 회로 및 제공 방법
KR890013551A (ko) 회로 동기화 시스템
KR920005486A (ko) 신호지연회로 및 클록신호발생회로
KR960003170B1 (ko) 위상 검출기
KR870008194A (ko) 전기신호를 비례 주수파로 변환하는 방법 및 장치
KR970056990A (ko) 상관이중 샘플링 장치
KR970007876B1 (ko) Am검파장치
KR880001099A (ko) Fm 복조기 및 복조 방법
KR970028998A (ko) 수직동기신호 분리회로 및 이를 보유하는 표시장치
KR910003924A (ko) 발진기 회로
KR940005192A (ko) 백열 램프 동작용 회로 장치
SU1471296A1 (ru) Преобразователь напр жени в интервал времени
KR0182035B1 (ko) 펄스폭에 무관한 주파수 체배 회로
KR880006897A (ko) 음극선관을 구비한 디스플레이 장치에 사용되는 수평 블랭킹 펄스 회로
SU1035786A1 (ru) Умножитель напр жени
KR890016746A (ko) 발진기 동기용 회로장치
SU1483638A1 (ru) Преобразователь напр жение - интервал времени
SU917318A1 (ru) Генератор пилообразного напр жени
SU1018207A2 (ru) Управл емый генератор пилообразного напр жени
JP2507965B2 (ja) サンプルホ―ルド回路
SU1732435A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1739485A1 (ru) Ждущий мультивибратор
SU1203701A1 (ru) Преобразователь тока в частоту
JPS58181315A (ja) 階段波発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040910

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee