KR920022298A - 레벨 변환 출력 회로 - Google Patents
레벨 변환 출력 회로 Download PDFInfo
- Publication number
- KR920022298A KR920022298A KR1019920008273A KR920008273A KR920022298A KR 920022298 A KR920022298 A KR 920022298A KR 1019920008273 A KR1019920008273 A KR 1019920008273A KR 920008273 A KR920008273 A KR 920008273A KR 920022298 A KR920022298 A KR 920022298A
- Authority
- KR
- South Korea
- Prior art keywords
- level conversion
- power supply
- mos transistor
- source
- output
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
- Dram (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도 및 5도는 본 발명에 따른 제1의 양호한 실시예의 레벨 변환 출력 회로내에 제각기 이용된 레벨 변환 회로를 도시한 회로도.
Claims (3)
- 제1전원 공급에 의해 동작하는 예정된 회로로부터 입력 신호가 공급되는 제1 및 제2 레벨 변환 회로, 소스-드레인 경로에서 제1전원 공급보다 높은 전압을 공급하는 제2 전원 공급에 접속되고, 게이트에서 제1레벨 변환회로의 출력에 접속되며, 소스-드레인 경로에서 출력 단자에 접속된 제1 MOS 트랜지스터와, 소스-드레인 경로에서 접속되고, 게이트에서 제2 레벨 변환 회로의 출력에 접속되며, 소스-드레인 경로에서 제1MOS 트랜지스터에 공동인 출력 단자에 접속된 제2MOS 트랜지스터를 포함하는데, 상기 제1 레벨 변환 회로는 제1 전원 공급과 접지 사이에서 동작하는 제1CMOS 인버터, 제2 전원 공급과 접지 사이에서 동작하는 제2 CMOS인버터와, 소스에서 제2전원 공급에 접속되고, 드레인에서 제2 CMOS 인버터의 P-MOS 트랜지스터의 게이트에 접속되며, 게이트에서 출력 단자에 접속된 P-MOS 트랜지스터를 포함하는 레벨 변화 출력 회로.
- 제1항에 있어서, 상기 레벨 변환 출력 회로는 게이트에서 상기 제1전원 공급에 접속되고, 소스-드레인 경로에서 상기 제1 CMOS인버터의 P-MOS 트랜지스터의 드레인과 상기 제2 CMOS인버터의 상기 P-MOS 트랜지스터의 상기 게이트 사이에 접속된 n-MOS 트랜지스터를 포함하는 레벨 변환 출력 회로.
- 제1 전원 공급에 의해 동작하는 예정된 회로로부터 입력 신호가 공급되는 제1 및 2레벨 변환 회로, 소스-드레인 경로에서 제1전원 공급보다 높은 전압을 공급하는 제2 전원 공급에 접속되고, 게이트에서 제1레벨 변환 회로의 출력에 접속되며, 소스-드레인 경로에서 출력 단자에 접속된 제1 MOS 트랜지스터와, 소스-드레인 경로에서 접속되고, 게이트에서 제2레벨 변환 회로의 출력에 접속되며, 소스-드레인 경로에서 제1 MOS 트랜지스터에 공동인 출력 단자에 접속된 제2 MOS 트랜지스터를 포함하는데, 상기제2레벨 변환 회로는 상기 제1 전원 공급과 상기 접지 사이에서 동작하도록 케스케이드-접속된 제1 및 2 인버터를 포함하는 레벨 변환 출력 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP91-141333 | 1991-05-17 | ||
JP3141333A JPH04341009A (ja) | 1991-05-17 | 1991-05-17 | 半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920022298A true KR920022298A (ko) | 1992-12-19 |
KR970001697B1 KR970001697B1 (ko) | 1997-02-13 |
Family
ID=15289514
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920008273A KR970001697B1 (ko) | 1991-05-17 | 1992-05-16 | 레벨 변환 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5416368A (ko) |
JP (1) | JPH04341009A (ko) |
KR (1) | KR970001697B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3152867B2 (ja) * | 1995-08-25 | 2001-04-03 | 株式会社東芝 | レベルシフト半導体装置 |
US5789942A (en) * | 1995-09-07 | 1998-08-04 | Nec Corporation | High speed signal level converting circuit having a reduced consumed electric power |
US5880605A (en) * | 1996-11-12 | 1999-03-09 | Lsi Logic Corporation | Low-power 5 volt tolerant input buffer |
US5751178A (en) * | 1996-12-05 | 1998-05-12 | Motorola, Inc. | Apparatus and method for shifting signal levels |
JPH10188574A (ja) * | 1996-12-20 | 1998-07-21 | Nec Corp | 半導体記憶装置 |
JP3987262B2 (ja) * | 2000-03-01 | 2007-10-03 | 富士通株式会社 | レベルコンバータ回路 |
US7430100B2 (en) * | 2005-06-28 | 2008-09-30 | Agere Systems Inc. | Buffer circuit with enhanced overvoltage protection |
US7212060B1 (en) | 2005-08-23 | 2007-05-01 | Xilinx, Inc. | Ground bounce protection circuit for a test mode pin |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4490633A (en) * | 1981-12-28 | 1984-12-25 | Motorola, Inc. | TTL to CMOS input buffer |
JPS58207718A (ja) * | 1982-05-28 | 1983-12-03 | Nec Corp | 出力回路 |
JPS5990292A (ja) * | 1982-11-12 | 1984-05-24 | Toshiba Corp | 電圧変換回路 |
JPH0738583B2 (ja) * | 1985-01-26 | 1995-04-26 | 株式会社東芝 | 半導体集積回路 |
DE69118214T2 (de) * | 1990-01-23 | 1996-10-31 | Nippon Electric Co | Digitaler Halbleiterschaltkreis |
-
1991
- 1991-05-17 JP JP3141333A patent/JPH04341009A/ja active Pending
-
1992
- 1992-05-16 KR KR1019920008273A patent/KR970001697B1/ko not_active IP Right Cessation
-
1994
- 1994-04-25 US US08/232,407 patent/US5416368A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR970001697B1 (ko) | 1997-02-13 |
JPH04341009A (ja) | 1992-11-27 |
US5416368A (en) | 1995-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870011616A (ko) | 센스 앰프 | |
KR890013862A (ko) | 전압레벨 변환회로 | |
KR910003940A (ko) | 반도체집적회로 | |
KR920007343A (ko) | 버퍼회로 | |
KR870006728A (ko) | Bimos 회로 | |
KR880001111A (ko) | 반도체 집적회로 | |
KR900001042A (ko) | Cmos 인버터를 구비한 반도체 집적회로 | |
KR900002558A (ko) | 출력회로 | |
KR910002127A (ko) | 전원절환회로 | |
KR890008837A (ko) | 바이폴라 콤프리멘타리 금속산화막 반도체를 사용하는 논리회로와 그 논리회로를 갖는 반도체 메모리장치 | |
KR940010529A (ko) | 입력 버퍼 | |
KR940020189A (ko) | 캐스코드 전류 미러가 포함된 집적 회로 | |
KR920022298A (ko) | 레벨 변환 출력 회로 | |
ATE139875T1 (de) | Cmos-pufferschaltung | |
KR890013769A (ko) | 중간전위생성회로 | |
KR970029739A (ko) | 반도체 전위 공급 장치 및 이를 이용한 반도체 기억 장치 | |
KR940004833A (ko) | 씨엠오에스(cmos)회로의 래치업 저감출력 드라이버 및 래치업 저감방법 | |
KR960030395A (ko) | 저전압출력회로 및 반도체장치 | |
KR970019085A (ko) | Cmos 인버터(cmos inverter) | |
KR970019082A (ko) | 배타적 논리합 연산장치 | |
KR930014570A (ko) | 출력버퍼회로 | |
KR930005370A (ko) | 입력 회로 | |
KR900017300A (ko) | 디바이스 동작 보호회로 | |
KR920007176A (ko) | 다른 임계전압을 갖는 p채널 mos 트랜지스터를 포함하는 반도체 집적회로 | |
KR970019058A (ko) | 출력 패드 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120119 Year of fee payment: 16 |
|
EXPY | Expiration of term |