KR920005538A - 동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 디지탈 전송 시스템 - Google Patents

동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 디지탈 전송 시스템 Download PDF

Info

Publication number
KR920005538A
KR920005538A KR1019910014621A KR910014621A KR920005538A KR 920005538 A KR920005538 A KR 920005538A KR 1019910014621 A KR1019910014621 A KR 1019910014621A KR 910014621 A KR910014621 A KR 910014621A KR 920005538 A KR920005538 A KR 920005538A
Authority
KR
South Korea
Prior art keywords
signal
generating
digital
input digital
output
Prior art date
Application number
KR1019910014621A
Other languages
English (en)
Other versions
KR100195817B1 (ko
Inventor
지. 더프 도날드
에이. 레인 도날드
메디아빌라 리카도
Original Assignee
티. 스태포드
아메리칸 텔리폰 앤드 텔레그라프 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 티. 스태포드, 아메리칸 텔리폰 앤드 텔레그라프 캄파니 filed Critical 티. 스태포드
Publication of KR920005538A publication Critical patent/KR920005538A/ko
Application granted granted Critical
Publication of KR100195817B1 publication Critical patent/KR100195817B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • H04J3/076Bit and byte stuffing, e.g. SDH/PDH desynchronisers, bit-leaking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/22Arrangements affording multiple use of the transmission path using time-division multiplexing
    • H04L5/24Arrangements affording multiple use of the transmission path using time-division multiplexing with start-stop synchronous converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S370/00Multiplex communications
    • Y10S370/901Wide area network
    • Y10S370/902Packet switching
    • Y10S370/903Osi compliant network
    • Y10S370/907Synchronous optical network, SONET

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)

Abstract

내용 없음

Description

동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 디지탈 전송 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 포함하여 동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 장치를 간단하게 도시한 블럭도,
제2도는 제1도의 주기 추정기 및 프로그램 가능한 누설카운터(105)의 상세를 간단하게 도시한 블럭도,
제3도는 제1도의 비트 누설 제어부(110)의 동작을 도시한 순서도.

Claims (12)

  1. 입력 디지탈 신호원과, 입력 클럭신호 및 입력 프레임 동기 신호원과, 상기 입력 디지탈 신호원으로 부터 갭 데이타 신호를 얻기위한 수단과, 상기 입력 클럭 신호로부터 갭 클럭신호를 얻기 위한 수단과, 상기 입력 디지탈 신호에서 포인터 조정의 발생을 검출함과 아울러 상기 포인터 조정의 발생 및 방향을 표시하는 제1제어 신호를 발생시키는 수단-여기서 상기 포인터 조정 각각은 소정수의 비트를 포함한다과, 출력 클럭신호를 발생시킴과 아울러 위상 조정 신호에 응답하는 디지탈 위상 고정 루프와, 상기 갭 데이타 신호, 상기 갭 클럭 신호 및 상기 출력 신호를 공급받아 출력신호로서 상기 출력 클럭 신호로 동기되는 완만한 데이타 신호를 공급하며, 상기 갭 클럭 신호에 응답하여 상기 기록 에드레스를 발생시키는 수단을 구비하는 탄성 기억 수단을 포함하며, 입력 디지탈 클럭 비율과는 다른 출력 디지탈 클럭 비율에서 출력 디지탈 신호를 얻기 위해 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치에 있어서, 상기 프레임 동기 신호를 공급받고, 상기 제1제어 신호에 응답하여 상기 포인트 주정에서 상기 비트들간 주기의 추정치를 조정 발생시킴과 아울러 상기 추정 주기에서 제2제어신호를 발생시키는 수단과, 상기 제1및 제2제어 신호에 응답하여, 비트 조정을 표시하는 제3제어 신호를 발생시키는 수단과, 상기 제3제어 신호 및 기록 어드레스를 비교하여 상기 위상 조정 신호를 구하는 수단을 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  2. 제1항에 있어서, 상기 비트들간 주기의 추정치를 조정 발생시키는 수단이 상기 포인터 조정의 연속 발생사이에서 소정의 평균 주기를 얻는 수단을 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  3. 제2항에 있어서, 상기 소정의 평균 주기를 얻는 수단이 상기 포인터 조정의 연속 발생사이에서 상기 주기의 이동 평균치를 얻는 수단을 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  4. 제3항에 있어서, 상기 이동 평균치를 얻는 수단이 제1이동 평균치를 얻는 수단과, 적어도 제2이동 평균치를 얻는 수단 및 상기 제1이동 평균치 혹은 소정 기준을 토대로 출력으로서 적어도 상기 제2이동 평균치를 조정 선택하는 수단을 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  5. 제4항에 있어서, 상기 제1이동 평균치의 수는 2이고, 상기 적어도 제2이동 평균치의 수는 8인 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  6. 제4항에 있어서, 타이머 및 상기 소정 기준이 시스템이 시작 혹은 리세트된후 상기 타이머에 의해 결정되는 소정 주기에 대한 상기 제1이동 평균치를 선택하고, 그리고나서 적어도 상기 제2이동 평균치를 선택하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  7. 제2항에 있어서, 상기 추정치 및 제2제어신호를 발생시키는 수단이 상기 프레임 동기 신호를 공급받는 프로그램가능한 카운터와 그리고 상기 평균치를 조정 공급함과 아울러 상기 제2제어 신호를 발생시키는 수단을 추가로 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  8. 제4항에 있어서, 상기 추정치 및 제2제어신호를 발생시키는 수단이 상기 프레임 동기 신호와, 상기 선택된 제1이동 평균 혹은 적어도 제2이동 평균 출력과 상기 제2제어신호를 발생시키는 제1제어 신호를 공급받는 프로그램가능한 카운터를 추가로 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  9. 제1항에 있어서, 상기 입력 디지탈 신호는 동기 디지탈 신호이고, 상기 출력 디지탈 신호는 비동기 디지탈 신호인 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  10. 제9항에 있어서, 상기 동기 디지탈 신호는 SONET STS-1 디지탈 신호이고, 상기 비동기 디지탈 신호는 DS3 디지탈 신호인 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  11. 제1항에 있어서, 상기 제3제어신호를 발생시키는 수단이 상기 제1및 제2제어신호에 응답하여 비트 누설 카운트를 나타내는 상기 제3제어 신호를 발생시키는 디지탈 누산기를 구비하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
  12. 제1항에 있어서, 상기 위상 고정 루프로부터 나오는 출력을 공급받으며, 상기 출력 클럭 신호로부터 고주파수 지터를 필터링하는 필터 수단을 추가로 포함하는 것을 특징으로 하는 입력 디지탈 신호를 입력 디지탈 클럭 비율로 비동기화시키는 장치.
    ※ 참고사항:최초출원 내용에 의하여 공개되는 것임.
KR1019910014621A 1990-08-24 1991-08-23 동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 디지탈 전송시스템 KR100195817B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US572,740 1990-08-24
US07/572,740 US5052025A (en) 1990-08-24 1990-08-24 Synchronous digital signal to asynchronous digital signal desynchronizer

Publications (2)

Publication Number Publication Date
KR920005538A true KR920005538A (ko) 1992-03-28
KR100195817B1 KR100195817B1 (ko) 1999-06-15

Family

ID=24289156

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910014621A KR100195817B1 (ko) 1990-08-24 1991-08-23 동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 디지탈 전송시스템

Country Status (7)

Country Link
US (1) US5052025A (ko)
EP (1) EP0473338B1 (ko)
JP (1) JPH0761063B2 (ko)
KR (1) KR100195817B1 (ko)
CA (1) CA2037748C (ko)
DE (1) DE69124319T2 (ko)
TW (1) TW199248B (ko)

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5313502A (en) * 1990-05-09 1994-05-17 Ant Nachrichtentechnik Gmbh Arrangement for imaging a useful signal from the frame of a first digital signal at a first bite rate into the frame of a second digital signal at a second bite rate
FR2668323B1 (fr) * 1990-10-17 1993-01-15 Telecommunications Sa Dispositif de reduction de la gigue due aux sauts de pointeurs dans un reseau de telecommunications numeriques.
US5157655A (en) * 1990-10-31 1992-10-20 Transwitch Corp. Apparatus for generating a ds-3 signal from the data component of an sts-1 payload signal
FR2669798B1 (fr) * 1990-11-23 1994-09-16 Lmt Radio Professionelle Dispositif pour la transmission d'informations synchrones par un reseau asynchrone, notamment un reseau atm.
IT1244350B (it) * 1990-12-21 1994-07-08 Telettra Spa Metodo per la riduzione del rumore di fase introdotto nella resincronizzazione di segnali digitali mediante giustificazione, e circuiti integrati per l'implementazione del metodo
US5268936A (en) * 1991-07-08 1993-12-07 At&T Bell Laboratories Synchronous digital signal to asynchronous digital signal desynchronizer
US5200982A (en) * 1991-10-02 1993-04-06 Alcatel Network Systems, Inc. In-line piece-wise linear desynchronizer
US5235332A (en) * 1991-12-16 1993-08-10 Alcatel Network Systems, Inc. Parallel ds3 aid/idle code generator
US5267236A (en) * 1991-12-16 1993-11-30 Alcatel Network Systems, Inc. Asynchronous parallel data formatter
US5272703A (en) * 1991-12-16 1993-12-21 Alcatel Network Systems, Inc. N-bit parallel input to variable-bit parallel output shift register
US5268935A (en) * 1991-12-20 1993-12-07 At&T Bell Laboratories Synchronous digital signal to asynchronous digital signal desynchronizer
FI95636C (fi) * 1992-02-14 1996-02-26 Nokia Telecommunications Oy Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa
FI90709C (fi) * 1992-02-14 1994-03-10 Nokia Telecommunications Oy Järjestely osoitinvärinän vaimentamiseksi desynkronisaattorissa
JP2888022B2 (ja) * 1992-04-02 1999-05-10 三菱電機株式会社 通信制御装置
DE69320257T2 (de) * 1992-05-27 1999-01-28 Ericsson Telefon Ab L M Verfahren und Anordnung zum Einschreiben und Auslesen in einem Speicher
US5402452A (en) * 1992-08-25 1995-03-28 Alcatel Network Systems, Inc. Incremental phase smoothing desynchronizer and calculation apparatus
US5404380A (en) * 1992-08-25 1995-04-04 Alcatel Network Systems, Inc. Desynchronizer for adjusting the read data rate of payload data received over a digital communication network transmitting payload data within frames
US5497405A (en) * 1993-07-01 1996-03-05 Dsc Communications Corporation Open loop desynchronizer
FR2709897B1 (fr) * 1993-09-10 1995-10-20 Cit Alcatel Dispositif de filtrage de gigue de déjustification positive d'un train numérique et application au filtrage de gigue de déjustification positive et positive-négative d'un train numérique.
FR2709898B3 (fr) * 1993-09-10 1995-10-13 Cit Alcatel Dispositif de filtrage de gigue de déjustification positive d'un train numérique et application au filtrage de gigue de déjustification positive et positive-négative d'un train numérique.
DE69429574T2 (de) * 1993-11-10 2002-09-26 Nortel Networks Ltd Regelung des Ablaufs von Zeigeranpassungsereignissen
GB9323187D0 (en) * 1993-11-10 1994-01-05 Northern Telecom Ltd Pointer justification even leak control
US5457717A (en) * 1993-11-29 1995-10-10 Dsc Communications Corporation Apparatus and method for eliminating mapping jitter
ES2102938B1 (es) * 1994-03-28 1998-04-16 Alcatel Standard Electrica Sistema de reduccion de fluctuaciones de fase en demultiplexores digitales.
US5548534A (en) * 1994-07-08 1996-08-20 Transwitch Corporation Two stage clock dejitter circuit for regenerating an E4 telecommunications signal from the data component of an STS-3C signal
US5796795A (en) * 1994-11-30 1998-08-18 Gte Laboratories Incorporated Data transferring circuit which aligns clock and data
US5699391A (en) * 1995-05-31 1997-12-16 Dsc Communications Corporation Digital desynchronizer
US5761242A (en) * 1995-06-12 1998-06-02 Sprint Communications Co. L.P. System for the measurement of sonet network synchronization quality
GB2303981A (en) * 1995-07-29 1997-03-05 Northern Telecom Ltd Broadcast video desynchroniser
DK133495A (da) * 1995-11-24 1997-05-25 Dsc Communications As Fremgangsmåde og modtagerkredsløb til desynkronisering i et digitalt transmissionssystem
US5796796A (en) * 1996-01-11 1998-08-18 Industrial Technology Research Institute Pointer adjustment jitter cancellation processor utilizing phase hopping and phase leaking techniques
CN1065384C (zh) * 1996-04-29 2001-05-02 财团法人工业技术研究院 网络上的指标调整抖动消除装置和方法
US6064706A (en) * 1996-05-01 2000-05-16 Alcatel Usa, Inc. Apparatus and method of desynchronizing synchronously mapped asynchronous data
US6088413A (en) * 1997-05-09 2000-07-11 Alcatel Apparatus for reducing jitter in a desynchronizer
JP3398593B2 (ja) * 1998-03-18 2003-04-21 富士通株式会社 ペイロード相対位置変更要求装置及びそれを含む伝送装置
JP2000031948A (ja) * 1998-07-13 2000-01-28 Fujitsu Ltd クロック乗り換え装置
US6229863B1 (en) 1998-11-02 2001-05-08 Adc Telecommunications, Inc. Reducing waiting time jitter
KR100314672B1 (ko) * 1999-11-29 2001-11-17 서평원 에이유3 및 에이유4 신호의 비트리킹 제어장치
US6741615B1 (en) * 2000-09-14 2004-05-25 Ciena Corporation Methods and apparatuses for synchronizing data conversion of sonet framed data
US6463111B1 (en) 2001-05-25 2002-10-08 Transwitch Corporaton Method and apparatus for desynchronizing a DS-3 signal and/or an E3 signal from the data portion of an STS-STM payload
US20030002541A1 (en) * 2001-06-07 2003-01-02 Fowler Michael L. Mid-connect architecture with point-to-point connections for high speed data transfer
US20040023558A1 (en) * 2001-06-07 2004-02-05 Fowler Michael L. Mid-connect architecture with point-to-point connections for high speed data transfer
US6882662B2 (en) * 2001-06-07 2005-04-19 Applied Micro Circuits Corporation Pointer adjustment wander and jitter reduction apparatus for a desynchronizer
US7212599B2 (en) * 2002-01-25 2007-05-01 Applied Micro Circuits Corporation Jitter and wander reduction apparatus
US20030227913A1 (en) * 2002-06-05 2003-12-11 Litchfield Communications, Inc. Adaptive timing recovery of synchronous transport signals
US20040047367A1 (en) * 2002-09-05 2004-03-11 Litchfield Communications, Inc. Method and system for optimizing the size of a variable buffer
CN100558031C (zh) * 2006-04-29 2009-11-04 华为技术有限公司 比特泄漏控制方法及系统
US8681917B2 (en) 2010-03-31 2014-03-25 Andrew Llc Synchronous transfer of streaming data in a distributed antenna system

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3213345C2 (de) * 1982-04-08 1984-11-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen Datenübertragungseinrichtung zwischen zwei asynchron gesteuerten Datenverarbeitungssystemen
IT1197273B (it) * 1986-09-25 1988-11-30 Telettra Lab Telefon Sistema e dispositivi per interfacciare macchine asincrone tra loro
US4761800A (en) * 1987-03-02 1988-08-02 American Telephone And Telegraph Company, At&T Bell Laboratories Method and apparatus for detecting a rate of data transmission
US4928275A (en) * 1989-05-26 1990-05-22 Northern Telecom Limited Synchronization of asynchronous data signals
DE4013317A1 (de) * 1990-04-26 1990-08-23 Ant Nachrichtentech Stopfverfahren zur reduktion des wartezeitjitters und anordnung zur durchfuehrung des verfahrens

Also Published As

Publication number Publication date
JPH04234239A (ja) 1992-08-21
TW199248B (ko) 1993-02-01
US5052025A (en) 1991-09-24
KR100195817B1 (ko) 1999-06-15
CA2037748A1 (en) 1992-02-25
CA2037748C (en) 1996-07-30
DE69124319D1 (de) 1997-03-06
EP0473338A3 (en) 1993-03-17
DE69124319T2 (de) 1997-05-15
EP0473338B1 (en) 1997-01-22
JPH0761063B2 (ja) 1995-06-28
EP0473338A2 (en) 1992-03-04

Similar Documents

Publication Publication Date Title
KR920005538A (ko) 동기 디지탈 신호를 비동기 디지탈 신호로 변환시키는 디지탈 전송 시스템
JP2777929B2 (ja) 非同期信号抽出回路
JP3092352B2 (ja) Sonetをds−n信号に対して非同期化する装置及び方法
KR930015446A (ko) 동기 디지탈 신호/비동기 디지탈 신호 디싱크로나이저
JP2002217715A (ja) ヒットレス基準切替えを用いた多重入力位相同期ループ
KR960013077A (ko) 위성 전송 시스템 수신기의 동기 성분 검출 장치
JPH05276136A (ja) 信号発生方法及び装置
JPH07177113A (ja) 伝送装置及び整合用回路
WO1993016535A1 (en) Pointer jitter suppression in a desynchronizer
JP3269079B2 (ja) クロック分配回路
KR19990005630A (ko) 다양한 망동기 클럭 발생장치
JP2952935B2 (ja) 非同期データ伝送システム
JP2793690B2 (ja) フレーム位相同期回路
JP2630057B2 (ja) ディジタル同期網のデスタッフ回路
JPH09149015A (ja) クロック位相調整回路
KR920003699A (ko) 동기식 다중장치에서의 포인터 조정 지터 감소장치
KR970004502A (ko) 데이타 통신시스템의 데이타 복원회로
JP3102164B2 (ja) デスタッフ回路
JPH08331189A (ja) クロック位相同期回路
JPH07307727A (ja) データ信号のサンプリング方法及びその回路
JPH11355734A (ja) スタッフ多重化伝送装置
JPH0621935A (ja) Isdn−sインタフェース回路
JPH0685778A (ja) 平滑化回路におけるジッタ抑圧方式
JP2001292119A (ja) タイミング抽出回路
KR20010010791A (ko) 다중화 장치에 필요한 개선된 동기 제어 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee